CN110582755A - 信号合并器 - Google Patents

信号合并器 Download PDF

Info

Publication number
CN110582755A
CN110582755A CN201780090199.3A CN201780090199A CN110582755A CN 110582755 A CN110582755 A CN 110582755A CN 201780090199 A CN201780090199 A CN 201780090199A CN 110582755 A CN110582755 A CN 110582755A
Authority
CN
China
Prior art keywords
signal
peripheral device
peripheral
combiner
controller
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201780090199.3A
Other languages
English (en)
Inventor
哈维尔·恩里克·古里洛
阿德里安·L·帕特施克
彼得·W·奥斯汀
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hewlett Packard Development Co LP
Original Assignee
Hewlett Packard Development Co LP
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hewlett Packard Development Co LP filed Critical Hewlett Packard Development Co LP
Publication of CN110582755A publication Critical patent/CN110582755A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/102Program control for peripheral devices where the programme performs an interfacing function, e.g. device driver
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/16Sound input; Sound output
    • G06F3/162Interface to dedicated audio devices, e.g. audio drivers, interface to CODECs
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/16Sound input; Sound output
    • G06F3/165Management of the audio stream, e.g. setting of volume, audio stream path

Abstract

示例涉及信号合并器。一种系统可包括接收来自第一外围设备的第一信号的信号合并器。所述信号合并器可类似地接收来自第二外围设备的第二信号。进一步地,所述信号合并器可将所述第一信号和第二信号合并为合并后的信号。所述系统还可包括联接到所述信号合并器的控制器。所述控制器可接收所述合并后的信号。

Description

信号合并器
背景技术
系统可使用外围设备来执行系统的附加功能。个体外围设备可包括集成的指示标志和系统,以给用户传达该外围设备在使用、已成功激活、和/或故障。此外,因每个个体外围设备可包括集成的指示标志,所以不同的外围设备可采用不同的指示标志,以使得用户可基于指示标志来区分外围设备。
附图说明
图1为符合本公开的包括信号合并器的示例性系统。
图2为符合本公开的用于信号合并的示例性方法。
图3为符合本公开的包括信号合并器的另一示例性系统。
具体实施方式
外围设备可允许扩展的能力和计算系统内的功能的执行。如本文所用的,外围设备指的是能够选择性联接到系统以提供附加能力给系统的设备。外围设备可在发生外围设备的使用时联接到系统,并且当不再存在外围设备的使用时可从系统断连。如本文所用的,联接到系统指的是外围设备与系统之间的连接,以使得外围设备能够传送并接收来自系统的信号。外围设备可无线地联接到系统,或可利用物理连接器(诸如通用串行总线连接器)。
一些外围设备可使用指示标志(诸如光、声音或振动)以指示它们连接到系统并且正确执行。例如,当外围设备在使用时,外围设备可发出铃声。在一些示例中,外围设备可利用多个指示标志,每个指示标志与外围设备的特定功能或用途相对应。例如,外围磁条阅读机可利用第一铃声来指示磁条的成功读取,并且利用第二铃声来指示磁条的不成功读取。
使用指示标志的外围设备可包括集成到外围设备中的硬件,诸如扬声器之类。集成的指示标志可允许外围设备独立于外围设备所连接的系统占用指示标志。然而,集成的指示标志可能增加体积给外围设备,因为容纳指示标志的空间可能增加给外围设备。
此外,包括指示标志的外围设备可利用平台控制器集线器。如本文所用的,平台控制器集线器指的是从外围设备接收信号、确定是否激活指示标志、并且响应于正面确定来激活指示标志的电子开关或者电子门。信号指的是包含信息的数字消息。平台控制器集线器可与外围设备所联接的系统集成。在一些示例中,平台控制器集线器可确定外围设备联接到系统,因而能够由系统使用。在此类示例中,平台控制器集线器可从外围设备接收信号(诸如激活信号)。平台控制器集线器接着可确定外围设备连接到系统、并且作为响应给系统传送指示激活的外围设备的存在的信号。
在一些示例中,平台控制器集线器可包括或门。或门指的是假如输入具有值1则给出值1、并且在所有其它情况下给出值0的布尔操作符。例如,或门可响应于接收特定的输入信号,给出输出信号(与值1相对应),并且接收其它输入信号时避免给出输出信号(与值0相对应)。就外围设备而言,当外围设备已成功激活时,平台控制器集线器可传送用于激活指示标志的输出信号。
在使用多个外围设备的系统中,每个外围设备可独立操作。这可能使系统复杂化,因为每个外围设备根据自己的参数操作。据此,指示标志的特定特征,诸如声音、音量或音调之类,可能不易受控,因为外围设备指示标志可能缺乏改变指示标志参数的能力。而且,多个外围设备所连接的系统可能缺乏允许个体外围设备的个体参数改变的能力。
根据本公开的信号合并器可允许来自外围设备的指示标志从每个个体外围设备卸载。这可允许外围设备变得更小,因为指示标志可以不包含在外围设备自身内。信号合并器可从多个外围设备接收输入。信号合并器可合并来自多个外围设备的输入信号,并且转发合并后的信号,以使得能够激活每个外围设备的特定指示标志。
图1为符合本公开的包括信号合并器102的示例性系统100。如本文所用的,信号合并器指的是合并从外围输入接收的信号的硬件设备。信号合并器102可联接到第一外围设备104和第二外围设备106。如之前描述的,外围设备为诸如系统100之类的系统的外部的能够选择性联接到系统的设备。外围设备104和/或外围设备106的示例可包括磁条读取器、条码扫描仪、热打印机、外围控制器集线器和指纹读取器,但是示例不限于此。而且,尽管系统100示出了两个外围设备,但任意数目的外围设备可被使用并且联接到信号合并器102。
在一些示例中,信号合并器102可接收来自第一外围设备104的第一信号。如之前描述的,信号指的是可包含信息的数字消息。在一些示例中,第一信号可包含与第一外围设备104相对应的信息。譬如,第一外围设备104可为磁条读取器。在此类示例中,第一信号可与允许磁卡由磁条读取器读取的卡的成功刷取相对应。
在一些示例中,第一信号可为第一外围设备104在操作的指示。在此类示例中,第一信号可包括第一音调。如本文所用的,音调指的是用作指示标志的可听声音。第一音调可与第一外围设备104的操作状态相对应。也就是说,第一音调可基于外围设备的类型,指示第一外围设备104按预期操作
在一些示例中,第一信号可为第一操作设备未操作的指示。在此类示例中,第一信号可包括与第一外围设备104的未操作状态相对应的第二音调。也就是说,第二音调可指示第一外围设备104未操作。第二音调可与第一音调不同,为的是允许第一外围设备104的操作与未操作状态之间的区分。
信号合并器102可进一步接收来自第二外围设备106的第二信号。第二外围设备106可为与第一外围设备104不同类的外围设备;因此,第二信号可与第一信号不同。在一些示例中,第二信号可为第二外围设备106在操作的指示,并且可包括与第二外围设备106的操作状态相对应的第一音调。在其它示例中,第二信号可为第二外围设备106未操作的指示,并且可包括与第二外围设备106的未操作相对应的第二音调。与第二外围设备106相对应的第一音调和/或第二音调可与和第一外围设备104相对应的第一音调和/或第二音调不同。也就是说,第二外围设备106可利用与第一外围设备104的音调不同的音调作为指示标志。在一些示例中,第二外围设备106可使用非音调类型的指示。譬如,第二外围设备106可将光用作指示标志,第一颜色的光与指示外围设备106的操作的信号相对应,第二颜色的光与指示外围设备106的未操作的信号相对应。
系统100可进一步包括控制器108。如本文所用的,控制器指的是与外围设备连接的硬件芯片、卡或设备。控制器108可联接到信号合并器102,并且可作为与第一外围设备104和/或第二外围设备106的交互。在一些示例中,控制器108可从信号合并器102接收合并后的信号。合并后的信号可为在信号合并器102处接收的来自第一外围设备104和/或第二外围设备106的信号的组合。
在一些示例中,控制器108可联接到扬声器。如本文所用的,扬声器指的是接收音频输入、并且将音频输出为可听声波的输出设备。在一些示例中,控制器108可转发合并后的信号给扬声器,这样扬声器可播放合并后的信号内包含的一个或多个音调。如之前描述的,合并后的信号可包括由扬声器播放的一个或多个音频信号。在一些示例中,扬声器可集成在计算设备内。在此类示例中,第一外围设备104和/或第二外围设备106可联接到计算设备。
图2为符合本公开的用于合并后的信号的示例性方法210。在212,方法210可包括在信号合并器处接收来自第一外围设备的第一信号。如关于图1描述的,第一信号可包括与第一外围设备相对应的信息。在一些示例中,在212接收第一信号可包括确定第一外围设备被激活。也就是说,在212接收第一信号可包括确定第一外围设备联接到计算设备、并且接收功率以使得外围设备可使用。进一步地,响应于确定外围设备激活,可传送信号。该信号可包括第一外围设备激活的指示。也就是说,在212接收第一信号可包括接收指示第一外围设备的激活的信号。
在214,方法210可包括在信号合并器处接收来自第二外围设备的第二信号。在一些示例中,第二外围设备可为与第一外围设备不同类的外围设备。因此,第二信号可为与在212接收的第一信号不同类型的信号。在一些示例中,第二信号可包括第二外围设备激活的指示。在一些示例中,第二信号可包括第二外围设备连接到计算系统但未被激活的指示。
在216,方法210可包括在信号合并器处合并第一信号和第二信号。如之前描述的,在216合并第一信号和第二信号可包括将第一信号和第二信号合并成单个信号。在一些示例中,在216合并第一信号和第二信号可包括确定信号合并器在第一时间接收到第一信号。在216合并第一信号和第二信号可进一步包括确定信号合并器在第二时间接收到第二信号。第二时间可与第一时间不同,并且可在第一时间后存在。也就是说,可确定在信号合并器处接收到第二信号之前,在信号合并器处接收到了第一信号。在此类示例中,在216合并第一信号和第二信号可包括合并第一信号和第二信号,以使得合并后的信号中的第一信号首先发生。
换言之,假如第一信号在第二信号之前被接收,信号合并器可合并第一信号和第二信号,以允许合并后的信号中的第一信号在第二信号之前被传送。如之前关于图1描述的,第一信号和/或第二信号可包括指示标志,诸如音频指示标志或视觉指示标志。因此,在合并后的信号中的第一信号在第二信号之前被传送的示例中,与第一信号相关联的指示标志可在与第二信号相关联的指示标志之前被激活。
在一些示例中,在216合并第一信号和第二信号可包括确定信号合并器在近似相同的时间接收到第一信号和第二信号。如本文所用的,“近似”可包括在特定的界限、范围和/或阈值内的数量。因此,信号合并器可在处于特定的界限、范围、或阈值时段内的时间接收到第一信号和第二信号。在一些示例中,第一信号和第二信号可同时在信号合并器接收。响应于确定第一信号和第二信号在近似相同的时间、在信号合并器接收,在216合并第一信号和第二信号可包括合并第一信号和第二信号,以使得合并的信号同时传送第一信号和第二信号。在此类示例中,与第一信号和第二信号相关联的指示标志可同时发生。例如,第一信号可包括音频指示标志,同时第二信号可包括视觉指示标志。当确定第一信号和第二信号在相同时间在信号合并器处被接收时,合并后的信号可产生与视觉指示标志同时发生的音频指示标志。
在218,方法210可包括传送合并后的信号给音频控制器。如本文所用的,音频控制器指的是与来自外围设备的音频信号连接的硬件芯片、卡或设备。音频控制器可例如接收音频输入信号,并且确定诸如音量、音调或音高之类的参数将要调整。音频控制器可接着改变且调整任意确定的参数。在一些示例中,在218传送合并后的信号给音频控制器可包括确定要被调整的合并后的信号的参数并且调整参数。
方法210可进一步包括传送合并后的信号给扬声器。在一些示例中,扬声器可集成在计算系统内。另外,扬声器可联接到音频控制器,以使得音频控制器可传送合并后的信号给扬声器。在一些示例中,音频控制器可在调整合并后的信号的参数之后传送合并后的信号给扬声器。作为响应,扬声器可播放与合并后的信号相关联的音调。
图3为符合本公开的、包括信号合并器328的另一示例性系统320。系统320可包括第一控制器324。第一控制器324可为平台控制器集线器。如之前描述的,平台控制器集线器可为从外围设备接收信号的电子开关或者电子门。例如,控制器322可接收来自第一外围设备324的第一信号,并且接收来自第二外围设备326的第二信号。在一些示例中,第一外围设备324和/或第二外围设备326可联接到控制器322,以使得控制器322可接收来自第一外围设备324的第一信号,并且接收来自第二外围设备326的第二信号。在一些示例中,控制器322可接收包括激活与外围设备相关联的指示标志的信息的信号。如之前描述的,控制器322可包括或门,以使得来自第一外围设备324的第一信号和与第二外围设备326相关联的第二信号可激活或门,以指明与外围设备相关联的指示标志将要被激活。
在一些示例中,第一控制器322在第一外围设备324激活时可接收第一信号。第一信号可包括第一外围设备324激活的指示;也就是说,在第一控制器322接收的第一信号可指示第一外围设备324联接到计算系统或已使用。第一控制器322可进一步在第二外围设备326激活时接收第二信号。在一些示例中,第二信号可包括第二外围设备326激活的指示。第一控制器322可在接收来自第二外围设备326的第二信号前、与接收来自第二外围设备326的第二信号同时、或接收来自第二外围设备326的第二信号后来接收来自第一外围设备324的第一信号。
系统320可包括信号合并器328。信号合并器328可与关于图1讨论的信号合并器102类似。如之前描述的,信号合并器328可合并来自第一外围设备(诸如第一外围设备324)的第一信号与来自第二外围设备(诸如第二外围设备326)的第二信号,以产生合并后的信号。在一些示例中,信号合并器328可联接接到第一控制器322。信号合并器328可接收来自第一控制器322的第一信号和第二信号。
在一些示例中,信号合并器328可接收来自第一控制器322的第一外围设备324的第一信号。信号合并器328可确定第一外围设备324的类型。也就是说,信号合并器328可确定第一外围设备324是什么。在一些示例中,信号合并器328可基于第一信号内包含的信息,确定第一外围设备324的类型。第一信号可包括第一外围设备324的标识。例如,第一外围设备324可为磁条读取器。第一信号可包括作为磁条读取器的第一外围设备324的标识。信号合并器328可在接收到来自第一外围设备324的第一信号时定位与第一外围设备324的身份相关的信息,并且确定第一外围设备324为磁条读取器。响应于确定的第一外围设备324的类型,信号合并器328可确定对应的音调。该音调可以是该类型外围设备324特有的。换言之,信号合并器328可确定第一外围设备324为特定类型的外围设备,并且基于外围设备的类型,确定对应的音调以作为第一外围设备324的指示标志。
信号合并器328可进一步确定与第一外围设备324相对应的音调的音调音量。在一些示例中,信号合并器328可首先确定特定的音调与第一外围设备324的类型相对应。信号合并器328可接着确定该特定的音调将要以特定的音调音量播放。在一些示例中,确定的音调音量与第一信号中包含的音调音量不同。在此类示例中,信号合并器328可调整第一信号,从而以所确定的音调音量来播放确定的音调。
系统320可进一步包括第二控制器330。第二控制器330可联接到信号合并器328,以使得第二控制器330可从信号合并器328接收合并后的信号。第二控制器330可类似于关于图1讨论的控制器108。进一步地,如关于图2描述的,第二控制器330可类似于在218接收合并后的信号的音频控制器。在一些示例中,第二控制器330可提供合并后的信号的额外改进。例如,如关于图2讨论的,第二控制器330可执行音频控制器的功能,包括确定合并后的信号的诸如音高或音量之类的参数将要调整。在此类示例中,第二控制器330可调整合并后的信号的参数。
系统320可进一步包括扬声器332。如关于图1讨论的,扬声器332可用来接收音频输入,并且以可听的方式输出信号。扬声器332可联接到第二控制器330。在一些示例中,扬声器332可从第二控制器330接收合并后的信号。扬声器332可接着根据合并后的信号的参数,输出合并后的信号。也就是说,扬声器332可根据合并后的信号的诸如音量和音高之类的参数,发出合并后的信号内包括的一个或多个音调。
在本公开前面的详细描述中,参考构成说明书一部分的附图,其中通过图示示出了可如何实现本公开的示例。这些示例以足够的细节描述,以使所属领域的普通技术人员能够实现此公开的示例,并且要理解,可使用其它示例且可进行结构改变,而不背离本公开的范畴。
本文附图遵循第一位数字与绘图编号相对应,剩余的数字标识图中的元件或组件的编号规则。本文各图中所示的元件可增加、交换和/或消除,为的是提供本公开的若干额外示例。另外,图中提供的元件的比例和相对刻度旨在图示本公开的示例,并且不该以限制的意义看待。进一步地,如本文使用的,“若干”元件和/或特征可指的是任意数目的此类元件和/或特征。

Claims (15)

1.一种系统,包括:
信号合并器,用于:
接收来自第一外围设备的第一信号;
接收来自第二外围设备的第二信号;并且
将所述第一信号和所述第二信号合并为合并后的信号;以及
控制器,联接到所述信号合并器以接收所述合并后的信号。
2.根据权利要求1所述的系统,进一步包括扬声器,所述扬声器联接到所述控制器以发出所述合并后的信号。
3.根据权利要求2所述的系统,其中所述扬声器与计算设备集成。
4.根据权利要求1所述的系统,其中:
所述第一信号为所述第一外围设备在操作的指示;并且
所述第一信号包括与所述第一外围设备的操作相对应的第一音调。
5.根据权利要求1所述的系统,其中:
所述第一信号为所述第一外围设备未操作的指示;并且
所述第一信号包括与所述第一外围设备的未操作相对应的第二音调。
6.一种方法,包括:
在信号合并器处接收来自第一外围设备的第一信号;
在所述信号合并器处接收来自第二外围设备的第二信号;
在所述信号合并器处合并所述第一信号和所述第二信号;并且
传送合并后的信号给音频控制器。
7.根据权利要求6所述的方法,进一步包括传送所述合并后的信号给扬声器。
8.根据权利要求6所述的方法,其中,接收来自第一外围设备的第一信号包括:
确定所述第一外围设备是激活的;并且
传送指示所述第一外围设备激活的信号。
9.根据权利要求6所述的方法,其中合并所述第一信号和所述第二信号包括:
确定所述信号合并器在第一时间接收到所述第一信号;
确定所述信号合并器在与所述第一时间不同的第二时间接收到所述第二信号;并且
合并所述第一信号和所述第二信号,以使得所述合并后的信号中的所述第一信号首先发生。
10.根据权利要求6所述的方法,其中合并所述第一信号和所述第二信号包括:
确定所述信号合并器在近似相同的时间接收到所述第一信号和所述第二信号;并且
合并所述第一信号和所述第二信号,以使得所述合并后的信号中的所述第一信号和所述第二信号同时传送。
11.一种系统,包括:
第一控制器,用于:
接收来自第一外围设备的第一信号;并且
接收来自第二外围设备的第二信号;
信号合并器,联接到所述第一控制器以将所述第一信号和所述第二信号合并成合并后的信号;
第二控制器,联接到所述信号合并器以接收所述合并后的信号;以及
扬声器,联接到所述第二控制器以发出所述合并后的信号。
12.根据权利要求11所述的系统,进一步包括所述信号合并器,以用于:
确定所述第一外围设备的类型;并且
基于所述第一外围设备的所述类型,确定对应的音调。
13.根据权利要求11所述的系统,进一步包括所述信号合并器,以用于:
确定与所述第一外围设备相对应的音调的音调音量;并且
响应于所确定的音调音量,调整所述第一信号。
14.根据权利要求11所述的系统,进一步包括:
所述第一控制器,用于在所述第一外围设备激活时接收所述第一信号;以及
所述第一控制器,用于在所述第二外围设备激活时接收所述第二信号。
15.根据权利要求11所述的系统,其中所述第一信号包括所述第一外围设备被成功激活的指示。
CN201780090199.3A 2017-06-20 2017-06-20 信号合并器 Pending CN110582755A (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/US2017/038282 WO2018236349A1 (en) 2017-06-20 2017-06-20 SIGNAL MULTIPLEXER

Publications (1)

Publication Number Publication Date
CN110582755A true CN110582755A (zh) 2019-12-17

Family

ID=64737832

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201780090199.3A Pending CN110582755A (zh) 2017-06-20 2017-06-20 信号合并器

Country Status (4)

Country Link
US (1) US20210200692A1 (zh)
EP (1) EP3602311A4 (zh)
CN (1) CN110582755A (zh)
WO (1) WO2018236349A1 (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101790752A (zh) * 2007-09-28 2010-07-28 高通股份有限公司 多麦克风声音活动检测器
CN103218329A (zh) * 2011-10-26 2013-07-24 想象力科技有限公司 数字信号处理数据传输

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU6334496A (en) * 1995-06-15 1997-01-15 Intel Corporation Architecture for an i/o processor that integrates a pci to pci bridge
US20080000980A1 (en) * 2006-06-29 2008-01-03 Benjamin Hejl Audible scan indicator
CN103620612B (zh) * 2011-07-12 2016-04-13 惠普发展公司,有限责任合伙企业 包括端口和来宾域的计算设备
US9355285B1 (en) * 2015-02-12 2016-05-31 Square, Inc. Tone-based wake up circuit for card reader

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101790752A (zh) * 2007-09-28 2010-07-28 高通股份有限公司 多麦克风声音活动检测器
CN103218329A (zh) * 2011-10-26 2013-07-24 想象力科技有限公司 数字信号处理数据传输

Also Published As

Publication number Publication date
EP3602311A1 (en) 2020-02-05
WO2018236349A1 (en) 2018-12-27
EP3602311A4 (en) 2020-11-25
US20210200692A1 (en) 2021-07-01

Similar Documents

Publication Publication Date Title
US8074000B2 (en) Hotkey processing method and computer system
CN105468548B (zh) 串行外围接口的通信
US20130179671A1 (en) Super i/o module and control method thereof
CN111488304A (zh) 接口转接电路
CN110678821A (zh) 处理装置、处理方法和程序
US10687215B2 (en) Authentication system, recording medium having recorded therein computer program controlling authentication system, and reader for use in authentication system
SE522027C2 (sv) Kommunikationsenhet
US7631129B2 (en) Computer monitoring system and monitoring method
CN110582755A (zh) 信号合并器
WO2018156364A1 (en) Validating human input devices when connected to a computer
US8783576B2 (en) Memory card having multiple interfaces and reset control method thereof
EP2876970A1 (en) Communication apparatus
US7172129B2 (en) Integrated circuit card capable of automatically transmitting NULL byte information without intervention by CPU
KR102256988B1 (ko) 복수개의 모듈들을 구비하는 차량 기기의 업데이트 장치 및 방법
US11188116B2 (en) Hard disk monitoring system and monitoring method using complex programmable logic device
CN102810164B (zh) Rfid发卡设备及其处理方法
KR102008996B1 (ko) Spi 수신 버퍼의 스턱비트 에러발생 판별방법
US11816060B2 (en) UART interface circuit and UART data capturing method
CN113407470B (zh) 少针脚型接口和通用异步收发器接口复用方法、装置、设备
CN109395416B (zh) 智能积木模块互动实现方法、装置及系统
US20240070109A1 (en) Universal serial bus device and system type determining method thereof
US11983134B2 (en) Method for recognizing another electronic device by using plurality of interfaces, and electronic device therefor
JP7269310B2 (ja) 無線タグ読取装置およびプログラム
CN109634906B (zh) 一种ic通信系统和方法
CN107037756B (zh) 数据传输方法和装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20191217

WD01 Invention patent application deemed withdrawn after publication