CN110557103A - 一种振荡电路 - Google Patents

一种振荡电路 Download PDF

Info

Publication number
CN110557103A
CN110557103A CN201810565830.7A CN201810565830A CN110557103A CN 110557103 A CN110557103 A CN 110557103A CN 201810565830 A CN201810565830 A CN 201810565830A CN 110557103 A CN110557103 A CN 110557103A
Authority
CN
China
Prior art keywords
transistor
current
unit
input end
twenty
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201810565830.7A
Other languages
English (en)
Inventor
易海平
余俊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Refers To Core Intelligence Science And Technology Ltd
Original Assignee
Shenzhen Refers To Core Intelligence Science And Technology Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Refers To Core Intelligence Science And Technology Ltd filed Critical Shenzhen Refers To Core Intelligence Science And Technology Ltd
Priority to CN201810565830.7A priority Critical patent/CN110557103A/zh
Publication of CN110557103A publication Critical patent/CN110557103A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/027Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
    • H03K3/03Astable circuits
    • H03K3/0315Ring oscillators
    • H03K3/0322Ring oscillators with differential cells

Landscapes

  • Oscillators With Electromechanical Resonators (AREA)

Abstract

本申请适用于集成电路技术领域,提供了一种振荡电路,包括:电流源、频率配置模块、环形振荡器;频率配置模块的输入端连接电流源的输出端,频率配置模块的第一输出端连接环形振荡器的第一输入端,频率配置模块的第二输出端连接环形振荡器的第二输入端。通过电流源向频率配置模块输入初始电流,频率配置模块对初始电流进行配置得到偏置电流,并将偏置电流输入环形振荡器,使得环形振荡器可以根据不同的偏置电流输出相应的振荡电流,产生不同的时钟频率,有效解决了现有技术中环形振荡器产生的时钟频率单一的问题。

Description

一种振荡电路
技术领域
本申请涉及集成电路技术领域,尤其涉及一种振荡电路。
背景技术
振荡器是能够通过自激励方式使自身的输出信号按固定周期变化的电路,作为频率产生源,振荡器是大多数电子系统的重要组成部分。其中,环形振荡器具有较宽的调节范围、功耗低、集成度高、相位噪声较高等优点。
现有的环形振荡器产生的时钟频率单一,只能通过安装不同的环形振荡器得到不同的时钟频率。一旦环形振荡器安装好,其产生的时钟频率将无法改变。这大大降低了电路的适应性,无形中增加了电路的制作成本。
发明内容
有鉴于此,本申请实施例提供了一种振荡电路,以解决现有技术中环形振荡器产生的时钟频率单一、无法得到不同的时钟频率的问题。
本申请实施例的第一方面提供了一种振荡电路,包括:
电流源、频率配置模块、环形振荡器;
所述频率配置模块的输入端连接所述电流源的输出端,所述频率配置模块的第一输出端连接所述环形振荡器的第一输入端,所述频率配置模块的第二输出端连接所述环形振荡器的第二输入端;
所述电流源向所述频率配置模块输入初始电流,所述频率配置模块对所述初始电流进行配置得到偏置电流,并将所述偏置电流输入所述环形振荡器,所述环形振荡器接收所述偏置电流,并输出振荡电流。
可选的,所述频率配置模块包括:
开关单元、第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管、第八晶体管、第九晶体管;
所述第一晶体管的漏极为所述频率配置模块的输入端,所述第一晶体管的源极接地,所述第一晶体管的栅极分别连接所述第一晶体管的漏极、所述第二晶体管的栅极;
所述第二晶体管的源极接地,所述第二晶体管的漏极分别连接所述第三晶体管的漏极、所述第三晶体管的栅极;
所述第三晶体管的源极连接外部电源,所述第三晶体管的栅极连接所述开关单元的第一输入端;
所述第四晶体管源极连接所述开关单元的第二输入端,所述第四晶体管的栅极连接所述第四晶体管的漏极,所述第四晶体管的漏极连接所述第五晶体管的漏极;
所述第五晶体管的栅极分别连接所述第五晶体管的漏极、所述第六晶体管的栅极、所述第七晶体管的栅极,所述第五晶体管的栅极作为所述频率配置模块的第一输出端,所述第五晶体管的源极接地;
所述第六晶体管的源极、漏极分别接地;
所述第七晶体管的源极接地,所述第七晶体管的源极连接所述第八晶体管的漏极;
所述第八晶体管的源极连接外部电源,所述第八晶体管的栅极分别连接所述第八晶体管的漏极、所述第九晶体管的栅极,第八晶体管的栅极作为所述频率配置模块的第二输出端;
所述第九晶体管的源极、漏极分别连接外接电源。
可选的,所述开关单元包括:
至少两个晶体管、与每个晶体管对应的开关元件;
每个晶体管的源极分别连接外部电源,每个晶体管的栅极相互连接后作为所述开关单元的第一输入端,每个晶体管的漏极连接与所述晶体管对应的开关元件的第一端;
每个开关元件的第二端相互连接后作为所述开关单元的第二输入端。
可选的,所述环形振荡器包括:
第一差分单元、第二差分单元、第三差分单元、比较器;
所述第一差分单元的第一输入端、所述第二差分单元的第一输入端、所述第三差分单元的第一输入端均为所述环形振荡器的第一输入端,所述第一差分单元的第二输入端、所述第二差分单元的第二输入端、所述第三差分单元的第二输入端均为所述环形振荡器的第二输入端;
所述第一差分单元的第三输入端连接所述第三差分单元的第一输出端,所述第一差分单元的第四输入端连接所述第三差分单元的第二输出端,所述第一差分单元的第一输出端连接所述第二差分单元的第三输入端,所述第一差分单元的第二输出端连接所述第二差分单元的第四输入端;
所述第二差分单元的第一输出端连接所述第三差分单元的第三输入端,所述第二差分单元的第二输出端连接所述第三差分单元的第四输入端;
所述第三差分单元的第一输出端连接所述比较器的第一输入端,所述第三差分单元的第二输出端连接所述比较器的第二输入端;
所述比较器的输出端为所述环形振荡器的输出端,且为所述振荡电路的输出端。
可选的,所述差分单元包括:
第十晶体管、第十一晶体管、第十二晶体管、第十三晶体管、第十四晶体管、第十五晶体管、第十六晶体管;
所述第十晶体管的源极、所述第十一晶体管的源极、所述第十二晶体管的源极、所述第十三晶体管的源极分别连接外部电源;
所述第十晶体管的栅极连接所述第十晶体管的漏极,所述第十晶体管的漏极连接所述第十一晶体管的漏极后作为所述差分单元的第一输出端;
所述第十一晶体管的栅极连接所述第十二晶体管的栅极后作为所述差分单元的第二输入端;
所述第十二晶体管的漏极连接所述第十三晶体管的漏极后作为所述差分单元的第二输出端;
所述第十三晶体管的栅极连接所述第十三晶体管的漏极;
所述第十四晶体管的漏极连接所述差分单元的第一输出端,所述第十四晶体管的栅极作为所述差分单元的第三输入端,所述第十四晶体管的源极分别连接所述第十五晶体管的源极、所述第十六晶体管的漏极;
所述第十五晶体管的漏极连接所述差分单元的第二输出端,所述第十五晶体管的栅极作为所述差分单元的第四输入端;
所述第十六晶体管的栅极作为所述差分单元的第一输入端,所述第十六晶体管的源极接地。
可选的,所述电流源包括:
基准电流模块、温度补偿模块;
所述基准电流模块的第一输出端连接所述温度补偿模块的第一输入端,所述基准电流模块的第二输出端连接所述温度补偿模块的第四输入端,所述基准电流模块的第三输出端连接所述温度补偿模块的第二输入端,所述基准电流模块的第四输出端连接所述温度补偿模块的第三输入端;
所述温度补偿模块的输出端为所述电流源的输出端;
所述基准电流模块分别向所述温度补偿模块的第一输入端和第四输入端输入第一正温度系数电流,所述基准电流模块分别向所述温度补偿模块的第二输入端和第三输入端输入第一负温度系数电流,所述温度补偿模块对接收到的第一正温度系数电流和第一负温度系数电流进行温度补偿得到所述初始电流,并将所述初始电流输入所述频率配置模块。
可选的,所述基准电流模块包括:
第一电流生成单元、第二电流生成单元;
所述第一电流生成单元的第一输出端为所述基准电流模块的第一输出端,所述第一电流生成单元的第二输出端为所述基准电流模块的第二输出端,所述第一电流生成单元的第三输出端连接所述第二电流生成单元的输入端;
所述第二电流生成单元的第一输出端为所述基准电流模块的第三输出端,所述第二电流生成单元的第二输出端为所述基准电流模块的第四输出端;
所述第一电流生成单元将生成的第一正温度系数电流输入所述温度补偿模块,所述第二电流生成单元将生成的第一负温度系数电流输入所述温度补偿模块。
可选的,所述第一电流生成单元包括:
第十七晶体管、第十八晶体管、第十九晶体管、第二十晶体管、第二十一晶体管、第二十二晶体管、第二十三晶体管、第二十四晶体管、第二十五晶体管、第二十六晶体管、第一电阻、第二电阻、第一放大管、第二放大管、第三放大管;
所述第十七晶体管的源极、所述第十八晶体管的源极、所述第十九晶体管的源极、所述第二十晶体管的源极、所述第二十一晶体管的源极分别连接外接电源;
所述第十七晶体管的栅极分别连接所述第十八晶体管的栅极、所述第十九晶体管的栅极、所述第二十晶体管的栅极、所述第二十一晶体管的栅极,所述第十七晶体管的漏极连接所述第二十二晶体管的漏极;
所述第十八晶体管的漏极连接所述第二十三晶体管的漏极;
所述十九晶体管的漏极连接所述第二电阻的第一端;
所述第二十晶体管的漏极为所述基准电流模块的第一输出端;
所述第二十一晶体管的漏极为所述基准电流模块的第二输出端;
所述第二十二晶体管的栅极分别连接所述第二十二晶体管的漏极、所述第二十三晶体管的栅极,所述第二十二晶体管的源极连接所述第一放大管的发射极;
所述第二十三晶体管的源极连接所述第一电阻的第一端;
所述第一放大管的集电极、所述第一放大管的基极、所述第二放大管的集电极、第二放大管的基极、所述第三放大管的集电极、所述第三放大管的基极均接地;
所述第二放大管的发射极连接所述第一电阻的第二端;
所述第三放大管的发射极连接所述第二电阻的第二端;
所述第二电阻的第二端为所述第一电流生成单元的第三输出端。
可选的,所述第二电流生成单元包括:
放大器、第二十四晶体管、第二十五晶体管、第二十六晶体管、第三电阻;
所述放大器的正输入端为所述第二电流生成单元的输入端,所述放大器的负输入端连接所述第三电阻的第一端,所述放大器的输出端连接所述第二十四晶体管的栅极;
所述第二十四晶体管的栅极分别连接所述第二十五晶体管的栅极、所述第二十六晶体管的栅极,所述第二十四晶体管的源极分别连接所述第二十五晶体管的源极、所述第二十六晶体管的源极,所述第二十四晶体管的漏极连接所述第三电阻的第一端;
所述第二十五晶体管的漏极为所述第二电流生成单元的第一输出端;
所述第二十六晶体管的漏极为所述第二电流生成单元的第二输出的。
可选的,所述温度补偿模块包括:
第一温度补偿单元、第二温度补偿单元、第一电流配置单元、第二电流配置单元;
所述第一温度补偿单元的第一输入端为所述温度补偿模块的第一输入端,所述第一温度补偿单元的第二输入端为所述温度补偿模块的第二输入端,所述第一温度补偿单元的输出端连接所述第一电流配置单元的输入端;
所述第二温度补偿单元的第一输入端为所述温度补偿模块的第三输入端,所述第二温度补偿单元的第二输入端为所述温度补偿模块的第四输入端,所述第二温度补偿单元的输出端连接所述第二电流配置单元的输入端;
所述第一电流配置单元的输出端连接所述第二电流配置单元的输出端后作为所述温度补偿模块的输出端;
所述第一温度补偿单元将接收到的第一负温度系数电流减去接收到的第一正温度系数电流得到第二负温度系数电流,并将所述第二负温度系数电流输入所述第一电流配置单元,所述第一电流配置单元对所述第二负温度系数电流进行配置得到配置后的第三负温度系数电流;
所述第二温度补偿单元将接收到的第一正温度系数电流减去接收到的第一负温度系数电流得到第二正温度系数电流,并将所述第二正温度系数电流输入所述第二电流配置单元,所述第二电流配置单元对所述第二正温度系数电流进行配置得到配置后的第三正温度系数电流;
所述配置后的第三负温度系数电流与所述配置后的第三正温度系数电流相加得到初始电流。
可选的,所述第一温度补偿单元包括:
第二十七晶体管、第二十八晶体管、第二十九晶体管、第三十晶体管、第三十一晶体管;
所述第二十七晶体管的漏极为所述第一温度补偿单元的第一输入端,所述第二十七晶体管的源极分别连接所述第二十八晶体管的源极、所述第二十就晶体管的源极、所述第三十晶体管的源极后接地,所述第二十七晶体管的栅极分别连接所述第二十七晶体管的漏极、所述第二十八晶体管的栅极;
所述第二十八晶体管的漏极连接所述第二十九晶体管的漏极后作为所述第一温度补偿单元的第二输入端;
所述第二十九晶体管的栅极分别连接所述第二十九晶体管的漏极、所述第三十晶体管的栅极;
所述第三十晶体管的漏极连接所述第三十一晶体管的漏极;
所述第三十一晶体管的源极连接外部电源,所述第三十一晶体管的栅极连接所述第三十一晶体管的漏极后作为所述第一温度补偿单元的输出端。
可选的,所述第二温度补偿单元包括:
第三十二晶体管、第三十三晶体管、第三十四晶体管、第三十五晶体管、第三十六晶体管;
所述第三十二晶体管的漏极为所述第二温度补偿单元的第一输入端,所述第三十二晶体管的源极分别连接所述第三十三晶体管的源极、所述第三十四晶体管的源极、所述第三十五晶体管的源极后接地,所述第三十二晶体管的栅极分别连接所述第三十二晶体管的漏极、所述第三十三晶体管的栅极;
所述第三十三晶体管的漏极连接所述第三十四晶体管的漏极后作为所述第二温度补偿单元的第二输入端;
所述第三十四晶体管的栅极分别连接所述第三十四晶体管的漏极、所述第三十五晶体管的栅极;
所述第三十五晶体管的漏极连接所述第三十六晶体管的漏极;
所述第三十六晶体管的源极连接外接电源,所述第三十六晶体管的栅极连接所述第三十六晶体管的漏极后作为所述第二温度补偿单元的输出端。
可选的,所述第一电流配置单元包括:
至少两个晶体管、与每个晶体管对应的开关元件;
每个晶体管的源极分别连接外部电源,每个晶体管的栅极相互连接后作为所述第一电流配置单元的输入端,每个晶体管的漏极连接与所述晶体管对应的开关元件的第一端;
每个开关元件的第二端相互连接后作为所述第一电流配置单元的输出端。
可选的,所述第二电流配置单元包括:
至少两个晶体管、与每个晶体管对应的开关元件;
每个晶体管的源极分别连接外部电源,每个晶体管的栅极相互连接后作为所述第二电流配置单元的输入端,每个晶体管的漏极连接与所述晶体管对应的开关元件的第一端;
每个开关元件的第二端相互连接后作为所述第二电流配置单元的输出端。
本申请实施例与现有技术相比存在的有益效果是:
本申请实施例通过电流源向频率配置模块输入初始电流,频率配置模块对初始电流进行配置得到偏置电流,并将偏置电流输入环形振荡器,使得环形振荡器可以根据不同的偏置电流输出相应的振荡电流,产生不同的时钟频率,有效解决了现有技术中环形振荡器产生的时钟频率单一的问题。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1是本申请实施例提供的振荡电路的结构示意图;
图2是本申请另一实施例提供的振荡电路的结构示意图;
图3是本申请实施例提供的频率配置模块的电路示意图;
图4是本申请实施例提供的环形振荡器的电路示例图;
图5是本申请实施例提供的差分单元的电路示意图;
图6是本申请实施例提供的基准电流模块的电路示意图;
图7是本申请实施例提供的温度补偿模块的电路示意图。
具体实施方式
以下描述中,为了说明而不是为了限定,提出了诸如特定系统结构、技术之类的具体细节,以便透彻理解本申请实施例。然而,本领域的技术人员应当清楚,在没有这些具体细节的其它实施例中也可以实现本申请。在其它情况中,省略对众所周知的系统、装置、电路以及方法的详细说明,以免不必要的细节妨碍本申请的描述。
应当理解,当在本说明书和所附权利要求书中使用时,术语“包括”指示所描述特征、整体、步骤、操作、元素和/或组件的存在,但并不排除一个或多个其它特征、整体、步骤、操作、元素、组件和/或其集合的存在或添加。
还应当理解,在此本申请说明书中所使用的术语仅仅是出于描述特定实施例的目的而并不意在限制本申请。如在本申请说明书和所附权利要求书中所使用的那样,除非上下文清楚地指明其它情况,否则单数形式的“一”、“一个”及“该”意在包括复数形式。
还应当进一步理解,在本申请说明书和所附权利要求书中使用的术语“和/或”是指相关联列出的项中的一个或多个的任何组合以及所有可能组合,并且包括这些组合。
如在本说明书和所附权利要求书中所使用的那样,术语“如果”可以依据上下文被解释为“当...时”或“一旦”或“响应于确定”或“响应于检测到”。类似地,短语“如果确定”或“如果检测到[所描述条件或事件]”可以依据上下文被解释为意指“一旦确定”或“响应于确定”或“一旦检测到[所描述条件或事件]”或“响应于检测到[所描述条件或事件]”。
为了说明本申请所述的技术方案,下面通过具体实施例来进行说明。
图1是本申请实施例提供的振荡电路的结构示意图,图2是本申请另一实施例提供的振荡电路的结构示意图,如图1和图2所示,所述振荡电路包括:
电流源100、频率配置模块200、环形振荡器300。
所述频率配置模块200的输入端连接所述电流源100的输出端,所述频率配置模块200的第一输出端连接所述环形振荡器300的第一输入端,所述频率配置模块200的第二输出端连接所述环形振荡器300的第二输入端。
所述电流源100向所述频率配置模块200输入初始电流,所述频率配置模块200对所述初始电流进行配置得到偏置电流,并将所述偏置电流输入所述环形振荡器300,所述环形振荡器300接收所述偏置电流,并输出振荡电流。
在本申请实施例中,参见图3,图3是本申请实施例提供的频率配置模块的电路示意图,如图3所示,所述频率配置模块200包括:
开关单元210、第一晶体管Q1、第二晶体管Q2、第三晶体管Q3、第四晶体管Q4、第五晶体管Q5、第六晶体管Q6、第七晶体管Q7、第八晶体管Q8、第九晶体管Q9。
所述第一晶体管Q1的漏极为所述频率配置模块200的输入端,所述第一晶体管Q1的源极接地,所述第一晶体管Q1的栅极分别连接所述第一晶体管Q1的漏极、所述第二晶体管Q2的栅极。
所述第二晶体管Q2的源极接地,所述第二晶体管Q2的漏极分别连接所述第三晶体管Q3的漏极、所述第三晶体管Q3的栅极。
所述第三晶体管Q3的源极连接外部电源,所述第三晶体管Q3的栅极连接所述开关单元210的第一输入端。
所述第四晶体管Q4源极连接所述开关单元210的第二输入端,所述第四晶体管Q4的栅极连接所述第四晶体管Q4的漏极,所述第四晶体管Q4的漏极连接所述第五晶体管Q5的漏极。
所述第五晶体管Q5的栅极分别连接所述第五晶体管Q5的漏极、所述第六晶体管Q6的栅极、所述第七晶体管Q7的栅极,所述第五晶体管Q5的栅极作为所述频率配置模块200的第一输出端,所述第五晶体管Q5的源极接地。
所述第六晶体管Q6的源极、漏极分别接地。
所述第七晶体管Q7的源极接地,所述第七晶体管Q7的源极连接所述第八晶体管Q8的漏极。
所述第八晶体管Q8的源极连接外部电源,所述第八晶体管Q8的栅极分别连接所述第八晶体管Q8的漏极、所述第九晶体管Q9的栅极,第八晶体管Q8的栅极作为所述频率配置模块200的第二输出端。
所述第九晶体管Q9的源极、漏极分别连接外接电源。
可选的,所述开关单元210包括:
至少两个晶体管、与每个晶体管对应的开关元件;
每个晶体管的源极分别连接外部电源,每个晶体管的栅极相互连接后作为所述开关单元的第一输入端,每个晶体管的漏极连接与所述晶体管对应的开关元件的第一端。
每个开关元件的第二端相互连接后作为所述开关单元210的第二输入端。
示例性的,如图3所示,开关单元210包括10个晶体管,以及与这10个晶体管对应的10个开关s0~s9。此处只是开关单元的一个示例,并不对晶体管和开关元件的数量做具体限定。
在本申请实施例中,参见图2和图4,图4是本申请实施例提供的环形振荡器的电路示例图,所述环形振荡器300包括:
第一差分单元310、第二差分单元320、第三差分单元330、比较器340。
所述第一差分单元310的第一输入端、所述第二差分单元320的第一输入端、所述第三差分单元330的第一输入端均为所述环形振荡器300的第一输入端,所述第一差分单元310的第二输入端、所述第二差分单元320的第二输入端、所述第三差分单元330的第二输入端均为所述环形振荡器300的第二输入端。
所述第一差分单元310的第三输入端连接所述第三差分单元330的第一输出端,所述第一差分单元310的第四输入端连接所述第三差分单元330的第二输出端,所述第一差分单元310的第一输出端连接所述第二差分单元320的第三输入端,所述第一差分单元310的第二输出端连接所述第二差分单元320的第四输入端。
所述第二差分单元320的第一输出端连接所述第三差分单元330的第三输入端,所述第二差分单元320的第二输出端连接所述第三差分单元330的第四输入端;
所述第三差分单元330的第一输出端连接所述比较器340的第一输入端,所述第三差分单元330的第二输出端连接所述比较器340的第二输入端。
所述比较器340的输出端为所述环形振荡器300的输出端,且为所述振荡电路300的输出端。
可选的,参见图5,图5是本申请实施例提供的差分单元的电路示意图,如图所示,所述差分单元包括:
第十晶体管Q10、第十一晶体管Q11、第十二晶体管Q12、第十三晶体管Q13、第十四晶体管Q14、第十五晶体管Q15、第十六晶体管Q16。
所述第十晶体管Q10的源极、所述第十一晶体管Q11的源极、所述第十二晶体管Q12的源极、所述第十三晶体管Q13的源极分别连接外部电源。
所述第十晶体管Q10的栅极连接所述第十晶体管Q10的漏极,所述第十晶体管Q10的漏极连接所述第十一晶体管Q11的漏极后作为所述差分单元的第一输出端。
所述第十一晶体管Q11的栅极连接所述第十二晶体管Q12的栅极后作为所述差分单元的第二输入端。
所述第十二晶体管Q12的漏极连接所述第十三晶体管Q13的漏极后作为所述差分单元的第二输出端。
所述第十三晶体管Q13的栅极连接所述第十三晶体管Q13的漏极。
所述第十四晶体管Q14的漏极连接所述差分单元的第一输出端,所述第十四晶体管Q14的栅极作为所述差分单元的第三输入端,所述第十四晶体管Q14的源极分别连接所述第十五晶体管Q15的源极、所述第十六晶体管Q16的漏极。
所述第十五晶体管Q15的漏极连接所述差分单元的第二输出端,所述第十五晶体管Q15的栅极作为所述差分单元的第四输入端。
所述第十六晶体管Q16的栅极作为所述差分单元的第一输入端,所述第十六晶体管Q16的源极接地。
在实际应用中,第一差分单元、第二差分单元、第三差分单元的电路均为上述差分单元的电路。
在本申请实施例中,参见图2,所述电流源100包括:
基准电流模块110、温度补偿模块120;
所述基准电流模块110的第一输出端连接所述温度补偿模块120的第一输入端,所述基准电流模块110的第二输出端连接所述温度补偿模块120的第四输入端,所述基准电流模块110的第三输出端连接所述温度补偿模块120的第二输入端,所述基准电流模块110的第四输出端连接所述温度补偿模块120的第三输入端。
所述温度补偿模块120的输出端为所述电流源100的输出端。
所述基准电流模块110分别向所述温度补偿模块120的第一输入端和第四输入端输入第一正温度系数电流,所述基准电流模块110分别向所述温度补偿模块的第二输入端和第三输入端输入第一负温度系数电流,所述温度补偿模块120对接收到的第一正温度系数电流和第一负温度系数电流进行温度补偿得到所述初始电流,并将所述初始电流输入所述频率配置模块200。
可选的,参见图6,图6是本申请实施例提供的基准电流模块的电路示意图,如图所示,所述基准电流模块110包括:
第一电流生成单元1101、第二电流生成单元1102。
所述第一电流生成单元1101的第一输出端为所述基准电流模块110的第一输出端,所述第一电流生成单元1101的第二输出端为所述基准电流模块110的第二输出端,所述第一电流生成单元1101的第三输出端连接所述第二电流生成单元1102的输入端。
所述第二电流生成单元1102的第一输出端为所述基准电流模块110的第三输出端,所述第二电流生成单元1102的第二输出端为所述基准电流模块110的第四输出端。
所述第一电流生成单元1101将生成的第一正温度系数电流输入所述温度补偿模块120,所述第二电流生成单元1102将生成的第一负温度系数电流输入所述温度补偿模块120。
可选的,所述第一电流生成单元1101包括:
第十七晶体管Q17、第十八晶体管Q18、第十九晶体管Q19、第二十晶体管Q20、第二十一晶体管Q21、第二十二晶体管Q22、第二十三晶体管Q23、第二十四晶体管Q24、第二十五晶体管Q25、第二十六晶体管Q26、第一电阻R1、第二电阻R2、第一放大管Z1、第二放大管Z2、第三放大管Z3。
所述第十七晶体管Q17的源极、所述第十八晶体管Q18的源极、所述第十九晶体管Q19的源极、所述第二十晶体管Q20的源极、所述第二十一晶体管Q21的源极分别连接外接电源。
所述第十七晶体管Q17的栅极分别连接所述第十八晶体管Q18的栅极、所述第十九晶体管Q19的栅极、所述第二十晶体管Q20的栅极、所述第二十一晶体管Q21的栅极,所述第十七晶体管Q17的漏极连接所述第二十二晶体管Q22的漏极。
所述第十八晶体管Q18的漏极连接所述第二十三晶体管Q23的漏极。
所述十九晶体管Q19的漏极连接所述第二电阻的第一端。
所述第二十晶体管Q20的漏极为所述基准电流模块110的第一输出端。
所述第二十一晶体管Q21的漏极为所述基准电流模块110的第二输出端。
所述第二十二晶体管Q22的栅极分别连接所述第二十二晶体管Q22的漏极、所述第二十三晶体管Q23的栅极,所述第二十二晶体管Q22的源极连接所述第一放大管Z1的发射极。
所述第二十三晶体管Q23的源极连接所述第一电阻R1的第一端。
所述第一放大管Z1的集电极、所述第一放大管Z1的基极、所述第二放大管Z2的集电极、第二放大管Z2的基极、所述第三放大管Z3的集电极、所述第三放大管Z3的基极均接地。
所述第二放大管Z2的发射极连接所述第一电阻R1的第二端。
所述第三放大管Z3的发射极连接所述第二电阻R2的第二端。
所述第二电阻R2的第二端为所述第一电流生成单元1101的第三输出端。
可选的,所述第二电流生成单元1102包括:
放大器OP、第二十四晶体管Q24、第二十五晶体管25、第二十六晶体管26、第三电阻R3;
所述放大器OP的正输入端为所述第二电流生成单元1102的输入端,所述放大器OP的负输入端连接所述第三电阻R3的第一端,所述放大器OP的输出端连接所述第二十四晶体管Q24的栅极。
所述第二十四晶体管Q24的栅极分别连接所述第二十五晶体管Q25的栅极、所述第二十六晶体管Q26的栅极,所述第二十四晶体管Q24的源极分别连接所述第二十五晶体管25的源极、所述第二十六晶体管Q26的源极,所述第二十四晶体管Q24的漏极连接所述第三电阻R3的第一端。
所述第二十五晶体管Q25的漏极为所述第二电流生成单元1102的第一输出端。
所述第二十六晶体管Q26的漏极为所述第二电流生成单元1102的第二输出的。
可选的,参见图7,图7是本申请实施例提供的温度补偿模块的电路示意图,如图所示,所述温度补偿模块120包括:
第一温度补偿单元1201、第二温度补偿单元1202、第一电流配置单元1203、第二电流配置单元1204。
所述第一温度补偿单元1201的第一输入端为所述温度补偿模块120的第一输入端,所述第一温度补偿单元1201的第二输入端为所述温度补偿模块120的第二输入端,所述第一温度补偿单元1201的输出端连接所述第一电流配置单元1203的输入端。
所述第二温度补偿单元1202的第一输入端为所述温度补偿模块120的第三输入端,所述第二温度补偿单元1202的第二输入端为所述温度补偿模块120的第四输入端,所述第二温度补偿单元1202的输出端连接所述第二电流配置单元1204的输入端。
所述第一电流配置单元1203的输出端连接所述第二电流配置单元1204的输出端后作为所述温度补偿模块120的输出端。
所述第一温度补偿单元1201将接收到的第一负温度系数电流减去接收到的第一正温度系数电流得到第二负温度系数电流,并将所述第二负温度系数电流输入所述第一电流配置单元1203,所述第一电流配置单元1203对所述第二负温度系数电流进行配置得到配置后的第三负温度系数电流。
所述第二温度补偿单元1202将接收到的第一正温度系数电流减去接收到的第一负温度系数电流得到第二正温度系数电流,并将所述第二正温度系数电流输入所述第二电流配置单元1204,所述第二电流配置单元1204对所述第二正温度系数电流进行配置得到配置后的第三正温度系数电流。
所述配置后的第三负温度系数电流与所述配置后的第三正温度系数电流相加得到初始电流。
可选的,所述第一温度补偿单元1201包括:
第二十七晶体管Q27、第二十八晶体管Q28、第二十九晶体管Q29、第三十晶体管Q30、第三十一晶体管Q31。
所述第二十七晶体管Q27的漏极为所述第一温度补偿单元1201的第一输入端,所述第二十七晶体管Q27的源极分别连接所述第二十八晶体管Q28的源极、所述第二十九晶体管Q29的源极、所述第三十晶体管Q30的源极后接地,所述第二十七晶体管Q27的栅极分别连接所述第二十七晶体管Q27的漏极、所述第二十八晶体管Q28的栅极。
所述第二十八晶体管Q28的漏极连接所述第二十九晶体管Q29的漏极后作为所述第一温度补偿单元1201的第二输入端。
所述第二十九晶体管Q29的栅极分别连接所述第二十九晶体管Q29的漏极、所述第三十晶体管Q30的栅极。
所述第三十晶体管Q30的漏极连接所述第三十一晶体管Q31的漏极。
所述第三十一晶体管Q31的源极连接外部电源,所述第三十一晶体管Q31的栅极连接所述第三十一晶体管Q31的漏极后作为所述第一温度补偿单元1201的输出端。
可选的,所述第二温度补偿单元1202包括:
第三十二晶体管Q32、第三十三晶体管Q33、第三十四晶体管Q34、第三十五晶体管Q35、第三十六晶体管Q36。
所述第三十二晶体管Q32的漏极为所述第二温度补偿单元的第一输入端,所述第三十二晶体管Q32的源极分别连接所述第三十三晶体管Q33的源极、所述第三十四晶体管Q34的源极、所述第三十五晶体管Q35的源极后接地,所述第三十二晶体管Q32的栅极分别连接所述第三十二晶体管Q32的漏极、所述第三十三晶体管Q33的栅极。
所述第三十三晶体管Q33的漏极连接所述第三十四晶体管Q34的漏极后作为所述第二温度补偿单元1202的第二输入端。
所述第三十四晶体管Q34的栅极分别连接所述第三十四晶体管Q34的漏极、所述第三十五晶体管Q35的栅极。
所述第三十五晶体管Q35的漏极连接所述第三十六晶体管Q36的漏极。
所述第三十六晶体管Q36的源极连接外接电源,所述第三十六晶体管Q36的栅极连接所述第三十六晶体管Q36的漏极后作为所述第二温度补偿单元1202的输出端。
可选的,所述第一电流配置单元1203包括:
至少两个晶体管、与每个晶体管对应的开关元件。
每个晶体管的源极分别连接外部电源,每个晶体管的栅极相互连接后作为所述第一电流配置单元1203的输入端,每个晶体管的漏极连接与所述晶体管对应的开关元件的第一端。
每个开关元件的第二端相互连接后作为所述第一电流配置单元1203的输出端。
示例性的,如图7所示,第一电流配置单元1203包括10个晶体管,以及与这10个晶体管对应的10个开关sn0~sn9。此处只是第一电流配置单元的一个示例,并不对晶体管和开关元件的数量做具体限定。
可选的,所述第二电流配置单元1204包括:
至少两个晶体管、与每个晶体管对应的开关元件。
每个晶体管的源极分别连接外部电源,每个晶体管的栅极相互连接后作为所述第二电流配置单元1204的输入端,每个晶体管的漏极连接与所述晶体管对应的开关元件的第一端。
每个开关元件的第二端相互连接后作为所述第二电流配置单元1204的输出端。
示例性的,如图7所示,第二电流配置单元1204包括10个晶体管,以及与这10个晶体管对应的10个开关sp0~sp9。此处只是第一电流配置单元的一个示例,并不对晶体管和开关元件的数量做具体限定。
在实际应用中,温度系数电流只取决于晶体管和电阻。其中,正温度系数电流为Ipt1=Ipt0=VTlnn/R1,VT=kT/q(n=12/2=6;lnn=ln6;R1固定值;k波尔兹曼系数;q电子电荷;T绝对温度);负温度系数电流为Int1=Int0=VBE/R2,VBE=VTln(IC/IS),Is=bT4+mexp(-Eg/kT),VBE温度系数求导得VBE),=(VBE-(4+m)VT-Eg/q)/T≈-1.5mv/K。由此可见,正负温度系数电流在各工艺角下的温度系数不变。所以,在选定温度补偿配置后,各个工艺角下环形振荡器的温度系数相同,即在选定的特定的温度补偿配置值时,可实现环形振荡器频率温度漂移小于1%。
在实际应用中,10个开关分别对应1、2、4、8、16、32、64、128、256、512比例关系,第一负温度系数电流选择通过开关sn0~sn9,第一正温度系数电流选择通过开关sp0~sp9。在确定温度系数后,人工通过将环形振荡器输出频率与参考时钟频率进行对比,选择合适的频率配置,即从开关单元的s0~s1中选择对应的开关进行通断,进而使环形振荡器输出的时钟频率接近参考时钟频率,本申请中的技术方案可使环形振荡器的时钟频率达到1%的精度。
具体的,在固定时间周期内统计环形振荡器输出的时钟个数,采用逐次逼近原理,对环形振荡器的频率进行配置(即确定s0~s9的通断)。并将最终的sp9~sp0、sn9~sn0以及s9~s0的值写入储存单元,在芯片重新上电时可直接读取配置,调整到目标时钟频率。
本申请实施例通过电流源向频率配置模块输入初始电流,频率配置模块对初始电流进行配置得到偏置电流,并将偏置电流输入环形振荡器,使得环形振荡器可以根据不同的偏置电流输出相应的振荡电流,产生不同的时钟频率,有效解决了现有技术中环形振荡器产生的时钟频率单一的问题。
所属领域的技术人员可以清楚地了解到,为了描述的方便和简洁,仅以上述各功能单元、模块的划分进行举例说明,实际应用中,可以根据需要而将上述功能分配由不同的功能单元、模块完成,即将所述装置的内部结构划分成不同的功能单元或模块,以完成以上描述的全部或者部分功能。实施例中的各功能单元、模块可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中,上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。另外,各功能单元、模块的具体名称也只是为了便于相互区分,并不用于限制本申请的保护范围。上述系统中单元、模块的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述或记载的部分,可以参见其它实施例的相关描述。
在本申请所提供的实施例中,应该理解到,所揭露的装置,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述模块或单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通讯连接可以是通过一些接口,装置或单元的间接耦合或通讯连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
以上所述实施例仅用以说明本申请的技术方案,而非对其限制;尽管参照前述实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的精神和范围,均应包含在本申请的保护范围之内。

Claims (14)

1.一种振荡电路,其特征在于,包括:
电流源、频率配置模块、环形振荡器;
所述频率配置模块的输入端连接所述电流源的输出端,所述频率配置模块的第一输出端连接所述环形振荡器的第一输入端,所述频率配置模块的第二输出端连接所述环形振荡器的第二输入端;
所述电流源向所述频率配置模块输入初始电流,所述频率配置模块对所述初始电流进行配置得到偏置电流,并将所述偏置电流输入所述环形振荡器,所述环形振荡器接收所述偏置电流,并输出振荡电流。
2.如权利要求1所述的振荡电路,其特征在于,所述频率配置模块包括:
开关单元、第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管、第八晶体管、第九晶体管;
所述第一晶体管的漏极为所述频率配置模块的输入端,所述第一晶体管的源极接地,所述第一晶体管的栅极分别连接所述第一晶体管的漏极、所述第二晶体管的栅极;
所述第二晶体管的源极接地,所述第二晶体管的漏极分别连接所述第三晶体管的漏极、所述第三晶体管的栅极;
所述第三晶体管的源极连接外部电源,所述第三晶体管的栅极连接所述开关单元的第一输入端;
所述第四晶体管源极连接所述开关单元的第二输入端,所述第四晶体管的栅极连接所述第四晶体管的漏极,所述第四晶体管的漏极连接所述第五晶体管的漏极;
所述第五晶体管的栅极分别连接所述第五晶体管的漏极、所述第六晶体管的栅极、所述第七晶体管的栅极,所述第五晶体管的栅极作为所述频率配置模块的第一输出端,所述第五晶体管的源极接地;
所述第六晶体管的源极、漏极分别接地;
所述第七晶体管的源极接地,所述第七晶体管的源极连接所述第八晶体管的漏极;
所述第八晶体管的源极连接外部电源,所述第八晶体管的栅极分别连接所述第八晶体管的漏极、所述第九晶体管的栅极,第八晶体管的栅极作为所述频率配置模块的第二输出端;
所述第九晶体管的源极、漏极分别连接外接电源。
3.如权利要求2所述的振荡电路,其特征在于,所述开关单元包括:
至少两个晶体管、与每个晶体管对应的开关元件;
每个晶体管的源极分别连接外部电源,每个晶体管的栅极相互连接后作为所述开关单元的第一输入端,每个晶体管的漏极连接与所述晶体管对应的开关元件的第一端;
每个开关元件的第二端相互连接后作为所述开关单元的第二输入端。
4.如权利要求1所述的振荡电路,其特征在于,所述环形振荡器包括:
第一差分单元、第二差分单元、第三差分单元、比较器;
所述第一差分单元的第一输入端、所述第二差分单元的第一输入端、所述第三差分单元的第一输入端均为所述环形振荡器的第一输入端,所述第一差分单元的第二输入端、所述第二差分单元的第二输入端、所述第三差分单元的第二输入端均为所述环形振荡器的第二输入端;
所述第一差分单元的第三输入端连接所述第三差分单元的第一输出端,所述第一差分单元的第四输入端连接所述第三差分单元的第二输出端,所述第一差分单元的第一输出端连接所述第二差分单元的第三输入端,所述第一差分单元的第二输出端连接所述第二差分单元的第四输入端;
所述第二差分单元的第一输出端连接所述第三差分单元的第三输入端,所述第二差分单元的第二输出端连接所述第三差分单元的第四输入端;
所述第三差分单元的第一输出端连接所述比较器的第一输入端,所述第三差分单元的第二输出端连接所述比较器的第二输入端;
所述比较器的输出端为所述环形振荡器的输出端,且为所述振荡电路的输出端。
5.如权利要求4所述的振荡电路,其特征在于,所述差分单元包括:
第十晶体管、第十一晶体管、第十二晶体管、第十三晶体管、第十四晶体管、第十五晶体管、第十六晶体管;
所述第十晶体管的源极、所述第十一晶体管的源极、所述第十二晶体管的源极、所述第十三晶体管的源极分别连接外部电源;
所述第十晶体管的栅极连接所述第十晶体管的漏极,所述第十晶体管的漏极连接所述第十一晶体管的漏极后作为所述差分单元的第一输出端;
所述第十一晶体管的栅极连接所述第十二晶体管的栅极后作为所述差分单元的第二输入端;
所述第十二晶体管的漏极连接所述第十三晶体管的漏极后作为所述差分单元的第二输出端;
所述第十三晶体管的栅极连接所述第十三晶体管的漏极;
所述第十四晶体管的漏极连接所述差分单元的第一输出端,所述第十四晶体管的栅极作为所述差分单元的第三输入端,所述第十四晶体管的源极分别连接所述第十五晶体管的源极、所述第十六晶体管的漏极;
所述第十五晶体管的漏极连接所述差分单元的第二输出端,所述第十五晶体管的栅极作为所述差分单元的第四输入端;
所述第十六晶体管的栅极作为所述差分单元的第一输入端,所述第十六晶体管的源极接地。
6.如权利要求1所述的振荡电路,其特征在于,所述电流源包括:
基准电流模块、温度补偿模块;
所述基准电流模块的第一输出端连接所述温度补偿模块的第一输入端,所述基准电流模块的第二输出端连接所述温度补偿模块的第四输入端,所述基准电流模块的第三输出端连接所述温度补偿模块的第二输入端,所述基准电流模块的第四输出端连接所述温度补偿模块的第三输入端;
所述温度补偿模块的输出端为所述电流源的输出端;
所述基准电流模块分别向所述温度补偿模块的第一输入端和第四输入端输入第一正温度系数电流,所述基准电流模块分别向所述温度补偿模块的第二输入端和第三输入端输入第一负温度系数电流,所述温度补偿模块对接收到的第一正温度系数电流和第一负温度系数电流进行温度补偿得到所述初始电流,并将所述初始电流输入所述频率配置模块。
7.如权利要求6所述的振荡电路,其特征在于,所述基准电流模块包括:
第一电流生成单元、第二电流生成单元;
所述第一电流生成单元的第一输出端为所述基准电流模块的第一输出端,所述第一电流生成单元的第二输出端为所述基准电流模块的第二输出端,所述第一电流生成单元的第三输出端连接所述第二电流生成单元的输入端;
所述第二电流生成单元的第一输出端为所述基准电流模块的第三输出端,所述第二电流生成单元的第二输出端为所述基准电流模块的第四输出端;
所述第一电流生成单元将生成的第一正温度系数电流输入所述温度补偿模块,所述第二电流生成单元将生成的第一负温度系数电流输入所述温度补偿模块。
8.如权利要求7所述的振荡电路,其特征在于,所述第一电流生成单元包括:
第十七晶体管、第十八晶体管、第十九晶体管、第二十晶体管、第二十一晶体管、第二十二晶体管、第二十三晶体管、第二十四晶体管、第二十五晶体管、第二十六晶体管、第一电阻、第二电阻、第一放大管、第二放大管、第三放大管;
所述第十七晶体管的源极、所述第十八晶体管的源极、所述第十九晶体管的源极、所述第二十晶体管的源极、所述第二十一晶体管的源极分别连接外接电源;
所述第十七晶体管的栅极分别连接所述第十八晶体管的栅极、所述第十九晶体管的栅极、所述第二十晶体管的栅极、所述第二十一晶体管的栅极,所述第十七晶体管的漏极连接所述第二十二晶体管的漏极;
所述第十八晶体管的漏极连接所述第二十三晶体管的漏极;
所述十九晶体管的漏极连接所述第二电阻的第一端;
所述第二十晶体管的漏极为所述基准电流模块的第一输出端;
所述第二十一晶体管的漏极为所述基准电流模块的第二输出端;
所述第二十二晶体管的栅极分别连接所述第二十二晶体管的漏极、所述第二十三晶体管的栅极,所述第二十二晶体管的源极连接所述第一放大管的发射极;
所述第二十三晶体管的源极连接所述第一电阻的第一端;
所述第一放大管的集电极、所述第一放大管的基极、所述第二放大管的集电极、第二放大管的基极、所述第三放大管的集电极、所述第三放大管的基极均接地;
所述第二放大管的发射极连接所述第一电阻的第二端;
所述第三放大管的发射极连接所述第二电阻的第二端;
所述第二电阻的第二端为所述第一电流生成单元的第三输出端。
9.如权利要求7所述的振荡电路,其特征在于,所述第二电流生成单元包括:
放大器、第二十四晶体管、第二十五晶体管、第二十六晶体管、第三电阻;
所述放大器的正输入端为所述第二电流生成单元的输入端,所述放大器的负输入端连接所述第三电阻的第一端,所述放大器的输出端连接所述第二十四晶体管的栅极;
所述第二十四晶体管的栅极分别连接所述第二十五晶体管的栅极、所述第二十六晶体管的栅极,所述第二十四晶体管的源极分别连接所述第二十五晶体管的源极、所述第二十六晶体管的源极,所述第二十四晶体管的漏极连接所述第三电阻的第一端;
所述第二十五晶体管的漏极为所述第二电流生成单元的第一输出端;
所述第二十六晶体管的漏极为所述第二电流生成单元的第二输出的。
10.如权利要求6所述的振荡电路,其特征在于,所述温度补偿模块包括:
第一温度补偿单元、第二温度补偿单元、第一电流配置单元、第二电流配置单元;
所述第一温度补偿单元的第一输入端为所述温度补偿模块的第一输入端,所述第一温度补偿单元的第二输入端为所述温度补偿模块的第二输入端,所述第一温度补偿单元的输出端连接所述第一电流配置单元的输入端;
所述第二温度补偿单元的第一输入端为所述温度补偿模块的第三输入端,所述第二温度补偿单元的第二输入端为所述温度补偿模块的第四输入端,所述第二温度补偿单元的输出端连接所述第二电流配置单元的输入端;
所述第一电流配置单元的输出端连接所述第二电流配置单元的输出端后作为所述温度补偿模块的输出端;
所述第一温度补偿单元将接收到的第一负温度系数电流减去接收到的第一正温度系数电流得到第二负温度系数电流,并将所述第二负温度系数电流输入所述第一电流配置单元,所述第一电流配置单元对所述第二负温度系数电流进行配置得到配置后的第三负温度系数电流;
所述第二温度补偿单元将接收到的第一正温度系数电流减去接收到的第一负温度系数电流得到第二正温度系数电流,并将所述第二正温度系数电流输入所述第二电流配置单元,所述第二电流配置单元对所述第二正温度系数电流进行配置得到配置后的第三正温度系数电流;
所述配置后的第三负温度系数电流与所述配置后的第三正温度系数电流相加得到初始电流。
11.如权利要求10所述的振荡电路,其特征在于,所述第一温度补偿单元包括:
第二十七晶体管、第二十八晶体管、第二十九晶体管、第三十晶体管、第三十一晶体管;
所述第二十七晶体管的漏极为所述第一温度补偿单元的第一输入端,所述第二十七晶体管的源极分别连接所述第二十八晶体管的源极、所述第二十就晶体管的源极、所述第三十晶体管的源极后接地,所述第二十七晶体管的栅极分别连接所述第二十七晶体管的漏极、所述第二十八晶体管的栅极;
所述第二十八晶体管的漏极连接所述第二十九晶体管的漏极后作为所述第一温度补偿单元的第二输入端;
所述第二十九晶体管的栅极分别连接所述第二十九晶体管的漏极、所述第三十晶体管的栅极;
所述第三十晶体管的漏极连接所述第三十一晶体管的漏极;
所述第三十一晶体管的源极连接外部电源,所述第三十一晶体管的栅极连接所述第三十一晶体管的漏极后作为所述第一温度补偿单元的输出端。
12.如权利要求10所述的振荡电路,其特征在于,所述第二温度补偿单元包括:
第三十二晶体管、第三十三晶体管、第三十四晶体管、第三十五晶体管、第三十六晶体管;
所述第三十二晶体管的漏极为所述第二温度补偿单元的第一输入端,所述第三十二晶体管的源极分别连接所述第三十三晶体管的源极、所述第三十四晶体管的源极、所述第三十五晶体管的源极后接地,所述第三十二晶体管的栅极分别连接所述第三十二晶体管的漏极、所述第三十三晶体管的栅极;
所述第三十三晶体管的漏极连接所述第三十四晶体管的漏极后作为所述第二温度补偿单元的第二输入端;
所述第三十四晶体管的栅极分别连接所述第三十四晶体管的漏极、所述第三十五晶体管的栅极;
所述第三十五晶体管的漏极连接所述第三十六晶体管的漏极;
所述第三十六晶体管的源极连接外接电源,所述第三十六晶体管的栅极连接所述第三十六晶体管的漏极后作为所述第二温度补偿单元的输出端。
13.如权利要求10所述的振荡电路,其特征在于,所述第一电流配置单元包括:
至少两个晶体管、与每个晶体管对应的开关元件;
每个晶体管的源极分别连接外部电源,每个晶体管的栅极相互连接后作为所述第一电流配置单元的输入端,每个晶体管的漏极连接与所述晶体管对应的开关元件的第一端;
每个开关元件的第二端相互连接后作为所述第一电流配置单元的输出端。
14.如权利要求10所述的振荡电路,其特征在于,所述第二电流配置单元包括:
至少两个晶体管、与每个晶体管对应的开关元件;
每个晶体管的源极分别连接外部电源,每个晶体管的栅极相互连接后作为所述第二电流配置单元的输入端,每个晶体管的漏极连接与所述晶体管对应的开关元件的第一端;
每个开关元件的第二端相互连接后作为所述第二电流配置单元的输出端。
CN201810565830.7A 2018-06-04 2018-06-04 一种振荡电路 Pending CN110557103A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810565830.7A CN110557103A (zh) 2018-06-04 2018-06-04 一种振荡电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810565830.7A CN110557103A (zh) 2018-06-04 2018-06-04 一种振荡电路

Publications (1)

Publication Number Publication Date
CN110557103A true CN110557103A (zh) 2019-12-10

Family

ID=68736269

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810565830.7A Pending CN110557103A (zh) 2018-06-04 2018-06-04 一种振荡电路

Country Status (1)

Country Link
CN (1) CN110557103A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114793109A (zh) * 2022-06-23 2022-07-26 苏州聚元微电子股份有限公司 比较器及多频振荡器

Citations (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA2513956A1 (en) * 2004-07-27 2006-01-27 Sachdev Manjo Adjustable and programmable temperature coefficient - proportional to absolute temperature (aptc-ptat) circuit
US20060262827A1 (en) * 2005-05-23 2006-11-23 Etron Technology, Inc. Precise temperature sensor with smart programmable calibration
US20070210784A1 (en) * 2006-03-06 2007-09-13 Kuang-Feng Sung Current source with adjustable temperature coefficient
CN102723912A (zh) * 2012-04-12 2012-10-10 杭州电子科技大学 一种宽带环形振荡器
JP2012198628A (ja) * 2011-03-18 2012-10-18 Renesas Electronics Corp 電流源回路及びその調整方法
CN103529896A (zh) * 2012-07-02 2014-01-22 中芯国际集成电路制造(上海)有限公司 参考电流源及参考电流产生电路
CN103532546A (zh) * 2012-07-02 2014-01-22 中芯国际集成电路制造(上海)有限公司 振荡器
US20150137897A1 (en) * 2013-11-18 2015-05-21 Ipgoal Microelectronics (Sichuan) Co., Ltd. High-precision oscillator
CN105099445A (zh) * 2014-05-12 2015-11-25 国家电网公司 一种环形振荡器的频率控制方法及电路
CN105207670A (zh) * 2015-09-10 2015-12-30 重庆西南集成电路设计有限责任公司 分段低压控增益环形振荡器和调谐斜率转换电路
CN106603012A (zh) * 2016-12-09 2017-04-26 重庆西南集成电路设计有限责任公司 宽带温度补偿压控振荡器及温度补偿方法和电压产生电路
CN107196626A (zh) * 2017-07-11 2017-09-22 珠海晶通科技有限公司 一种带温度补偿及带工艺误差修正的时钟产生器
CN207150550U (zh) * 2017-07-11 2018-03-27 珠海晶通科技有限公司 一种带温度补偿及带工艺误差修正的时钟产生器
US20180123513A1 (en) * 2016-11-02 2018-05-03 Dyna Image Corp. Oscillator circuit with temperature compensation function
CN108029173A (zh) * 2016-05-31 2018-05-11 Tt电子有限公司 光学感测系统中的温度补偿

Patent Citations (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA2513956A1 (en) * 2004-07-27 2006-01-27 Sachdev Manjo Adjustable and programmable temperature coefficient - proportional to absolute temperature (aptc-ptat) circuit
US20060262827A1 (en) * 2005-05-23 2006-11-23 Etron Technology, Inc. Precise temperature sensor with smart programmable calibration
US20070210784A1 (en) * 2006-03-06 2007-09-13 Kuang-Feng Sung Current source with adjustable temperature coefficient
JP2012198628A (ja) * 2011-03-18 2012-10-18 Renesas Electronics Corp 電流源回路及びその調整方法
CN102723912A (zh) * 2012-04-12 2012-10-10 杭州电子科技大学 一种宽带环形振荡器
CN103532546A (zh) * 2012-07-02 2014-01-22 中芯国际集成电路制造(上海)有限公司 振荡器
CN103529896A (zh) * 2012-07-02 2014-01-22 中芯国际集成电路制造(上海)有限公司 参考电流源及参考电流产生电路
US20150137897A1 (en) * 2013-11-18 2015-05-21 Ipgoal Microelectronics (Sichuan) Co., Ltd. High-precision oscillator
CN105099445A (zh) * 2014-05-12 2015-11-25 国家电网公司 一种环形振荡器的频率控制方法及电路
CN105207670A (zh) * 2015-09-10 2015-12-30 重庆西南集成电路设计有限责任公司 分段低压控增益环形振荡器和调谐斜率转换电路
CN108029173A (zh) * 2016-05-31 2018-05-11 Tt电子有限公司 光学感测系统中的温度补偿
US20180123513A1 (en) * 2016-11-02 2018-05-03 Dyna Image Corp. Oscillator circuit with temperature compensation function
CN106603012A (zh) * 2016-12-09 2017-04-26 重庆西南集成电路设计有限责任公司 宽带温度补偿压控振荡器及温度补偿方法和电压产生电路
CN107196626A (zh) * 2017-07-11 2017-09-22 珠海晶通科技有限公司 一种带温度补偿及带工艺误差修正的时钟产生器
CN207150550U (zh) * 2017-07-11 2018-03-27 珠海晶通科技有限公司 一种带温度补偿及带工艺误差修正的时钟产生器

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
CHI-HSIUNG WANG: "Supply Voltage and Temperature Insensitive Current Reference for the 4 MHz Oscillator", SUPPLY VOLTAGE AND TEMPERATURE INSENSITIVE CURRENT REFERENCE FOR THE 4 MHZ OSCILLATOR, 31 December 2011 (2011-12-31) *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114793109A (zh) * 2022-06-23 2022-07-26 苏州聚元微电子股份有限公司 比较器及多频振荡器
CN114793109B (zh) * 2022-06-23 2022-09-30 苏州聚元微电子股份有限公司 比较器及多频振荡器

Similar Documents

Publication Publication Date Title
CN113220060B (zh) 高电源抑制比的带隙基准电路和电子设备
US5059820A (en) Switched capacitor bandgap reference circuit having a time multiplexed bipolar transistor
US9389126B2 (en) Method and apparatus for low cost, high accuracy temperature sensor
US20110096809A1 (en) Multiple sensor thermal management for electronic devices
JP2795753B2 (ja) 集積回路用フィルタ回路
EP0072589A2 (en) Current stabilizing arrangement
US4323796A (en) Low transient feedthru FET sample and hold gate
CN110557103A (zh) 一种振荡电路
CN110954229A (zh) 温度检测电路、温度检测设备、芯片及电路结构
CN113056658A (zh) 温度传感器装置、光传感器装置、包括所述装置的移动计算设备以及使用所述装置的方法
JPS63142216A (ja) センサ用回路装置
CN113258770B (zh) 线损补偿模块、开关电源芯片及系统
Pandey et al. A novel OTRA based oscillator with non interactive control
JP2004362335A (ja) 基準電圧発生回路
CN208299768U (zh) 一种振荡电路
CN105987762A (zh) 一种片上温度传感器及确定温度的方法
TWI442707B (zh) 時脈產生裝置
Shapiro Linear seven-decade current/voltage-to-frequency converter
CN112327991A (zh) 电流源电路与信号转换芯片
CN216670605U (zh) 一种带隙基准电路
Calinescu et al. 8-bit Controller for a DEM-based INAMP
Tanaka et al. Development of a monolithic constant fraction discriminator
JP2002341953A (ja) バンドギャップ基準電圧回路
CN116581976B (zh) 电流缓冲电路及线性稳压器
JP3584900B2 (ja) バンドギャップ基準電圧回路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination