CN110543127A - 实现智能调节多路电源时序的系统 - Google Patents
实现智能调节多路电源时序的系统 Download PDFInfo
- Publication number
- CN110543127A CN110543127A CN201910890647.9A CN201910890647A CN110543127A CN 110543127 A CN110543127 A CN 110543127A CN 201910890647 A CN201910890647 A CN 201910890647A CN 110543127 A CN110543127 A CN 110543127A
- Authority
- CN
- China
- Prior art keywords
- power supply
- time sequence
- power
- module
- mos tube
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000013461 design Methods 0.000 abstract description 4
- 102100028045 P2Y purinoceptor 2 Human genes 0.000 description 7
- 101710096700 P2Y purinoceptor 2 Proteins 0.000 description 6
- 238000004891 communication Methods 0.000 description 4
- 238000010586 diagram Methods 0.000 description 3
- 238000012772 sequence design Methods 0.000 description 3
- 238000000034 method Methods 0.000 description 2
- 101150087393 PIN3 gene Proteins 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05B—CONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
- G05B19/00—Programme-control systems
- G05B19/02—Programme-control systems electric
- G05B19/04—Programme control other than numerical control, i.e. in sequence controllers or logic controllers
- G05B19/042—Programme control other than numerical control, i.e. in sequence controllers or logic controllers using digital processors
- G05B19/0423—Input/output
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05B—CONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
- G05B2219/00—Program-control systems
- G05B2219/20—Pc systems
- G05B2219/25—Pc structure of the system
- G05B2219/25257—Microcontroller
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02P—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
- Y02P90/00—Enabling technologies with a potential contribution to greenhouse gas [GHG] emissions mitigation
- Y02P90/02—Total factory control, e.g. smart factories, flexible manufacturing systems [FMS] or integrated manufacturing systems [IMS]
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Automation & Control Theory (AREA)
- Power Sources (AREA)
Abstract
本发明涉及一种实现智能调节多路电源时序的系统,包括电源模块,用于分出两级的电压来驱动不同的电源芯片;复位电路模块,用于通过上电复位导致的延迟来调节MOS管的导通情况;MOS管,用于通过三极管驱动MOS管的开启。采用了本发明的实现智能调节多路电源时序的系统,为调节电源的时序问题提供里新的解决方案提供了更好更便利的时序解决方法。本发明在保证功能的同时,保持产品价格具有较高的优势,目前市场上有一些特使的电源时序管理芯片,但是采购,价格都比较昂贵,而本发明只是使用传统的MOS管和三极管,就可以达到特殊电源管理芯片的目的。大大节约的设计成本。
Description
技术领域
本发明涉及通讯领域,尤其涉及终端通信设备领域,具体是指一种实现智能调节多路电源时序的系统。
背景技术
针对终端通信设备,往往包括了多种功能,比如一款PON网络通信产品,往往包含了 PON,Wifi语音等功能,而随着设备上功能的不断增加,各个芯片之间不可避免的存在着电源时序问题,而怎么样处理好电源之间的时序问题,我们往往在电源使能管脚增加RC电路,通过RC电路的关系来改变不同电源芯片对电源时序的要求。但是在某些特定场合,这种设计往往对电源的时序要求不够明显,从而催生出了我们需要发现更好的方法来解决这部分问题。本发明设计就是提供了一种新的设计电源开关时序设计的方式,来解决此部分问题。
本发明重点是解决部分复杂电路对应低电平要优先上电的需求,而且对于低电平于高电平之间的时序要求比较严格,在10ms以上,电源规格偏多的现象。
如图1和图2所示,从上面的图1、图2可以看出,当1.0V和3.3V同时用在某款电路设计上时候,而此款电流的CPU芯片恰恰对3.3V和1.0V的电源上电时序有特殊要求,企业此要求为3.3V要早于1.0V先起来。通常我们会通过电源时能管脚的5脚,来调整跟1.0V 的5脚相连的PR181 PC302的阻容值来处理,从而达到3.3V早于1.0V先上电。
发明内容
本发明的目的是克服了上述现有技术的缺点,提供了一种满足结构简单、成本低、效果好的实现智能调节多路电源时序的系统。
为了实现上述目的,本发明的实现智能调节多路电源时序的系统如下:
该实现智能调节多路电源时序的系统,其主要特点是,所述的系统包括:
电源模块,用于分出不同的使能电源来驱动不同的电源芯片;
复位电路模块,与所述的电源模块相连接,用于低复位功能控制所述的电源芯片的时序,进而调节MOS管的导通情况;
MOS管,与所述的三极管相连接,用于通过三极管驱动MOS管的开启。
较佳地,所述的电源模块包括第一电源单元和第二电源单元,所述的第一电源单元和第二电源单元与不同的电源芯片相连接,用于实现不同的时序。
较佳地,所述的复位电路模块通过调整复位芯片的规格来调整电源的时序。
较佳地,所述的复位电路模块为P沟道MOS管。
较佳地,所述的复位电路模块的延时时间为100ms。
较佳地,所述的电源模块为12V。
采用了本发明的实现智能调节多路电源时序的系统,从根本上解决了电源开关时序设计问题,为调节电源的时序问题提供了新的解决方案,特别是针对不同路,复杂的CPU芯片等,提供了更好更便利的时序解决方法。特别是解决部分复杂电路对应低电平要优先上电的需求,而且对于低电平于高电平之间的时序要求比较严格,在10ms以上,电源规格偏多的现象提供简单高效的帮助。本发明在保证功能的同时,保持产品价格具有较高的优势,目前市场上有一些特使的电源时序管理芯片,但是采购,价格都比较昂贵,而本发明只是使用传统的MOS 管和三极管,就可以达到特殊电源管理芯片的目的。大大节约的设计成本。
附图说明
图1为现有技术的电路示意图。
图2为现有技术的电路示意图。
图3为本发明的实现智能调节多路电源时序的系统的电路结构示意图。
具体实施方式
为了能够更清楚地描述本发明的技术内容,下面结合具体实施例来进行进一步的描述。
本发明的该实现智能调节多路电源时序的系统,其中包括:
电源模块,用于分出不同的使能电源来驱动不同的电源芯片;
复位电路模块,与所述的电源模块相连接,用于通过低复位功能控制所述的电源芯片的时序,进而调节MOS管的导通情况;
MOS管,与所述的三极管相连接,用于通过三极管驱动MOS管的开启。
作为本发明的优选实施方式,所述的电源模块包括第一电源单元和第二电源单元,所述的第一电源单元和第二电源单元与不同的电源芯片相连接,用于实现不同的时序。
作为本发明的优选实施方式,所述的复位电路模块通过调整复位芯片的规格来调整电源的时序。
作为本发明的优选实施方式,所述的复位电路模块为P沟道MOS管。
作为本发明的优选实施方式,所述的复位电路模块的延时时间为100ms。
作为本发明的优选实施方式,所述的电源模块为12V。
本发明的具体实施方式中,对于多个小电压,例如在电路中存在0.7V、0.9V和1.0V,而电压的时序是0.7V>0.9V>1.0V>3.3V,那么就不能用3.3V去使能0.7V、0.9V或者1.0V 的电源芯片,所以要用12V_2nd去使能3.3V。前面的12V就是0.7V、0.9V或者1.0V电源芯片的使能电源。这样通过前面P2U1这个reset芯片的低复位功能,就保证了3.3V的时序比前面的晚10ms-100ms。
如图3所示,对应输入电压做了两步走的方案,比如12V作为电源输入时候,把12V分出两级来处理,这样对应后面电源电路就会额外的对输入电源造成一个时序。图中P2U1是传统的reset复位芯片,通过上电复位导致的延迟100ms左右来调节后续电路12V的MOS管的导通情况。P2Q3为开关MOS的管脚三极管,当P2U1复位完成后,P2U1会持续输入高电平,这时候,P2Q3的PIN3就会被拉低,从而会驱动P2Q1 MOS管的开启,使12V导通。
前后级的12V可以分别用于驱动不同的电源芯片,因为P2U1复位芯片会有延迟,从而就实现了两个不同时序的12V输入电源,这样就可以根据不同的12V来适配不同的电源芯片时序。
P2U1管的上电复位时间直接决定了两路12V的间隔时间,可以通过调整P2U1的规格,来达到后端电源的时序目的。
P2Q1采用P MOS管,保证G极拉低后VGS<-4V,满足P2Q1管开启条件。
采用了本发明的实现智能调节多路电源时序的系统,从根本上解决了电源开关时序设计问题,为调节电源的时序问题提供了新的解决方案,特别是针对不同路,复杂的CPU芯片等,提供了更好更便利的时序解决方法。特别是解决部分复杂电路对应低电平要优先上电的需求,而且对于低电平于高电平之间的时序要求比较严格,在10ms以上,电源规格偏多的现象提供简单高效的帮助。本发明在保证功能的同时,保持产品价格具有较高的优势,目前市场上有一些特使的电源时序管理芯片,但是采购,价格都比较昂贵,而本发明只是使用传统的MOS 管和三极管,就可以达到特殊电源管理芯片的目的。大大节约的设计成本。
在此说明书中,本发明已参照其特定的实施例作了描述。但是,很显然仍可以作出各种修改和变换而不背离本发明的精神和范围。因此,说明书和附图应被认为是说明性的而非限制性的。
Claims (6)
1.一种实现智能调节多路电源时序的系统,其特征在于,所述的系统包括:
电源模块,用于分出不同的使能电源来驱动不同的电源芯片;
复位电路模块,与所述的电源模块相连接,用于通过低复位功能控制所述的电源芯片的时序,进而调节MOS管的导通情况;
MOS管,与所述的三极管相连接,用于通过三极管驱动MOS管的开启。
2.根据权利要求1所述的实现智能调节多路电源时序的系统,其特征在于,所述的电源模块包括第一电源单元和第二电源单元,所述的第一电源单元和第二电源单元与不同的电源芯片相连接,用于实现不同的时序。
3.根据权利要求1所述的实现智能调节多路电源时序的系统,其特征在于,所述的复位电路模块通过调整复位芯片的规格来调整电源的时序。
4.根据权利要求1所述的实现智能调节多路电源时序的系统,其特征在于,所述的复位电路模块为P沟道MOS管。
5.根据权利要求1所述的实现智能调节多路电源时序的系统,其特征在于,所述的复位电路模块的延时时间为100ms。
6.根据权利要求1所述的实现智能调节多路电源时序的系统,其特征在于,所述的电源模块为12V。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910890647.9A CN110543127A (zh) | 2019-09-20 | 2019-09-20 | 实现智能调节多路电源时序的系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910890647.9A CN110543127A (zh) | 2019-09-20 | 2019-09-20 | 实现智能调节多路电源时序的系统 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN110543127A true CN110543127A (zh) | 2019-12-06 |
Family
ID=68714135
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910890647.9A Pending CN110543127A (zh) | 2019-09-20 | 2019-09-20 | 实现智能调节多路电源时序的系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN110543127A (zh) |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006279370A (ja) * | 2005-03-29 | 2006-10-12 | Toppan Printing Co Ltd | パワーオンリセット回路 |
CN102749856A (zh) * | 2012-05-30 | 2012-10-24 | 曙光信息产业(北京)有限公司 | 一种上电时序控制电路和方法 |
CN207198582U (zh) * | 2017-04-28 | 2018-04-06 | 深圳市朗驰欣创科技股份有限公司 | 一种机器人电源管理系统 |
CN108052193A (zh) * | 2018-01-02 | 2018-05-18 | 上海市共进通信技术有限公司 | 电源开关时序电路 |
CN207490890U (zh) * | 2017-11-17 | 2018-06-12 | 深圳市金玺智控技术有限公司 | 一种复位电路 |
CN208257783U (zh) * | 2018-06-13 | 2018-12-18 | 河南森源电气股份有限公司 | 一种多电源上电时序控制电路 |
CN109617544A (zh) * | 2018-12-04 | 2019-04-12 | 凌云光技术集团有限责任公司 | 一种新型上电时序控制设备、系统及方法 |
-
2019
- 2019-09-20 CN CN201910890647.9A patent/CN110543127A/zh active Pending
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006279370A (ja) * | 2005-03-29 | 2006-10-12 | Toppan Printing Co Ltd | パワーオンリセット回路 |
CN102749856A (zh) * | 2012-05-30 | 2012-10-24 | 曙光信息产业(北京)有限公司 | 一种上电时序控制电路和方法 |
CN207198582U (zh) * | 2017-04-28 | 2018-04-06 | 深圳市朗驰欣创科技股份有限公司 | 一种机器人电源管理系统 |
CN207490890U (zh) * | 2017-11-17 | 2018-06-12 | 深圳市金玺智控技术有限公司 | 一种复位电路 |
CN108052193A (zh) * | 2018-01-02 | 2018-05-18 | 上海市共进通信技术有限公司 | 电源开关时序电路 |
CN208257783U (zh) * | 2018-06-13 | 2018-12-18 | 河南森源电气股份有限公司 | 一种多电源上电时序控制电路 |
CN109617544A (zh) * | 2018-12-04 | 2019-04-12 | 凌云光技术集团有限责任公司 | 一种新型上电时序控制设备、系统及方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2010134516A1 (ja) | 電源装置及びこれを備えた電子機器 | |
CN113196662A (zh) | 级联自举GaN功率开关和驱动器 | |
US20130176008A1 (en) | Soft Start Circuit and Power Supply Device Using the Same | |
CN111601422A (zh) | 启动电路及电子设备 | |
WO2023134381A1 (zh) | 开关电源电路及终端设备 | |
CN114221643A (zh) | 电源管理电路和显示装置 | |
CN107948555B (zh) | 开关控制电路及电视机 | |
CN106160423B9 (zh) | 用于低发射开关调节器的驱动器 | |
US11201553B2 (en) | Control method and control circuit for switching power supply circuit, and switching power supply circuit | |
CN101123427A (zh) | 栅极驱动电路 | |
CN108075755B (zh) | 功率模块与其控制方法 | |
CN109194126B (zh) | 一种电源切换电路 | |
CN106708154B (zh) | 一种单电源电路和电源系统 | |
CN207382188U (zh) | Dc-dc芯片输出电压延时缓升电路 | |
US20160066380A1 (en) | Driving method of light emitting diodes | |
CN110543127A (zh) | 实现智能调节多路电源时序的系统 | |
CN107040250A (zh) | 一种电压模式驱动电路 | |
CN202261591U (zh) | 掉电加速放电电路 | |
WO2024036800A1 (zh) | 应用全桥同步整流启动防倒灌电路及电子设备 | |
US9741503B2 (en) | Control circuit of switch device | |
US11152848B2 (en) | Drive circuit with zero-crossing detection function, and zero-crossing detection method | |
TW202105358A (zh) | 移位暫存器與相關的顯示裝置 | |
US9622305B2 (en) | WLED driver and drive control method | |
CN112133238B (zh) | 驱动电路与电子设备 | |
CN103531147A (zh) | Led驱动电路及使用该驱动电路的led驱动系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20191206 |