CN110379385A - 显示面板的驱动电路及显示面板 - Google Patents
显示面板的驱动电路及显示面板 Download PDFInfo
- Publication number
- CN110379385A CN110379385A CN201910503680.1A CN201910503680A CN110379385A CN 110379385 A CN110379385 A CN 110379385A CN 201910503680 A CN201910503680 A CN 201910503680A CN 110379385 A CN110379385 A CN 110379385A
- Authority
- CN
- China
- Prior art keywords
- display panel
- data
- flash memory
- driving circuit
- interface
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
本申请公开了一种显示面板的驱动电路及显示面板,该显示面板的驱动电路包括:外接接口,包括数据输入接口及多个数据输出接口;控制芯片,被配置为在检测到上电信号时,输出数据读取命令及数据读取地址,并经所述数据输入接口传输;第一闪存,被配置为在接收到所述数据读取命令及数据读取地址时,输出显示面板的补偿数据,并经所述多个数据输出接口传输,以驱动显示面板显示画面。本申请的技术方案,能够缩短开机显示画面的时间。
Description
技术领域
本申请涉及显示技术领域,尤其涉及一种显示面板的驱动电路及显示面板。
背景技术
显示面板的驱动架构往往包括控制芯片,例如时序控制芯片以及2颗闪存,如flash1以及flash2,flash1用于存储显示面板的补偿数据,flash2用于存储控制芯片的配置参数。
在显示面板上电时,控制芯片会从flash2中读取配置参数、从flash1中读取显示面板的补偿数据进行初始化,进而控制显示面板显示画面。
一般而言,flash2中存储的配置参数所需的存储空间小,该配置参数能够被快速读取。但flash1中存储的显示面板的补偿数据所需的存储空间大,例如8M甚至32M,控制芯片读取显示面板的补偿数据所需的时间长,例如2s,而只有在控制芯片读取完显示面板的补偿数据后,显示面板才能正常显示画面。由于控制芯片读取显示面板的补偿数据所需的时间长,导致开机时,显示画面延时显示。
上述内容仅用于辅助理解本申请的技术方案,并不代表承认上述内容是现有技术。
发明内容
本申请的主要目的在于提供一种显示面板的驱动电路及显示面板,旨在解决由于控制芯片读取显示面板的补偿数据所需的时间长,导致开机时,显示画面延时显示的问题。
为实现上述目的,本申请提供一种显示面板的驱动电路,所述显示面板的驱动电路包括:
外接接口,包括数据输入接口及多个数据输出接口;
控制芯片,被配置为在检测到上电信号时,输出数据读取命令及数据读取地址,并经所述数据输入接口传输;
第一闪存,被配置为在接收到所述数据读取命令及数据读取地址时,输出显示面板的补偿数据,并经所述多个数据输出接口传输,以驱动显示面板显示画面。
可选的,所述外接接口还包括:
片选信号接口,被配置为将所述控制芯片输出的片选信号传输至所述第一闪存;
时钟信号接口,被配置为将所述控制芯片输出的时钟信号传输至所述第一闪存。
可选的,每一时钟信号,所述第一闪存输出多个比特的补偿数据,所述多个比特的补偿数据分别由高位至低位从所述多个数据输出接口传输。
可选的,每一时钟信号,所述第一闪存输出多个比特的补偿数据,所述多个比特的补偿数据分别由低位至高位从所述多个数据输出接口传输。
可选的,所述外接接口为串行外接接口,所述控制芯片为时序控制芯片。
可选的,所述显示面板的驱动电路还包括第二闪存,所述第二闪存经串行外接接口与所述控制芯片连接,所述第二闪存,被配置为存储所述控制芯片的配置参数。
可选的,所述控制芯片设置于控制电路板,所述第一闪存设置于水平方向电路板,所述第二闪存设置于控制电路板。
为实现上述目的,本申请还提供一种显示面板的驱动电路,所述显示面板的驱动电路包括:
外接接口,包括数据输入接口及8个数据输出接口;
控制芯片,被配置为在检测到上电信号时,输出数据读取命令及数据读取地址,并经所述数据输入接口传输;
第一闪存,被配置为在接收到所述数据读取命令及数据读取地址时,输出显示面板的补偿数据,并经所述8个数据输出接口传输,以驱动显示面板显示画面。
可选的,每一时钟信号,所述外接接口传输1个字节的补偿数据。
为实现上述目的,本申请还提供一种显示面板,所述显示面板包括如上任一项所述的显示面板的驱动电路。
本申请的技术方案,在检测到上电信号时,控制芯片通过外接接口的数据输入接口传输数据读取命令及数据读取地址;第一闪存在接收到数据读取命令及数据读取地址时,输出显示面板的补偿数据,并经外接接口的多个数据输出接口传输至控制芯片。通过设置外接接口的数据输出接口为多个,以加快在开机时,显示面板的补偿数据的传输速率,缩短显示面板显示画面的时间。
附图说明
图1为本申请显示面板的驱动电路一实施例的结构框图;
图2为本申请显示面板的驱动电路另一实施例的结构框图;
图3为本申请显示面板的补偿数据的传输过程示意图。
附图标号说明:
10 | 控制芯片 | 20 | 第一闪存 |
30 | 第二闪存 | 40 | 电源芯片 |
50 | 源极驱动电路 | 60 | 栅极驱动电路 |
70 | 伽马电路 | SPI | 外接接口 |
CS | 片选信号接口 | SCLK | 时钟信号接口 |
SI | 数据输入接口 | SO1~SOn | 多个数据输出接口 |
本申请目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
应当理解,此处所描述的具体实施例仅仅用以解释本申请,并不设置为限定本申请。
本申请提供一种显示面板的驱动电路。
参照图1及图2,该显示面板的驱动电路包括外接接口SPI,外接接口SPI包括数据输入接口SI及多个数据输出接口SO1~SOn;所述n可选能够被8整除的数,例如4、8、16、32等。
控制芯片10,被配置为在检测到上电信号时,输出数据读取命令及数据读取地址,并经所述数据输入接口SI传输;
第一闪存20,被配置为在接收到所述数据读取命令及数据读取地址时,输出显示面板的补偿数据,并经所述多个数据输出接口SO1~SOn传输,以驱动显示面板显示画面。
其中,显示面板的驱动电路还包括电源芯片40、源极驱动电路50、栅极驱动电路60以及伽马电路70。电源芯片40的输出端与控制芯片10、源极驱动电路50、栅极驱动电路60以及伽马电路70连接,该电源芯片40,用于将系统电源输出的电压信号转为各个电路所需的电源,分别为控制芯片10、源极驱动电路50、栅极驱动电路60以及伽马电路70供电。
所述控制芯片10可设置于控制电路板(CB,Control board),该第一闪存20可设置于水平方向电路板(XB,X-board)。连接所述控制芯片10及所述第一闪存20的外接接口SPI可选为串行外接接口,所述外接接口SPI还包括:片选信号接口CS,被配置为将所述控制芯片输出的片选信号传输至所述第一闪存、时钟信号接口SCLK,被配置为将所述控制芯片输出的时钟信号传输至所述第一闪存。
由于显示面板的显示均匀程度以及显示区域存在差异,故针对显示面板配置有相应的补偿数据,在图像显示时,控制芯片10读取该补偿数据能够有效克服显示面板亮度不均的缺陷,提高画面质量,所述显示面板的补偿数据存储于第一闪存20中。
在显示面板开机时,控制芯片10获取基本配置参数以及显示面板的补偿数据,在控制芯片10读取完显示面板的补偿数据后,显示面板才能正常输出画面。
然而,由于显示面板的补偿数据的数据量较大,例如,8M、10M、甚至更大的数据量,例如32M。由于显示面板的补偿数据的数据量较大,导致控制芯片10读取该补偿数据所用的时间长,开机时,显示面板会延时显示画面。
为解决显示面板开机时,画面延时显示的问题,本申请通过控制芯片10与第一闪存20之间预先设置的传输协议,将外接接口SPI的数据输出接口的数量设置为多个,以加快在开机时,补偿数据的传输速率。
具体工作过程为,在检测到上电信号时,控制芯片10输出片选信号及时钟信号,其中,片选信号为低时有效。控制芯片10通过数据输入接口SI传输数据读取命令至第一闪存20,其中,每一时钟信号周期,所述数据输入接口SI传输一个比特的数据,例如,如图3所示,若所述数据读取命令的数据量为1个字节,即8比特,则控制芯片10输出的0~7个时钟信号周期内,所述数据输入接口SI将8比特的数据读取命令依次传输至第一闪存20。进一步的,控制芯片10输出数据读取地址,并经数据输入接口SI传输至第一闪存。由于每一时钟信号周期,所述数据输入接口SI传输一个比特的数据,若设置所述数据读取地址的数据量为3个字节,即24比特,那么,在控制芯片10输出的8~31个时钟信号周期,所述数据输入接口SI依次将24比特的数据读取地址传输至第一闪存20。其中,所述数据读取地址的数据量可根据第一闪存20的存储容量设置,第一闪存20的存储容量越大,则数据读取地址的长度越长。
所述第一闪存20在获得控制芯片10输出的数据读取命令及数据读取地址后,第一闪存20通过多个数据输出接口SO1~SOn将显示面板的补偿数据传输至控制芯片10。每个时钟信号周期,所述第一闪存20输出与多个数据输出接口对应的多个比特的补偿数据。例如,若所述数据输出接口为8个,则每一时钟信号周期,所述第一闪存20输出8比特的补偿数据,即一个字节的补偿数据;若所述数据输出接口为16个,则每一时钟信号周期,所述第一闪存20输出16比特的补偿数据,即2个字节的补偿数据。显示面板的补偿数据可以由高位至低位分别从多个数据输出接口传输,也可以由低位至高位分别从多个数据输出接口传输,此处不限。在控制芯片10读取完显示面板的补偿数据后,控制芯片10控制显示面板对接收到的画面进行画面显示。
为了更好的说明本申请的构思,以所述数据输出接口为8个,且所述显示面板的补偿数据由高位至低位传输为例阐述本申请的构思。
参照图3,所述第一闪存20在获得控制芯片10输出的数据读取命令及数据读取地址后,所述第一闪存20输出显示面板的补偿数据。例如,在第32个时钟信号周期,所述第一闪存20输出一个字节的补偿数据,即8比特的补偿数据,这一个字节的补偿数据分别由高位至低位从这8个数据输出接口传输至控制芯片10,当然,这一个字节的补偿数据也可以分别由低位至高位从这8个数据输出接口传输至控制芯片10。在下一个时钟信号周期,第一闪存20输出下一个字节的补偿数据,并经这8个数据输出接口传输至控制芯片10,如此循环,直至完成读取过程。
通过设置多个数据输出接口,在传输显示面板的补偿数据这个环节,将传输的时间缩短为原来的1/n,能够缩短开机时,显示面板显示画面的时间,提高用户的体验。
本申请的技术方案,在检测到上电信号时,控制芯片10通过外接接口SPI的数据输入接口SI传输数据读取命令及数据读取地址;第一闪存在接收到数据读取命令及数据读取地址时,输出显示面板的补偿数据,并经外接接口的多个数据输出接口传输至10控制芯片。通过设置外接接口的数据输出接口为多个,以加快在开机时,显示面板的补偿数据的传输速率,缩短显示面板显示画面的时间。
在一实施例中,参照图2,所述显示面板的驱动电路还包括第二闪存30,所述第二闪存30与所述控制芯片10经串行外接接口连接,所述第二闪存30,被配置为存储所述控制芯片10的配置参数。
所述第二闪存30设置于控制电路板(CB,Control board),所述第二闪存30中存储有控制芯片10的配置参数。由于控制芯片10的配置参数的数据量小,配置参数能够快速被读取完,因此,连接所述控制芯片10与所述第二闪存30的串行外接接口的数据输出接口可以设置为1个,也可以设置为多个,此处不限。
可以设置,控制芯片10在读取完第二闪存20中的配置参数后,才开始读取第一闪存30中的显示面板的补偿数据。可以理解的,由于控制芯片10的配置参数的数据量小,配置参数能够快速被读取完,因此,也可以设置控制芯片10从第二闪存30中读取配置参数的同时,还从第一闪存20中读取显示面板的补偿数据。
本申请还提供一种显示面板,所述显示面板包括如上所述的显示面板的驱动电路,该显示面板的驱动电路包括控制芯片10、第一闪存20、外接接口SPI,外接接口SPI包括数据输入接口SI及多个数据输出接口SO1~SOn。
控制芯片10,被配置为在检测到上电信号时,输出数据读取命令及数据读取地址,并经所述数据输入接口SI传输;
第一闪存20,被配置为在接收到所述数据读取命令及数据读取地址时,输出显示面板的补偿数据,并经所述多个数据输出接口SO1~SOn传输,以驱动显示面板显示画面。
所述控制芯片10可设置于控制电路板(CB,Control board),该第一闪存20可设置于水平方向电路板(XB,X-board)。连接所述控制芯片10及所述第一闪存20的外接接口SPI可选为串行外接接口,所述外接接口SPI还包括:片选信号接口CS、时钟信号接口SCLK。
具体工作过程为,在检测到上电信号时,控制芯片10输出片选信号及时钟信号,其中,片选信号为低时有效。控制芯片10通过数据输入接口SI传输数据读取命令至第一闪存20,其中,每一时钟信号周期,所述数据输入接口SI传输一个比特的数据,例如,如图3所示,若所述数据读取命令的数据量为1个字节,即8比特,则控制芯片10输出的0~7个时钟信号周期内,所述数据输入接口SI将8比特的数据读取命令依次传输至第一闪存20。进一步的,控制芯片10输出数据读取地址,并经数据输入接口SI传输至第一闪存。由于每一时钟信号周期,所述数据输入接口SI传输一个比特的数据,若设置所述数据读取地址的数据量为3个字节,即24比特,那么,在控制芯片10输出的8~31个时钟信号周期,所述数据输入接口SI依次将24比特的数据读取地址传输至第一闪存20。其中,所述数据读取地址的数据量可根据第一闪存20的存储容量设置,第一闪存20的存储容量越大,则数据读取地址的长度越长。
所述第一闪存20在获得控制芯片10输出的数据读取命令及数据读取地址后,第一闪存20通过多个数据输出接口SO1~SOn将显示面板的补偿数据传输至控制芯片10。每个时钟信号周期,所述第一闪存20输出与多个数据输出接口对应的多个比特的补偿数据。例如,若所述数据输出接口为8个,则每一时钟信号周期,所述第一闪存20输出8比特的补偿数据,即一个字节的补偿数据;若所述数据输出接口为16个,则每一时钟信号周期,所述第一闪存20输出16比特的补偿数据,即2个字节的补偿数据。显示面板的补偿数据可以由高位至低位分别从多个数据输出接口传输,也可以由低位至高位分别从多个数据输出接口传输,此处不限。在控制芯片10读取完显示面板的补偿数据后,控制芯片10控制显示面板对接收到的画面进行画面显示。
为了更好的说明本申请的构思,以所述数据输出接口为8个,且所述显示面板的补偿数据由高位至低位传输为例阐述本申请的构思。
参照图3,所述第一闪存20在获得控制芯片10输出的数据读取命令及数据读取地址后,所述第一闪存20输出显示面板的补偿数据。例如,在第32个时钟信号周期,所述第一闪存20输出一个字节的补偿数据,即8比特的补偿数据,这一个字节的补偿数据分别由高位至低位从这8个数据输出接口传输至控制芯片10,当然,这一个字节的补偿数据也可以分别由低位至高位从这8个数据输出接口传输至控制芯片10。在下一个时钟信号周期,第一闪存20输出下一个字节的补偿数据,并经这8个数据输出接口传输至控制芯片10,如此循环,直至完成读取过程。
通过设置多个数据输出接口,在传输显示面板的补偿数据这个环节,将传输的时间缩短为原来的1/n,能够缩短开机时,显示面板显示画面的时间,提高用户的体验。
本实施例中,该显示面板可以为以下任一种:液晶显示面板、OLED显示面板、QLED显示面板、扭曲向列(Twisted Nematic,TN)或超扭曲向列(Super Twisted Nematic,STN)型,平面转换(In-Plane Switching,IPS)型、垂直配向(Vertical Alignment,VA)型、曲面型面板、或其他显示面板。
以上仅为本申请的可选实施例,并非因此限制本申请的专利范围,凡是利用本申请说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本申请的专利保护范围内。
Claims (10)
1.一种显示面板的驱动电路,其特征在于,所述显示面板的驱动电路包括:
外接接口,包括数据输入接口及多个数据输出接口;
控制芯片,被配置为在检测到上电信号时,输出数据读取命令及数据读取地址,并经所述数据输入接口传输;
第一闪存,被配置为在接收到所述数据读取命令及数据读取地址时,输出显示面板的补偿数据,并经所述多个数据输出接口传输,以驱动显示面板显示画面。
2.如权利要求1所述的显示面板的驱动电路,其特征在于,所述外接接口还包括:
片选信号接口,被配置为将所述控制芯片输出的片选信号传输至所述第一闪存;
时钟信号接口,被配置为将所述控制芯片输出的时钟信号传输至所述第一闪存。
3.如权利要求2所述的显示面板的驱动电路,其特征在于,每一时钟信号,所述第一闪存输出多个比特的补偿数据,所述多个比特的补偿数据分别由高位至低位从所述多个数据输出接口传输。
4.如权利要求2所述的显示面板的驱动电路,其特征在于,每一时钟信号,所述第一闪存输出多个比特的补偿数据,所述多个比特的补偿数据分别由低位至高位从所述多个数据输出接口传输。
5.如权利要求1所述的显示面板的驱动电路,其特征在于,所述外接接口为串行外接接口,所述控制芯片为时序控制芯片。
6.如权利要求1至5任一项所述的显示面板的驱动电路,其特征在于,所述显示面板的驱动电路还包括第二闪存,所述第二闪存经串行外接接口与所述控制芯片连接,所述第二闪存,被配置为存储所述控制芯片的配置参数。
7.如权利要求6所述的显示面板的驱动电路,其特征在于,所述控制芯片设置于控制电路板,所述第一闪存设置于水平方向电路板,所述第二闪存设置于控制电路板。
8.一种显示面板的驱动电路,其特征在于,所述显示面板的驱动电路包括:
外接接口,包括数据输入接口及8个数据输出接口;
控制芯片,被配置为在检测到上电信号时,输出数据读取命令及数据读取地址,并经所述数据输入接口传输;
第一闪存,被配置为在接收到所述数据读取命令及数据读取地址时,输出显示面板的补偿数据,并经所述8个数据输出接口传输,以驱动显示面板显示画面。
9.如权利要求8所述的显示面板的驱动电路,其特征在于,每一时钟信号,所述外接接口传输1个字节的补偿数据。
10.一种显示面板,其特征在于,所述显示面板包括如权利要求1至9任一项所述的显示面板的驱动电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910503680.1A CN110379385A (zh) | 2019-06-11 | 2019-06-11 | 显示面板的驱动电路及显示面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910503680.1A CN110379385A (zh) | 2019-06-11 | 2019-06-11 | 显示面板的驱动电路及显示面板 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN110379385A true CN110379385A (zh) | 2019-10-25 |
Family
ID=68250188
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910503680.1A Pending CN110379385A (zh) | 2019-06-11 | 2019-06-11 | 显示面板的驱动电路及显示面板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN110379385A (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111312151A (zh) * | 2020-04-03 | 2020-06-19 | Tcl华星光电技术有限公司 | 显示面板补偿电路结构及显示装置 |
CN113160769A (zh) * | 2021-04-25 | 2021-07-23 | Tcl华星光电技术有限公司 | 显示面板的驱动系统及驱动方法 |
CN113223444A (zh) * | 2020-01-17 | 2021-08-06 | 厦门凌阳华芯科技有限公司 | 一种单像素led驱动芯片及led显示屏 |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1869963A (zh) * | 2005-05-26 | 2006-11-29 | 旺宏电子股份有限公司 | 具有平行加速模式的串行外围接口存储元件 |
CN101577099A (zh) * | 2008-05-09 | 2009-11-11 | 联咏科技股份有限公司 | 串行外围接口电路及具有串行外围接口电路的显示器装置 |
US20160321208A1 (en) * | 2015-04-28 | 2016-11-03 | Samsung Display Co., Ltd. | Display device |
CN107665658A (zh) * | 2016-07-29 | 2018-02-06 | 乐金显示有限公司 | 时序控制器、使用该时序控制器的显示装置及其驱动方法 |
CN107680554A (zh) * | 2017-11-22 | 2018-02-09 | 深圳市华星光电技术有限公司 | 显示装置驱动系统及方法 |
CN108595364A (zh) * | 2018-04-28 | 2018-09-28 | 深圳市华星光电技术有限公司 | 数据传输系统及数据传输方法 |
CN108597470A (zh) * | 2018-05-08 | 2018-09-28 | 深圳市华星光电技术有限公司 | 显示装置驱动系统及方法和显示装置 |
CN109389959A (zh) * | 2018-12-12 | 2019-02-26 | 惠科股份有限公司 | 显示面板的驱动架构及方法 |
CN109754740A (zh) * | 2017-11-01 | 2019-05-14 | 三星显示有限公司 | 显示驱动器集成电路、显示系统和驱动该集成电路的方法 |
-
2019
- 2019-06-11 CN CN201910503680.1A patent/CN110379385A/zh active Pending
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1869963A (zh) * | 2005-05-26 | 2006-11-29 | 旺宏电子股份有限公司 | 具有平行加速模式的串行外围接口存储元件 |
CN101577099A (zh) * | 2008-05-09 | 2009-11-11 | 联咏科技股份有限公司 | 串行外围接口电路及具有串行外围接口电路的显示器装置 |
US20160321208A1 (en) * | 2015-04-28 | 2016-11-03 | Samsung Display Co., Ltd. | Display device |
CN107665658A (zh) * | 2016-07-29 | 2018-02-06 | 乐金显示有限公司 | 时序控制器、使用该时序控制器的显示装置及其驱动方法 |
CN109754740A (zh) * | 2017-11-01 | 2019-05-14 | 三星显示有限公司 | 显示驱动器集成电路、显示系统和驱动该集成电路的方法 |
CN107680554A (zh) * | 2017-11-22 | 2018-02-09 | 深圳市华星光电技术有限公司 | 显示装置驱动系统及方法 |
CN108595364A (zh) * | 2018-04-28 | 2018-09-28 | 深圳市华星光电技术有限公司 | 数据传输系统及数据传输方法 |
CN108597470A (zh) * | 2018-05-08 | 2018-09-28 | 深圳市华星光电技术有限公司 | 显示装置驱动系统及方法和显示装置 |
CN109389959A (zh) * | 2018-12-12 | 2019-02-26 | 惠科股份有限公司 | 显示面板的驱动架构及方法 |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113223444A (zh) * | 2020-01-17 | 2021-08-06 | 厦门凌阳华芯科技有限公司 | 一种单像素led驱动芯片及led显示屏 |
CN113223444B (zh) * | 2020-01-17 | 2022-03-11 | 厦门凌阳华芯科技有限公司 | 一种单像素led驱动芯片及led显示屏 |
CN111312151A (zh) * | 2020-04-03 | 2020-06-19 | Tcl华星光电技术有限公司 | 显示面板补偿电路结构及显示装置 |
CN113160769A (zh) * | 2021-04-25 | 2021-07-23 | Tcl华星光电技术有限公司 | 显示面板的驱动系统及驱动方法 |
WO2022227021A1 (zh) * | 2021-04-25 | 2022-11-03 | Tcl华星光电技术有限公司 | 显示面板的驱动系统及驱动方法 |
US12067926B2 (en) | 2021-04-25 | 2024-08-20 | Tcl China Star Optoelectronics Technology Co., Ltd. | Driving system and driving method of display panel |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110379385A (zh) | 显示面板的驱动电路及显示面板 | |
KR100673013B1 (ko) | 메모리 컨트롤러 및 그것을 포함한 데이터 처리 시스템 | |
US9411521B2 (en) | Method and apparatus for improving sequential memory read preformance | |
CN103400550B (zh) | Led灯板、led箱体和led显示屏 | |
CN102763090A (zh) | 用于利用nand存储器件同时读写的系统和方法 | |
CN101719356B (zh) | 一种液晶显示器多接口同时烧录edid的烧录方法 | |
CN101334969B (zh) | 栅极驱动电路与电源控制电路 | |
CN102999452A (zh) | 存储器设备 | |
CN100485814C (zh) | 操作快闪存储器芯片的方法 | |
CN102063939B (zh) | 一种电可擦除可编程只读存储器的实现方法和装置 | |
TW202038083A (zh) | 通用快閃儲存記憶體模組、控制器及具有進階倍速寫入緩衝器之電子裝置,以及用於操作記憶體模組之方法 | |
CA2723056C (en) | Multimedia card interface method, computer program product and apparatus | |
KR101689301B1 (ko) | 액정 표시 장치 | |
CN101004898A (zh) | 定时控制器 | |
CN101430739B (zh) | 一种集成芯片参数配置的系统及方法 | |
US8122173B2 (en) | Serial peripheral interface (SPI) circuit having driving circuit with data input and output common pin and display using the same | |
CN101620581A (zh) | 双口ram实现闪存控制器缓存的结构及实现该缓存的方法 | |
US9152348B2 (en) | Data transmitting method, memory controller and data transmitting system | |
US7685343B2 (en) | Data access method for serial bus | |
CN205263790U (zh) | 一种显示控制板 | |
CN210072600U (zh) | 电子设备 | |
US8082417B2 (en) | Method for reducing pin counts and microprocessor using the same | |
CN106168932A (zh) | 一种Flash控制方法及装置 | |
CN103365791A (zh) | 一种nand闪存 | |
CN105163108A (zh) | 一种图像数据模拟源 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20191025 |
|
RJ01 | Rejection of invention patent application after publication |