CN110234202A - 提升干膜与基材结合稳固性的系统 - Google Patents

提升干膜与基材结合稳固性的系统 Download PDF

Info

Publication number
CN110234202A
CN110234202A CN201810453584.6A CN201810453584A CN110234202A CN 110234202 A CN110234202 A CN 110234202A CN 201810453584 A CN201810453584 A CN 201810453584A CN 110234202 A CN110234202 A CN 110234202A
Authority
CN
China
Prior art keywords
node
value
route
adjustment
dry film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201810453584.6A
Other languages
English (en)
Other versions
CN110234202B (zh
Inventor
蔡金保
林建一
郑佩芬
黄信扬
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yihua Electronics Co ltd
Original Assignee
Yihua Electronics Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yihua Electronics Co ltd filed Critical Yihua Electronics Co ltd
Publication of CN110234202A publication Critical patent/CN110234202A/zh
Application granted granted Critical
Publication of CN110234202B publication Critical patent/CN110234202B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/10Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
    • H05K3/18Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern using precipitation techniques to apply the conductive material
    • H05K3/188Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern using precipitation techniques to apply the conductive material by direct electroplating

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing Of Printed Wiring (AREA)
  • Electroplating Methods And Accessories (AREA)

Abstract

一种提升干膜与基材结合稳固性的系统,用以解决现有的干膜光阻容易与基材剥离的问题,其包括:一个数据库模块,用以储存多种电镀图案及各电镀图案的规格表;一个输出模块,用以绘制输出一个印刷电路板图;一个处理模块,耦接该数据库模块及该输出模块,以一个辨识单元由一个印刷电路板图的多条线路中取得最接近一个最大图面的一条线路,计算该线路至一个调整部的最短间距以产生一个间距值,在该最大图面中取得一个长度值及一个宽度值,并依据该该长度值及该宽度值取得一个线路间距值、一个第一调整值及一个第二调整值,该处理模块控制一个输出模块依据该线路间距值、该第一调整值及该第二调整值重新绘制该最大图面,使该最大图面形成一个凹陷部。

Description

提升干膜与基材结合稳固性的系统
技术领域
本发明涉及一种提升干膜与基材结合稳固性的系统,尤其涉及一种可以提升干膜与基材较为牢固结合的系统。
背景技术
随着电子产品微型化、轻量化及高性能化的趋势,对于印刷电路板的高密度布线要求越来越高,使该印刷电路板的电镀图案细微化。然而,由于该印刷电路板所设计的电镀图案与线路之间的间距若太窄,将导致干膜光阻(Dry Film Photoresist,DFR)容易与基材剥离造成镀铜渗镀,进而导致该印刷电路板线路短路。
有鉴于此,现有的印刷电路板电镀图案与基材容易剥离的问题,确实仍有加以改善的必要。
发明内容
为解决上述问题,本发明的目的在于提供一种提升干膜与基材结合稳固性的系统,可以提升电镀图案于基材上的附着力,以提升干膜与基材牢固结合的系统。
本发明全文所述的“最大图面”,是指绘制于一个印刷电路板图上的多个电镀图案,具有最大范围尺寸的一个电镀图案,为本发明所属技术领域中的技术人员可以理解。
本发明全文所述的“调整部”,是指包括多条线路及一个最大图面的一个印刷电路板图,该最大图面与该多条线路最接近的一侧,为本发明所属技术领域中的技术人员可以理解。
本发明全文所述的“第一方向”,是指包括多条线路及一个最大图面的一个印刷电路板图,该多条线路与该最大图面的调整部最接近的一条线路,其朝向该调整部且垂直该调整部直线部分的方向,为本发明所属技术领域中的技术人员可以理解。
本发明全文所述的“虚拟平面”,是指平行该调整部直线部分的一个平面,为本发明所属技术领域中的技术人员可以理解。
本发明全文所述的“圆弧部”,是指在该最大图面的侧缘所形成的一个弧部,且为该虚拟平面沿着该第一方向移动所接触的第一个弧部,为本发明所属技术领域中的技术人员可以理解。
本发明全文所述的“弯曲部”,是指在该最大图面的侧缘所形成的另一个弧部,该弯曲部可以与该调整部直接相连接,或者可以是该虚拟平面沿着该第一方向移动所接触的另一个弯弧部,为本发明所属技术领域中的技术人员可以理解。
本发明全文所述的“耦接”(coupling),是指两个装置之间通过有线实体、无线媒介或其组合(例如:异质网络)等方式,使该两个装置可以相互传递数据,为本发明所属技术领域中的技术人员可以理解。
本发明的提升干膜与基材结合稳固性的系统,包括:一个数据库模块,用以储存多种电镀图案及各电镀图案的规格表,多个规格表分别具有一个图面长度值、一个图面宽度值、一个线路间距值、一个第一调整值及一个第二调整值;一个输出模块,用以绘制输出一个印刷电路板图,该印刷电路板图上绘制有多条线路及一个最大图面,该最大图面设有一个调整部及一个圆弧部;及一个处理模块,耦接该数据库模块及该输出模块,以一个辨识单元由该多种电镀图案中取得符合该印刷电路板图的一个电镀图案及一个规格表,由该多条线路中取得最接近该调整部的一条线路,并计算该线路至该调整部的最短距离以产生一个间距值,于该调整部设有一个第一节点及一个第二节点,计算该第一节点至该第二节点的最短距离以产生一个长度值,计算由该第一节点沿一个第一方向至该最大图面侧缘的距离,以产生一个宽度值,将该长度值及该宽度值分别与该图面长度值及该图面宽度值比对,以取得该线路间距值、该第一调整值及该第二调整值,于该圆弧部设有一个第一线段,该第一线段沿该第一方向的反向延伸,并相交于该调整部的一个第三节点,于该调整部上由该第三节点往该第二节点方向分别设有一个第四节点及一个第五节点,该第三节点与该第四节点的间距为该第一调整值,该第四节点与该第五节点的间距为该第二调整值,该第五节点及该第二节点分别往该第一方向投影以形成一个第六节点及一个第七节点,该第五节点与该第六节点的距离,以及该第二节点与该第七节点的距离均为该线路间距值与该间距值的差值,使该第六节点与该第七节点间所形成的一个第二线段,延伸相交于该最大图面侧缘以形成一个第八节点,控制该输出模块以依序通过该第四节点、该第六节点、该第七节点及该第八节点的一个第三线段重新绘制该最大图面,使该最大图面形成一个凹陷部。
据此,本发明牢固结合能够使该最大图面的调整部朝相对一侧位移一个距离而形成一个凹陷部。如此,本发明能够增加该最大图面与该线路之间的间距值,具有避免渗镀而造成线路短路的效果。
其中,该第三线段于该第四节点至该第六节点处形成一个第一曲部,该第一曲部的半径曲率范围为0.05mm~0.3mm,较佳地,可以为0.1mm~0.2mm。如此,可以分散施加于该凹陷部的应力,具有提升该印刷电路板图弯曲效果。
其中,该第三线段于该第七节点至该第八节点处形成一个第二曲部,该第二曲部的半径曲率范围为0.05mm~0.3mm,较佳地,可以为0.1mm~0.2mm。如此,可以分散施加于该凹陷部的应力,具有更进一步提升该印刷电路板图弯曲效果。
其中,该图面长度值为大于180μm,该图面宽度值的范围值落于23μm~10000μm之间,该线路间距值的范围值落于12μm~50μm之间,该第一调整值的范围值落于5μm~100μm之间,该第二调整值的范围值落于10μm~90μm之间。如此,可以应用于各种不同电镀图案,具有提升使用范围的效果。
附图说明
图1:本发明一较佳实施例的系统方块图。
图2:本发明一较佳实施例的第一种规格的印刷电路板图俯视图。
图3:本发明一较佳实施例的第一种规格的印刷电路板图俯视图。
图4:本发明一较佳实施例的第一种规格的印刷电路板图俯视图。
图5:本发明一较佳实施例的第一种规格的印刷电路板图俯视图。
图6:本发明一较佳实施例的第二种规格的印刷电路板图俯视图。
图7:本发明一较佳实施例的第三种规格的印刷电路板图俯视图。
图8:本发明一较佳实施例的第四种规格的印刷电路板图俯视图。
图9:本发明一较佳实施例的第五种规格的印刷电路板图俯视图。
附图标记说明
﹝本发明﹞
1 数据库模块 2 输出模块
21 印刷电路板图 22,22a 线路
23 最大图面 24 调整部
25 圆弧部 26 弯曲部
27 凹陷部 3 处理模块
31 辨识单元
D1 第一距离差 D2 第二距离差
L 长度值 P1 第一节点
P2 第二节点 P3 第三节点
P4 第四节点 P5 第五节点
P6 第六节点 P7 第七节点
P8 第八节点 S 间距值
W 宽度值
具体实施方式
为使本发明的上述及其他目的、特征及优点能更明显易懂,下文特列举本发明的较佳实施例,并配合附图,作详细说明如下:
请参照图1所示,其为本发明的提升干膜与基材结合稳固性的系统的一较佳实施例,包括一个数据库模块1、一个输出模块2及一个处理模块3,该处理模块3耦接该数据库模块1及该输出模块2。
该数据库模块1可以为任何具有储存电子数据功能的记忆模块,该数据库模块1用以储存多种电镀图案及各电镀图案的规格表,多个规格表分别包括一个图面长度值、一个图面宽度值、一个线路间距值、一个第一调整值及一个第二调整值。在本实施例中,该多个规格表可如表一至表五所示,分别代表不同电镀图案的规格表。
表一电镀图案规格表I
表二电镀图案规格表II
表三电镀图案规格表III
表四电镀图案规格表IV
表五电镀图案规格表V
请一并参照图2所示,该输出模块2用以绘制输出一个印刷电路板图21,该印刷电路板图21包括绘制有多条线路22及一个最大图面23,该最大图面23设有一个调整部24及一个圆弧部25。其中,该印刷电路板图21的形态在本发明中不作任何限制,例如可以为图2~9所示,但是不以此为限,此为本发明所属技术领域中的技术人员可以理解。在本实施例中,图2至图5的电镀图案规格表可以如表一所示,图6的电镀图案规格表可以如表二所示,图7的电镀图案规格表可以如表三所示,图8的电镀图案规格表可以如表四所示,图9的电镀图案规格表可以如表五所示。其中,表一至表五的图面宽度值最大为不超过10000μm。
该处理模块3耦接该数据库模块1及该输出模块2,该处理模块3可以为任何具有数据处理、信号产生及控制的装置,例如可以为一个微控制器(MCU)或一个数字信号处理器(DSP)。该处理模块3以一个辨识单元31将该印刷电路板图与该多种电镀图案进行分析,以由该多种电镀图案中取得符合该印刷电路板图的一个电镀图案,以及该电镀图案的规格表。
该辨识单元31再由该印刷电路板图21的多条线路22中取得最接近该调整部24的一条线路22a,该处理模块3计算该线路22a至该调整部24的最短距离以产生一个间距值S。该处理模块3于该调整部24设有一个第一节点P1及一个第二节点P2,并计算该第一节点P1至该第二节点P2的最短距离以产生一个长度值L。该处理模块3再计算由该第一节点P1沿一个第一方向至该最大图面23侧缘的距离,以产生一个宽度值W。该处理模块3将该长度值L及该宽度值W分别与该规格表的图面长度值及图面宽度值进行比对,若比对结果相符合,则由该规格表中取得该线路间距值、该第一调整值及该第二调整值;若比对结果不符合,即该长度值L不大于180μm,或该长度值L大于180μm,但该宽度值W不大于各电镀图案规格表所规定的最小图面宽度值时,则重新设定该第一节点P1于该调整部24的位置。以图2为例,当该长度值L大于180μm时,且该宽度值W介于150μm~199μm之间,则该线路间距值、该第一调整值及该第二调整值分别为25μm、60μm及60μm。
其中,该最大图面23可以设有一个弯曲部26,若该弯曲部26与该调整部24直接相连接,则该弯曲部26与该调整部24的相交点即为该第二节点P2,例如可以为图2~3、图5~6及图8所示。此外,也可如图4、图7及图9所示,该处理模块3于该弯曲部26设一个直线段,并使该直线段沿该第一方向反向延伸并相交于该调整部24,由该直线段与该调整部24的相交点往该第一节点方向设置一个节点,该节点与该相交点的间距为该第一调整值与该第二调整值的和,则该节点即为该第二节点P2。
随后,该处理模块3于该圆弧部25设有一个第一线段,该第一线段沿该第一方向的反向延伸,并相交于该调整部24的一个第三节点P3,在本实施例中,该第一线段一端可以相交于该圆弧部25中间,如此,可以达到均匀分配施加于该圆弧部25应力的效果。于该调整部24上该处理模块3再由该第三节点P3往该第二节点方向分别设置一个第四节点P4及一个第五节点P5。其中,该第三节点P3至该第四节点P4的间距为该第一调整值,该第四节点P4至该第五节点P5的间距为该第二调整值。该第五节点P5及该第二节点P2分别往该第一方向投影以形成一个第六节点P6及一个第七节点P7,该第五节点P5与该第六节点P6的距离,以及该第二节点P2与该第七节点P7的距离均为该线路间距值与该间距值S的差值。该处理模块3使该第六节点P6与该第七节点P7间所形成的一个第二线段,延伸相交于该最大图面23侧缘,以形成一个第八节点P8。该处理模块3控制该输出模块2以依序通过该第四节点P4、该第六节点P6、该第七节点P7及该第八节点P8的一个第三线段重新绘制该最大图面23,使该最大图面23形成一个凹陷部27。
其中,该处理模块3还可以使该第三线段于该第四节点至该第六节点处形成一个第一曲部,较佳地,该处理模块3还可以使该第三线段于该第七节点至该第八节点处形成一个第二曲部。其中,该第一曲部及该第二曲部的曲率半径范围可以为0.05mm~0.3mm,较佳地,可以为0.1mm~0.2mm。如此,可以分散施加于该凹陷部27的应力,以提升该印刷电路板图弯曲效果。
其中,该最大图面23中也可具有多条线路22a,该多条线路22a分别与该最大图面23的最短距离为该间距值S,即该最大图面23可以设有至少两个调整部24,举例而言,可如本发明图4~7所示,但是不以此为限。
综上所述,本发明能够使该最大图面的调整部朝相对一侧位移一个距离而形成一个凹陷部。如此,本发明能够增加该最大图面与该线路之间的间距值,具有避免渗镀而造成线路短路的效果。此外,通过该数据库模块中不同电镀图案的规格表,本发明的系统可以应用于各种不同电镀图案,还具有提升使用范围的效果。

Claims (6)

1.一种提升干膜与基材结合稳固性的系统,其特征在于,包括:
一个数据库模块,用以储存多种电镀图案及各电镀图案的规格表,多个规格表分别具有一个图面长度值、一个图面宽度值、一个线路间距值、一个第一调整值及一个第二调整值;
一个输出模块,用以绘制输出一个印刷电路板图,该印刷电路板图上绘制有多条线路及一个最大图面,该最大图面设有一个调整部及一个圆弧部;及
一个处理模块,耦接该数据库模块及该输出模块,以一个辨识单元由该多种电镀图案中取得符合该印刷电路板图的一个电镀图案及一个规格表,由该多条线路中取得最接近该调整部的一条线路,并计算该线路至该调整部的最短距离以产生一个间距值,于该调整部设一个第一节点及一个第二节点,计算该第一节点至该第二节点的最短距离以产生一个长度值,计算由该第一节点沿一个第一方向至该最大图面侧缘的距离,以产生一个宽度值,将该长度值及该宽度值分别与该图面长度值及该图面宽度值比对,以取得该线路间距值、该第一调整值及该第二调整值,于该圆弧部设有一个第一线段,该第一线段沿该第一方向的反向延伸,并相交于该调整部的一个第三节点,于该调整部上由该第三节点往该第二节点方向分别设有一个第四节点及一个第五节点,该第三节点与该第四节点的间距为该第一调整值,该第四节点与该第五节点的间距为该第二调整值,该第五节点及该第二节点分别往该第一方向投影以形成一个第六节点及一个第七节点,该第五节点与该第六节点的距离,以及该第二节点与该第七节点的距离均为该线路间距值与该间距值的差值,使该第六节点与该第七节点间所形成的一个第二线段,延伸相交于该最大图面侧缘以形成一个第八节点,控制该输出模块以依序通过该第四节点、该第六节点、该第七节点及该第八节点的一个第三线段重新绘制该最大图面,使该最大图面形成一个凹陷部。
2.如权利要求1所述的提升干膜与基材结合稳固性的系统,其特征在于,该第三线段于该第四节点至该第六节点处形成一个第一曲部。
3.如权利要求2所述的提升干膜与基材结合稳固性的系统,其特征在于,该第三线段于该第七节点至该第八节点处形成一个第二曲部。
4.如权利要求3所述的提升干膜与基材结合稳固性的系统,其特征在于,该第一曲部及该第二曲部的半径曲率范围为0.05mm~0.3mm。
5. 如权利要求4所述的提升干膜与基材结合稳固性的系统,其特征在于,该第一曲部及该第二曲部的半径曲率范围为0.1mm ~0.2mm。
6.如权利要求1所述的提升干膜与基材结合稳固性的系统,其特征在于,该图面长度值为大于180μm,该图面宽度值的范围值落于23μm~10000μm之间,该线路间距值的范围值落于12μm~50μm之间,该第一调整值的范围值落于5μm~100μm之间,该第二调整值的范围值落于10μm~90μm之间。
CN201810453584.6A 2018-03-06 2018-05-14 提升干膜与基材结合稳固性的系统 Active CN110234202B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW107107476A TWI651994B (zh) 2018-03-06 2018-03-06 提升乾膜與基材結合穩固性之系統
TW107107476 2018-03-06

Publications (2)

Publication Number Publication Date
CN110234202A true CN110234202A (zh) 2019-09-13
CN110234202B CN110234202B (zh) 2021-07-06

Family

ID=66213763

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810453584.6A Active CN110234202B (zh) 2018-03-06 2018-05-14 提升干膜与基材结合稳固性的系统

Country Status (2)

Country Link
CN (1) CN110234202B (zh)
TW (1) TWI651994B (zh)

Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050138592A1 (en) * 2003-12-17 2005-06-23 Morgan Thomas O. Apparatuses and methods to route line to line
US20070168898A1 (en) * 2006-01-14 2007-07-19 Blaze Dfm, Inc. Method and system for detailed placement of layout objects in a standard-cell layout design
CN101009976A (zh) * 2007-01-26 2007-08-01 上海美维科技有限公司 提高蚀刻工艺中线路精度的方法
US20100190342A1 (en) * 2009-01-28 2010-07-29 Toshiya Kotani Pattern generating method, method of manufacturing semiconductor device, computer program product, and pattern-shape-determination-parameter generating method
CN102109931A (zh) * 2010-11-26 2011-06-29 华映视讯(吴江)有限公司 面板导电膜配置系统及其方法
CN102456085A (zh) * 2010-10-25 2012-05-16 英业达股份有限公司 印刷电路板辅助垫的形状确定方法
CN103593884A (zh) * 2013-11-22 2014-02-19 深圳市捷美安防技术有限公司 一种行车记录仪及其控制方法
CN104968158A (zh) * 2015-06-03 2015-10-07 洛阳伟信电子科技有限公司 一种厚铜箔细线路微间距电路板外层线路加工方法
CN105188259A (zh) * 2015-10-23 2015-12-23 重庆京东方光电科技有限公司 印刷电路板、显示面板及用于印刷电路板的布线方法
CN205103795U (zh) * 2015-07-07 2016-03-23 达鸿先进科技股份有限公司 触控面板
CN105517363A (zh) * 2015-12-31 2016-04-20 广州兴森快捷电路科技有限公司 线路板的电镀方法
CN106304697A (zh) * 2016-08-24 2017-01-04 江门崇达电路技术有限公司 一种假性刚挠结合板的制作方法
CN107318228A (zh) * 2017-08-29 2017-11-03 郑州云海信息技术有限公司 一种印制电路板的制造方法及其制造装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW508985B (en) * 2000-12-19 2002-11-01 Kolon Inc Method of using dry film photoresist to manufacture print circuit board
JP5583384B2 (ja) * 2008-12-02 2014-09-03 パナソニック株式会社 回路基板の製造方法、及び前記製造方法により得られた回路基板
KR20130115410A (ko) * 2012-04-12 2013-10-22 삼성전기주식회사 프리프레그 및 이를 포함하는 인쇄회로기판 및 인쇄회로기판의 제조방법
JP6829859B2 (ja) * 2015-04-21 2021-02-17 株式会社北陸濾化 マスクの形成方法、これを利用したプリント配線基板の製造方法、電鋳部品の製造方法およびスクリーン印刷製版の製造方法

Patent Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050138592A1 (en) * 2003-12-17 2005-06-23 Morgan Thomas O. Apparatuses and methods to route line to line
US20070168898A1 (en) * 2006-01-14 2007-07-19 Blaze Dfm, Inc. Method and system for detailed placement of layout objects in a standard-cell layout design
CN101009976A (zh) * 2007-01-26 2007-08-01 上海美维科技有限公司 提高蚀刻工艺中线路精度的方法
US20100190342A1 (en) * 2009-01-28 2010-07-29 Toshiya Kotani Pattern generating method, method of manufacturing semiconductor device, computer program product, and pattern-shape-determination-parameter generating method
CN102456085A (zh) * 2010-10-25 2012-05-16 英业达股份有限公司 印刷电路板辅助垫的形状确定方法
CN102109931A (zh) * 2010-11-26 2011-06-29 华映视讯(吴江)有限公司 面板导电膜配置系统及其方法
CN103593884A (zh) * 2013-11-22 2014-02-19 深圳市捷美安防技术有限公司 一种行车记录仪及其控制方法
CN104968158A (zh) * 2015-06-03 2015-10-07 洛阳伟信电子科技有限公司 一种厚铜箔细线路微间距电路板外层线路加工方法
CN205103795U (zh) * 2015-07-07 2016-03-23 达鸿先进科技股份有限公司 触控面板
CN105188259A (zh) * 2015-10-23 2015-12-23 重庆京东方光电科技有限公司 印刷电路板、显示面板及用于印刷电路板的布线方法
CN105517363A (zh) * 2015-12-31 2016-04-20 广州兴森快捷电路科技有限公司 线路板的电镀方法
CN106304697A (zh) * 2016-08-24 2017-01-04 江门崇达电路技术有限公司 一种假性刚挠结合板的制作方法
CN107318228A (zh) * 2017-08-29 2017-11-03 郑州云海信息技术有限公司 一种印制电路板的制造方法及其制造装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
张志祥: "图形电镀中渗镀、短路、断路成因的分析及对策", 《印制电路信息》 *

Also Published As

Publication number Publication date
TW201940031A (zh) 2019-10-01
CN110234202B (zh) 2021-07-06
TWI651994B (zh) 2019-02-21

Similar Documents

Publication Publication Date Title
US5114353A (en) Multiple connector arrangement for printed circuit board interconnection
US20200221569A1 (en) Flexible display panel, display device and manufacturing method thereof
US9112506B2 (en) Touch panel having a single-sided sensing pattern
US20030003778A1 (en) Backplane structure capable of being mounted with two interface cards
US8941012B2 (en) Flexible circuit board and ground line structure
US8476533B2 (en) Printed circuit board
CN106207540B (zh) 一种柔性电路板连接器和电子设备
SE457314B (sv) Elektriska kretsanordningar
JPH06334104A (ja) 等長等負荷バス配線
EP3419392A1 (en) Device and led module for bending board
CN110234202A (zh) 提升干膜与基材结合稳固性的系统
US6608756B2 (en) Bridging board
CN105867558B (zh) 基于柔性pcb的板间互连结构及多机箱服务器
CN105474389A (zh) 电路板装置
CN209218451U (zh) Fpc结构
CN104284548A (zh) 电子元件组合和其麦拉片
WO2023000775A1 (zh) 一种偏转应力均衡的fpc模组及电子器件
US9907158B2 (en) Wiring structure and printed wiring substrate of wiring structure
CN103246399A (zh) 印制电路板及包含该印制电路板的触摸屏感应模组
CN213818349U (zh) 一种柔韧耐弯折fpc线路板
CN213783710U (zh) 一种带有感应耦合线圈的fpc线路板
CN210835822U (zh) Pcb板组件和计算机
CN208424924U (zh) 电路板
CN216057643U (zh) PCIe板卡
JP2002289990A (ja) プリント回路板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant