CN110224966A - 一种adc数据精同步方法、系统及相关装置 - Google Patents
一种adc数据精同步方法、系统及相关装置 Download PDFInfo
- Publication number
- CN110224966A CN110224966A CN201910521712.0A CN201910521712A CN110224966A CN 110224966 A CN110224966 A CN 110224966A CN 201910521712 A CN201910521712 A CN 201910521712A CN 110224966 A CN110224966 A CN 110224966A
- Authority
- CN
- China
- Prior art keywords
- adc
- data
- operation result
- training sequence
- long training
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/26—Systems using multi-frequency codes
- H04L27/2601—Multicarrier modulation systems
- H04L27/2647—Arrangements specific to the receiver only
- H04L27/2655—Synchronisation arrangements
- H04L27/2662—Symbol synchronisation
- H04L27/2665—Fine synchronisation, e.g. by positioning the FFT window
Abstract
本申请所提供的一种ADC数据精同步方法,包括:接收ADC数据并对ADC数据进行预处理,得到ADC预处理数据;将ADC预处理数据分别与预设的第一长训练序列、第二长训练序列进行滑动相关运算,得到对应的第一运算结果及第二运算结果;对第一运算结果及第二运算结果进行判决处理确定同步点的位置以实现ADC数据的精同步。该方法将ADC预处理数据分别与预设的第一长训练序列、第二长训练序列进行滑动相关运算,即采用双滑窗模式做滑动相关运算,并基于第一运算结果及第二运算结果进行判决处理确定同步点的位置,该位置不受伪多径的影响,故能克服伪多径对ADC数据精同步的影响。本申请还提供一种ADC数据精同步系统、接收机及计算机可读存储介质,均具有上述有益效果。
Description
技术领域
本申请涉及ADC数据精同步领域,特别涉及一种ADC数据精同步方法、系统、接收机及计算机可读存储介质。
背景技术
802.11n标准中,接收机使用前导进行帧同步,帧同步分粗同步、精同步两部分。在SISO(Single-input Single-output,单天线系统)系统中,精同步是通过本地长训练序列与接收数据之间的滑动相关运算来完成的。在MIMO(Multi-input Multi-output,多天线系统)系统中,为了避免不同发射天线之间的波束成形效应,要通过循环移位让两个发射天线发射的前导产生差异。经过MIMO信道后,接收端任一天线收到的数据都是发射机两路数据的混合,对前导来说,这相当于产生了一个多径信号,被称为伪多径。伪多径导致与本地长训练序列做相关运算时产生多余的尖峰,干扰正常的同步。如果接收机两路ADC数据是同步的,则可以通过两路数据的相互参照来排除伪多径的干扰。但实际情况下有可能出现两路数据不同步的情况,需要单独对每路数据做精同步。
目前,相关技术中难以处理伪多径问题,只能将伪多径导致的同步误差控制在OFDM(Orthogonal Frequency Division Multiplexing,正交频分复用)符号的CP(CyclicPrefix,循环前缀)范围内。这相当于缩短了CP的有效长度,导致抗伪多径能力的下降。
因此,如何克服伪多径对ADC数据精同步的影响是本领域技术人员亟需解决的技术问题。
发明内容
本申请的目的是提供一种ADC数据精同步方法、系统、接收机及计算机可读存储介质,能够克服伪多径对ADC数据精同步的影响。
为解决上述技术问题,本申请提供一种ADC数据精同步方法,包括:
接收ADC数据并对所述ADC数据进行预处理,得到ADC预处理数据;
将所述ADC预处理数据分别与预设的第一长训练序列、第二长训练序列进行滑动相关运算,得到对应的第一运算结果及第二运算结果;其中,所述第二长训练序列是所述第一长训练序列通过循环位移而生成的长训练序列;
对所述第一运算结果及所述第二运算结果进行判决处理确定同步点的位置以实现所述ADC数据的精同步。
优选地,所述接收ADC数据并对所述ADC数据进行预处理,得到ADC预处理数据,包括:
接收所述ADC数据并对所述ADC数据依次进行粗时间同步处理、粗频率同步处理,得到所述ADC预处理数据。
优选地,所述将所述ADC预处理数据分别与预设的第一长训练序列、第二长训练序列进行滑动相关运算,得到对应的第一运算结果及第二运算结果,包括:
对所述ADC预处理数据的实部、虚部进行硬判决处理,得到硬判决结果;
将所述硬判决结果分别与所述第一长训练序列、所述第二长训练序列进行所述滑动相关运算,得到对应的第一运算结果及第二运算结果。
优选地,所述对所述第一运算结果及所述第二运算结果进行判决处理确定同步点的位置以实现所述ADC数据的精同步,包括:
基于预设门限值分别确定所述第一运算结果对应的第一峰值及所述第二运算结果对应的第二峰值;
将所述第一峰值和所述第二峰值进行叠加,确定目标峰值的目标位置;
基于所述目标位置确定所述同步点的所述位置以实现所述ADC数据的所述精同步。
本申请还提供一种ADC数据精同步系统,包括:
预处理模块,用于接收ADC数据并对所述ADC数据进行预处理,得到ADC预处理数据;
滑动相关运算模块,用于将所述ADC预处理数据分别与预设的第一长训练序列、第二长训练序列进行滑动相关运算,得到对应的第一运算结果及第二运算结果;其中,所述第二长训练序列是所述第一长训练序列通过循环位移而生成的长训练序列;
同步点位置确定模块,用于对所述第一运算结果及所述第二运算结果进行判决处理确定同步点的位置以实现所述ADC数据的精同步。
优选地,所述预处理模块,包括:
预处理单元,用于接收所述ADC数据并对所述ADC数据依次进行粗时间同步处理、粗频率同步处理,得到所述ADC预处理数据。
优选地,所述滑动相关运算模块,包括:
硬判决处理单元,用于对所述ADC预处理数据的实部、虚部进行硬判决处理,得到硬判决结果;
滑动相关运算单元,用于将所述硬判决结果分别与所述第一长训练序列、所述第二长训练序列进行所述滑动相关运算,得到对应的第一运算结果及第二运算结果。
优选地,所述同步点位置确定模块,包括:
峰值确定单元,用于基于预设门限值分别确定所述第一运算结果对应的第一峰值及所述第二运算结果对应的第二峰值;
目标位置确定单元,用于将所述第一峰值和所述第二峰值进行叠加,确定目标峰值的目标位置;
同步点位置确定单元,用于基于所述目标位置确定所述同步点的所述位置以实现所述ADC数据的所述精同步。
本申请还提供一种接收机,包括:
存储器和处理器;其中,所述存储器用于存储计算机程序,所述处理器用于执行所述计算机程序时实现上述所述的ADC数据精同步方法的步骤。
本申请还提供一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,所述计算机程序被处理器执行时实现上述所述的ADC数据精同步方法的步骤。
本申请所提供的一种ADC数据精同步方法,包括:接收ADC数据并对所述ADC数据进行预处理,得到ADC预处理数据;将所述ADC预处理数据分别与预设的第一长训练序列、第二长训练序列进行滑动相关运算,得到对应的第一运算结果及第二运算结果;其中,所述第二长训练序列是所述第一长训练序列通过循环位移而生成的长训练序列;对所述第一运算结果及所述第二运算结果进行判决处理确定同步点的位置以实现所述ADC数据的精同步。
该方法将ADC预处理数据分别与预设的第一长训练序列、第二长训练序列进行滑动相关运算,也即采用双滑窗模式做滑动相关运算,并基于第一运算结果及第二运算结果进行判决处理确定同步点的位置,该位置不受伪多径的影响,故能够克服伪多径对ADC数据精同步的影响。本申请还提供一种ADC数据精同步系统、接收机及计算机可读存储介质,均具有上述有益效果,在此不再赘述。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本申请实施例所提供的一种ADC数据精同步方法的流程图;
图2为本申请实施例所提供的一种ADC数据精同步系统的结构框图。
具体实施方式
本申请的核心是提供一种ADC数据精同步方法,能够克服伪多径对ADC数据精同步的影响。本申请的另一核心是提供一种ADC数据精同步系统、接收机及计算机可读存储介质。
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
目前,相关技术中难以处理伪多径问题,只能将伪多径导致的同步误差控制在OFDM(Orthogonal Frequency Division Multiplexing,正交频分复用)符号的CP(CyclicPrefix,循环前缀)范围内。这相当于缩短了CP的有效长度,导致抗伪多径能力的下降。本申请提供的一种ADC数据精同步方法,能够克服伪多径对ADC数据精同步的影响。具体请参考图1,图1为本申请实施例所提供的一种ADC数据精同步方法的流程图,该ADC数据精同步方法具体包括:
S101、接收ADC数据并对ADC数据进行预处理,得到ADC预处理数据;
本申请实施例的执行主体是接收机,该接收机具体为基于802.11n标准、2发2收的MIMO-OFDM系统中的接收机。接收机接收ADC(Analog-to-DigitalConverter,ADC)数据并对ADC数据进行预处理,得到ADC预处理数据。在此对于预处理不作具体限定,应由本领域技术人员根据实际情况作出相应的设定,例如预处理可以包括粗时间同步处理、粗频率同步处理。
进一步地,上述接收ADC数据并对ADC数据进行预处理,得到ADC预处理数据,通常包括:接收ADC数据并对ADC数据依次进行粗时间同步处理、粗频率同步处理,得到ADC预处理数据。本实施例限定了预处理为粗时间同步处理、粗频率同步处理,该粗时间同步处理、粗频率同步处理的方法通常与SISO接收机相同。其中,粗频率同步处理能够去除信号中的频偏,避免频偏造成精同步失败。
S102、将ADC预处理数据分别与预设的第一长训练序列、第二长训练序列进行滑动相关运算,得到对应的第一运算结果及第二运算结果;其中,第二长训练序列是第一长训练序列通过循环位移而生成的长训练序列;
本申请实施例中的第一长训练序列、第二长训练序列均为一种长训练符号(LongTraining Symbol,LTS),且第二长训练序列是由第一长训练序列通过循环位移而生成的,也就是说,本申请实施例中除了原始的本地长训练序列外,还通过循环移位生成一组新的长训练序列,该新的长训练序列是原始的本地长训练序列的循环移位值。在此对于循环位移的方法不作具体限定,通常将该循环移位的方法设定与发射机的循环移位的方法相同。在此对于第一长训练序列、第二长训练序列及滑动相关运算的过程均不作具体限定,只要得到满足需求的第一运算结果及第二运算结果即可。
进一步地,上述将ADC预处理数据分别与预设的第一长训练序列、第二长训练序列进行滑动相关运算,得到对应的第一运算结果及第二运算结果,通常包括:对ADC预处理数据的实部、虚部进行硬判决处理,得到硬判决结果;将硬判决结果分别与第一长训练序列、第二长训练序列进行滑动相关运算,得到对应的第一运算结果及第二运算结果。在此对于上述对ADC预处理数据的实部、虚部进行硬判决处理,得到硬判决结果的过程不作具体限定,具体可以为:对ADC预处理数据的实部、虚部做硬判决,即如果大于0则用1代替,如果小于0则用-1代替,得到硬判决结果,该硬判决结果可满足精度要求。在得到硬判决结果后,将该硬判决结果分别与第一长训练序列、第二长训练序列进行滑动相关运算,得到对应的第一运算结果及第二运算结果。本申请实施例在硬件实现过程中避免了乘法运算,结构简单,资源消耗低。
S103、对第一运算结果及第二运算结果进行判决处理确定同步点的位置以实现ADC数据的精同步。
本申请实施例对于判决处理不作具体限定,只要能确定同步点的位置即可。
进一步地,上述对第一运算结果及第二运算结果进行判决处理确定同步点的位置以实现ADC数据的精同步,通常包括:基于预设门限值分别确定第一运算结果对应的第一峰值及第二运算结果对应的第二峰值;将第一峰值和第二峰值进行叠加,确定目标峰值的目标位置;基于目标位置确定同步点的位置以实现ADC数据的精同步。本申请实施例对于预设门限值不作具体限定,应由本领域技术人员根据实际情况作出相应的设定。在峰值检测时,若运算结果超过预设门限值,则认为出现一个峰值。由于前导中有两个连续的长训练符号,再加上伪多径的影响,当接收信号中的前导部分到达时,可能会产生4个峰值,但也可能只有2个峰值。如果只有2个峰值,则仅靠一路相关运算的结果无法判断是主径产生的峰值还是伪多径产生的峰值。在同步点判决时,将两路相关运算的结果进行叠加,叠加的结果中也会产生相应的峰值,其中一路的主径峰值与另一路的伪多径峰值恰好重合,产生一个较大的峰值。该峰值的位置不受伪多径的影响,与CSL(Cyclic Shift Length,循环移位长度)无关,以此峰值位置为参考,根据循环移位的特点和峰值位置的相对关系,通过一定的逻辑判断可以准确确定同步点的位置。本申请实施例中两路相关运算结果叠加产生的波形与单路相比精度更高,由此产生的同步结果更精确。而且,对于两路接收数据来说,对任一路数据的同步不依赖另一路数据,精同步完成后可将两路数据对齐输出。
本申请提供的一种ADC数据精同步方法将ADC预处理数据分别与预设的第一长训练序列、第二长训练序列进行滑动相关运算,也即采用双滑窗模式做滑动相关运算,并基于第一运算结果及第二运算结果进行判决处理确定同步点的位置,该位置不受伪多径的影响,故能够克服伪多径对ADC数据精同步的影响。
下面对本申请实施例提供的一种ADC数据精同步系统、接收机及计算机可读存储介质进行介绍,下文描述的ADC数据精同步系统、接收机及计算机可读存储介质与上文描述的ADC数据精同步方法可相互对应参照。
请参考图2,图2为本申请实施例所提供的一种ADC数据精同步系统的结构框图;该ADC数据精同步系统包括:
预处理模块201,用于接收ADC数据并对ADC数据进行预处理,得到ADC预处理数据;
滑动相关运算模块202,用于将ADC预处理数据分别与预设的第一长训练序列、第二长训练序列进行滑动相关运算,得到对应的第一运算结果及第二运算结果;其中,第二长训练序列是第一长训练序列通过循环位移而生成的长训练序列;
同步点位置确定模块203,用于对第一运算结果及第二运算结果进行判决处理确定同步点的位置以实现ADC数据的精同步。
基于上述实施例,本实施例中预处理模块201,通常包括:
预处理单元,用于接收ADC数据并对ADC数据依次进行粗时间同步处理、粗频率同步处理,得到ADC预处理数据。
基于上述实施例,本实施例中滑动相关运算模块202,通常包括:
硬判决处理单元,用于对ADC预处理数据的实部、虚部进行硬判决处理,得到硬判决结果;
滑动相关运算单元,用于将硬判决结果分别与第一长训练序列、第二长训练序列进行滑动相关运算,得到对应的第一运算结果及第二运算结果。
基于上述实施例,本实施例中同步点位置确定模块203,通常包括:
峰值确定单元,用于基于预设门限值分别确定第一运算结果对应的第一峰值及第二运算结果对应的第二峰值;
目标位置确定单元,用于将第一峰值和第二峰值进行叠加,确定目标峰值的目标位置;
同步点位置确定单元,用于基于目标位置确定同步点的位置以实现ADC数据的精同步。
本申请还提供一种接收机,包括:存储器和处理器;其中,存储器用于存储计算机程序,处理器用于执行计算机程序时实现上述任意实施例的ADC数据精同步方法的步骤。
本申请还提供一种计算机可读存储介质,计算机可读存储介质存储有计算机程序,计算机程序被处理器执行时实现上述任意实施例的ADC数据精同步方法的步骤。
该计算机可读存储介质可以包括:U盘、移动硬盘、只读存储器(Read-OnlyMemory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例提供的系统而言,由于其与实施例提供的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
专业人员还可以进一步意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、计算机软件或者二者的结合来实现,为了清楚地说明硬件和软件的可互换性,在上述说明中已经按照功能一般性地描述了各示例的组成及步骤。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本发明的范围。
结合本文中所公开的实施例描述的方法或算法的步骤可以直接用硬件、处理器执行的软件模块,或者二者的结合来实施。软件模块可以置于随机存储器(RAM)、内存、只读存储器(ROM)、电可编程ROM、电可擦除可编程ROM、寄存器、硬盘、可移动磁盘、CD-ROM、或技术领域内所公知的任意其它形式的存储介质中。
以上对本申请所提供的一种ADC数据精同步方法、系统、接收机及计算机可读存储介质进行了详细介绍。本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想。应当指出,对于本技术领域的普通技术人员来说,在不脱离本申请原理的前提下,还可以对本申请进行若干改进和修饰,这些改进和修饰也落入本申请权利要求的保护范围内。
Claims (10)
1.一种ADC数据精同步方法,其特征在于,包括:
接收ADC数据并对所述ADC数据进行预处理,得到ADC预处理数据;
将所述ADC预处理数据分别与预设的第一长训练序列、第二长训练序列进行滑动相关运算,得到对应的第一运算结果及第二运算结果;其中,所述第二长训练序列是所述第一长训练序列通过循环位移而生成的长训练序列;
对所述第一运算结果及所述第二运算结果进行判决处理确定同步点的位置以实现所述ADC数据的精同步。
2.根据权利要求1所述的ADC数据精同步方法,其特征在于,所述接收ADC数据并对所述ADC数据进行预处理,得到ADC预处理数据,包括:
接收所述ADC数据并对所述ADC数据依次进行粗时间同步处理、粗频率同步处理,得到所述ADC预处理数据。
3.根据权利要求1所述的ADC数据精同步方法,其特征在于,所述将所述ADC预处理数据分别与预设的第一长训练序列、第二长训练序列进行滑动相关运算,得到对应的第一运算结果及第二运算结果,包括:
对所述ADC预处理数据的实部、虚部进行硬判决处理,得到硬判决结果;
将所述硬判决结果分别与所述第一长训练序列、所述第二长训练序列进行所述滑动相关运算,得到对应的第一运算结果及第二运算结果。
4.根据权利要求1所述的ADC数据精同步方法,其特征在于,所述对所述第一运算结果及所述第二运算结果进行判决处理确定同步点的位置以实现所述ADC数据的精同步,包括:
基于预设门限值分别确定所述第一运算结果对应的第一峰值及所述第二运算结果对应的第二峰值;
将所述第一峰值和所述第二峰值进行叠加,确定目标峰值的目标位置;
基于所述目标位置确定所述同步点的所述位置以实现所述ADC数据的所述精同步。
5.一种ADC数据精同步系统,其特征在于,包括:
预处理模块,用于接收ADC数据并对所述ADC数据进行预处理,得到ADC预处理数据;
滑动相关运算模块,用于将所述ADC预处理数据分别与预设的第一长训练序列、第二长训练序列进行滑动相关运算,得到对应的第一运算结果及第二运算结果;其中,所述第二长训练序列是所述第一长训练序列通过循环位移而生成的长训练序列;
同步点位置确定模块,用于对所述第一运算结果及所述第二运算结果进行判决处理确定同步点的位置以实现所述ADC数据的精同步。
6.根据权利要求5所述的ADC数据精同步系统,其特征在于,所述预处理模块,包括:
预处理单元,用于接收所述ADC数据并对所述ADC数据依次进行粗时间同步处理、粗频率同步处理,得到所述ADC预处理数据。
7.根据权利要求5所述的ADC数据精同步系统,其特征在于,所述滑动相关运算模块,包括:
硬判决处理单元,用于对所述ADC预处理数据的实部、虚部进行硬判决处理,得到硬判决结果;
滑动相关运算单元,用于将所述硬判决结果分别与所述第一长训练序列、所述第二长训练序列进行所述滑动相关运算,得到对应的第一运算结果及第二运算结果。
8.根据权利要求5所述的ADC数据精同步系统,其特征在于,所述同步点位置确定模块,包括:
峰值确定单元,用于基于预设门限值分别确定所述第一运算结果对应的第一峰值及所述第二运算结果对应的第二峰值;
目标位置确定单元,用于将所述第一峰值和所述第二峰值进行叠加,确定目标峰值的目标位置;
同步点位置确定单元,用于基于所述目标位置确定所述同步点的所述位置以实现所述ADC数据的所述精同步。
9.一种接收机,其特征在于,包括:
存储器和处理器;其中,所述存储器用于存储计算机程序,所述处理器用于执行所述计算机程序时实现如权利要求1至4任一项所述的ADC数据精同步方法的步骤。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求1至4任一项所述的ADC数据精同步方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910521712.0A CN110224966A (zh) | 2019-06-17 | 2019-06-17 | 一种adc数据精同步方法、系统及相关装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910521712.0A CN110224966A (zh) | 2019-06-17 | 2019-06-17 | 一种adc数据精同步方法、系统及相关装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN110224966A true CN110224966A (zh) | 2019-09-10 |
Family
ID=67817364
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910521712.0A Pending CN110224966A (zh) | 2019-06-17 | 2019-06-17 | 一种adc数据精同步方法、系统及相关装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN110224966A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113556202A (zh) * | 2021-09-18 | 2021-10-26 | 广州慧睿思通科技股份有限公司 | 时域同步的同步点获取方法、装置、设备及存储介质 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101764780A (zh) * | 2009-12-28 | 2010-06-30 | 北京中星微电子有限公司 | 一种正交频分复用时频同步的方法和装置 |
CN101778088A (zh) * | 2010-03-12 | 2010-07-14 | 中国科学院声学研究所 | 一种基于伪随机序列调制的训练序列帧定时同步方法 |
CN103580718A (zh) * | 2013-10-15 | 2014-02-12 | 北京航天科工世纪卫星科技有限公司 | 一种低信噪比下的快速时频同步方法 |
CN104125190A (zh) * | 2014-08-18 | 2014-10-29 | 西安电子科技大学 | 适于低信噪比信道环境的ofdm系统符号定时同步实现方法 |
US20180041978A1 (en) * | 2016-08-08 | 2018-02-08 | Electronics And Telecommunications Research Institute | Method and apparatus for primary synchronization in internet of things |
CN108737529A (zh) * | 2018-05-11 | 2018-11-02 | 湖南理工学院 | Sca波形控制方法、装置、计算机设备和存储介质 |
CN109088842A (zh) * | 2018-09-03 | 2018-12-25 | 西安宇飞电子技术有限公司 | 一种用于ofdm的多重同步方法及系统 |
-
2019
- 2019-06-17 CN CN201910521712.0A patent/CN110224966A/zh active Pending
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101764780A (zh) * | 2009-12-28 | 2010-06-30 | 北京中星微电子有限公司 | 一种正交频分复用时频同步的方法和装置 |
CN101778088A (zh) * | 2010-03-12 | 2010-07-14 | 中国科学院声学研究所 | 一种基于伪随机序列调制的训练序列帧定时同步方法 |
CN103580718A (zh) * | 2013-10-15 | 2014-02-12 | 北京航天科工世纪卫星科技有限公司 | 一种低信噪比下的快速时频同步方法 |
CN104125190A (zh) * | 2014-08-18 | 2014-10-29 | 西安电子科技大学 | 适于低信噪比信道环境的ofdm系统符号定时同步实现方法 |
US20180041978A1 (en) * | 2016-08-08 | 2018-02-08 | Electronics And Telecommunications Research Institute | Method and apparatus for primary synchronization in internet of things |
CN108737529A (zh) * | 2018-05-11 | 2018-11-02 | 湖南理工学院 | Sca波形控制方法、装置、计算机设备和存储介质 |
CN109088842A (zh) * | 2018-09-03 | 2018-12-25 | 西安宇飞电子技术有限公司 | 一种用于ofdm的多重同步方法及系统 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113556202A (zh) * | 2021-09-18 | 2021-10-26 | 广州慧睿思通科技股份有限公司 | 时域同步的同步点获取方法、装置、设备及存储介质 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105634666B (zh) | 一种在非授权频段上的数据传输方法及装置 | |
CN105007146B (zh) | 物理帧中前导符号的生成方法 | |
US9020054B2 (en) | Apparatus and methods for symbol timing error detection, tracking and correction | |
US10263748B2 (en) | Method and apparatus for transmitting uplink data and user equipment | |
CN105024791B (zh) | 物理帧中前导符号的生成方法 | |
CN105636105B (zh) | 测量导频发送、检测方法、装置、基站及终端 | |
JP6858237B2 (ja) | スパース順序付け反復群マルチアンテナチャネル推定 | |
CN102939724A (zh) | 同步数据分组的无线传输的方法和系统 | |
CN104883730B (zh) | 卫星通信中突发信号的定时同步方法和装置 | |
CN109688075A (zh) | 一种无线通信的信道估计方法及装置 | |
JPWO2007061015A1 (ja) | マルチアンテナ通信システムにおけるマルチパイロット生成方法及び検出方法 | |
CN110224966A (zh) | 一种adc数据精同步方法、系统及相关装置 | |
CN101567870A (zh) | 信道响应起始位置、峰值位置和结束位置检测方法及装置 | |
CN106230758B (zh) | 一种lte-a系统整数倍频偏估计方法 | |
US10187243B2 (en) | Preamble sequence generating method, timing synchronization method, and device | |
CN104467939B (zh) | 一种优化多天线接收的方法及装置 | |
CN106685879B (zh) | 一种基于ieee802.11协议的正交频分复用技术多帧同步方法 | |
JPWO2007052397A1 (ja) | 送受信システム、伝送装置、及びそれらに用いるパイロット信号多重方法 | |
KR102284447B1 (ko) | 이동 통신 시스템에서 기지국의 채널 추정 방법 및 장치 | |
KR102275054B1 (ko) | Fbmc 시스템에서 심볼을 송수신하는 기법 | |
WO2017206963A1 (zh) | 数据单元的发送、处理方法及装置、站点 | |
EP2611089A2 (en) | Communication method using a preamble to share characteristic information, method for generating the preamble, and communication system to which the methods are applied | |
CN110048813A (zh) | 一种无线通信帧结构信号处理方法 | |
CN106793104A (zh) | 同步信号指示资源方法及用户设备 | |
WO2023041202A1 (en) | Improved pilot assisted radio propagation channel estimation based on machine learning |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20190910 |