CN110224775B - 一种时间信息确定的方法、装置及设备 - Google Patents

一种时间信息确定的方法、装置及设备 Download PDF

Info

Publication number
CN110224775B
CN110224775B CN201810171133.3A CN201810171133A CN110224775B CN 110224775 B CN110224775 B CN 110224775B CN 201810171133 A CN201810171133 A CN 201810171133A CN 110224775 B CN110224775 B CN 110224775B
Authority
CN
China
Prior art keywords
time information
code block
information message
time
periodic
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201810171133.3A
Other languages
English (en)
Other versions
CN110224775A (zh
Inventor
何力
李霞
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ZTE Corp
Original Assignee
ZTE Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ZTE Corp filed Critical ZTE Corp
Priority to CN201810171133.3A priority Critical patent/CN110224775B/zh
Priority to JP2020545493A priority patent/JP6915168B2/ja
Priority to EP19760407.7A priority patent/EP3748878A4/en
Priority to US16/976,753 priority patent/US11476962B2/en
Priority to KR1020207027891A priority patent/KR102466081B1/ko
Priority to PCT/CN2019/076243 priority patent/WO2019165965A1/zh
Publication of CN110224775A publication Critical patent/CN110224775A/zh
Application granted granted Critical
Publication of CN110224775B publication Critical patent/CN110224775B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0685Clock or time synchronisation in a node; Intranode synchronisation
    • H04J3/0697Synchronisation in a packet node
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0602Systems characterised by the synchronising information used
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0647Synchronisation among TDM nodes
    • H04J3/065Synchronisation among TDM nodes using timestamps
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0658Clock or time synchronisation among packet nodes
    • H04J3/0661Clock or time synchronisation among packet nodes using timestamps
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0658Clock or time synchronisation among packet nodes
    • H04J3/0661Clock or time synchronisation among packet nodes using timestamps
    • H04J3/0667Bidirectional timestamps, e.g. NTP or PTP for compensation of clock drift and for compensation of propagation delays
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J2203/00Aspects of optical multiplex systems other than those covered by H04J14/05 and H04J14/07
    • H04J2203/0001Provisions for broadband connections in integrated services digital network using frames of the Optical Transport Network [OTN] or using synchronous transfer mode [STM], e.g. SONET, SDH
    • H04J2203/0073Services, e.g. multimedia, GOS, QOS
    • H04J2203/0082Interaction of SDH with non-ATM protocols
    • H04J2203/0085Support of Ethernet

Abstract

本发明实施例公开了一种时间信息确定的方法、装置及设备,所述方法包括:检测周期性码块的信号,记录所述周期性码块的时间戳;发送时间信息报文时,根据与所述时间信息报文匹配的周期性码块的时间戳,确定发送所述时间信息报文的时间,生成所述时间信息报文的时间戳。在本发明实施例中,利用周期性码块的作为时间戳的基准,避免了不确定性时延因素,有效提高了时间精度。

Description

一种时间信息确定的方法、装置及设备
技术领域
本申请涉及通信领域,尤指一种时间信息确定的方法、装置及设备。
背景技术
超高精度时间频率同步一直是基础科学和技术追求的目标,其重要性不仅仅体现在导航领域,而且在基础科学、天文观测、国防安全、通信以及金融等领域,精密授时与同步均有着广泛而重要的应用。
超高精度时间同步存在不同的实现方案,所带来的精度和成本不尽相同,但大体分为带外和带内方式。
其中,带内解决方式为时间信号随同业务传递,将时间戳信息的获取尽量置于接近物理层。带内时间戳因为时间信号跟随业务,对光模块的依赖较小,成本低是通信业倾向实现的方式,但是通讯产品接口的庞杂,为了传递更高速的业务,越来越多数字域的处理方法应用到了接口中,这些因素给实现更高精度时间传递带来了不小挑战。
目前以太网1588的实现,多是在MAC(Media Access Control,介质接入控制)层识别出同步帧头,记录时间戳信息。
但是,不同以太网接口速率较多,在记录MAC层时间戳之前,数字域处理存在较大的差异,链路时钟引入的相差、时钟域的变化、FIFO(First Input First Output,先入先出队列)的深度等因素会导致不确定性时延,进而影响到系统的精度。
发明内容
本发明实施例提供了一种时间信息确定的方法、装置及设备,以使以太网接口获得高精度的时间。
本发明实施例提供了一种时间信息的确定方法,包括:
检测周期性码块的信号,记录所述周期性码块的时间戳;
发送时间信息报文时,根据与所述时间信息报文匹配的周期性码块的时间戳,确定发送所述时间信息报文的时间,生成所述时间信息报文的时间戳。
本发明实施例提供了一种时间信息的确定方法,包括:
检测周期性码块的信号,记录所述周期性码块的时间戳;
接收时间信息报文时,根据与所述时间信息报文匹配的周期性码块的时间戳,确定接收所述时间信息报文的时间。
本发明实施例提供了一种时间信息的确定装置,包括:
第一检测模块,用于检测周期性码块的信号,记录所述周期性码块的时间戳;
第一确定模块,用于发送时间信息报文时,根据与所述时间信息报文匹配的周期性码块的时间戳,确定发送所述时间信息报文的时间,生成所述时间信息报文的时间戳。
本发明实施例提供了一种时间信息的确定设备,包括:
处理器;
用于存储所述处理器可执行指令的存储器;
用于根据所述处理器的控制进行数据收发通信的传输装置;
其中,所述处理器用于执行以下操作:
检测周期性码块的信号,记录所述周期性码块的时间戳;
发送时间信息报文时,根据与所述时间信息报文匹配的周期性码块的时间戳,确定发送所述时间信息报文的时间,生成所述时间信息报文的时间戳。
本发明实施例提供了一种时间信息的确定设备,包括:
处理器;
用于存储所述处理器可执行指令的存储器;
用于根据所述处理器的控制进行数据收发通信的传输装置;
其中,所述处理器用于执行以下操作:
检测周期性码块的信号,记录所述周期性码块的时间戳;
接收时间信息报文时,根据与所述时间信息报文匹配的周期性码块的时间戳,确定接收所述时间信息报文的时间。
本发明实施例提供了一种计算机可读存储介质,存储有计算机可执行指令,所述计算机可执行指令被处理器执行时实现上述时间信息的确定方法。
本发明实施例包括:检测周期性码块的信号,记录所述周期性码块的时间戳;发送时间信息报文时,根据与所述时间信息报文匹配的周期性码块的时间戳,确定发送所述时间信息报文的时间,生成所述时间信息报文的时间戳。在本发明实施例中,利用周期性码块的作为时间戳的基准,避免了不确定性时延因素,有效提高了时间精度,例如,可以达到100G亚ns级别的精度。
本发明的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本发明而了解。本发明的目的和其他优点可通过在说明书、权利要求书以及附图中所特别指出的结构来实现和获得。
附图说明
附图用来提供对本发明技术方案的进一步理解,并且构成说明书的一部分,与本申请的实施例一起用于解释本发明的技术方案,并不构成对本发明技术方案的限制。
图1为时间同步的处理过程的示意图;
图2为本发明实施例的时间信息的确定方法(应用于发送端)的流程图;
图3为本发明实施例的时间间隔转换的示意图;
图4为本发明实施例的时间信息的确定方法(应用于接收端)的流程图;
图5为100G对齐码块的格式示意图;
图6为本发明应用实例一中发送端的时间信息的确定方法的流程图;
图7为本发明应用实例一中接收端的时间信息的确定方法的流程图;
图8为本发明应用实例二中发送端的时间信息的确定方法的流程图;
图9为本发明应用实例二中接收端的时间信息的确定方法的流程图;
图10为本发明实施例的时间信息的确定装置(应用于发送端)的示意图图;
图11为本发明实施例的时间信息的确定装置(应用于接收端)的示意图图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,下文中将结合附图对本发明的实施例进行详细说明。需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互任意组合。
在附图的流程图示出的步骤可以在诸如一组计算机可执行指令的计算机系统中执行。并且,虽然在流程图中示出了逻辑顺序,但是在某些情况下,可以以不同于此处的顺序执行所示出或描述的步骤。
在分布式系统中,通常使用PTP(Precision Time Protocol,精确时间协议),例如1588协议实现主时钟和从时钟的同步。相应地,所使用的时间信息报文通常采用1588事件报文。
在系统的同步过程中,主时钟周期性发布PTP时间同步及时间信息,从时钟端口接收主时钟端口发来的时间戳信息,系统根据此信息计算出主从线路时间延迟及主从时间差,并利用该时间差调整本地时间,从而使从时钟节点时间保持与主时钟节点时间一致的频率和相位。
如图1所示,时间同步的处理过程如下:
1.主时钟节点(Master)向从时钟节点(Slave)发送一个同步报文(Sync),并将发送时间T1记入寄存器。
2.从时钟节点(Slave)收到这个同步报文,记上接收到的时间T2。
3.主时钟节点(Master)向从时钟节点(Slave)发送跟随报文(Follow_Up),将时间T1嵌入到跟随报文中。
4.从时钟节点向主时钟节点发送一个延时请求报文(Delay_Req),并嵌入时间戳T3。
5.主时钟节点收到延时请求报文并记住时间T4。
6.主时钟节点将T4嵌入延时应答报文(Delay_Resp)中,发送给从时钟节点。
根据这四个时间(T1、T2、T3、T4)可计算出从时钟节点和主时钟节点之间的平均路径时延(Delay)和时间偏移(Offset):
其中,平均路径时延为:
Delay=[(T2-T1)+(T4-T3)]/2
从时钟节点(Slave),Delay+Offset=T2-T1;
那么,从时钟节点(Slave)的时间偏移Offset=T2-T1-Delay。
根据该Offset即可校正从时钟节点的时钟,实现主从同步。
从上述描述可以看出,如果这四个时间(T1、T2、T3、T4)不够准确,那么计算得到的平均路径时延(Delay)和时间偏移(Offset)也会有偏差,导致主从之间无法精确同步。
在本发明实施例中,提出利用周期性码块的作为时间戳的基准,以提高时间精度。
如图2所示,本发明实施例的时间信息的确定方法,应用于发送端,包括:
步骤101,检测周期性码块的信号,记录所述周期性码块的时间戳。
本实施例中,发送端为发送时间信息报文的一端,参照图1,可以是主时钟节点,也可以是从时钟节点。
在一实施例中,所述周期性码块为对齐码块(Alignment Marker,简称AM)或虚拟AM。
其中,对25GE以上有RS-FEC(Reed Solomon-Forward Error Correction,里所前向纠错)编码或者多通道的业务,数据流中有AM存在。AM在PCS(Physical CodingSublayer,物理编码子层)插入,可以实现通道之间的数据对齐。在本实施例中,对于含有AM的以太网接口,可以利用AM作为时间戳的基准。
对于25GE以下数据流中没有AM时,本发明实施例提出可以模拟真实的AM,构建虚拟AM,也即:步骤101之前,还包括:
生成虚拟AM。
本实施例提出的虚拟AM也可以称为虚拟周期性码,可以通过产生周期性的脉冲,生成虚拟AM,将该虚拟AM的有效信号随数据一起发给并口,在并口上检测到此信号时产生脉冲,记录虚拟AM的时间戳。通过采用虚拟AM,解决了25GE以下数据流中没有AM时,无法使用AM的情况,在各种速率下均可使用周期性码块作为时间戳基准,实现了不同速率的统一解决方案。
需要说明的是,所述虚拟AM与真实的AM类似,为周期性的脉冲,但其周期和频率可以与实际AM不同,可以根据需要进行设置。
在一实施例中,对于多个通道的发送端,作为时间基准的AM,为指定通道的AM,例如,为功率最强通道的AM。
步骤102,发送时间信息报文时,根据与所述时间信息报文匹配的周期性码块的时间戳,确定发送所述时间信息报文的时间,生成所述时间信息报文的时间戳。
所述时间信息报文可以1588事件报文,例如图1中的同步报文(Sync)或者延时请求报文(Delay_Req)。
在一实施例中,所述与所述时间信息报文匹配的周期性码块为:位于所述时间信息报文之前,且与所述时间信息报文相邻的周期性码块,也即所述时间信息报文之前的一个周期性码块。
在一实施例中,所述根据与所述时间信息报文匹配的周期性码块的时间戳,确定发送所述时间信息报文的时间,包括:根据所述时间信息报文携带的标识符,确定所述标识符与所述时间信息报文匹配的周期性码块之间的时间间隔,根据所述时间间隔以及与所述时间信息报文匹配的周期性码块的时间戳,确定发送所述时间信息报文的时间。
在时间信息报文生成时,同时生成标识符,举例来说,在SFD(Start FrameDelimiter,帧首定界符)模式下,所述标识符可以位于SFD的位置;在FlexE(FlexEthernet,灵活以太网)模式下,所述标识符可以位于开销头的位置。
以SFD模式为例,如图3所示,MAC层在xgmii(与介质无关的万兆接口)检测周期性码块(am_vld)和时间信息报文SFD之间的间隔M bit,可以换算成到SerDes(Serializer/Deserializer,串行器/解串器)并口上的间隔N ui,其中ui为单位时间间隔(UnitInterval);周期性码块的时间戳加上间隔N,就可以得到时间信息报文在并口上输出的时间,形成并口准确的时间戳。
其中,将周期性码块(am_vld)和时间信息报文SFD之间的间隔M bit换算成到SerDes(Serializer/Deserializer,串行器/解串器)并口上的间隔N ui,可以通过如下方式计算:
设在PCS编码之前,1588SFD离AM的首块有x个64bit块,SFD在64块内的第ybit,则M=x*64+y。
从MAC到SerDes有以下步骤会改变数据间隔,根据PCS编码是否有FEC(ErrorCorrection,前向纠错)编码,可以分为两种情况:
1、无FEC编码:
仅有6466编码,则每个块增加2bit同步头;
l0=x*66+(y+2)
这种情况可以根据比特和ui的转换关系,将l0比特转换为N ui。
2、有FEC编码:
(1)6466编码;
每个块增加2bit同步头;
l0=x*66+(y+2)
(2)FEC编码;
上述每32个块为一组,每个块删掉首比特,再在32个65b数据后增加32bit校验位。因此SFD和AM相差比特数:
Figure BDA0001585853190000081
这种情况可以根据比特和ui的转换关系,将l1比特转换为N ui。
本实施例中,发送端将时间信息报文缓存到队列,并生成随路传送的标识符,SerDes并口上检测到AM信号时产生脉冲,记录AM的时间戳;如果缓存中有收到时间信息报文,记录发送时间信息报文的标识符和前一个AM的时间间隔,将此间隔换算为在并口发送时的间隔,补偿到AM时间戳中,并写入所述时间信息报文对应的跟随报文中,清除缓存中对应的报文。
为了避免误采,控制时间信息报文和周期性码块的间隔,确定待发送的时间信息报文与匹配的周期性码块之间的时间间隔大于预设门限,则丢弃所述待发送的时间信息报文。通过这种方式,避免可能导致匹配错误,进一步提高时间精度。
在一实施例中,所述预设门限为所述周期性码块的周期的1/8。
在一实施例中,步骤102之后,还包括:
将所述时间信息报文的时间戳写入所述时间信息报文对应的跟随报文中,发送至接收端。
参见图1,对于时间T1,该时间T1通过跟随报文发送至从时钟节点。
在本发明实施例中,利用周期性码块的作为时间戳的基准,避免了不确定性时延因素,有效提高了时间精度,例如,可以达到100G亚ns级别的精度。
如图4所示,本发明实施例的时间信息的确定方法,应用于接收端,包括:
步骤201,检测周期性码块的信号,记录所述周期性码块的时间戳。
本实施例中,接收端为接收时间信息报文的一端,参照图1,可以是从时钟节点,也可以是主时钟节点。
在一实施例中,所述周期性码块为AM或虚拟AM。
其中,本例中用于作为时间戳基准的AM,是从发送端接收到的AM,也就是说,发送端和接收端采用相同的时间戳基准。
对于含有AM码的以太网接口,可以利用AM作为时间戳基准。
在周期性码块为AM时,步骤201可包括:
接收发送端发送的数据,检测所述数据中的AM的信号并进行识别,若识别成功,则记录所述AM的时间戳;
若识别失败,则将所述AM对应的计数器时间戳作为AM的时间戳并记录所述时间戳。
其中,所述检测所述数据中的AM的信号并进行识别可包括:
查找所述数据中的AM的信号,若连续两个周期在所述数据中AM的位置识别出所述AM,则判断识别成功;否则,判断识别失败;其中,所述周期为所述AM的周期。
其中,为了避免AM识别失败导致无法得到周期性码块的时间戳的情况,本实施例提出采用计数器时间戳模拟AM的时间戳,每次识别出所述数据中的AM,启动或重启计数器,所述计数器按照AM周期生成计数器时间戳,这样,接收端在AM识别失败的情况下,也可以得到根据计数器时间戳模拟AM的时间戳,避免出现丢失时间戳基准的情况。
对于不含有AM码的以太网接口,所述周期性码块为虚拟AM。
在一实施例中,步骤201之前,还包括:
生成所述虚拟AM。
其中,类似发送端,在SerDes并口输入处生成周期性虚拟信号,作为虚拟AM的信号,生成时间戳。
步骤202,接收时间信息报文时,根据与所述时间信息报文匹配的周期性码块的时间戳,确定接收所述时间信息报文的时间。
在一实施例中,所述与所述时间信息报文匹配的周期性码块为:位于所述时间信息报文之前,且与所述时间信息报文相邻的周期性码块,也即所述时间信息报文之前的一个周期性码块。
在一实施例中,所述根据与所述时间信息报文匹配的周期性码块的时间戳,确定接收所述时间信息报文的时间,包括:
根据所述时间信息报文携带的标识符,确定所述标识符与所述时间信息报文匹配的周期性码块之间的时间间隔,根据所述时间间隔以及与所述时间信息报文匹配的周期性码块的时间戳,确定接收所述时间信息报文的时间。
在一实施例中,所述标识符位于帧首定界符SFD的位置,或者位于开销头的位置。
其中,周期性码块为AM时,取收到事件报文前一个AM码的时间戳为报文时间戳,生成标识符,对于SFD模式,标识符传递到MAC的SFD生成位置,对于FlexE模式下,标识符传送的开销头的位置,记录AM和标识符之间的间隔,将此间隔换算成在SerDes并口接收时的间隔,补偿到AM码时间戳上,生成时间信息报文在并口准确的时间戳。
周期性码块为虚拟AM时,SerDes并口输入处生成虚拟AM的信号,根据虚拟AM生成时间戳。生成标识符,对于SFD模式,标识符传递到MAC的SFD生成位置,对于FlexE模式下,标识符传送的开销头的位置,记录虚拟AM和标识符之间的间隔,根据已知的转换关系,将此间隔换算成在SerDes并口接收时的间隔,补偿到虚拟AM时间戳上,生成时间信息报文在并口准确的时间戳。
在本发明实施例中,利用周期性码块的作为时间戳的基准,避免了不确定性时延因素,有效提高了时间精度,例如,可以达到100G亚ns级别的精度。
下面以应用实例进行说明。
在应用实例中,以时间信息报文为1588事件报文为例进行说明。超高精度时间同步采用周期性码块例如AM做参考面,AM是一种周期性生成的对齐码。当端口不存在AM时,则构建虚拟AM码。
应用实例一
以100GE以太网模型为例,100G为带有AM码的以太网接口,其它具有AM码的以太网端口采用相同的方法。
PCS功能如下:
发送方向:64/66B编码、扰码、BLOCK(块)分发、AM码插入
接收方向:66B BLOCK(块)同步、PCS lane AM码LOCK(锁定)、lane重排、AM码删除、解扰、64/66B解码。
为了接收侧lane的重排,在块分发模块后对每个lane通道周期性的插入一个66bit的AM。AM需要扰码。每路lane,每16384个66bit块,插入一个AM。
AM帧格式,由同步头+M0/M1/M2、M4/M5/M6、BIP3/BIP7组成,为了DC(DirectCurrent,直流)的平衡,其中,M4/M5/M6是M0/M1/M2的按位取反;BIP7是BIP3的按位取反。AM格式参见图5。
对经过编码和加扰后的数据流,以66bits块为单位,以轮询的方式分发到多路虚通道上。数据流的重构依赖于对齐码。
发送端:
发送端可以配置AM时间戳模式启动或关闭。
以配置AM时间戳模式启动为例,如图6所示,精确的时间信息的确定方法包括如下步骤:
步骤301,生成1588事件报文。
其中,在MAC层生成1588事件报文。
步骤302,生成标识符随路传输。
其中,1588事件报文生成时,对于需要做时戳处理的1588事件报文将其包头所在BLOCK通过标识符进行标识。
步骤303,SerDes并口上检测到AM信号,生成AM时间戳。
SerDes并口上检测到AM信号时产生脉冲,记录AM的时间戳。
步骤304,判断1588事件报文和AM的间隔是否大于预设门限,若是,则执行步骤305,若否,则执行步骤306。
其中,标识符随路传输,随路标识符传递时不受编码影响,传递到PCS层和PMA(Physical Medium Attachment sublayer,物理介质连接子层)交界处时,为了避免误采,控制1588事件报文和AM的间隔,判断该1588事件报文与之前一个AM的间隔是否大于预设门限。
预设门限可配置,可以以AM固有周期1/8为配置量。
步骤305,丢弃1588事件报文。
其中,等待下一个AM再发包,当下一个同类型的事件报文到来时,清空缓存,丢弃该1588事件报文。
步骤306,计算标识符与前一个AM的时间间隔。
记录标识符(当前BLOCK计数值)和之前一个AM码的时间间隔。
步骤307,推算并口的时间间隔。
将BLOCK计数值补偿AM时戳,计算出AM和标准生成时间戳平面之间的间隔,将此间隔换算成到SerDes并口的时间间隔。
步骤308,生成新时间戳。
其中,SerDes并口的时间间隔,补偿到AM时间戳上,生成时间信息报文在并口准确的时间戳。将该时间戳写入对应的1588事件报文(跟随报文)中,清除缓存中对应事件报文。
接收端:
如图7所示,接收端精确的时间信息的确定方法包括如下步骤:
步骤401,接收数据流。
其中,接收端根据对端接收信号,确定传递时间所在通道。
步骤402,识别AM,若识别成功,执行步骤403,若识别失败,执行步骤404。
其中,查找传递时间所在通道的AM,以16384个码块的有效拍数为一个周期,若连续两个周期在对应位置找到AM并正确,则认为当前通道AM识别成功;否则,识别失败。
识别成功后不断进行复检处理,当发现连续N次AM全部不正确时,则认为该路AM无法识别,重新开始新的AM查找处理,其中N为大于等于2的整数。
步骤403,获取AM时间戳,执行步骤405。
其中,对于传递时间所在通道内所有AM记录时间戳。
步骤404,将计数器时间戳作为AM时间戳。
每次收到AM码后,启动计数器,计数器计数到AM码周期数时,生成计数器时间戳;如果收到事件报文时,没有收到AM码,则使用计数器时间戳为AM时间戳,当重新收到AM时,计数器清零重新计数。
步骤405,获取1588事件报文,生成标识符。
步骤406,标识符随路传输。
对于SFD模式,标识符传递到MAC的SFD生成位置,对于FlexE模式下,标识符传送的开销头的位置。
步骤407,估算时差。
由MAC记录AM和1588事件报文之间的间隔,将此间隔换算成在SerDes并口接收时的间隔。
步骤408,估算时差补偿时间戳。
将时差补偿到对应的AM时间戳中,插入到相应事件报文里。
应用实例二
以10GE不带AM码的以太网模型为例,10G为不带AM码的以太网接口,其它不具有AM码的以太网端口采用相同的方法。
发送端:
如图8所示,精确的时间信息的确定方法包括如下步骤:
步骤501,生成虚拟AM。
在MAC层以81920个64b为周期产生虚拟AM,并将AM有效信号随数据一起发给PCS。
步骤502,生成1588事件报文。
其中,在MAC层生成1588事件报文。
将1588事件报文缓存,缓存为先进先出队列形式,缓存深度每类事件报文各1个。
步骤503,生成标识符随路传输。
其中,1588事件报文生成时,对于需要做时戳处理的1588事件报文将其包头所在BLOCK通过标识符进行标识。
步骤504,SerDes并口上检测到虚拟AM信号,生成虚拟AM时间戳。
其中,PCS将虚拟AM信号输出到SerDes并口,并口上检测到此信号时产生脉冲,记录虚拟AM的时间戳。
步骤505,判断1588事件报文和虚拟AM的间隔是否大于预设门限,若是,则执行步骤506,若否,则执行步骤507。
其中,标识符随路传输,随路标识符传递时不受编码影响,传递到PCS层和PMA交界处时,为了避免误采,控制1588事件报文和虚拟AM的间隔,判断该1588事件报文与之前一个虚拟AM的间隔是否大于预设门限。
预设门限可配置,可以以AM固有周期1/8为配置量。
步骤506,丢弃1588事件报文。
其中,等待下一个AM再发包,当下一个同类型的事件报文到来时,清空缓存,丢弃该1588事件报文。
步骤507,计算标识符与前一个虚拟AM的时间间隔。
MAC记录发送事件报文的标识符和前一个虚拟AM的时间间隔。
步骤508,推算并口的时间间隔。
将发送事件报文的标识符和前一个虚拟AM的时间间隔换算为在SerDes并口发送时的间隔。
步骤509,生成新时间戳。
其中,将SerDes并口的时间间隔,补偿到虚拟AM时间戳上,生成1588事件报文在并口准确的时间戳。将该时间戳写入对应的1588事件报文(跟随报文)中,清除缓存中对应事件报文。
接收端:
如图9所示,接收端精确的时间信息的确定方法包括如下步骤:
步骤601,生成虚拟AM。
其中,类似发送端,SerDes并口输入处以81920个66b为周期产生虚拟AM信号。
步骤602,接收数据流。
其中,接收端根据对端接收信号。
步骤603,获取虚拟AM时间戳。
通过PTP对虚拟AM打时间戳。虚拟AM发给PCS,PCS再随数据传递到MAC。
步骤604,获取1588事件报文,生成标识符。
步骤605,标识符随路传输。
对于SFD模式,标识符传递到MAC的SFD生成位置,对于FlexE模式下,标识符传送的开销头的位置。
步骤606,估算时差。
由MAC记录虚拟AM和1588事件报文之间的间隔,将此间隔换算成在SerDes并口接收时的间隔。
步骤607,估算时差补偿时间戳。
将时差补偿到对应的虚拟AM时间戳中,插入到相应事件报文里。
本发明实施例还提供一种时间信息的确定装置,应用于发送端,该装置用于实现上述实施例及实施方式,已经进行过说明的不再赘述。如以下所使用的,术语“模块”可以实现预定功能的软件和/或硬件的组合。尽管以下实施例所描述的装置可以以软件来实现,但是硬件,或者软件和硬件的组合的实现也是可能并被构想的。
如图10所示,本发明实施例的时间信息的确定装置,包括:
第一检测模块71,用于检测周期性码块的信号,记录所述周期性码块的时间戳;
第一确定模块72,用于发送时间信息报文时,根据与所述时间信息报文匹配的周期性码块的时间戳,确定发送所述时间信息报文的时间,生成所述时间信息报文的时间戳。
在一实施例中,所述周期性码块为对齐码块或虚拟对齐码块。
在一实施例中,所述装置还包括:
第一生成模块,用于生成所述虚拟对齐码块。
在一实施例中,所述第一确定模块72,用于:根据所述时间信息报文携带的标识符,确定所述标识符与所述时间信息报文匹配的周期性码块之间的时间间隔,根据所述时间间隔以及与所述时间信息报文匹配的周期性码块的时间戳,确定发送所述时间信息报文的时间。
在一实施例中,所述标识符位于帧首定界符SFD的位置,或者位于开销头的位置。
在一实施例中,所述装置还包括:
丢弃模块,用于确定待发送的时间信息报文与匹配的周期性码块之间的时间间隔大于预设门限,则丢弃所述待发送的时间信息报文。
在本发明实施例中,利用周期性码块的作为时间戳的基准,避免了不确定性时延因素,有效提高了时间精度,例如,可以达到100G亚ns级别的精度。
本发明实施例还提供一种时间信息的确定设备,包括:
处理器;
用于存储所述处理器可执行指令的存储器;
用于根据所述处理器的控制进行数据收发通信的传输装置;
其中,所述处理器用于执行以下操作:
检测周期性码块的信号,记录所述周期性码块的时间戳;
发送时间信息报文时,根据与所述时间信息报文匹配的周期性码块的时间戳,确定发送所述时间信息报文的时间,生成所述时间信息报文的时间戳。
本发明实施例还提供一种时间信息的确定装置,应用于接收端,该装置用于实现上述实施例及实施方式,已经进行过说明的不再赘述。如以下所使用的,术语“模块”可以实现预定功能的软件和/或硬件的组合。尽管以下实施例所描述的装置可以以软件来实现,但是硬件,或者软件和硬件的组合的实现也是可能并被构想的。
如图11所示,本发明实施例的时间信息的确定装置,包括:
第二检测模块81,用于检测周期性码块的信号,记录所述周期性码块的时间戳;
第二确定模块82,用于接收时间信息报文时,根据与所述时间信息报文匹配的周期性码块的时间戳,确定接收所述时间信息报文的时间。
在一实施例中,所述周期性码块为对齐码块,所述第二检测模块,用于:
接收发送端发送的数据,检测所述数据中的对齐码块的信号并进行识别,若识别成功,则记录所述对齐码块的时间戳。
在一实施例中,所述周期性码块为对齐码块,所述第二检测模块,用于:
接收发送端发送的数据,检测所述数据中的对齐码块的信号并进行识别,若识别失败,则将所述对齐码块对应的计数器时间戳作为对齐码块的时间戳并记录。
在一实施例中,所述第二检测模块81,用于:
查找所述数据中的对齐码块的信号,若连续两个周期在所述数据中对齐码块的位置识别出所述对齐码块,则判断识别成功;否则,判断识别失败;其中,所述周期为所述对齐码块的周期。
在一实施例中,所述装置还包括:
计数器模块,用于所述第二检测模块每次识别出所述数据中的对齐码块,启动或重启计数器,所述计数器按照对齐码块周期生成计数器时间戳。
在一实施例中,所述周期性码块为虚拟对齐码块,所述装置还包括:
第二生成模块,用于生成所述虚拟对齐码块。
在一实施例中,所述第二确定模块82,用于:
根据所述时间信息报文携带的标识符,确定所述标识符与所述时间信息报文匹配的周期性码块之间的时间间隔,根据所述时间间隔以及与所述时间信息报文匹配的周期性码块的时间戳,确定接收所述时间信息报文的时间。
在本发明实施例中,利用周期性码块的作为时间戳的基准,避免了不确定性时延因素,有效提高了时间精度,例如,可以达到100G亚ns级别的精度。
本发明实施例还提供一种时间信息的确定设备,包括:
处理器;
用于存储所述处理器可执行指令的存储器;
用于根据所述处理器的控制进行数据收发通信的传输装置;
其中,所述处理器用于执行以下操作:
检测周期性码块的信号,记录所述周期性码块的时间戳;
接收时间信息报文时,根据与所述时间信息报文匹配的周期性码块的时间戳,确定接收所述时间信息报文的时间。
本发明实施例还提供一种计算机可读存储介质,存储有计算机可执行指令,所述计算机可执行指令用于执行如图1所示的时间信息的确定方法。
本发明实施例还提供一种计算机可读存储介质,存储有计算机可执行指令,所述计算机可执行指令用于执行如图2所示的时间信息的确定方法。
在本实施例中,上述存储介质可以包括但不限于:U盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、移动硬盘、磁碟或者光盘等各种可以存储程序代码的介质。
显然,本领域的技术人员应该明白,上述的本发明实施例的模块或步骤可以用通用的计算装置来实现,它们可以集中在单个的计算装置上,或者分布在多个计算装置所组成的网络上,可选地,它们可以用计算装置可执行的程序代码来实现,从而,可以将它们存储在存储装置中由计算装置来执行,并且在某些情况下,可以以不同于此处的顺序执行所示出或描述的步骤,或者将它们分别制作成集成电路模块,或者将它们中的多个模块或步骤制作成单个集成电路模块来实现。这样,本发明实施例不限制于任何特定的硬件和软件结合。
虽然本发明所揭露的实施方式如上,但所述的内容仅为便于理解本发明而采用的实施方式,并非用以限定本发明。任何本发明所属领域内的技术人员,在不脱离本发明所揭露的精神和范围的前提下,可以在实施的形式及细节上进行任何的修改与变化,但本发明的专利保护范围,仍须以所附的权利要求书所界定的范围为准。

Claims (24)

1.一种时间信息的确定方法,包括:
检测周期性码块的信号,记录所述周期性码块的时间戳;
发送时间信息报文时,根据与所述时间信息报文匹配的周期性码块的时间戳,确定发送所述时间信息报文的时间,生成所述时间信息报文的时间戳;
所述根据与所述时间信息报文匹配的周期性码块的时间戳,确定发送所述时间信息报文的时间,包括:
根据所述时间信息报文携带的标识符,确定所述标识符与所述时间信息报文匹配的周期性码块之间的时间间隔,根据所述时间间隔以及与所述时间信息报文匹配的周期性码块的时间戳,确定发送所述时间信息报文的时间。
2.如权利要求1所述的方法,其特征在于,
所述周期性码块为对齐码块或虚拟对齐码块。
3.如权利要求2所述的方法,其特征在于,所述周期性码块为虚拟对齐码块,所述检测周期性码块,记录所述周期性码块的时间戳之前,还包括:
生成所述虚拟对齐码块。
4.如权利要求1所述的方法,其特征在于,
所述与所述时间信息报文匹配的周期性码块为:位于所述时间信息报文之前,且与所述时间信息报文相邻的周期性码块。
5.如权利要求1所述的方法,其特征在于,
所述标识符位于帧首定界符SFD的位置,或者位于开销头的位置。
6.如权利要求1所述的方法,其特征在于,所述记录所述周期性码块的时间戳之后,还包括:
确定待发送的时间信息报文与匹配的周期性码块之间的时间间隔大于预设门限,则丢弃所述待发送的时间信息报文。
7.如权利要求6所述的方法,其特征在于,
所述预设门限为所述周期性码块的周期的1/8。
8.一种时间信息的确定方法,包括:
检测周期性码块的信号,记录所述周期性码块的时间戳;
接收时间信息报文时,根据与所述时间信息报文匹配的周期性码块的时间戳,确定接收所述时间信息报文的时间;
所述根据与所述时间信息报文匹配的周期性码块的时间戳,确定接收所述时间信息报文的时间,包括:
根据所述时间信息报文携带的标识符,确定所述标识符与所述时间信息报文匹配的周期性码块之间的时间间隔,根据所述时间间隔以及与所述时间信息报文匹配的周期性码块的时间戳,确定接收所述时间信息报文的时间。
9.如权利要求8所述的方法,其特征在于,所述周期性码块为对齐码块,所述检测周期性码块的信号,记录所述周期性码块的时间戳包括:
接收发送端发送的数据,检测所述数据中的对齐码块的信号并进行识别,若识别成功,则记录所述对齐码块的时间戳;若识别失败,则将所述对齐码块对应的计数器时间戳作为对齐码块的时间戳并记录所述时间戳。
10.如权利要求9所述的方法,其特征在于,所述检测所述数据中的对齐码块的信号并进行识别包括:
查找所述数据中的对齐码块的信号,若连续两个周期在所述数据中对齐码块的位置识别出所述对齐码块,则判断识别成功;否则,判断识别失败;其中,所述周期为所述对齐码块的周期。
11.如权利要求9所述的方法,其特征在于,所述方法还包括:
每次识别出所述数据中的对齐码块,启动或重启计数器,所述计数器按照对齐码块周期生成计数器时间戳。
12.如权利要求8所述的方法,其特征在于,所述周期性码块为虚拟对齐码块,所述检测周期性码块的信号之前,还包括:
生成所述虚拟对齐码块。
13.如权利要求8所述的方法,其特征在于,
所述与所述时间信息报文匹配的周期性码块为:位于所述时间信息报文之前,且与所述时间信息报文相邻的周期性码块。
14.如权利要求8所述的方法,其特征在于,
所述标识符位于帧首定界符SFD的位置,或者位于开销头的位置。
15.一种时间信息的确定装置,其特征在于,包括:
第一检测模块,用于检测周期性码块的信号,记录所述周期性码块的时间戳;
第一确定模块,用于发送时间信息报文时,根据与所述时间信息报文匹配的周期性码块的时间戳,确定发送所述时间信息报文的时间,生成所述时间信息报文的时间戳;
所述第一确定模块,用于:根据所述时间信息报文携带的标识符,确定所述标识符与所述时间信息报文匹配的周期性码块之间的时间间隔,根据所述时间间隔以及与所述时间信息报文匹配的周期性码块的时间戳,确定发送所述时间信息报文的时间。
16.如权利要求15所述的装置,其特征在于,
所述周期性码块为对齐码块或虚拟对齐码块。
17.如权利要求16所述的装置,其特征在于,还包括:
第一生成模块,用于生成所述虚拟对齐码块。
18.如权利要求15所述的装置,其特征在于,
所述标识符位于帧首定界符SFD的位置,或者位于开销头的位置。
19.如权利要求15所述的装置,其特征在于,还包括:
丢弃模块,用于确定待发送的时间信息报文与匹配的周期性码块之间的时间间隔大于预设门限,则丢弃所述待发送的时间信息报文。
20.一种时间信息的确定装置,其特征在于,包括:
第二检测模块,用于检测周期性码块的信号,记录所述周期性码块的时间戳;
第二确定模块,用于接收时间信息报文时,根据与所述时间信息报文匹配的周期性码块的时间戳,确定接收所述时间信息报文的时间;
所述第二确定模块,用于:
根据所述时间信息报文携带的标识符,确定所述标识符与所述时间信息报文匹配的周期性码块之间的时间间隔,根据所述时间间隔以及与所述时间信息报文匹配的周期性码块的时间戳,确定接收所述时间信息报文的时间。
21.如权利要求20所述的装置,其特征在于,所述周期性码块为对齐码块,所述第二检测模块,用于:
接收发送端发送的数据,检测所述数据中的对齐码块的信号并进行识别,若识别成功,则记录所述对齐码块的时间戳;若识别失败,则将所述对齐码块对应的计数器时间戳作为对齐码块的时间戳并记录所述时间戳。
22.如权利要求21所述的装置,其特征在于,所述第二检测模块,用于:
查找所述数据中的对齐码块的信号,若连续两个周期在所述数据中对齐码块的位置识别出所述对齐码块,则判断识别成功;否则,判断识别失败;其中,所述周期为所述对齐码块的周期。
23.如权利要求21所述的装置,其特征在于,还包括:
计数器模块,用于所述第二检测模块每次识别出所述数据中的对齐码块,启动或重启计数器,所述计数器按照对齐码块周期生成计数器时间戳。
24.如权利要求20所述的装置,其特征在于,所述周期性码块为虚拟对齐码块,所述装置还包括:
第二生成模块,用于生成所述虚拟对齐码块。
CN201810171133.3A 2018-03-01 2018-03-01 一种时间信息确定的方法、装置及设备 Active CN110224775B (zh)

Priority Applications (6)

Application Number Priority Date Filing Date Title
CN201810171133.3A CN110224775B (zh) 2018-03-01 2018-03-01 一种时间信息确定的方法、装置及设备
JP2020545493A JP6915168B2 (ja) 2018-03-01 2019-02-27 時間情報決定方法、装置及びデバイス
EP19760407.7A EP3748878A4 (en) 2018-03-01 2019-02-27 METHOD, APPARATUS AND DEVICE FOR DETERMINING TIME INFORMATION
US16/976,753 US11476962B2 (en) 2018-03-01 2019-02-27 Method, device and apparatus for determining time information
KR1020207027891A KR102466081B1 (ko) 2018-03-01 2019-02-27 시간정보의 확정방법, 장치 및 설비
PCT/CN2019/076243 WO2019165965A1 (zh) 2018-03-01 2019-02-27 时间信息确定的方法、装置及设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810171133.3A CN110224775B (zh) 2018-03-01 2018-03-01 一种时间信息确定的方法、装置及设备

Publications (2)

Publication Number Publication Date
CN110224775A CN110224775A (zh) 2019-09-10
CN110224775B true CN110224775B (zh) 2021-10-29

Family

ID=67805976

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810171133.3A Active CN110224775B (zh) 2018-03-01 2018-03-01 一种时间信息确定的方法、装置及设备

Country Status (6)

Country Link
US (1) US11476962B2 (zh)
EP (1) EP3748878A4 (zh)
JP (1) JP6915168B2 (zh)
KR (1) KR102466081B1 (zh)
CN (1) CN110224775B (zh)
WO (1) WO2019165965A1 (zh)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111193567B (zh) * 2018-11-14 2023-09-26 深圳市中兴微电子技术有限公司 一种时间同步的方法、设备及存储介质
CN110645995B (zh) * 2019-09-29 2021-07-13 百度在线网络技术(北京)有限公司 地图导航模拟方法及装置
WO2021077289A1 (zh) * 2019-10-22 2021-04-29 华为技术有限公司 一种同步方法及设备
CN112910588A (zh) * 2019-11-19 2021-06-04 深圳市中兴微电子技术有限公司 以太网时间同步方法及装置
CN112825493A (zh) * 2019-11-21 2021-05-21 深圳市中兴微电子技术有限公司 时戳配置方法及装置、时钟同步方法及装置
CN113746587A (zh) * 2020-05-29 2021-12-03 深圳市中兴微电子技术有限公司 一种时间戳信息传输方法、装置、设备和存储介质
CN112187394B (zh) * 2020-10-26 2023-08-01 北京诺芮集成电路设计有限公司 一种基于以太网同步码产生sfd时间戳的方法及系统
US11876608B2 (en) * 2021-02-22 2024-01-16 Hitachi, Ltd Redundant control system
CN112714082A (zh) * 2021-03-26 2021-04-27 北京智芯微电子科技有限公司 面向sv和goose通信的以太网芯片
US11844037B2 (en) * 2021-07-23 2023-12-12 Charter Communications Operating, Llc Automated determination of a timing offset for DOCSIS time protocol to provide precision time protocol accuracy
CN115883689A (zh) * 2021-09-23 2023-03-31 苏州盛科通信股份有限公司 码块传输方法、装置和存储介质
CN114221733B (zh) * 2021-12-27 2023-11-07 深圳市紫光同创电子有限公司 一种时间戳同步的误差补偿方法
CN116795765B (zh) * 2023-08-29 2023-12-08 芯耀辉科技有限公司 一种用于高速数据传输的数据对齐方法及装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108880723A (zh) * 2017-05-16 2018-11-23 深圳市中兴软件有限责任公司 一种时钟同步的方法和装置

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101282482B (zh) * 2008-05-04 2011-05-11 中兴通讯股份有限公司 视频数据与音频数据同步播放的装置、系统和方法
US8417934B2 (en) * 2008-08-22 2013-04-09 Marvell World Trade Ltd. Method and apparatus for integrating precise time protocol and media access control security in network elements
US8661116B2 (en) * 2008-12-15 2014-02-25 Verizon Patent And Licensing Inc. Network testing
US8385374B1 (en) * 2009-07-15 2013-02-26 Marvell Israel (M.I.S.L.) Ltd. Multilane communication device
US9042366B2 (en) * 2010-09-30 2015-05-26 Vitesse Semiconductor Corporation Timestamp predictor for packets over a synchronous protocol
CN102439995B (zh) * 2011-08-24 2014-09-03 华为技术有限公司 一种传送超高速以太网业务的方法和装置
WO2014052972A1 (en) * 2012-09-28 2014-04-03 Vitesse Semiconductor Corporation High accuracy 1588 timestamping over high speed multi lane distribution physical code sublayers
CN103647615B (zh) * 2013-12-05 2016-05-25 华为技术有限公司 报文传输过程中延迟抖动消除方法及装置
US9692563B2 (en) * 2014-04-14 2017-06-27 Cisco Technology, Inc. Upstream contention measurement reporting and mitigation in DOCSIS remote PHY network environments
US9602271B2 (en) * 2015-06-01 2017-03-21 Globalfoundries Inc. Sub-nanosecond distributed clock synchronization using alignment marker in ethernet IEEE 1588 protocol
US10097480B2 (en) * 2015-09-29 2018-10-09 Ciena Corporation Time transfer systems and methods over flexible ethernet
CN107528654B (zh) * 2016-06-21 2020-06-05 中兴通讯股份有限公司 一种基于1588的时间同步方法及装置
CN109687927B (zh) * 2017-10-19 2020-07-07 深圳市中兴微电子技术有限公司 一种确定时间戳的方法、通信设备和通信系统
US11153191B2 (en) * 2018-01-19 2021-10-19 Intel Corporation Technologies for timestamping with error correction

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108880723A (zh) * 2017-05-16 2018-11-23 深圳市中兴软件有限责任公司 一种时钟同步的方法和装置

Also Published As

Publication number Publication date
JP6915168B2 (ja) 2021-08-04
US11476962B2 (en) 2022-10-18
KR102466081B1 (ko) 2022-11-10
US20200412469A1 (en) 2020-12-31
JP2021509797A (ja) 2021-04-01
CN110224775A (zh) 2019-09-10
WO2019165965A1 (zh) 2019-09-06
EP3748878A4 (en) 2021-04-07
EP3748878A1 (en) 2020-12-09
KR20200125977A (ko) 2020-11-05

Similar Documents

Publication Publication Date Title
CN110224775B (zh) 一种时间信息确定的方法、装置及设备
US10848257B2 (en) Apparatus and method for timestamping of data packets
US8971352B2 (en) High accuracy 1588 timestamping over high speed multi lane distribution physical code sublayers
US10887211B2 (en) Indirect packet classification timestamping system and method
US20180123714A1 (en) Method, Device, and System for Sending and Receiving Code Block Data Stream
US11552871B2 (en) Receive-side timestamp accuracy
US5072449A (en) Packet framing using cyclic redundancy checking
US5128945A (en) Packet framing using cyclic redundancy checking
US8320412B2 (en) Method, device and system for managing timestamp
CN109699199B (zh) 一种报文处理的方法和网络设备
US20150078405A1 (en) Monitoring clock accuracy in asynchronous traffic environments
CN109787703B (zh) 一种时间戳的修正方法、时钟同步方法及系统
WO2019084732A1 (zh) 时钟同步的方法和装置
CN109257139B (zh) 一种物理层数据的发送、接收方法及其装置
EP2487822A1 (en) Processing method and device for downlink frame synchronization used in gigabit-capable passive optical network system
US11082539B2 (en) System and method for performing interpacket gap repair for lossy protocols
WO2019056895A1 (zh) 校验码处理方法、电子设备及存储介质
EP2312775B1 (en) Physical time-stamping
EP3616354B1 (en) Frame synchronization
KR101232782B1 (ko) 네트워크에서 복수의 타이밍 마스터들을 검출하기 위한 시스템 및 방법
JP2011040870A (ja) 光伝送システム及び時刻基準パルスを用いた同期方法
WO2021098721A1 (zh) 时戳配置方法及装置、时钟同步方法及装置、存储介质、电子装置
CN115801159A (zh) 提高多种速率下phy层时间精度同步方法、装置、存储介质
JP2024507489A (ja) Oam情報ブロックの受信方法及び装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant