CN110214349B - 具有中心凹形显示系统的电子设备 - Google Patents

具有中心凹形显示系统的电子设备 Download PDF

Info

Publication number
CN110214349B
CN110214349B CN201880008406.0A CN201880008406A CN110214349B CN 110214349 B CN110214349 B CN 110214349B CN 201880008406 A CN201880008406 A CN 201880008406A CN 110214349 B CN110214349 B CN 110214349B
Authority
CN
China
Prior art keywords
buffer
display
circuit
data
electronic device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201880008406.0A
Other languages
English (en)
Other versions
CN110214349A (zh
Inventor
I·克内兹
黄俊尧
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Apple Inc
Original Assignee
Apple Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Apple Inc filed Critical Apple Inc
Publication of CN110214349A publication Critical patent/CN110214349A/zh
Application granted granted Critical
Publication of CN110214349B publication Critical patent/CN110214349B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/011Arrangements for interaction with the human body, e.g. for user immersion in virtual reality
    • G06F3/013Eye tracking input arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/391Resolution modifying circuits, e.g. variable screen formats
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0261Improving the quality of display appearance in the context of movement of objects on the screen or movement of the observer relative to the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2350/00Solving problems of bandwidth in display systems
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2354/00Aspects of interface with display user
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/08Power processing, i.e. workload management for processors involved in display operations, such as CPUs or GPUs
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Engineering & Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

电子设备可具有显示器。注视检测系统可收集用户在显示器上的注视点的信息。基于该注视点信息,电子设备中的控制电路可产生具有不同分辨率的区域的图像的图像数据。图像的全分辨率部分可与注视点重叠。图像的较低分辨率部分可围绕该全分辨率部分。显示器可具有像素阵列。该像素阵列可包括像素行和像素列。数据线可用于根据提供给像素行的行选择信号向像素列提供数据。显示驱动器电路可用于使用像素阵列来显示图像。显示驱动器电路可具有响应于分辨率模式选择信号的行选择电路和列扩展器电路。

Description

具有中心凹形显示系统的电子设备
本专利申请要求提交于2017年1月25日的美国临时专利申请No.62/450,223的优先权,这些专利申请据此以引用方式全文并入本文。
背景技术
本发明整体涉及具有显示器的设备,更具体地讲,涉及具有中心凹形(foveated)显示器的设备。
显示器可结合到诸如头戴式设备和其他装置的设备中。可期望的是,使用显示器为用户提供沉浸式内容。例如,可期望用显示器上的内容填充用户的整个视野。
然而,如果不小心的话,则用户所查看的图像将不令人满意。高分辨率图像可能需要过量带宽,因此可能难以或不可能以令人满意的帧速率有效地显示。用于将图像数据传输至显示器的带宽可通过降低图像分辨率而减小,但过度降低图像分辨率可能超出所期望的降低图像质量。
发明内容
电子设备诸如头戴式显示器或其他显示系统可具有显示器。注视检测系统可采集用户在显示器上的注视点的信息。基于该注视点信息,电子设备中的控制电路可产生具有多种分辨率的图像的图像数据。图像的全分辨率区域与注视点重叠。较低分辨率图像区域位于图像的外围区域中。
显示器具有像素阵列。显示驱动器电路可用于使用像素阵列来显示图像。该像素阵列可包括像素行和像素列。数据线可用于根据提供给像素行的行选择信号向像素列提供数据。
显示驱动器电路可具有用于向像素阵列提供行选择信号的行选择电路,并且可具有用于将数据路由到像素阵列的数据线的列扩展器电路。行选择电路和列扩展器电路可响应于分辨率模式选择信号。
列扩展器电路可具有总线缓冲器,该总线缓冲器在第一数量的数据输入线上从控制电路接收图像数据。总线缓冲器可将所接收的图像数据提供给扩展数量的总线缓冲器输出线。列扩展器电路还可具有从总线缓冲器输出线接收图像数据的线缓冲器。线缓冲器可向像素阵列中的第三数量的数据线提供图像数据。
附图说明
图1是根据一个实施方案的诸如头戴式显示器的例示性电子设备的示意图。
图2是根据一个实施方案的例示性中心凹形显示器的图示。
图3是根据一个实施方案的涉及操作具有中心凹形显示器的电子设备的例示性操作的流程图。
图4是根据一个实施方案的在全分辨率模式下加载图像数据的显示器的例示性区域的图示。
图5是根据一个实施方案的加载降低的分辨率图像数据的显示器的例示性区域的图示。
图6是根据一个实施方案的像素阵列和相关联的显示驱动器电路的图示。
图7是根据一个实施方案的用于显示驱动器电路的例示性列扩展器电路的图示。
图8是示出根据一个实施方案的如何根据分辨率操作模式来加载数据的图示。
图9是示出根据一个实施方案的如何配置图7的列扩展器电路中的总线缓冲器的多路复用器电路的输入部和输出部的图表。
图10是根据一个实施方案的图7的列扩展器电路的例示性总线寄存器的电路图。
图11和图12是示出根据一个实施方案的如何在半分辨率模式下操作的期间将数据加载到图10的例示性总线寄存器中的图示。
图13是根据一个实施方案的图7的列扩展器电路的例示性线缓冲器电路的电路图。
图14是根据一个实施方案的用于显示驱动器电路的例示性行选择电路的图示。
具体实施方式
头戴式显示器和其他设备可用于虚拟现实和增强现实系统。这些设备可包括便携式电子设备(诸如蜂窝电话,平板电脑和其他便携式装置)、驾驶舱,车辆和其他环境中的抬头显示器、投影仪和其他装置。将其中虚拟现实和/或增强现实内容提供给具有头戴式显示器的用户的设备构型在本文中作为示例描述。然而,这仅为例示性的。
佩戴在用户头部的头戴式显示器(诸如一副增强现实眼镜)可用于向用户提供覆盖在真实世界内容顶部的计算机生成的内容。真实世界内容可由用户直接查看(例如,通过显示系统中的光学耦合器来观察真实世界物体,该光学耦合器将来自真实世界物体的光与来自显示器的光合并)。还可使用其中真实世界物体的图像由前向相机捕获并且在显示器上显示给用户的构型。
在电子设备诸如头戴式显示设备中,可能有利的是在宽视角下为用户显示图像。以高分辨率覆盖宽视角的显示器可消耗相对大量的图像数据,并且因此可对电子设备诸如头戴式显示器施加带宽负担。可通过使用如下显示方案来减轻这些带宽:对准用户当前注视点来显示高分辨率图像,并在用户的周边视觉中显示低分辨率图像。诸如这些的显示方案有时可被称为中心凹形显示方案。
图1中示出了可设置有中心凹形显示布置的类型的例示性头戴式显示器或其他电子设备的示意图。如图1所示,电子设备10(例如,头戴式显示器或其他电子设备)可具有控制电路50。控制电路50可包括用于控制电子设备10的操作的存储和处理电路。电路50可以包括存储装置,诸如硬盘驱动器存储装置、非易失性存储器(例如,被配置为形成固态驱动器的电可编程只读存储器)、易失性存储器(例如,静态或动态随机存取存储器)等。控制电路50中的处理电路可以基于一个或多个微处理器、微控制器、数字信号处理器、基带处理器、电源管理单元、音频芯片、图形处理单元(例如,图形处理单元22)、专用集成电路以及其他集成电路。软件代码可存储在电路50中的存储装置上,并且在电路50中的处理电路上运行,以实现用于电子设备10的控制操作(例如,数据采集操作、涉及使用控制信号调节部件的操作等)。
电子设备10可包括输入-输出电路52。输入-输出电路52可用于允许由电子设备10从外部装置(例如,拴系计算机、便携式设备诸如手持设备或膝上型计算机,或其他电气装置)接收数据,并且允许用户向电子设备10提供用户输入。输入-输出电路52还可用于采集有关电子设备10的操作环境的信息。电路52中的输出部件可允许电子设备10向用户提供输出,并且可用于与外部电气装置通信。
如图1所示,输入-输出电路52可包括显示器诸如显示器26。显示器26可用于为头戴式显示器或其他电子设备的用户显示图像。如果需要,显示器26可以结合到光学耦合器系统,允许用户观察真实世界物体,同时通过在显示器上呈现计算机生成的图像,将计算机生成的内容覆盖在真实世界物体的顶部。这种类型的系统可由透明像素阵列(例如,透明有机发光二极管显示面板)形成,或者可由显示器形成,该显示器通过分束器、全息耦合器或其他光学耦合器(例如,显示设备诸如硅上液晶显示器)向用户提供图像。
显示器26可具有像素阵列,诸如具有像素32的像素阵列30。显示驱动器电路28可从控制电路50接收图像数据(例如,已使用图形处理单元22渲染的图像)并且可使用像素阵列30来显示图像。显示驱动器电路28可,例如,通过相应数据线(例如,竖直穿过阵列30以使得每条数据线向对应的像素32列提供图像数据的数据线)向像素阵列30中的像素32列提供图像数据并且可向像素32行提供栅极线信号(有时被称为水平控制信号、行选择信号、或控制信号)。当给定的行选择信号生效时,数据可从耦接到该行的像素的数据线加载到该行的像素32中。
在全分辨率图像区域中,每个像素32可加载有单独的图像数据位。在分辨率降低的图像区域中,图像数据位可被扩展以覆盖多个像素。数据扩展可使用列扩展器电路水平地进行,并且垂直地使用行选择电路以同时寻址多行。
一般来讲,显示器26可为任何合适类型的显示器(例如,硅上液晶显示器,其中像素32由晶体半导体激光管芯或有机发光二极管形成的发光二极管显示器,液晶显示器,等离子体显示器,微电子机械系统显示器或其他合适的显示器)。在一个例示性配置中,像素阵列30是形成在硅基板上的硅上液晶像素阵列。显示驱动器电路28可形成在相同的硅基板上或可使用一个或多个其他硅基板形成。
输入-输出电路52可包括部件,诸如用于收集数据和用户输入以及用于向用户提供输出的输入-输出设备60。设备60可包括相机和形成注视跟踪系统62的一部分的其他部件。一个或多个相机或系统62的其他部件可面向用户的眼睛并可跟踪用户的注视(例如,由系统62捕获的图像和其他信息可由控制电路50、电路52、和/或系统62中的电路分析以确定用户眼睛取向的方向)。由系统62获得的这种注视信息可用于确定像素阵列30上用户眼睛所指向的位置(有时称为用户的注视点)。如果需要,系统62还可采集关于用户眼睛的焦点的信息和诸如眼睛移动信息的其他信息。系统62有时可被称为注视检测系统、眼睛跟踪系统、注视跟踪系统或眼睛监测系统。如果需要,还可使用其他类型的图像传感器(例如,红外和/或可见光发光二极管和光检测器等)来在系统62中监测用户的注视。
通过确定用户的注视点,图形处理单元22可花费处理工作来渲染其中注视点以全分辨率定位的显示器的一部分,同时以一个或多个逐渐较低的分辨率渲染外围部分。显示器26在用户周边视野中的部分可以被以最低分辨率进行渲染,并且显示器26的位于周边区域和与用户注视点重叠的显示器26的部分之间的部分可被以一个或多个中等水平的分辨率进行渲染。
在操作期间,控制电路50和图形处理单元22可从注视跟踪系统62获得关于用户当前注视点位置的信息并能够相应地渲染要显示的每个图像的不同部分。要在显示器26上显示的图像可例如为计算机生成的内容(例如,来自游戏、导航应用程序等的增强现实或虚拟现实内容)。在将显示在显示器26上的给定图像的数据从图形处理单元22发送到显示驱动器电路28之前,图形处理单元22可从系统62获得用户的当前注视点,并可基于该注视信息来以比图像的距该注视点较远的部分高的分辨率来渲染图像的距该注视点较近的部分(例如,图形处理单元22可基于从注视跟踪系统62接收的注视点信息来针对显示器26产生中心凹形图像数据)。这减少了将图像的数据从图形处理单元22传输到显示器26的显示驱动器电路28所需的带宽的量。一旦显示驱动器电路28接收中心凹形图像数据,显示驱动器电路28可采取适当的操作以在像素阵列30的适当的全分辨率部分中显示全分辨率数据并且在像素阵列30的一个或多个相应较低分辨率部分中显示一组或多组较低分辨率数据。
图2中示出了显示在显示器26的像素阵列30上的中心凹形图像的例示性示例。在图2的示例中,显示器26具有矩形轮廓。显示器26的尺寸可被选择为足够大以覆盖用户视场的大部分或全部。基于来自注视跟踪系统62的注视跟踪信息,图形处理单元22可确定用户的当前注视点位于点PG(例如,图2的示例中的显示器26的右上角)。基于这一位置,图形处理单元22可以全分辨率渲染图2的全分辨率区域x1(与PG重叠的区域)中的图像数据。可以降低的分辨率(例如,全分辨率的1/8)来渲染周边图像数据(例如,图2的区域x8的图像数据)。全分辨率区域x1和降低的分辨率区域x8之间的中间区域可以1/4的分辨率(参见,例如,显示器26的x4区域)和1/2的分辨率(参见,例如,显示器26的x2区域)来渲染。一般来讲,在为设备10中的显示器26渲染图像数据时可以使用任何适当数量的不同分辨率。在图2的示例中使用具有四种相应不同分辨率的四个不同区域仅是例示性的。
当用户查看显示器26上的可见内容时,注视点位置PG将移位至显示器26上的不同区域。图形处理单元22可使用该信息来调整用不同分辨率渲染图像数据的高分辨率区域和较低分辨率区域的位置。为了确保显示驱动器电路28已被告知针对给定图像的显示器26的每部分的分辨率,图形处理单元22和/或控制电路50可向显示驱动器电路28提供关于区域x8、x4、x2和x1的边界的信息(例如,注视跟踪系统信息诸如注视点PG或多个处理的信息诸如从注视点PG衍生的关于区域x8、x4、x2和x1的边界位置的信息)。
图3示出了操作设备10中的所涉及的例示性操作。
在框70的操作期间,控制电路50可使用注视跟踪系统62来收集关于用户的注视点的信息。注视点(参见,图2的注视点PG)可位于显示器26上的特定坐标(X,Y)处。当用户的注视移动(例如,跟踪显示器26上的屏幕对象)时,可动态地更新注视点PG的位置。
内容源(例如,计算机程序诸如在控制电路50上运行的游戏应用程序或其他应用程序)可产生用于在显示器26上查看的内容。为了避免设备10的电路负担过重,图形处理单元22可在框72的操作期间生成中心凹形显示图像数据。中心凹形数据包括针对显示器26的全分辨率区域(例如,图2的x1区域)的高分辨率(全分辨率)数据和针对较低分辨率区域(例如,图2的区域x2、x4和x8)的逐渐较低的分辨率的图像数据。通过在不同区域中以不同分辨率渲染图像,与要在显示器26上显示的内容相关联的图像数据的量可显著减小(例如,与在显示器26上以全分辨率渲染整个图像相比)。这降低了图形处理单元22的渲染负担并且降低了通过图形处理单元22和显示驱动器电路28之间的一个或多个数据总线将渲染的图像数据从图形处理单元22传输到显示驱动器电路28中所消耗的数据总线带宽的量。
在框74的操作期间,显示驱动器电路28可扩展压缩数据并且向像素阵列30的像素32提供对应的图像数据值和控制信号以创建目标图像。列扩展电路可用于将图像数据加载到像素阵列30的数据线(例如,列扩展电路可将数据从相对较小数量的数据输入线路由到更大数量的数据线)。行选择电路可用于为像素阵列30中的像素行生效行选择信号,从而使得数据线上的数据被加载到一个或多个所选行的像素中。
由显示驱动器电路28显示在像素阵列30(显示器26)上的图像包括不同分辨率的区域(例如,图2中的区域x1、x2、x4和x8)。因为高分辨率内容围绕注视点PG居中,注视点PG处用户的视敏度最高,所以无论用户的当前注视点位于何处,图像对于用户来说都将看起来是清晰的(高分辨率的)。用户视觉的周边部分将包含较低分辨率的内容,但由于用户的视觉在那些区域中不太敏感,对用户感知所显示的内容的分辨率和质量将有很小的影响或没有影响。
图4是示出显示驱动器电路28如何将传入数据映射到显示器26的例示性全分辨率部分26FR(例如,图2中的区域x1)的像素的图示。数据可以8位数码字(例如)接收。传入数据字(例如,第一字d1'…d8'、第二字d1…d8等)可以图4中所示的顺序被加载到显示区域26FR的每行的像素中,使得每个像素在全分辨率区域26FR中接收唯一的数据位。
图5是示出显示驱动器电路28如何将较低分辨率的传入数据(例如,具有1/8全分辨率的数据)映射到显示器26的例示性降低的分辨率部分26RR(例如,图2中的区域x8的一部分)的像素的图示。如图5所示,每个传入数据字d1,…d8可被扩展,使得例如,区域26RR的第一个八列和第一个八行可具有数据位值d1,区域26RR的第二个八列和第一个八行可具有数据位值d2,等等。列扩展器电路可水平地控制数据位的分配(例如,在图5示例中将单个位b1分配到x8中的8列)。行选择电路可竖直地控制数据位的分配(例如,将单个位b1分配到x8配置中的给定列的8行中)。
图6中示出了显示器26的例示性显示驱动器电路28和例示性像素阵列30。像素阵列30具有像素32的(行和列)阵列。图6的数据线(col)竖直延伸穿过阵列30。可存在与每个像素32列相关联的单个数据线(例如)。行选择线(例如,图6中的H线)耦接到行选择电路86的输出部并从电路86接收行选择信号。每个行选择线水平地延伸穿过阵列30中的相应的像素32行并且控制从数据线(col)加载到那些像素32的数据。
一个或多个数据总线(串行和/或并行)可用于将图像数据从控制电路50中的图像数据源(例如,图形处理单元22)传送到显示控制器80的“视频输入”输入部。输入至控制器80的“眼睛跟踪器”可接收注视跟踪系统信息(例如,用户的当前注视点)或允许显示驱动器电路28将图像的较低分辨率区域和较高分辨率区域彼此区分的其他信息。可从系统62和/或控制电路50接收注视跟踪信息(例如,注视点)。在视频输入输入部处接收的图像数据可被中心凹形处理为如结合图2、3、4和5所述的,其减小了与跨数据总线传送图像数据相关联的带宽。
显示器驱动器电路28可在硅基板或其他半导体基板上实现。如果需要,像素阵列30可在相同的硅基板上实现(例如,在显示器26为硅上液晶显示器的配置中)。显示驱动器电路28可包括控制电路,诸如有限状态机82和列解码器电路84。(如果需要,电路诸如电路82和84可形成为显示控制器80的一部分)。
有限状态机82可用于向列扩展器电路提供控制信号,诸如分辨率模式选择信号sel和列块使能信号en。选择信号sel可用于根据所需的分辨率操作模式在不同配置中将多路复用器电路放置在总线缓冲器90中。列块使能信号en可用于控制总线缓冲器90中的线缓冲器(例如,以选择正加载数据的线缓冲器中的列块)。sel的值(在本示例中)可为00(以在全分辨率模式下操作)、01(以在1/2分辨率模式下操作)、10(以在1/4分辨率模式下操作)、或11(以在1/8分辨率模式下操作)。
像素阵列30可包含以多个列块布置的像素32列(例如,5或更多个列块,至少10个列块,至少20个列块,至少40个列块,等等)。例如,像素阵列30可包含以40个列块布置的2560个列。阵列30的行可被单独地生效(针对全分辨率区域)或可以两个或多个的组被生效(例如,当加载1/8分辨率区域的数据时,同时可生效8行的组)。列扩展器电路88可使用总线缓冲器90以接收m通道的输入图像数据(输入数据)并且可向线缓冲器92提供对应扩展组列的输出(例如,在本示例中,64列=m×n,其中m和n等于8)。在操作期间,列解码器84可向线缓冲器92提供信号en,该信号告知线缓冲器92关于像素阵列30的40个列块中的哪些将接收总线缓冲器90的输出部的64列。行选择电路诸如行选择块86可从有限状态机82接收控制信号并可生成对应的栅极线信号(水平控制信号H)以用来自线缓冲器92的数据加载像素阵列30中的所选像素行。
图7中示出了例示性列扩展器电路88。在图7的示例中,列扩展器电路88用于将在8总线缓冲器输入线98上接收的图像数据分配到像素阵列30中的2560个列(数据线)。如果需要,可使用不同尺寸的图像数据输入部和像素阵列。
如图7所示,总线缓冲器输入线98可具有来自显示控制器80的图像数据信号(例如,位d1…d8)。零线96可具有零数据值。总线缓冲器90中的线98和96可被路由到多路复用器电路诸如总线缓冲器多路复用器100的输入部。多路复用器100可向总线寄存器102提供它们的输出t1…t64。用于总线缓冲器多路复用器100的输入和输出连接的例示性模式在图9的表的项中给出。图9的表的前八个条目的前导“1”指示位1被路由至前8个多路复用器100中的每个的第一输入,等等。缓冲器90中的64个多路复用器100中的每个的对应的总线缓冲器多路复用器输出tm也由图9的表的行指定。
每个多路复用器100可从显示控制器电路诸如有限状态机82接收控制信号(分辨率模式选择信号sel)。总线寄存器102还可接收分辨率模式选择信号。分辨率模式选择信号根据当前分辨率模式(在本示例中的x1,x2,x4,或x8)指导多路复用器100将所选输入(0,d1,…d8)路由到每个总线缓冲器多路复用器输出(tm)。在总线寄存器102中,信号sel控制将图像数据从多路复用器输出t1-t64分配到总线寄存器输出out1-64,其充当总线缓冲器90的输出。图10中示出了例示性总线寄存器电路102。总线寄存器102从多路复用器电路100接收输出tm并且向线缓冲器92提供对应的输出信号out1...out64。总线寄存器102在64组(有时称为列块)中向线缓冲器92提供图像数据(输出out1…out64)。总线寄存器102在每个时钟脉冲CLK处加载和位移数据。如图8所示,在原始(全)分辨率模式(sel=00)下,8数据位在初始时钟循环CLK处加载并充当输出t1...t64的前8值。寄存器102的剩余64输出是不在乎输出(例如,如图8中所示,这些输出可被设定为零)。在时钟CLK(有时称为像素时钟)的下一个增量中,加载下一个8位,等等。因此需要八个时钟循环以在全分辨率模式下完全加载总线寄存器102。渐进式较小数量的时钟周期用于在较低分辨率模式下填充总线寄存器102。需要花费8个时钟循环以在全分辨率模式(sel=00)下填充总线寄存器102,需要花费4个时钟循环以在1/2分辨率模式(sel=10)下填充总线寄存器102,需要花费2个时钟循环以在1/4分辨率模式(sel=10)下填充总线寄存器102,并且需要花费1个时钟循环以在1/8分辨率模式(sel=11)下填充总线寄存器102。
图10中示出了例示性总线寄存器电路102。寄存器电路102可在对应于不同分辨率的多个模式下操作(例如,在本示例中,全分辨率的x1模式,1/2分辨率的x2模式,1/4分辨率的x4模式,和1/8分辨率的x8模式)。如图10所示,电路102可包括寄存器108和多路复用器110的阵列。寄存器108可通过时钟信号CLK来控制。每个多路复用器110可在其控制输入部处接收相应的sel信号。图10中的寄存器108已被布置成8组(列)104,每组具有八行106。来自图7中的多路复用器电路100的输出tm被提供到电路102的第一列104中的寄存器108的输入并且提供到多路复用器110的输入。寄存器108的输出Q被用于向图7中的线缓冲器92提供64列输出数据outi
施加到电路102的sel信号控制将图像数据分配到输出out1…out64。作为示例,考虑在x2模式下操作电路102。图11和图12中示出了在该模式下的寄存器108的内容。图11示出了在第一时钟循环上的电路102的操作。如图11所示,在该第一时钟循环期间,数据位d1被加载到第一列104中的前两个寄存器108中,数据位d2被加载到第一列104中的第二两个寄存器108中,等等。并且数据位d5被加载到第二列104中的前两个寄存器108中,等等。线98中的一个上的每个数据位由于电路98和100在x2模式下的操作被扩展到寄存器108中的两个相应数据位。在第二时钟周期中,加载到寄存器108中的数据向右移位两列并且一个新的数据集(d1'…d8')被加载到寄存器108的前二列中,如图12所示。该加载和移位过程继续,直到电路102完全加载有1/2分辨率数据。x1模式、x4模式和x8模式下的操作是相同的,其中在将数据加载到寄存器108中之前由电路98和100进行相应较少或较多的数据扩展。
继续x2扩展示例,图10示出了x2模式下的第一列104如何从多路复用器电路100的输出t1,t2,…t8接收d1,d1,d2,d2,d3,d3,d4,和d4。x2模式下的第二列从输出t9…t16接收数据。在x2模式下,数据d5被路由到分别经由输出t9和t10耦接到第二列中的前两个寄存器108的前两个多路复用器110。因此,将d5加载到第二列中的前两个寄存器108中。该模式在所有电路102上重复,从而允许根据当前分辨率操作模式(信号sel)来扩展数据。
例如,在x1模式下,第一时钟周期用于将8个唯一的位d1,…d8加载到第一列104的八个寄存器108中。因此,使用八个时钟周期来将所有数据移位到电路102中,从而建立输出out1…out64。
又如,在x8模式下,使用单个时钟周期来加载所有64个寄存器108并且因此建立输出out1…out64。在该时钟循环期间,数据位d1被加载到第一列104中的八个寄存器108中,数据位d2被加载到第二列104中的八个寄存器108中,......并且数据位d8被加载到第八列104中的八个寄存器108中,因此建立输出out1…out8等于d1,…,并且输出out57…out64等于d8。
图13是用于将从总线缓冲器输出out1…out64(64位列块)接收的图像数据分配到像素阵列30(col1…col2560)的列(数据线)的例示性线缓冲器电路92的电路图。如图13所示,线缓冲器电路92可具有路由线112。路由线112用作线缓冲器输入并接收来自总线缓冲器90的输出。路由线112以允许每个列块接收64个输出out1…out64中每个的模式耦接到线缓冲器寄存器114。寄存器114由使能信号en1…en40控制。在该示例中,有40个列块,其中每个具有64个寄存器114,因此每个列块可通过使40个使能信号en1…en40中的适当的一个生效来加载。如果需要,线缓冲器电路92可通过使用静态随机存取小区来实现,其中位线数据从out1…out64接收,而字线选择信号(en1…en40)从显示控制器80(例如,有限状态机82和列解码器逻辑部件84)接收。逻辑部件84可基于来自有限状态机82的6位输入来生成使能信号。
图13的电路允许任意列块被寻址。这有助于避免将重复数据发送到线缓冲器92中。例如,当在x1行时,1/8分辨率数据只需每8条线在该线缓冲器中更新一次,1/4分辨率数据只需每4条线在该线缓冲器中更新一次,并且1/2分辨率数据只需每2条线更新一次,而自然地原始分辨率数据可在每条线上被更新到线缓冲器中。
图14中示出了例示性行选择电路86。行选择电路86可由一组行扫描块86B形成,其将行选择信号提供到像素阵列30中的像素32行。图14中详细示出了例示性行选择块(例示性块86B')的电路。块86'可包括一串行选择寄存器116,其接收输入处的数据(输入in,从形成电路86的一串块86B中的先前的块接收的)并且在对应的输出处提供数据(输出out,提供到形成电路86的一串块86B中的下一个块)。当线缓冲器92准备好加载给定行时,寄存器116的使能信号en可由有限状态机82选择性的生效。分辨率模式选择信号sel可用于配置多路复用器118以用于在由显示驱动器电路28支持的不同分辨率模式中的每个模式下的适当操作。在x1模式下(图14的迹线A),每个行信号在单独的时钟周期中被生效,使得全分辨率数据可分别加载到每一行中。在x2模式下(图14的迹线B),使用每个时钟周期将数据加载到相应的行对中。在x4和x8模式下,四行和八行可分别在每个时钟周期上加载来自像素阵列30中的数据线的数据。
根据一个实施方案,提供了一种电子设备,其包括:注视跟踪系统,所述注视跟踪系统被配置为产生注视点信息;控制电路,所述控制电路被配置为基于所述注视点信息来产生与图像的不同分辨率的区域相关联的图像数据;像素阵列,所述图像显示在所述像素阵列上,所述图像包括与所述注视点信息中识别的注视点重叠的全分辨率区域并且包括多个较低分辨率区域;以及显示驱动器电路,所述显示驱动器电路被配置为从所述控制电路接收所述图像数据并且被配置为使用所述像素阵列显示所述图像,所述显示驱动器电路包括:行选择电路,所述行选择电路被配置为向所述像素阵列中的像素行提供行选择信号;以及列扩展器电路,所述列扩展器电路耦接到所述像素阵列中的数据线,所述列扩展器电路包括第一缓冲器和第二缓冲器,所述第一缓冲器在第一数量的第一缓冲器输入线上接收所述图像数据并且向第二数量的第二缓冲器输入线提供输出信号,所述第二数量大于所述第一数量,所述第二缓冲器接收第二数量的第二缓冲器输入线上的所述输出信号并且向第三数量的像素阵列数据线提供数据,并且所述第三数量大于所述第二数量。
根据另一个实施方案,所述第一缓冲器包括被配置为接收分辨率模式选择信号的多路复用器电路。
根据另一个实施方案,所述第一缓冲器是总线缓冲器,所述总线缓冲器包括总线寄存器,所述总线寄存器从所述多路复用器电路接收多路复用器输出信号。
根据另一个实施方案,所述总线缓冲器包括将信号从所述第一缓冲器输入线分配到所述多路复用器电路的路由路径。
根据另一个实施方案,所述总线寄存器具有耦接到所述第二缓冲器输入线的输出部。
根据另一个实施方案,所述总线寄存器包括:多组寄存器;以及多路复用器,所述多路复用器具有耦接到所述寄存器中的至少一些寄存器的输入部的输出部。
根据另一个实施方案,所述总线寄存器的所述多路复用器具有从所述多路复用器电路接收所述多路复用器输出信号的至少一些输入部。
根据另一个实施方案,所述总线寄存器的所述多路复用器具有从所述总线寄存器中的所述多路复用器中的至少一些多路复用器接收输出的至少一些输入部。
根据另一个实施方案,所述显示驱动器电路包括被配置为向所述总线缓冲器提供所述分辨率模式选择信号的显示控制器电路。
根据另一个实施方案,所述多路复用器电路被配置为接收所述分辨率模式选择信号。
根据另一个实施方案,所述总线寄存器被配置为接收所述分辨率模式选择信号。
根据另一个实施方案,所述总线寄存器的所述多路复用器被配置为接收所述分辨率模式选择信号。
根据另一个实施方案,所述行选择电路被配置为接收所述分辨率模式选择信号。
根据另一个实施方案,所述第三数量比所述第二数量大至少10倍。
根据另一个实施方案,所述第二缓冲器包括多组寄存器,每组寄存器包括所述第二数量的寄存器,并且每组寄存器被配置为当所述一组寄存器的相关联的使能信号生效时从所述第二数量的第二缓冲器输入线接收数据。
根据一个实施方案,提供一种显示器,其包括:像素阵列,所述像素阵列被配置为显示具有不同分辨率的区域的图像;以及显示驱动器电路,所述显示驱动器电路包括:第一电路,所述第一电路被配置为至少部分地基于分辨率模式选择信号来向所述像素阵列中的像素行提供行选择信号;以及第二电路,所述第二电路被配置为接收所述图像的图像数据,所述第二电路耦接到所述像素阵列中的数据线并且至少部分地基于所述分辨率模式选择信号来将所接收的图像数据分配到所述数据线,所述第二电路具有第一缓冲器和第二缓冲器,所述第一缓冲器被配置为扩展第一数量的数据输入线,所述第一数量的数据输入线将所述图像数据接收到第二数量的第一缓冲器输出线中,所述第二缓冲器从所述第二数量的第一缓冲器输出线接收所述图像数据并且将所述图像数据分配到所述像素阵列中的第三数量的数据线,所述第三数量大于所述第二数量。
根据另一个实施方案,该电子设备包括被配置为向所述第二缓冲器提供使能信号的显示控制器电路,其中所述使能信号控制所述像素中的所述数据线中的哪些从所述第一缓冲器输出线接收所述图像数据。
根据另一个实施方案,所述第二缓冲器包括被配置为从所述第一缓冲器输出线接收所述图像数据的多路复用器。
根据另一个实施方案,所述第二缓冲器包括从所述多路复用器接收输出的寄存器。
根据一个实施方案,提供了一种电子设备,其包括:像素阵列,所述像素阵列被配置为显示具有不同分辨率的区域的图像;注视跟踪系统,所述注视跟踪系统被配置为产生与所述像素阵列上的注视点相关联的注视点信息;控制电路,所述控制电路被配置为基于所述注视点信息来产生所述图像的图像数据;以及显示驱动器电路,所述显示驱动器电路包括:第一电路,所述第一电路由分辨率模式选择信号控制并且为所述像素阵列中的像素行产生行选择信号;以及第二电路,所述第二电路耦接到所述像素阵列中的数据线,所述第二电路包括第一缓冲器和第二缓冲器,其中所述第一缓冲器基于所述分辨率模式选择信号来将在第一数量的数据输入线上从所述控制电路接收的图像数据提供给第二数量的输出线,所述第二缓冲器接收所述第二数量的输出线并且基于使能信号来将图像数据提供给所述像素阵列中的第三数量的数据线,所述第二数量大于所述第一数量,并且所述第三数量大于所述第二数量。
前述内容仅为例示性的并且可对所述实施方案作出各种修改。前述实施方案可独立实施或可以任意组合实施。

Claims (20)

1.一种电子设备,包括:
注视跟踪系统,所述注视跟踪系统被配置为产生注视点信息;
控制电路,所述控制电路被配置为基于所述注视点信息来产生与不同分辨率的图像的区域相关联的图像数据;
像素阵列,所述图像显示在所述像素阵列上,其中所述图像包括与所述注视点信息中识别的注视点重叠的全分辨率区域并且包括多个较低分辨率区域;和
显示驱动器电路,所述显示驱动器电路被配置为从所述控制电路接收所述图像数据并且被配置为使用所述像素阵列显示所述图像,其中所述显示驱动器电路包括:
行选择电路,所述行选择电路被配置为向所述像素阵列中的像素行提供行选择信号;以及
列扩展器电路,所述列扩展器电路直接耦接到所述像素阵列中的数据线,其中所述列扩展器电路包括第一缓冲器和第二缓冲器,其中所述第一缓冲器在第一数量的第一缓冲器输入线上接收所述图像数据并且向第二数量的第二缓冲器输入线提供输出信号,其中所述第二数量大于所述第一数量,其中所述第二缓冲器接收所述第二数量的第二缓冲器输入线上的所述输出信号并且向第三数量的像素阵列数据线直接提供数据,并且其中所述第三数量大于所述第二数量。
2.根据权利要求1所述的电子设备,其中所述第一缓冲器包括被配置为接收分辨率模式选择信号的多路复用器电路。
3.根据权利要求2所述的电子设备,其中所述第一缓冲器是总线缓冲器,所述总线缓冲器包括总线寄存器,所述总线寄存器从所述多路复用器电路接收多路复用器输出信号。
4.根据权利要求3所述的电子设备,其中所述总线缓冲器包括将信号从所述第一缓冲器输入线分配到所述多路复用器电路的路由路径。
5.根据权利要求4所述的电子设备,其中所述总线寄存器具有耦接到所述第二缓冲器输入线的输出部。
6.根据权利要求5所述的电子设备,其中所述总线寄存器包括:
多组寄存器;以及
多路复用器,所述多路复用器具有耦接到所述寄存器中的至少一些寄存器的输入部的输出部。
7.根据权利要求6所述的电子设备,其中所述总线寄存器的所述多路复用器具有从所述多路复用器电路接收所述多路复用器输出信号的至少一些输入部。
8.根据权利要求7所述的电子设备,其中所述总线寄存器的所述多路复用器具有从所述总线寄存器中的所述多路复用器中的至少一些多路复用器接收输出的至少一些输入部。
9.根据权利要求8所述的电子设备,其中所述显示驱动器电路包括被配置为向所述总线缓冲器提供所述分辨率模式选择信号的显示控制器电路。
10.根据权利要求9所述的电子设备,其中所述多路复用器电路被配置为接收所述分辨率模式选择信号。
11.根据权利要求10所述的电子设备,其中所述总线寄存器被配置为接收所述分辨率模式选择信号。
12.根据权利要求11所述的电子设备,其中所述总线寄存器的所述多路复用器被配置为接收所述分辨率模式选择信号。
13.根据权利要求12所述的电子设备,其中所述行选择电路被配置为接收所述分辨率模式选择信号。
14.根据权利要求5所述的电子设备,其中所述第三数量比所述第二数量大至少10倍。
15.根据权利要求1所述的电子设备,其中所述第二缓冲器包括多组寄存器,每组寄存器包括所述第二数量的寄存器,并且每组寄存器被配置为当该组寄存器的相关联的使能信号生效时从所述第二数量的第二缓冲器输入线接收数据。
16.一种显示器,包括:
像素阵列,所述像素阵列被配置为显示具有不同分辨率的区域的图像;和
显示驱动器电路,所述显示驱动器电路包括:
第一电路,所述第一电路被配置为至少部分地基于分辨率模式选择信号向所述像素阵列中的像素行提供行选择信号;以及
第二电路,所述第二电路被配置为接收所述图像的图像数据,其中所述第二电路耦接到所述像素阵列中的数据线并且至少部分地基于所述分辨率模式选择信号来将所接收的图像数据分配到所述数据线,其中所述第二电路具有第一缓冲器和第二缓冲器,其中所述第一缓冲器被配置为扩展第一数量的数据输入线,所述第一数量的数据输入线将所述图像数据接收到第二数量的第一缓冲器输出线中,其中所述第二缓冲器从所述第二数量的第一缓冲器输出线接收所述图像数据并且将所述图像数据分配到所述像素阵列中的第三数量的数据线,其中所述第三数量比所述第二数量大至少10倍。
17.根据权利要求16所述的显示器,还包括被配置为向所述第二缓冲器提供使能信号的显示控制器电路,其中所述使能信号控制所述像素中的所述数据线中的哪个从所述第一缓冲器输出线接收所述图像数据。
18.根据权利要求17所述的显示器,其中所述第二缓冲器包括被配置为从所述第一缓冲器输出线接收所述图像数据的路由线。
19.根据权利要求18所述的显示器,其中所述第二缓冲器包括从所述路由线接收输出的寄存器。
20.一种电子设备,包括:
像素阵列,所述像素阵列被配置为显示具有不同分辨率的区域的图像;
注视跟踪系统,所述注视跟踪系统被配置为产生与所述像素阵列上的注视点相关联的注视点信息;
控制电路,所述控制电路被配置为基于所述注视点信息来产生所述图像的图像数据;和
显示驱动器电路,所述显示驱动器电路包括:
第一电路,所述第一电路由分辨率模式选择信号控制并且为所述像素阵列中的像素行产生行选择信号;以及
第二电路,所述第二电路直接耦接到所述像素阵列中的数据线,其中所述第二电路包括第一缓冲器和第二缓冲器,其中所述第一缓冲器基于所述分辨率模式选择信号将在第一数量的数据输入线上从所述控制电路接收的图像数据提供给第二数量的输出线,其中所述第二缓冲器接收所述第二数量的输出线并且基于使能信号将图像数据直接提供给所述像素阵列中的第三数量的数据线,其中所述第二数量大于所述第一数量,并且其中所述第三数量大于所述第二数量。
CN201880008406.0A 2017-01-25 2018-01-18 具有中心凹形显示系统的电子设备 Active CN110214349B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US201762450223P 2017-01-25 2017-01-25
US62/450,223 2017-01-25
PCT/US2018/014264 WO2018140287A1 (en) 2017-01-25 2018-01-18 Electronic device with foveated display system

Publications (2)

Publication Number Publication Date
CN110214349A CN110214349A (zh) 2019-09-06
CN110214349B true CN110214349B (zh) 2022-10-04

Family

ID=61157336

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201880008406.0A Active CN110214349B (zh) 2017-01-25 2018-01-18 具有中心凹形显示系统的电子设备

Country Status (3)

Country Link
US (2) US10885883B2 (zh)
CN (1) CN110214349B (zh)
WO (1) WO2018140287A1 (zh)

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20220138901A1 (en) * 2017-08-09 2022-05-05 Beijing Boe Optoelectronics Technology Co., Ltd. Image display method, image processing method, image processing device, display system and computer-readable storage medium
CN109388448B (zh) * 2017-08-09 2020-08-04 京东方科技集团股份有限公司 图像显示方法、显示系统以及计算机可读存储介质
US20200058890A1 (en) * 2018-08-16 2020-02-20 Int Tech Co., Ltd. Light emitting device and manufacturing method thereof
US10762866B2 (en) * 2018-08-30 2020-09-01 Synaptics Incorporated Display rescan
KR20200036137A (ko) * 2018-09-27 2020-04-07 삼성디스플레이 주식회사 표시 장치
US11009944B1 (en) * 2019-07-24 2021-05-18 Facebook Technologies, Llc Systems and methods for displaying foveated images
ES2809648A1 (es) * 2019-09-04 2021-03-04 Alias Antonio Jose Casado Sistema y procedimiento de optimizacion del renderizado de imagenes a partir del seguimiento de las pupilas
CN110867172B (zh) * 2019-11-19 2021-02-26 苹果公司 动态控制标准动态范围和高动态范围内容的电子设备
CN110853566B (zh) * 2019-11-29 2023-06-13 京东方科技集团股份有限公司 一种硅基驱动背板的驱动方法及显示装置
US20240013752A1 (en) * 2020-08-03 2024-01-11 Arizona Board Of Regents On Behalf Of The University Of Arizona Perceptual-driven foveated displays
CN114550630A (zh) * 2020-11-24 2022-05-27 京东方科技集团股份有限公司 显示面板及其驱动方法、显示装置
US11355043B1 (en) * 2021-02-18 2022-06-07 Facebook Technologies, Llc Dynamically driving multiple portions of display device with different duty cycles
US11740693B2 (en) * 2021-04-16 2023-08-29 Microsoft Technology Licensing, Llc Gaze based video stream processing
US11545072B2 (en) 2021-06-08 2023-01-03 Huizhou China Star Optoelectronics Display Co., Ltd. Driving device of display panel and display device
CN113380191B (zh) * 2021-06-08 2022-09-09 惠州华星光电显示有限公司 显示面板的驱动装置及显示装置
KR20230023845A (ko) 2021-08-10 2023-02-20 삼성디스플레이 주식회사 표시 장치 및 이를 포함하는 전자 장치
CN114283755B (zh) * 2021-12-24 2023-09-05 京东方科技集团股份有限公司 显示控制模组、显示控制方法和显示装置
US20230300285A1 (en) * 2022-03-18 2023-09-21 Apple Inc. Dynamic binning passthrough content
TW202403536A (zh) * 2022-03-25 2024-01-16 美商元平台技術有限公司 使用顯示裝置中的宏像素來調變顯示解析度
US20230306909A1 (en) * 2022-03-25 2023-09-28 Meta Platforms Technologies, Llc Modulation of display resolution using macro-pixels in display device
US20230317017A1 (en) * 2022-04-01 2023-10-05 Meta Platforms Technologies, Llc Grouped display gate scanning in foveated resolution displays
US11735147B1 (en) 2022-09-20 2023-08-22 Apple Inc. Foveated display burn-in statistics and burn-in compensation systems and methods
US11955054B1 (en) 2022-09-20 2024-04-09 Apple Inc. Foveated display burn-in statistics and burn-in compensation systems and methods

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3778811A (en) * 1972-06-21 1973-12-11 Gte Sylvania Inc Display system with graphic fill-in
JPS5716487A (en) * 1980-04-11 1982-01-27 Ampex Computer graphic system
US4874164A (en) * 1986-07-18 1989-10-17 Commodore-Amiga, Inc. Personal computer apparatus for block transfer of bit-mapped image data
GB2229344B (en) * 1988-10-07 1993-03-10 Research Machines Ltd Generation of raster scan video signals for an enhanced resolution monitor
US5784047A (en) * 1995-04-28 1998-07-21 Intel Corporation Method and apparatus for a display scaler
US6903733B1 (en) * 1997-11-24 2005-06-07 Pixelworks, Inc. Ultra-high bandwidth multi-port memory system for image scaling applications
JP2000067234A (ja) * 1998-08-25 2000-03-03 Canon Inc 画像処理方法及び装置
US20010033287A1 (en) 2000-01-11 2001-10-25 Sun Microsystems, Inc. Graphics system having a super-sampled sample buffer which utilizes a window ID to specify pixel characteristics
US20030067476A1 (en) 2001-10-04 2003-04-10 Eastman Kodak Company Method and system for displaying an image
US6919902B2 (en) * 2002-06-03 2005-07-19 Seiko Epson Corporation Method and apparatus for fetching pixel data from memory
JP2006301166A (ja) 2005-04-19 2006-11-02 Hitachi Displays Ltd 表示装置及びその駆動方法
WO2009073584A1 (en) 2007-11-29 2009-06-11 Oculis Labs, Inc. Method and apparatus for display of secure visual content
US8230375B2 (en) * 2008-09-14 2012-07-24 Raminda Udaya Madurawe Automated metal pattern generation for integrated circuits
US8169240B2 (en) * 2010-03-23 2012-05-01 Himax Technologies Limited Driver circuit of display device
US9344660B2 (en) 2011-02-25 2016-05-17 Intrinsix Corporation Foveal imager readout integrated circuit (ROIC)
US9030583B2 (en) 2011-09-21 2015-05-12 Semiconductor Components Industries, Llc Imaging system with foveated imaging capabilites
CN103959134B (zh) 2011-11-24 2017-05-10 松下知识产权经营株式会社 头戴式显示器装置
US10290156B2 (en) 2015-03-11 2019-05-14 Facebook Technologies, Llc Display device with dual data drivers
US10037620B2 (en) 2015-05-29 2018-07-31 Nvidia Corporation Piecewise linear irregular rasterization
US10210844B2 (en) * 2015-06-29 2019-02-19 Microsoft Technology Licensing, Llc Holographic near-eye display
US10152122B2 (en) * 2016-07-18 2018-12-11 Tobii Ab Foveated rendering

Also Published As

Publication number Publication date
US20210090526A1 (en) 2021-03-25
US20190355332A1 (en) 2019-11-21
US11823648B2 (en) 2023-11-21
WO2018140287A1 (en) 2018-08-02
CN110214349A (zh) 2019-09-06
US10885883B2 (en) 2021-01-05

Similar Documents

Publication Publication Date Title
CN110214349B (zh) 具有中心凹形显示系统的电子设备
CN109074774B (zh) 经过中央凹渲染的显示
US11210990B2 (en) Foveated display
US8130227B2 (en) Distributed antialiasing in a multiprocessor graphics system
US6473086B1 (en) Method and apparatus for graphics processing using parallel graphics processors
EP0530762A2 (en) DMD display system controller
KR102471042B1 (ko) 표시 장치 및 이의 불량 검출 방법
KR20160130628A (ko) 디스플레이 드라이버, 디스플레이 장치 및 디스플레이 시스템
US10580345B2 (en) Display driver and display panel module
KR20140030437A (ko) 표시 장치
US11487357B2 (en) Systems and methods for displaying foveated images
KR102317789B1 (ko) 하나의 이미지로부터 다양한 해상도를 갖는 이미지들을 생성할 수 있는 스케일러 회로와 이를 포함하는 장치들
CN105491268B (zh) 应用处理器、片上系统及操作方法
KR20140017740A (ko) 멀티비젼 시스템 및 그 구동방법
CN113539081A (zh) 显示装置和显示面板
US9478003B2 (en) Display driver sorting display data for output to a display panel
CN112419968B (zh) 一种数据显示方法及显示屏
KR102458405B1 (ko) 표시 장치 및 이를 포함하는 전자 기기
JP2008076443A (ja) 液晶表示装置
TWI729658B (zh) 影像顯示系統與方法
US11112864B2 (en) Display device and display system including the same
WO2010070362A1 (en) Display
JP2011043658A (ja) 半導体集積回路装置及び画像処理システム
KR102467473B1 (ko) 구동회로, 표시장치 및 그 구동 방법
JPH0544680B2 (zh)

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant