CN110137215A - 像素排列结构、显示基板和显示装置 - Google Patents

像素排列结构、显示基板和显示装置 Download PDF

Info

Publication number
CN110137215A
CN110137215A CN201810137016.5A CN201810137016A CN110137215A CN 110137215 A CN110137215 A CN 110137215A CN 201810137016 A CN201810137016 A CN 201810137016A CN 110137215 A CN110137215 A CN 110137215A
Authority
CN
China
Prior art keywords
pixel
sub
line
line segment
arrangement structure
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201810137016.5A
Other languages
English (en)
Inventor
刘利宾
杨倩
王红丽
皇甫鲁江
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to CN201810137016.5A priority Critical patent/CN110137215A/zh
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to JP2020535642A priority patent/JP7322031B2/ja
Priority to EP18905193.1A priority patent/EP3751612A4/en
Priority to PCT/CN2018/124884 priority patent/WO2019153949A1/zh
Priority to US16/621,904 priority patent/US20200119107A1/en
Priority to US16/234,777 priority patent/US10854684B2/en
Priority to US16/755,970 priority patent/US11448807B2/en
Publication of CN110137215A publication Critical patent/CN110137215A/zh
Priority to US16/600,316 priority patent/US11264430B2/en
Priority to US17/108,691 priority patent/US11233096B2/en
Priority to US17/551,341 priority patent/US20220109033A1/en
Priority to US17/880,874 priority patent/US11747531B2/en
Priority to US18/140,699 priority patent/US12001035B2/en
Priority to JP2023121809A priority patent/JP2023138574A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/351Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels comprising more than three subpixels, e.g. red-green-blue-white [RGBW]
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/353Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels characterised by the geometrical arrangement of the RGB subpixels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/352Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels the areas of the RGB subpixels being different

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

一种像素排列结构、显示基板和显示装置。该像素排列结构包括多个像素组;每个像素组包括第一子像素、第二子像素、第三子像素和第四子像素;在像素组中,第二子像素的中心和第三子像素的中心的连线为第一线段;第一子像素和第四子像素位于第二子像素和第三子像素之间且分设于第一线段的两侧;第一子像素的中心和第四子像素的中心的连线为第二线段,所述第二线段的长度小于所述第一线段的长度。由此,该像素排列结构可提高分辨率,并且还可提升显示质量。

Description

像素排列结构、显示基板和显示装置
技术领域
本公开的实施例涉及一种像素排列结构、显示基板和显示装置。
背景技术
随着显示技术的不断发展,人们对于显示装置的分辨率的要求也越来越高。由于具有显示质量高等优点,高分辨率显示装置的应用范围也越来越广。通常,可通过减小像素的尺寸和减小像素间的间距来提高显示装置的分辨率。然而,像素的尺寸和像素间的间距的减少对制作工艺的精度要求也越来越高,从而会导致显示装置的制作工艺的难度和制作成本的增加。
另一方面,子像素渲染(Sup-Pixel Rendering,SPR)技术可以利用人眼对不同色彩子像素的分辨率的差异,改变常规的红、绿、蓝三色子像素简单定义一个像素的模式,通过不同的像素间共享某些位置分辨率不敏感颜色的子像素,用相对较少的子像素数,模拟实现相同的像素分辨率表现能力,从而降低制作工艺的难度和制作成本。
发明内容
本公开实施例提供一种像素排列结构、显示基板和显示装置。该像素排列结构可通过调节敏感颜色子像素的间距,改善敏感颜色子像素的分布均匀性,从而可提高该像素排列结构视觉上的分辨率,并且还可提高该像素排列结构的显示质量。
本公开至少一实施例提供一种像素排列结构,包括多个像素组;
每个像素组包括第一子像素、第二子像素、第三子像素和第四子像素;
在所述像素组中,所述第二子像素的中心和所述第三子像素的中心的连线为第一线段;所述第一子像素和所述第四子像素位于所述第二子像素和所述第三子像素之间且分设于所述第一线段的两侧;
所述第一子像素的中心和所述第四子像素的中心的连线为第二线段;
所述第二线段的长度小于所述第一线段的长度。
本公开至少一实施例提供一种显示基板,包括本公开至少一实施例提供的像素排列结构。
本公开至少一实施例提供一种显示装置,包括本公开至少一实施例提供的显示基板。
附图说明
为了更清楚地说明本公开实施例的技术方案,下面将对实施例的附图作简单地介绍,显而易见地,下面描述中的附图仅仅涉及本公开的一些实施例,而非对本公开的限制。
图1为一种像素排列结构的示意图;
图2为本公开一实施例提供的一种像素排列结构的示意图;
图3A为本公开一实施例提供的一种像素排列结构的示意图;
图3B为本公开另一实施例提供的一种像素排列结构的示意图;
图3C为本公开另一实施例提供的一种像素排列结构的示意图;
图4为本公开一实施例提供的一种像素排列结构的示意图;
图5A为本公开另一实施例提供的一种像素排列结构的示意图;
图5B为本公开另一实施例提供的一种像素排列结构的示意图;
图6为本公开另一实施例提供的一种像素排列结构的示意图;
图7A为本公开另一实施例提供的一种像素排列结构的示意图;
图7B为本公开另一实施例提供的一种像素排列结构的示意图;
图8为本公开另一实施例提供的一种显示基板的像素排列结构以及驱动线和数据线的示意图。
具体实施方式
为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例的附图,对本公开实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本公开的一部分实施例,而不是全部的实施例。基于所描述的本公开的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本公开保护的范围。
除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。
图1示出了一种像素排列结构示意图。如图1所示,该像素排列为典型的pentile排列方式,一个最小重复单元包括两个绿色子像素0111,一个红色子像素0112和一个蓝色子像素0113,该像素排列均匀分布,易实现高PPI(Pixel Per Inch)显示。
本申请的发明人发现,在图1所示的像素排列结构中,最小重复单元中的两个绿色子像素0111距离较远,不利于提高视觉分辨率,容易出现彩边和颗粒感。通常,图1中的最小重复单元中,两个绿色子像素0111的中心连线LS02与该最小重复单元中红色子像素0112的中心和蓝色子像素0113的中心的连线LS01长度大致相同。
即使采用SPR技术后,高分辨率产品仍然需要较高PPI(Pixel Per Inch)子像素图形化工艺来制作,因此仍然受到制作工艺精度的制约。因此,需要从像素排列结构上进行改进以降低制作工艺难度,以使高分辨率产品适于量产。
为了制作具有高分辨率的显示装置,需要减少像素的尺寸和像素间的间距。然而,像素的尺寸和像素间的间距的减少对制作工艺的精度要求也越来越高,从而会导致显示装置的制作工艺的难度和制作成本的增加。例如,在制作具有高分辨率的有源矩阵有机发光二极管(Active Matrix Organic Light-Emitting Diode,AMOLED)显示装置时,由于精细金属掩膜(Fine Metal Mask,FMM)技术的工艺精度的限制,制作具有高分辨率(例如,大于300像素密度(PPI))的有源矩阵有机发光二极管(AMOLED)显示装置制作工艺难度大、制作成本较高。像素排列的优劣对显示效果具有较大的影响,好的像素排列可以提高画面显示质量,提升开口率,降低混色降低工艺难度。
如图2所示,本公开至少一实施例提供一种像素排列结构,包括多个像素组01。每个像素组01包括第一子像素111、第二子像素112、第三子像素113和第四子像素114。在像素组01中,第二子像素112的中心C2和第三子像素113的中心C3的连线为第一线段LS1;第一子像素111和第四子像素114位于第二子像素112和第三子像素113之间且分设于第一线段LS1的两侧。第一子像素111的中心C1和第四子像素114的中心C4的连线为第二线段LS2;第二线段LS2的长度小于第一线段LS1的长度。例如,为了获得较好的像素密排效果,第二线段LS2与第一线段LS1的长度之比小于或等于3/4。
根据本公开至少一实施例提供的像素排列结构,缩小了同一像素组中的第一子像素和第四子像素之间的距离,一方面,可使得像素排列更紧密,降低混色风险、改善彩边,改善视觉颗粒感。另一方面,可拉大子像素之间的间距,以利于制作。或者,也可以兼顾像素排列紧密程度和子像素之间的间距,在二者之间寻求一个平衡,使得像素排列相对紧密且一定程度上拉大子像素之间的间距(像素定义层间距),以利于兼得降低混色风险、改善彩边,改善视觉颗粒感的效果以及拉大子像素之间的间距的效果。例如,本公开的实施例中给出的各子像素的形状可由像素定义层定义,但不限于此。例如,附图中的各子像素为实际发光区域。各子像素的具体形状可根据制备工艺进行设置。例如,该实际发光区域可由电极、发光层、像素定义层至少之一的形状来确定。例如,当该种像素排列结构应用于OLED显示基板,第一子像素和第四子像素为相同颜色时,还可以使得同一像素组中的第一子像素和第四子像素的发光层图形应用掩膜版的同一开口蒸镀形成。
例如,第一子像素111和第四子像素114可为人眼敏感颜色的子像素,例如可为绿色子像素、黄色子像素、白色子像素等。例如,相比于第二子像素112和第三子像素113,第一子像素111和第四子像素114的面积相对较小,例如,第一子像素111的面积小于第二子像素112,和/或,第一子像素111的面积小于第三子像素113的面积。类似的,第四子像素114可参照上述对于第一子像素111面积的描述。
根据本公开至少一实施例提供的像素排列结构,可通过调节视觉位置敏感颜色子像素的间距,改善敏感颜色子像素的分布均匀性,从而可提高该像素排列结构视觉上的分辨率,提升显示质量。
第二子像素112和第三子像素113可为人眼不敏感颜色的子像素。例如,第二子像素112和第三子像素113之一为红色子像素,另一个为蓝色子像素,但不限于此。本公开的实施例中,以第二子像素112为红色子像素,第三子像素113为蓝色子像素为例进行说明。需要说明的是,当像素排列结构采用红绿蓝(RGB)模式时,上述的人眼敏感颜色可为绿色。
如图2所示,第一线段LS1可以沿第一方向X延伸,第二线段LS2可以沿第二方向Y延伸。例如,第一方向X垂直于第二方向Y。例如,每个像素组01中,第一子像素111和第四子像素114以第一方向X为对称轴进行排列,以使得像素结构排布更均匀。例如,第一子像素111相对第二子像素112和第三子像素113均匀排列,保持一致,以使得像素结构排布更均匀。
如图2所示,根据本公开一个或多个实施例提供的像素排列结构,第二线段LS2垂直于第一线段LS1。从而,可使得像素排列更均匀。例如,第二线段LS2位于第一线段LS1的中垂线上,此时,各个颜色的子像素在第一方向X上的宽度可均相同,但不限于此。从而,可使得像素结构分布更均匀,画面显示质量更高,改善较低PPI下的显示颗粒感问题。
如图2所示,为了方便描述,给出了多个正方形的虚线框,每个虚线框的长度为1/2L,四个虚线框可形成边长为L的正方形。图2中的深色矩形虚线框内为一个像素组01。该像素组01可为该像素排列结构的最小重复单元。例如,像素排列结构可通过最小重复单元的平移复制而得。例如,最小重复单元内不包括可平移重复以进行排列以形成像素结构的子单元。
如图2所示,第一线段SL1与第二线段SL2垂直,且互相垂直平分。第一线段SL1垂直平分第二线段SL2。第二线段SL2也垂直平分第一线段SL1。例如,像素组01中,第一子像素111、第二子像素112、第四子像素114和第三子像素113的中心的连线围成的最大区域呈菱形,第一线段SL1和第二线段SL2分别为该菱形的对角线。
如图2所示,在像素组01中,第一子像素111的中心C1和第四子像素114的中心C4之间的距离可大于或等于1/2L,例如,该距离的范围可从1/2L至L。例如,第一子像素111和第四子像素可采用相同颜色的子像素。第一子像素111和第四子像素采用相同颜色的子像素,例如均为第一子像素111时,该距离的设置还可避免因相邻的第一子像素距离较近而导致的相邻的两个第一子像素难以分辨,被人眼视觉上合二为一的情况,从而可避免因此产生的颗粒感。由此,该像素排列结构可改善第一子像素的分布均匀性,从而可提高视觉上的分辨率,并且还可提升显示质量。
如图2所示,第三子像素113的中心C3和第二子像素112的中心C2之间的距离可为4/3L。为了使得第二线段LS2与第一线段LS1的长度之比小于或等于3/4,可在工艺允许的条件下,拉大同一像素组内第三子像素113和第二子像素112之间的距离,和/或者,减小第一子像素111和第四子像素114之间的距离。
如图2所示,根据本公开一个或多个实施例提供的像素排列结构,为了获得紧密排列的像素结构,第二线段LS2与第一线段LS1的长度之比可大于或等于3/8。
图3A中给出了去除了图2中给出的虚线的像素排列结构。本公开的实施例中给出的虚线,中心等是为了便于描述给出的虚拟线,虚拟中心。例如,中心可为重心,对边的垂直平分线的交点等,但不限于此。
图3B示出了根据本公开一个或多个实施例提供的像素排列结构。同一像素组01中,第一子像素111和第四子像素114采用同一种颜色。例如,均为第一子像素111。由于同色子像素没有混色问题,同一像素组01中的第一子像素111和第四子像素114的发光层图形可采用掩膜版的同一开口进行蒸镀,从而,可利于掩膜版的张网,张网压力小,提高张网的质量。
如图3B所示,因同一行的第一子像素111的斜率较低,当属于同一行的第一子像素111共同显示直线时,由于斜率较低(图3B中的密集点虚线),相邻像素组的第一子像素的波动幅度较小,从而可避免因波动幅度较大而导致的与相邻的行所显示的直线相互咬合而产生的两条直线难以分辨,被人眼视觉上合二为一的情况。由此,该像素排列结构可提高视觉上的分辨率。
图3C示出了根据本公开一个或多个实施例提供的像素排列结构。如图3C所示,各像素组01中,第一子像素111和第四子像素114为相同颜色的子像素,例如可包括两种类型的像素组,一种类型的像素组中相同颜色的成对子像素为第一子像素(例如,绿色子像素),另一种类型的像素组中相同颜色的成对子像素为第四子像素(例如,白色子像素或者黄色子像素)。在每个像素组的对角线方向上相邻的像素组中的位于第二子像素和第三子像素之间的成对设置的两个子像素的颜色与该像素组中位于第二子像素和第三子像素之间的成对设置的子像素的颜色不同。
图4示出了根据本公开一个或多个实施例提供的像素排列结构,如图4所示,第一线段LS1可以沿第一方向X延伸,在第一方向X上相邻的两个像素组01中的相邻的第二子像素112和第三子像素113之间的中心连线LS3的长度D1小于第一线段LS1的长度,以使得像素可以紧密排列。图4中以第一线段LS1的长度为4/3L为例进行说明,但并不限于此。例如,第一线段LS1的长度范围可为11/9L-13/9L。
例如,为了使得像素尽可能的紧密排列和工艺条件允许相结合,在第一方向上相邻的两个像素组01中的相邻的第二子像素112的中心和第三子像素113的中心之间的中心连线LS3的长度D1与第一线段LS1的比值小于或等于1/2。图4中以距离D1的长度为2/3L为例进行说明,但并不限于此。例如,距离D1的长度范围可为5/9L-7/9L。
如图4所示,根据本公开一个或多个实施例提供的像素排列结构,多个像素组01呈阵列排列,包括多行和多列,例如,可包括位于奇数行的多个第一像素组011和位于偶数行的多个第二像素组012。例如,偶数行的像素组和奇数行的像素组错位排布。第二线段LS2可以沿第二方向Y延伸。例如,为了实现在列方向上的像素密排,在相邻的奇数行或者在相邻的偶数行中,在第二方向Y上相邻的两个像素组01中的相邻的第一子像素111和第四子像素114的中心连线L14的长度D2大于第二线段LS2的长度。例如,在相邻的奇数行或者在相邻的偶数行中,在第二方向Y上相邻的两个像素组01中的相邻的第一子像素111和第四子像素114的中心连线L14的长度D2与第二线段LS2的长度的比值大于等于1并且小于等于3。
例如,在相邻的奇数行或者在相邻的偶数行中,在第二方向Y上相邻的两个像素组01中的相邻的第一子像素111和第四子像素114的中心连线的长度D2大于第二线段LS2的长度。从而,可形成一个像素组周围密排6个像素组的像素结构。奇数行像素组和偶数行像素组错位排布。例如,可在第一方向Y上错位半个像素组在第一方向Y上的长度,例如,错位长度为L,但不限于此。例如,在相邻的奇数行或者在相邻的偶数行中,在第二方向上相邻的两个像素组01中的相邻的第一子像素111和第四子像素114的中心连线L14的长度D2与第二线段LS2的长度的比值大于等于1并且小于等于3。
如图4所示,根据本公开一个或多个实施例提供的像素排列结构,每个像素组01的第二线段LS2的延长线穿过在第二方向Y上与该像素组01相邻并且位于同一行的两个像素组01的中心连线LSC的中点C0。每个像素组01的中心为C1,相邻两个像素组01的中心C1的连线为中心连线LSC。例如,像素组01的中心C1可以为第一线段LS1和第二线段LS2的交点。
例如,每个第一像素组011的第二线段LS2的延长线穿过与该第一像素组011相邻并且位于同一行的两个第二像素组012的相邻的第三子像素113和第二子像素112的中心连线LS3的中心C5。例如,中心C5和中心C0可为同一个点。
如图4所示,根据本公开一个或多个实施例提供的像素排列结构,在相邻的奇数行或者在相邻的偶数行中,在第二方向Y上排列的相邻两个像素组01中的两个第三子像素113的中心连线LS4和位于该两个第三子像素113之间的像素组01中的第一线段LS1的交点IP1位于该第一线段LS1的中心IP0与第四子像素114的中心C4之间。例如,第一线段LS1的中心IP0可以为该像素组01的中心C1。
例如,在相邻奇数行中,位于同一列的相邻第一像素组011的两个第三子像素113的中心连线LS4和与该第三子像素113相邻的第二像素组012的第一线段LS1的交点IP1位于该第二像素组012的第一线段LS1的第一线段LS1和第二线段LS2的交点IP0和第二子像素112的中心C2之间的位置。上述描述中的第三子像素113也可替换为第二子像素。
如图4所示,根据本公开一个或多个实施例提供的像素排列结构,同一像素组中,第二子像素112与第一子像素111之间的最近距离为L1,第二子像素112与第四子像素114之间的最近距离为L2,第三子像素113与第一子像素111之间的最近距离为L3,第三子像素113与第四子像素114之间的最近距离为L4,L1=L2=L3=L4。
如图4所示,根据本公开一个或多个实施例提供的像素排列结构,第一子像素111或第四子像素114和在第二方向上与其相邻的且与其不在同一行的像素组中的第二子像素112和第三子像素113的最近距离分别为L5和L6,L5=L6。
例如,在一个实施例中,L1=L2=L3=L4=L5=L6。
例如,有关L1、L2、L3、L4、L5和L6可参照图7A和7B中有关于最小工艺间距d的标注。各最近距离为两个子像素之间的最小距离。例如,在实际制作时,可使得L1、L2、L3、L4、L5和L6尽量接近于最小工艺间距d。
如图4所示,根据本公开一个或多个实施例提供的像素排列结构,相邻子像素中,各相对的边大概平行或夹角小于45°,相邻子像素包括第一子像素111、第二子像素112、第三子像素113和第四子像素114中任意相邻的两个。
如图5A所示,根据本公开一个或多个实施例提供的像素排列结构,第一子像素111和第四子像素114均为条形,第一子像素111的延伸方向A1与第四子像素114的延伸方向A2不重合。例如,第一子像素111的延伸方向A1与第四子像素114的延伸方向A2相交或者有夹角。例如,每个像素组中,第一子像素111和第四子像素114以第一方向X为对称轴进行排列,并进行一定角度的倾斜。例如,倾斜角度与第一方向夹角范围为30°-50°,进一步例如,为45°,但不限于此。例如,第一子像素111的延伸方向A1可为第一子像素111的长轴方向,但不限于此。例如,第四子像素114的延伸方向A2可为第四子像素114的长轴方向,但不限于此。
如图5A所示,根据本公开一个或多个实施例提供的像素排列结构,每个像素组01中,第一子像素111和第四子像素114相对于第一线段LS1对称排列。例如,每个像素组01中,第一子像素111和第四子像素114相对于第二线段LS2不对称排列。
例如,第二子像素112和第三子像素113相对于第二线段LS2对称排列,但不限于此。
例如,本公开的实施例中,条形是指一个方向的长度大于另一个方向的长度,或者,在一个方向上尺寸大于其他方向尺寸即可。条形不限于矩形,可以为其他形状,例如,可以为长条六边形,长椭圆形,梯形或其他形状。本公开的实施例中,各子像素的形状不限于规则形状,也可以为不规则形状。
例如,第一子像素111的延伸方向A1与第四子像素114的延伸方向A2的夹角为70°-100°,进一步的,80°-95°,更进一步,为90°(直角),从而,可利用形成较大面积的第一子像素111和第四子像素114,以提高出光面积,并利于掩膜版制作时的张网。例如,为直角的情况下,可以允许有上下几度的偏差。例如,可以与90°上下偏差5°。
图5B示出了根据本公开一个或多个实施例提供的像素排列结构,第一子像素111的延伸方向A1与第四子像素114的延伸方向A2的夹角为直角,并且,在同一像素组01中,第一子像素111和第四子像素114为相同颜色子像素。
图6示出了根据本公开一个或多个实施例提供的像素排列结构,如图6所示,第二子像素112和第三子像素113可为菱形或近似菱形的形状。近似菱形例如包括圆角菱形,切角菱形等,但不限于此。菱形或近似菱形的形状的子像素形状更加利于像素密排。例如,可使得第一子像素能能够比较对称的围绕在第三子像素和第二子像素的周围,第一子像素111的长边均朝向第二子像素112,短边均朝向第三子像素113,以最大程度保证像素排列的均一。第一子像素111的排列更加均匀,可以一定程度上改善彩边,有利于HPPI的实现,可以尽可能高的提高像素开口率。
各子像素的形状不限于之前所述,子像素的形状可根据需要进行调整。面积最大化是确定子像素形状的主要原则。
为避免混色,不同颜色子像素间距需大于图形化工艺的最小工艺间距d,再考虑某些特殊工艺对称性要求,例如,FMM张网希望开孔图形和分布对称,第一子像素和第四子像素的形状可分别为直角底角的对称五边形(如图2所示)。可以看到,采用对称形状子像素的相邻像素组间第二、三子像素间距明显地大于其他不同颜色子像素间距(最小工艺间距d),即,设计上仍存在可利用面积。在FMM张网技术允许或采用其他对对称性不敏感(如CF)工艺情况下,可以采用非对称子像素形状实现子像素面积最大。
图7A和图7B示出了根据本公开一个或多个实施例提供的像素排列结构。如图7A和图7B所示,在允许采用非对称子像素形状的条件下,根据不同的图像化工艺最小工艺间距d,第二子像素112和第三子像素113形状可以为直角梯形或切掉锐角的直角梯形,以使得面积最大化。
如图7A所示,由于第二子像素112和第三子像素113的形状均为直角梯形,相对于第二子像素112和第三子像素113的形状均为六边形(两个直角底角对称五边形联合形成六边形)的情况,第二子像素112和第三子像素113的锐角部190可进一步提高第二子像素112和第三子像素113的面积,从而进一步提高像素组内的空间利用率。该像素排列结构可提高对像素组内的空间利用率。
如图7B所示,第二子像素112和第三子像素113的形状均为锐角被切角的等腰梯形。从而,在工艺精度一定的情况下,也就是说,第一子像素111分别与第二子像素112和第三子像素113的距离一定的情况下,增加第二子像素112和第三子像素113的面积,从而提高对像素组内的空间的利用率。
根据本公开一个或多个实施例提供的像素排列结构,第二子像素112和第三子像素113的形状包括等腰梯形、六边形、菱形至少之一,第二子像素112包括五边形、矩形、近似矩形至少之一。近似矩形例如包括圆角矩形,但不限于此。
本公开至少一实施例提供一种显示基板,包括上述任一像素排列结构。
图8示出了根据本公开一个或多个实施例提供的显示基板。如图8所示,在同一行像素组中,第三子像素113和第一子像素111可采用第一驱动线DL1驱动,第二子像素112和第四子像素114可采用第二驱动线DL2驱动。第一驱动线DL1沿E1方向延伸,第二驱动线DL2沿E1方向延伸。例如,E1方向平行于第一方向X。
如图8所示,奇数列像素组中的第一子像素111和第四子像素114可采用第一数据线DT1输入数据信号,位于相邻两条第一数据线DT1之间的第二子像素112和第三子像素113可采用第二数据线DT2输入数据信号。例如,数据信号包括电压和/或电流。第一数据线DT1沿E2方向延伸,第二数据线DT2也沿E2方向延伸,E2方向平行于第二方向Y。
例如,一个像素单元组01包括两个像素单元,例如,第一子像素111和第二子像素112形成一个像素单元,第三子像素113和第四子像素114形成另一个像素单元。每个像素单元中可以共用与其相邻的第三子像素111或第四子像素114以形成虚拟像素。采用子像素共用的方式实现显示。
本公开至少一实施例提供一种显示装置,包括上述任一显示基板。因此,可提高该显示装置的分辨率,进而可提供一种具有真实的高分辨率的显示装置。另外,由于该像素排列结构的对称性更好,因此该显示装置的显示效果较好。
例如,在一些示例中,该显示装置可以为智能手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
有以下几点需要说明:
(1)本公开实施例附图中,只涉及到与本公开实施例涉及到的结构,其他结构可参考通常设计。
(2)在不冲突的情况下,本公开同一实施例及不同实施例中的特征可以相互组合。
以上,仅为本公开的具体实施方式,但本公开的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本公开揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本公开的保护范围之内。因此,本公开的保护范围应以权利要求的保护范围为准。

Claims (17)

1.一种像素排列结构,包括多个像素组;
每个像素组包括第一子像素、第二子像素、第三子像素和第四子像素;
在所述像素组中,所述第二子像素的中心和所述第三子像素的中心的连线为第一线段;所述第一子像素和所述第四子像素位于所述第二子像素和所述第三子像素之间且分设于所述第一线段的两侧;
所述第一子像素的中心和所述第四子像素的中心的连线为第二线段;
所述第二线段的长度小于所述第一线段的长度。
2.根据权利要求1所述的像素排列结构,其中,所述第二线段与所述第一线段的长度之比小于或等于3/4。
3.根据权利要求1所述的像素排列结构,其中,所述第二线段和所述第一线段互相垂直平分。
4.根据权利要求1所述的像素排列结构,其中,所述第二线段与所述第一线段的长度之比大于或等于3/8。
5.根据权利要求1所述的像素排列结构,其中,在所述像素组中,所述第一子像素和所述第四子像素均为条形,所述第一子像素的延伸方向与所述第四子像素的延伸方向不重合。
6.根据权利要求5所述的像素排列结构,其中,所述第一子像素的延伸方向与所述第四子像素的延伸方向的夹角为70°-100°。
7.根据权利要求5所述的像素排列结构,其中,所述第一子像素和所述第四子像素相对于所述第一线段对称排列,和/或者,所述第二子像素和所述第三子像素相对于所述第二线段对称排列。
8.根据权利要求1-7任一项所述的像素排列结构,其中,所述第一线段可以沿第一方向延伸,所述第二线段可以沿第二方向延伸;
所述多个像素组呈阵列排列,形成多行和多列,偶数行的像素组和奇数行的像素组错位排布;
在所述第一方向上相邻的两个像素组中的相邻的第二子像素和第三子像素的中心连线的长度小于所述第一线段的长度;
在相邻的奇数行或者在相邻的偶数行中,在所述第二方向上相邻的两个像素组中的相邻的第一子像素和第四子像素的中心连线的长度大于所述第二线段的长度。
9.根据权利要求8所述的像素排列结构,其中,在所述第一方向上相邻的两个像素组中的相邻的第二子像素和第三子像素的中心连线的长度与所述第一线段的比值小于或等于1/2;和/或者,
在相邻的奇数行或者在相邻的偶数行中,在所述第二方向上相邻的两个像素组中的相邻的第一子像素和第四子像素的中心连线的长度与所述第二线段的长度的比值大于等于1并且小于等于3。
10.根据权利要求8所述的像素排列结构,其中,每个像素组的所述第二线段的延长线穿过在第二方向上与该像素组相邻并且位于同一行的两个像素组的中心连线的中点。
11.根据权利要求10所述的像素排列结构,其中,在相邻的奇数行或者在相邻的偶数行中,在所述第二方向上排列的相邻两个像素组中的两个第三子像素的中心连线和位于该两个第三子像素之间的像素组中的第一线段的交点位于该第一线段的中心与第四子像素的中心之间。
12.根据权利要求8所述的像素排列结构,其中,同一像素组中,所述第二子像素与所述第一子像素之间的最近距离为L1,所述第二子像素与所述第四子像素之间的最近距离为L2,所述第三子像素与所述第一子像素之间的最近距离为L3,所述第三子像素与所述第四子像素之间的最近距离为L4,L1=L2=L3=L4。
13.根据权利要求12所述的像素排列结构,其中,所述第一子像素或所述第四子像素和在所述第二方向上与其相邻的且与其不在同一行的像素组中的第二子像素和第三子像素的最近距离分别为L5和L6,L5=L6。
14.根据权利要求12或13所述的像素排列结构,其中,相邻子像素中,各相对的边大概平行或夹角小于45°,所述相邻子像素包括所述第一子像素、第二子像素、第三子像素和第四子像素中任意相邻的两个。
15.根据权利要求1-7任一项所述的像素排列结构,其中,所述第一子像素和所述第四子像素为同一颜色的子像素。
16.一种显示基板,包括权利要求1-15任一项所述的像素排列结构。
17.一种显示装置,包括权利要求16所述的显示基板。
CN201810137016.5A 2016-02-18 2018-02-09 像素排列结构、显示基板和显示装置 Pending CN110137215A (zh)

Priority Applications (13)

Application Number Priority Date Filing Date Title
CN201810137016.5A CN110137215A (zh) 2018-02-09 2018-02-09 像素排列结构、显示基板和显示装置
JP2020535642A JP7322031B2 (ja) 2018-02-09 2018-12-28 ピクセル配列構造、表示基板及び表示装置
EP18905193.1A EP3751612A4 (en) 2018-02-09 2018-12-28 PIXEL ARRANGEMENT STRUCTURE, DISPLAY BOARD AND DISPLAY DEVICE
PCT/CN2018/124884 WO2019153949A1 (zh) 2018-02-09 2018-12-28 像素排列结构、显示基板和显示装置
US16/621,904 US20200119107A1 (en) 2018-02-09 2018-12-28 Pixel arrangement structure, display substrate, and display device
US16/234,777 US10854684B2 (en) 2016-02-18 2018-12-28 Pixel arrangement structure and driving method thereof, display substrate and display device
US16/755,970 US11448807B2 (en) 2016-02-18 2019-05-14 Display substrate, fine metal mask set and manufacturing method thereof
US16/600,316 US11264430B2 (en) 2016-02-18 2019-10-11 Pixel arrangement structure with misaligned repeating units, display substrate, display apparatus and method of fabrication thereof
US17/108,691 US11233096B2 (en) 2016-02-18 2020-12-01 Pixel arrangement structure and driving method thereof, display substrate and display device
US17/551,341 US20220109033A1 (en) 2016-02-18 2021-12-15 Pixel arrangement structure and driving method thereof, display substrate and display device
US17/880,874 US11747531B2 (en) 2016-02-18 2022-08-04 Display substrate, fine metal mask set and manufacturing method thereof
US18/140,699 US12001035B2 (en) 2016-02-18 2023-04-28 Display substrate and display device
JP2023121809A JP2023138574A (ja) 2018-02-09 2023-07-26 ピクセル配列構造、表示基板及び表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810137016.5A CN110137215A (zh) 2018-02-09 2018-02-09 像素排列结构、显示基板和显示装置

Publications (1)

Publication Number Publication Date
CN110137215A true CN110137215A (zh) 2019-08-16

Family

ID=67547887

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810137016.5A Pending CN110137215A (zh) 2016-02-18 2018-02-09 像素排列结构、显示基板和显示装置

Country Status (5)

Country Link
US (1) US20200119107A1 (zh)
EP (1) EP3751612A4 (zh)
JP (2) JP7322031B2 (zh)
CN (1) CN110137215A (zh)
WO (1) WO2019153949A1 (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111009566A (zh) * 2019-12-19 2020-04-14 京东方科技集团股份有限公司 显示基板、显示装置及充电座
CN112038375A (zh) * 2020-09-02 2020-12-04 昆山国显光电有限公司 显示面板和显示装置
CN113097277A (zh) * 2021-03-31 2021-07-09 武汉天马微电子有限公司 显示面板和显示装置
WO2023098639A1 (zh) * 2021-11-30 2023-06-08 维沃移动通信有限公司 图像传感器、摄像模组和电子设备

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11264430B2 (en) 2016-02-18 2022-03-01 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel arrangement structure with misaligned repeating units, display substrate, display apparatus and method of fabrication thereof
US11747531B2 (en) 2016-02-18 2023-09-05 Chengdu Boe Optoelectronics Technology Co., Ltd. Display substrate, fine metal mask set and manufacturing method thereof
CN110137213A (zh) 2018-02-09 2019-08-16 京东方科技集团股份有限公司 像素排列结构及其显示方法、显示基板
US11448807B2 (en) 2016-02-18 2022-09-20 Chengdu Boe Optoelectronics Technology Co., Ltd. Display substrate, fine metal mask set and manufacturing method thereof
US11233096B2 (en) 2016-02-18 2022-01-25 Boe Technology Group Co., Ltd. Pixel arrangement structure and driving method thereof, display substrate and display device
US11574960B2 (en) 2018-02-09 2023-02-07 Boe Technology Group Co., Ltd. Pixel arrangement structure, display substrate, display device and mask plate group
CN114355678B (zh) 2018-02-09 2023-11-03 京东方科技集团股份有限公司 显示基板和显示装置
RU2728834C1 (ru) 2019-07-31 2020-07-31 Боэ Текнолоджи Груп Ко., Лтд. Подложка отображения и способ ее подготовки, панель отображения и устройство отображения
WO2021062604A1 (zh) 2019-09-30 2021-04-08 京东方科技集团股份有限公司 驱动器、显示装置及其光学补偿方法
KR20210059091A (ko) * 2019-11-13 2021-05-25 삼성디스플레이 주식회사 표시 장치
CN111010468B (zh) * 2019-12-03 2021-02-19 Oppo广东移动通信有限公司 一种显示屏组件以及电子装置
CN113593497B (zh) * 2021-07-30 2022-04-19 惠科股份有限公司 显示面板、驱动方法和显示装置

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140071030A1 (en) * 2012-03-06 2014-03-13 Samsung Display Co., Ltd. Pixel arrangement structure for organic light emitting diode display
CN103777393A (zh) * 2013-12-16 2014-05-07 北京京东方光电科技有限公司 显示面板及其显示方法、显示装置
CN104465714A (zh) * 2014-12-30 2015-03-25 京东方科技集团股份有限公司 一种像素结构及其显示方法、显示装置
CN104835832A (zh) * 2015-05-18 2015-08-12 京东方科技集团股份有限公司 像素排列结构、有机电致发光器件、显示装置、掩模板
CN104882464A (zh) * 2015-03-27 2015-09-02 友达光电股份有限公司 显示器的像素排列结构
US20150311264A1 (en) * 2014-04-25 2015-10-29 Au Optronics Corporation Display panel and pixel array thereof
CN205355055U (zh) * 2016-02-18 2016-06-29 京东方科技集团股份有限公司 一种像素排列结构、显示面板及显示装置
CN105826349A (zh) * 2015-01-09 2016-08-03 联咏科技股份有限公司 显示面板
CN207781607U (zh) * 2018-02-09 2018-08-28 京东方科技集团股份有限公司 像素排列结构、显示基板和显示装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102030799B1 (ko) * 2013-03-11 2019-10-11 삼성디스플레이 주식회사 유기발광표시장치
CN104269411B (zh) * 2014-09-11 2018-07-27 京东方科技集团股份有限公司 显示面板、有机发光二极管显示器和显示装置
CN105552099A (zh) * 2014-10-29 2016-05-04 上海和辉光电有限公司 一种oled像素排列结构
CN107275359B (zh) 2016-04-08 2021-08-13 乐金显示有限公司 有机发光显示装置
CN207883217U (zh) * 2018-02-09 2018-09-18 京东方科技集团股份有限公司 显示基板和显示装置
CN112186022A (zh) * 2018-02-09 2021-01-05 京东方科技集团股份有限公司 像素排列结构、显示基板、显示装置
CN114355678B (zh) * 2018-02-09 2023-11-03 京东方科技集团股份有限公司 显示基板和显示装置
CN207781608U (zh) * 2018-02-09 2018-08-28 京东方科技集团股份有限公司 显示基板和显示装置

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140071030A1 (en) * 2012-03-06 2014-03-13 Samsung Display Co., Ltd. Pixel arrangement structure for organic light emitting diode display
CN103777393A (zh) * 2013-12-16 2014-05-07 北京京东方光电科技有限公司 显示面板及其显示方法、显示装置
US20150311264A1 (en) * 2014-04-25 2015-10-29 Au Optronics Corporation Display panel and pixel array thereof
CN104465714A (zh) * 2014-12-30 2015-03-25 京东方科技集团股份有限公司 一种像素结构及其显示方法、显示装置
CN105826349A (zh) * 2015-01-09 2016-08-03 联咏科技股份有限公司 显示面板
CN104882464A (zh) * 2015-03-27 2015-09-02 友达光电股份有限公司 显示器的像素排列结构
CN104835832A (zh) * 2015-05-18 2015-08-12 京东方科技集团股份有限公司 像素排列结构、有机电致发光器件、显示装置、掩模板
CN205355055U (zh) * 2016-02-18 2016-06-29 京东方科技集团股份有限公司 一种像素排列结构、显示面板及显示装置
CN207781607U (zh) * 2018-02-09 2018-08-28 京东方科技集团股份有限公司 像素排列结构、显示基板和显示装置

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111009566A (zh) * 2019-12-19 2020-04-14 京东方科技集团股份有限公司 显示基板、显示装置及充电座
CN112038375A (zh) * 2020-09-02 2020-12-04 昆山国显光电有限公司 显示面板和显示装置
CN112038375B (zh) * 2020-09-02 2022-11-15 昆山国显光电有限公司 显示面板和显示装置
CN113097277A (zh) * 2021-03-31 2021-07-09 武汉天马微电子有限公司 显示面板和显示装置
WO2023098639A1 (zh) * 2021-11-30 2023-06-08 维沃移动通信有限公司 图像传感器、摄像模组和电子设备

Also Published As

Publication number Publication date
EP3751612A4 (en) 2021-10-27
EP3751612A1 (en) 2020-12-16
WO2019153949A1 (zh) 2019-08-15
JP7322031B2 (ja) 2023-08-07
JP2021513670A (ja) 2021-05-27
US20200119107A1 (en) 2020-04-16
JP2023138574A (ja) 2023-10-02

Similar Documents

Publication Publication Date Title
CN207781607U (zh) 像素排列结构、显示基板和显示装置
CN110137215A (zh) 像素排列结构、显示基板和显示装置
CN207883217U (zh) 显示基板和显示装置
CN110133919A (zh) 显示基板和显示装置
US10665640B2 (en) Pixel array structure and display device
CN207781608U (zh) 显示基板和显示装置
CN208077981U (zh) 像素排布结构、显示面板、高精度金属掩模板及显示装置
CN110335892A (zh) 像素排布结构、显示面板及显示装置
CN207320118U (zh) 像素结构、掩膜版及显示装置
CN110133886A (zh) 像素排列结构、显示基板和显示装置
CN110364558B (zh) 像素排布结构及显示面板
CN110137214A (zh) 显示基板和显示装置
US11106098B2 (en) Pixel arrangement structure, display substrate, display apparatus, and mask plate
CN110137212A (zh) 像素排列结构、显示基板以及显示装置
CN109671759A (zh) Oled像素结构
CN208172428U (zh) 像素排列结构、显示基板和显示装置
CN110224016A (zh) 像素结构及显示面板
CN110364557B (zh) 像素排布结构及显示面板
CN113471271B (zh) 一种显示面板和显示装置
US20220157897A1 (en) Pixel arrangement structure and display panel
CN207817361U (zh) 像素排列结构、显示基板和显示装置
CN108565277A (zh) 显示面板及其制作方法
CN108198514A (zh) 一种显示面板和显示装置
US11957019B2 (en) Pixel arrangement structure, display method and preparing method of pixel arrangement structure, and display substrate
CN207052607U (zh) 一种显示面板、掩膜板及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination