CN110112130A - 一种新型四颗二极管集成芯片的制造工艺 - Google Patents
一种新型四颗二极管集成芯片的制造工艺 Download PDFInfo
- Publication number
- CN110112130A CN110112130A CN201910358370.5A CN201910358370A CN110112130A CN 110112130 A CN110112130 A CN 110112130A CN 201910358370 A CN201910358370 A CN 201910358370A CN 110112130 A CN110112130 A CN 110112130A
- Authority
- CN
- China
- Prior art keywords
- area
- silicon chip
- chip substrate
- layer
- doping
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 14
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims abstract description 124
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims abstract description 102
- 229910052710 silicon Inorganic materials 0.000 claims abstract description 102
- 239000010703 silicon Substances 0.000 claims abstract description 102
- 239000000758 substrate Substances 0.000 claims abstract description 96
- 239000012535 impurity Substances 0.000 claims abstract description 69
- 239000012528 membrane Substances 0.000 claims abstract description 61
- 239000000377 silicon dioxide Substances 0.000 claims abstract description 61
- 238000002161 passivation Methods 0.000 claims abstract description 32
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims abstract description 31
- 229920005591 polysilicon Polymers 0.000 claims abstract description 31
- 238000002955 isolation Methods 0.000 claims abstract description 27
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 claims abstract description 26
- 229910052796 boron Inorganic materials 0.000 claims abstract description 26
- 239000011521 glass Substances 0.000 claims abstract description 26
- 239000002131 composite material Substances 0.000 claims abstract description 23
- 125000006850 spacer group Chemical group 0.000 claims abstract description 22
- 229910052751 metal Inorganic materials 0.000 claims abstract description 18
- 239000002184 metal Substances 0.000 claims abstract description 18
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 claims abstract description 15
- 229910052698 phosphorus Inorganic materials 0.000 claims abstract description 15
- 239000011574 phosphorus Substances 0.000 claims abstract description 15
- 238000000034 method Methods 0.000 claims description 47
- 239000007789 gas Substances 0.000 claims description 37
- GQPLMRYTRLFLPF-UHFFFAOYSA-N Nitrous Oxide Chemical compound [O-][N+]#N GQPLMRYTRLFLPF-UHFFFAOYSA-N 0.000 claims description 36
- 230000008569 process Effects 0.000 claims description 30
- 229920002120 photoresistant polymer Polymers 0.000 claims description 18
- 239000001272 nitrous oxide Substances 0.000 claims description 17
- 239000013078 crystal Substances 0.000 claims description 16
- BLRPTPMANUNPDV-UHFFFAOYSA-N Silane Chemical compound [SiH4] BLRPTPMANUNPDV-UHFFFAOYSA-N 0.000 claims description 15
- 229910000077 silane Inorganic materials 0.000 claims description 14
- 238000009792 diffusion process Methods 0.000 claims description 13
- KRHYYFGTRYWZRS-UHFFFAOYSA-N Fluorane Chemical compound F KRHYYFGTRYWZRS-UHFFFAOYSA-N 0.000 claims description 12
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 claims description 11
- 239000001301 oxygen Substances 0.000 claims description 11
- 229910052760 oxygen Inorganic materials 0.000 claims description 11
- IJGRMHOSHXDMSA-UHFFFAOYSA-N nitrogen Substances N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 claims description 8
- XHXFXVLFKHQFAL-UHFFFAOYSA-N phosphoryl trichloride Chemical group ClP(Cl)(Cl)=O XHXFXVLFKHQFAL-UHFFFAOYSA-N 0.000 claims description 8
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 claims description 6
- 229910052733 gallium Inorganic materials 0.000 claims description 6
- 239000011159 matrix material Substances 0.000 claims description 6
- 238000005245 sintering Methods 0.000 claims description 6
- 229910052785 arsenic Inorganic materials 0.000 claims description 5
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 claims description 5
- 230000015572 biosynthetic process Effects 0.000 claims description 5
- 239000004568 cement Substances 0.000 claims description 5
- 229910052757 nitrogen Inorganic materials 0.000 claims description 4
- 230000005611 electricity Effects 0.000 claims description 3
- 238000011049 filling Methods 0.000 claims description 3
- 239000003292 glue Substances 0.000 claims description 3
- 239000007788 liquid Substances 0.000 claims description 3
- 238000002360 preparation method Methods 0.000 claims description 3
- 241000790917 Dioxys <bee> Species 0.000 claims description 2
- 229910003978 SiClx Inorganic materials 0.000 claims description 2
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 claims description 2
- 239000010931 gold Substances 0.000 claims description 2
- 229910052737 gold Inorganic materials 0.000 claims description 2
- QJGQUHMNIGDVPM-UHFFFAOYSA-N nitrogen group Chemical group [N] QJGQUHMNIGDVPM-UHFFFAOYSA-N 0.000 claims 2
- MYMOFIZGZYHOMD-UHFFFAOYSA-N Dioxygen Chemical compound O=O MYMOFIZGZYHOMD-UHFFFAOYSA-N 0.000 claims 1
- 229910001882 dioxygen Inorganic materials 0.000 claims 1
- 239000000463 material Substances 0.000 description 5
- 230000008859 change Effects 0.000 description 4
- 206010037660 Pyrexia Diseases 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 238000005538 encapsulation Methods 0.000 description 2
- 230000007613 environmental effect Effects 0.000 description 2
- 125000004437 phosphorous atom Chemical group 0.000 description 2
- 229910052814 silicon oxide Inorganic materials 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- 239000002699 waste material Substances 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 1
- 150000001335 aliphatic alkanes Chemical class 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 238000011109 contamination Methods 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- 238000005260 corrosion Methods 0.000 description 1
- 230000007797 corrosion Effects 0.000 description 1
- 230000007812 deficiency Effects 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 238000004134 energy conservation Methods 0.000 description 1
- 238000005265 energy consumption Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000012634 fragment Substances 0.000 description 1
- 230000002045 lasting effect Effects 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 238000001259 photo etching Methods 0.000 description 1
- 238000011084 recovery Methods 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 239000011347 resin Substances 0.000 description 1
- 229920005989 resin Polymers 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 239000003381 stabilizer Substances 0.000 description 1
- 230000000007 visual effect Effects 0.000 description 1
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/08—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
- H01L27/0814—Diodes only
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Element Separation (AREA)
- Photovoltaic Devices (AREA)
Abstract
一种新型四颗二极管集成芯片的制造工艺;步骤为:在硅片衬底上、下表面均形成第一二氧化硅薄膜层;刻蚀并去除上、下表面第一二氧化硅薄膜层的隔离带区域;对隔离带区域进行硼掺杂形成第一P+区,在上下方向贯通形成隔离墙,在硅片衬底中隔离出四间隔块;形成第二二氧化硅薄膜层;刻蚀并去除第二二氧化硅薄膜层上的四第一掺杂区域;对第一掺杂区域进行磷杂质掺杂形成N+区;形成第三二氧化硅薄膜层;刻蚀并去除第三二氧化硅薄膜层的四第二掺杂区域;对第二掺杂区域进行硼掺杂形成第二P+区;在第二P+区边缘区域开沟槽;形成多晶硅钝化复合薄膜层;在沟槽中形成玻璃钝化层;裸露出N+区及第二P+区;在N+区及第二P+区的表面沉积金属层形成金属电极。
Description
技术领域
本发明涉及一种二极管制造工艺,具体涉及一种新型四颗二极管集成芯片的制造工艺。
背景技术
二极管广泛应用在各种电路中,可以说凡有电路处皆有二级管,利用其单向导通的特性把交流电转化为直流电,使电路的终端部件可以获得稳定的直流电输入。现有整流二极管的制造方法是以N 型〈111〉晶向单晶硅片为基本材料,在该硅片的上表面进行一次硼掺杂形成平的P 区,然后在下表面进行一次磷扩散形成平的N 区,然后再进行光刻、金属化、合金等工序,最终形成二极管的PN 结构和电极金属,制成整流二极管。
现有技术的不足包括:
一、当需要组成桥式整流电路时,通常需要四个独立的二极管进行电连接,不利于产品的小型化,且工艺流程复杂,制造成本较高;
二、现有二极管结构存在侧壁的漏电流,器件可靠性低;
三、上述现有二极管在工作的过程中,反向截止,正向导通,在正向电流导通过程中由于其自身的正向压降存在,二极管会不断发热,P=U*I(这里U 是正向压降,I 是代表正常工作的电流)。二极管发热的这部分功耗不但由于持续的发热而影响器件的可靠性和使用寿命,而且消耗大量无谓的能量,这和目前绿色节能的环保要求显得格格不入。
因此,如何解决上述现有技术存在的不足,便成为本发明所要研究解决的课题。
发明内容
本发明的目的是提供一种新型四颗二极管集成芯片的制造工艺。
为达到上述目的,本发明采用的技术方案是:
一种新型四颗二极管集成芯片的制造工艺;选择硅片衬底,然后按以下步骤进行操作:
第一步,在所述硅片衬底上表面和下表面均形成一层第一二氧化硅薄膜层;
第二步,通过光刻胶分别掩膜硅片衬底上表面及下表面的所述第一二氧化硅薄膜层上的四间隔区域,并以此光刻胶作为掩膜层,分别刻蚀并去除硅片衬底上表面及下表面裸露的所述第一二氧化硅薄膜层除去四间隔区域之外的隔离带区域;
第三步,第一次第一杂质掺杂,在所述硅片衬底上表面及下表面对所述隔离带区域进行第一掺杂,从而在硅片衬底上表面及下表面的所述隔离带区域中均形成第一P+区或第一N+区;上表面的所述第一P+区与下表面的所述第一P+区连接,构成第一P+区在上下方向贯通所述硅片衬底形成隔离墙,或者,上表面的所述第一N+区与下表面的所述第一N+区连接,构成第一N+区在上下方向贯通所述硅片衬底形成隔离墙;通过所述隔离墙在硅片衬底中隔离出四个水平间隔布置的间隔块,为后续形成四颗二极管做好前期准备;
第四步,将所述第一二氧化硅薄膜层去除,并对所述硅片衬底上表面和下表面进行清洗,然后分别形成一层第二二氧化硅薄膜层;
第五步,在所述硅片衬底上表面及下表面均设定两第一掺杂区和两第二掺杂区,各第一掺杂区和各第二掺杂区均与各所述间隔区域一一对应且面积均小于间隔区域;各第一掺杂区、各第二掺杂区均与所述隔离带区域间隔设置;
其中上表面的两第一掺杂区与下表面的两第一掺杂区在水平方向和竖直方向均间隔设置;上表面的两第二掺杂区与下表面的两第二掺杂区在水平方向和竖直方向均间隔设置;上表面的第一掺杂区与下表面的第二掺杂区在竖直方向对位并间隔设置;下表面的第一掺杂区与上表面的第二掺杂区在竖直方向对位并间隔设置;
通过光刻胶掩膜硅片衬底上表面及下表面的所述第二二氧化硅薄膜层上除去各第一掺杂区域的周边区域以及所述隔离带区域,并以所述光刻胶作为掩膜层,分别刻蚀并去除裸露的所述第二二氧化硅薄膜层上的四所述第一掺杂区域;
第六步,第二杂质掺杂,对各所述第一掺杂区域进行第二杂质掺杂,从而在四第一掺杂区域中分别形成N+区或P+区,该N+区表面的掺杂浓度至少1021atm/cm3,扩散深度为30~50μm,P+区表面的掺杂浓度至少1021atm/cm3,扩散深度为50~70μm;
第七步,将所述第二二氧化硅薄膜层去除,并对所述硅片衬底上表面和下表面进行清洗,然后分别形成一层第三二氧化硅薄膜层;
第八步,通过光刻胶掩膜所述第一掺杂区域以及所述隔离带区域,并以此光刻胶作为掩膜层,刻蚀并去除裸露的所述第三二氧化硅薄膜层上的四所述第二掺杂区域;
第九步,第二次第一杂质掺杂,对各所述第二掺杂区域进行第一掺杂,从而在四第二掺杂区域中分别形成第二P+区或第二N+区,该第二P+区表面的掺杂浓度至少1021atm/cm3,扩散深度为50~70μm,第二N+区表面的掺杂浓度至少1021atm/cm3,扩散深度为30~50μm;
第十步,在各所述第二P+区或所述第二N+区的边缘区域开沟槽,沟槽的深度为20~40um;
第十一步,将所述第三二氧化硅薄膜层去除,并对所述硅片衬底上、下表面以及所述沟槽进行清洗,然后形成一层多晶硅钝化复合薄膜层;
第十二步,在所述沟槽中的多晶硅钝化复合薄膜层表面形成一层玻璃钝化层;
第十三步,将所述第一掺杂区域以及所述第二掺杂区域表面的多晶硅钝化复合薄膜层去除,并裸露出所述N+区或所述P+区,以及所述第二P+区或所述第二N+区;
第十四步,在所述N+区或所述P+区以及所述第二P+区或所述第二N+区的表面均沉积金属层,形成金属电极。
上述技术方案中的有关内容解释如下:
1.上述方案中,所述硅片衬底为N 型〈111〉晶向,所述第一杂质掺杂为硼杂质掺杂或镓杂质掺杂,所述第二杂质掺杂为磷杂质掺杂或砷杂质掺杂;
所述第一次第一杂质掺杂在硅片衬底上表面及下表面的所述隔离带区域中均形成第一P+区;所述第二杂质掺杂在所述硅片衬底的四第一掺杂区域中分别形成N+区;所述第二次第一杂质掺杂在所述硅片衬底的四第二掺杂区域中分别形成第二P+区;
所述沟槽开设于所述第二P+区的边缘区域。
2.上述方案中,所述硅片衬底为P型〈111〉晶向,所述第一杂质掺杂为磷杂质掺杂或砷杂质掺杂,所述第二杂质掺杂为硼杂质掺杂或镓杂质掺杂;
所述第一次第一杂质掺杂在硅片衬底上表面及下表面的所述隔离带区域中均形成第一N+区;所述第二杂质掺杂在所述硅片衬底的四第一掺杂区域中分别形成P+区;所述第二次第一杂质掺杂在所述硅片衬底的四第二掺杂区域中分别形成第二N+区;
所述沟槽开设于所述第二N+区的边缘区域。
3.上述方案中,各第一掺杂区、各第二掺杂区与所述隔离带区域的距离均为200~300um。
2.上述方案中,所述第一二氧化硅薄膜层、所述第二二氧化硅薄膜层以及所述第三二氧化硅薄膜层形成的工艺条件为:1150±0.5℃炉管内,先经过30±5分钟的氧气气氛,再经过480±10分钟的水汽气氛,最后再经过30±5分钟的氧气气氛。
3.上述方案中,所述硅片衬底为N 型〈111〉晶向,所述磷杂质掺杂的工艺条件为:首先在1100℃±0.5℃炉管内,时间为2±0.05小时,气氛为三氯氧磷;出炉后泡氢氟酸30±5分钟,接着,在1250±0.5℃炉管内,时间为4±0.05小时,气氛为N2的条件下进行,从而通过磷原子扩散形成所述N+区。
4.上述方案中,所述硅片衬底为N 型〈111〉晶向,所述第二硼杂质掺杂的工艺条件为:首先在扩散区的表面涂覆液态硼源,在1150±0.5℃炉管内,时间为2±0.05小时,气氛为氮气;出炉后泡氢氟酸30±5分钟,接着,在1250±0.5℃炉管内,时间为18±0.05小时,气氛为氮气的条件下进行,从而通过硼原子扩散形成所述第二P+区。
5.上述方案中,在步骤十一中,所述多晶硅钝化复合薄膜层采用CVD工艺沉积形成,其工艺条件为:首先,在650±1℃的温度条件下通入硅烷气体和一氧化二氮气体,时间为25±1分钟,其中所述硅烷气体的流速为每分钟130±5ml,所述一氧化二氮气体的流速为每分钟30±2ml;然后,在780±1℃的温度条件下继续通入硅烷气体和一氧化二氮气体,时间为15±0.5分钟,且两种气体的流速分别为SiH4每分钟25±5ml和N2O每分钟80±5ml;最终形成一层含氧多晶硅钝化膜和二氧化硅薄膜的所述多晶硅钝化复合薄膜层。
6.上述方案中,在步骤十二中,在所述沟槽中形成所述玻璃钝化层的工艺条件为:在沟槽内填充玻璃胶,厚度为25~35μm,然后通过高温烧结形成致密的所述玻璃钝化层,温度为830±10℃,时间为30±5分钟。
7.上述方案中,所述硅片衬底为N 型〈111〉晶向,所述第一P+区呈十字形,将所述硅片衬底在水平方向隔离成呈田字形布置的四所述间隔块;
或者,所述硅片衬底为P 型〈111〉晶向,所述第一N+区呈十字形,将所述硅片衬底在水平方向隔离成呈田字形布置的四所述间隔块。
为达到上述目的,本发明采用的另一技术方案是:
一种新型四颗二极管集成芯片,包括一硅片衬底,该硅片衬底中通过第一次硼杂质掺杂形成有第一P+区或第一N+区,该第一P+区或第一N+区在上下方向贯通所述硅片衬底形成隔离墙,在硅片衬底中隔离出四个水平间隔布置的间隔块;
各所述间隔块的上表面和下表面通过磷杂质掺杂形成有N+区或P+区,或通过第二次硼杂质掺杂形成有第二P+区或第二N+区,构成硅片衬底的上表面和下表面均形成有两并排设置的N+区或P+区以及两并排设置的第二P+区或第二N+区;
且上表面的两N+区与下表面的两N+区在水平方向和竖直方向均间隔设置,或者,上表面的两P+区与下表面的两P+区在水平方向和竖直方向均间隔设置;
上表面的两第二P+区与下表面的两第二P+区在水平方向和竖直方向均间隔设置,或者,上表面的两第二N+区与下表面的两第二N+区在水平方向和竖直方向均间隔设置;
上表面的N+区与下表面的第二P+区在竖直方向对位并间隔设置,或者,上表面的P+区与下表面的第二N+区在竖直方向对位并间隔设置;
下表面的N+区与上表面的第二P+区在竖直方向对位并间隔设置,或者,下表面的P+区与上表面的第二N+区在竖直方向对位并间隔设置;
其中,所述N+区和所述第二P+区的面积或所述P+区和所述第二N+区的面积均小于所述间隔块的上表面积或下表面积,且N+区和第二P+区均与第一P+区在水平方向间隔设置,或者P+区和第二N+区均与第一N+区均间隔设置;
其中,所述第二P+区或第二N+区的边缘区域开有沟槽;
所述硅片衬底上于所述N+区或P+区的周边区域、所述第二P+区或第二N+区的周边区域以及所述沟槽的表面覆盖有一层多晶硅钝化复合薄膜层;所述沟槽中还填充有玻璃胶,并通过高温烧结形成玻璃钝化层;
所述N+区或P+区以及所述第二P+区或第二N+区的表面均沉积有金属层,形成金属电极。
上述技术方案中的有关内容解释如下:
1.上述方案中,所述硅片衬底为N 型〈111〉晶向,所述第一P+区呈十字形,将所述硅片衬底在水平方向隔离成呈田字形布置的四所述间隔块。N+区及第二P+区与第一P+区的距离均为200~300um。所述第二P+区的边缘区域开有所述沟槽。
2.上述方案中,所述硅片衬底为P 型〈111〉晶向,所述第一N+区呈十字形,将所述硅片衬底在水平方向隔离成呈田字形布置的四所述间隔块。P+区及第二N+区与第一N+区的距离均为200~300um。所述第二P+区的边缘区域开有所述沟槽。
3.上述方案中,所述沟槽的深度为20~40um。
4.上述方案中,所述玻璃胶的厚度为25~35μm。
5.上述方案中,所述多晶硅钝化复合薄膜层采用CVD工艺沉积形成,其工艺条件为:首先,在650±1℃的温度条件下通入硅烷气体和一氧化二氮气体,时间为25±1分钟,其中所述硅烷气体的流速为每分钟130±5ml,所述一氧化二氮气体的流速为每分钟30±2ml;然后,在780±1℃的温度条件下继续通入硅烷气体和一氧化二氮气体,时间为15±0.5分钟,且两种气体的流速分别为SiH4每分钟25±5ml和N2O每分钟80±5ml;最终形成一层含氧多晶硅钝化膜和二氧化硅薄膜的所述多晶硅钝化复合薄膜层。
本发明的工作原理及优点如下:
本发明一种新型四颗二极管集成芯片的制造工艺;步骤包括:一、在硅片衬底上、下表面均形成一层第一二氧化硅薄膜层;二、刻蚀并去除上、下表面第一二氧化硅薄膜层的隔离带区域;三、对隔离带区域进行第一掺杂形成第一P+区或第一N+区,在上下方向贯通形成隔离墙,在硅片衬底中隔离出四间隔块;四、将第一二氧化硅薄膜层去除,清洗并形成第二二氧化硅薄膜层;五、刻蚀并去除第二二氧化硅薄膜层上的四第一掺杂区域;六、对第一掺杂区域进行第二杂质掺杂形成N+区或P+区;七、将第二二氧化硅薄膜层去除,清洗并形成第三二氧化硅薄膜层;八、刻蚀并去除第三二氧化硅薄膜层上的四第二掺杂区域;九、对第二掺杂区域进行第一掺杂形成第二P+区或第二N+区;十、在第二P+区或第二N+区的边缘区域开沟槽;十一、将第三二氧化硅薄膜层去除,清洗并形成多晶硅钝化复合薄膜层;十二、在沟槽中形成玻璃钝化层;十三、将第一掺杂区域及第二掺杂区域表面的多晶硅钝化复合薄膜层去除,裸露出N+区或P+区及第二P+区或第二N+区;十四、在N+区或P+区及第二P+区或第二N+区的表面沉积金属层形成金属电极。
相比现有技术而言,本发明的优点包括:
一、通过选择性扩散形成U形的PN结,增加了PN结的有效面积,显著降低了二极管在电路中应用时的功耗;
二、采用化学汽相淀积钝化和玻璃钝化结合的方法,减少侧壁的漏电流,提高了器件的可靠性;
三、工艺流程简单,化学品耗用少,正向功耗低,实现了低制造成本高品质的效果;
四、采用20~40um的浅沟槽,加玻璃的二极管PN结钝化设计,通过将四颗二极管都集成在同一硅片衬底中,提高了集成度,器件的体积可大幅减小。
另外,本发明一方面不同于常规平面工艺,常规平面工艺一般只能做到600V,如果需要达到800或1000V以上则需要复杂的工艺,即通过多个分压环来实现,需要更大的芯片面积和复杂的工艺过程,加工成本至少需要加倍才能完成;另一方面也不同于100~140um常规的沟槽工艺,常规的沟槽工艺需要3倍以上的化学品腐蚀深的沟槽,采用大面积的玻璃钝化方法增加了杂质沾污的机会,导致漏电流偏高,同时深的沟槽还会导致硅片翘曲增加过程破片率等问题。
本发明可应用的产品包括普通的整流二极管、快恢复二极管、TVS保护二极管以及稳压管等。
相较传统二极管芯片结构而言,本发明能够做到大幅简化封装,从而能够降低材料费、人工费,有利于降低大批量二极管半导体器件的加工成本,实现最多可降低30%的加工成本,并能够提升单位时间的生产效率。还能减少客户端的使用能耗,更有利于减少资源的浪费(免去对树脂、焊锡、铜引线等材料的消耗),对环保作出贡献。
附图说明
附图1为本发明实施例第一步的原理示意图;
附图2为本发明实施例第二步的俯视示意图;
附图3为本发明实施例第二步的原理示意图;
附图4为本发明实施例第三步的原理示意图;
附图5为本发明实施例第四步的原理示意图;
附图6为本发明实施例第五步的原理示意图;
附图7为本发明实施例第六步的原理示意图;
附图8为本发明实施例第七步的原理示意图;
附图9为本发明实施例第八步的原理示意图;
附图10为本发明实施例第九步的原理示意图;
附图11为本发明实施例第十步的原理示意图;
附图12为本发明实施例第十一步的原理示意图;
附图13为本发明实施例第十二步的原理示意图;
附图14为本发明实施例第十三步的原理示意图;
附图15为本发明实施例第十四步的原理示意图;
附图16为本发明实施例的结构示意图(俯视视角)。
以上附图中:1.硅片衬底;2.第一二氧化硅薄膜层;3.间隔区域;4.隔离带区域;5.第一P+区;6.间隔块;7.第二二氧化硅薄膜层;8.第一掺杂区;9.第二掺杂区;10.N+区;11.第三二氧化硅薄膜层;12.第二P+区;13.沟槽;14.多晶硅钝化复合薄膜层;15.玻璃钝化层;16.金属层;d.距离。
具体实施方式
下面结合附图及实施例对本发明作进一步描述:
实施例:参见附图1~16所示,一种新型四颗二极管集成芯片的制造工艺;选择N 型〈111〉晶向或者P型〈111〉晶向的硅片衬底1,本实施例以N型〈111〉晶向为例进行说明,然后按以下步骤进行操作:
如图1所示,第一步,在所述硅片衬底1上表面和下表面均形成一层第一二氧化硅薄膜层2;
如图2、3所示,第二步,通过光刻胶分别掩膜硅片衬底1上表面及下表面的所述第一二氧化硅薄膜层2上的四间隔区域3,并以此光刻胶作为掩膜层,分别刻蚀并去除硅片衬底1上表面及下表面裸露的所述第一二氧化硅薄膜层2除去四间隔区域3之外的隔离带区域4;
如图4所示,第三步,第一次硼杂质掺杂(也可为镓杂质掺杂),在所述硅片衬底1上表面及下表面对所述隔离带区域4进行硼掺杂,掺杂浓度为1~9*1019atm/cm3,从而在硅片衬底1上表面及下表面的所述隔离带区域4中均形成第一P+区5,且上表面的所述第一P+区5与下表面的所述第一P+区5连接,构成第一P+区5在上下方向贯通所述硅片衬底1形成隔离墙,在硅片衬底1中隔离出四个水平间隔布置的间隔块6,为后续形成四颗二极管做好前期准备;
如图5所示,第四步,将所述第一二氧化硅薄膜层2去除,并对所述硅片衬底1上表面和下表面进行清洗,然后分别形成一层第二二氧化硅薄膜层7;
如图6所示,第五步,在所述硅片衬底1上表面及下表面均设定两第一掺杂区8和两第二掺杂区9,各第一掺杂区8和各第二掺杂区9均与各所述间隔区域3一一对应且位于间隔区域3中部;各第一掺杂区8、各第二掺杂区9均与所述隔离带区域4间隔设置;
其中上表面的两第一掺杂区8与下表面的两第一掺杂区8在水平方向和竖直方向均间隔设置;上表面的两第二掺杂区9与下表面的两第二掺杂区9在水平方向和竖直方向均间隔设置;上表面的第一掺杂区8与下表面的第二掺杂区9在竖直方向对位并间隔设置;下表面的第一掺杂区8与上表面的第二掺杂区9在竖直方向对位并间隔设置;
通过光刻胶掩膜硅片衬底1上表面及下表面的所述第二二氧化硅薄膜层7上除去各第一掺杂区域8的周边区域以及所述隔离带区域4,并以所述光刻胶作为掩膜层,分别刻蚀并去除裸露的所述第二二氧化硅薄膜层7上的四所述第一掺杂区域8;
如图7所示,第六步,磷杂质掺杂(也可为砷杂质掺杂),对各所述第一掺杂区域8进行磷杂质掺杂,从而在四第一掺杂区域8中分别形成N+区10,该N+区10表面的掺杂浓度至少1021atm/cm3,扩散深度为30~50μm;
磷杂质掺杂的工艺条件为:首先在1100℃±0.5℃炉管内,时间为2±0.05小时,气氛为三氯氧磷(POCl3);出炉后泡氢氟酸(HF)30±5分钟,接着,在1250±0.5℃炉管内,时间为4±0.05小时,气氛为N2的条件下进行,从而在所述第一掺杂区域8通过磷原子扩散形成所述N+区。
如图8所示,第七步,将所述第二二氧化硅薄膜层7去除,并对所述硅片衬底1上表面和下表面进行清洗,然后分别形成一层第三二氧化硅薄膜层11;
如图9所示,第八步,通过光刻胶掩膜所述第一掺杂区域8以及所述隔离带区域4,并以此光刻胶作为掩膜层,刻蚀并去除裸露的所述第三二氧化硅薄膜层11上的四所述第二掺杂区域9;
如图10所示,第九步,第二次硼杂质掺杂(也可为镓杂质掺杂),对各所述第二掺杂区域9进行硼掺杂,从而在四第二掺杂区域9中分别形成第二P+区12,该第二P+区12表面的掺杂浓度至少1021atm/cm3,扩散深度为50~70μm;
第二次硼杂质掺杂的工艺条件为:首先在与所述第二掺杂区域9的表面涂覆液态硼源,在1150±0.5℃炉管内,时间为2±0.05小时,气氛为氮气(N2);出炉后泡氢氟酸(HF)30±5分钟,接着,在1250±0.5℃炉管内,时间为18±0.05小时,气氛为氮气(N2)的条件下进行,从而在所述第二掺杂区域9通过硼原子扩散形成所述第二P+区12。
如图11所示,第十步,在各所述第二P+区12的边缘区域开沟槽13,从而在所述硅片衬底1上表面暴露PN 结,形成二极管器件区,沟槽13的深度为20~40um;
通过沟槽13的开设,一方面可去除所述硅片衬底1表面的损伤层,减少器件的漏电流,另一方面使暴露在硅片表面的PN 结向下凹陷,在多晶硅钝化复合薄膜层14的保护下,减小器件表面的漏电流以提升可靠性。
如图12所示,第十一步,将所述第三二氧化硅薄膜层11去除,并对所述硅片衬底1上、下表面以及所述沟槽进行清洗,然后在所述硅片衬底1的上、下表面分别形成一层多晶硅钝化复合薄膜层14;
所述多晶硅钝化复合薄膜层14采用CVD工艺(化学气相淀积工艺)沉积形成,其工艺条件为:首先,在650±1℃的温度条件下通入硅烷(SiH4)气体和一氧化二氮(N2O)气体,时间为25±1分钟,其中所述硅烷(SiH4)气体的流速为每分钟130±5ml,所述一氧化二氮(N2O)气体的流速为每分钟30±2ml;然后,在780±1℃的温度条件下继续通入硅烷(SiH4)气体和一氧化二氮(N2O)气体,时间为15±0.5分钟,且两种气体的流速分别为SiH4每分钟25±5ml和N2O每分钟80±5ml;最终形成一层含氧多晶硅钝化膜和二氧化硅薄膜的所述多晶硅钝化复合薄膜层14。通过上述各项工艺条件,达到符合要求的多晶硅钝化复合薄膜层14的膜厚、成分、晶胞大小、折射率等物理参数。
如图13所示,第十二步,在所述沟槽13中的多晶硅钝化复合薄膜层14表面形成一层玻璃钝化层15;
在所述沟槽13中形成所述玻璃钝化层15的工艺条件为:在沟槽13内填充玻璃胶,厚度为25~35μm,然后通过高温烧结形成致密的所述玻璃钝化层15,温度为830±10℃,时间为30±5分钟。
如图14所示,第十三步,将所述第一掺杂区域8以及所述第二掺杂区域9表面的多晶硅钝化复合薄膜层14去除,并裸露出所述N+区10以及所述第二P+区12;
如图15、16所示,第十四步,在所述N+区10以及所述第二P+区12的表面均沉积金属层16,形成金属电极。
其中,各第一掺杂区8、各第二掺杂区9与所述隔离带区域4的距离d均为200~300um。之所以选择该距离参数,是因为N+区10及第二P+区12与第一P+区5的距离设计必须保证一定的范围,当外加电场时,二极管PN结的空间电荷区会外扩展,N+区10及第二P+区12与第一P+区5的距离太近则导致空间电荷区的展宽不够,二极管会提前击穿而达不到设计的电压要求,如果太宽则导致尺寸的增加和材料的浪费。
其中,所述第一二氧化硅薄膜层2、所述第二二氧化硅薄膜层7以及所述第三二氧化硅薄膜层11形成的工艺条件为:1150±0.5℃炉管内,先经过30±5分钟的氧气气氛,再经过480±10分钟的水汽气氛,最后再经过30±5分钟的氧气气氛。
综上工艺步骤所述,本案于产品层面可按以下方案实施,该方案仅为举例说明之用,不应以此为限:
一种新型四颗二极管集成芯片,包括一N 型〈111〉晶向的硅片衬底1,该硅片衬底1中通过第一次硼杂质掺杂形成有第一P+区5,该第一P+区5在上下方向贯通所述硅片衬底1形成隔离墙,在硅片衬底1中隔离出四个水平间隔布置的间隔块6;所述第一P+区5呈十字形,将所述硅片衬底1在水平方向隔离成呈田字形布置的四所述间隔块6。
各所述间隔块6的上表面和下表面通过磷杂质掺杂形成有N+区10,或通过第二次硼杂质掺杂形成有第二P+区12,构成硅片衬底1的上表面和下表面均形成有两并排设置的N+区10以及两并排设置的第二P+区12;
且上表面的两N+区10与下表面的两N+区10在水平方向和竖直方向均间隔设置;上表面的两第二P+区12与下表面的两第二P+区12在水平方向和竖直方向均间隔设置;上表面的N+区10与下表面的第二P+区12在竖直方向对位并间隔设置;下表面的N+区10与上表面的第二P+区12在竖直方向对位并间隔设置;
其中,所述N+区10和所述第二P+区12的面积均小于所述间隔块6的上表面积或下表面积,且N+区10和第二P+区12均与第一P+区5在水平方向间隔设置;N+区10及第二P+区12与第一P+区5的距离d均为200~300um。
其中,所述第二P+区12的边缘区域开有沟槽13;所述沟槽13的深度为20~40um。
所述硅片衬底1上于所述N+区10的周边区域、所述第二P+区12的周边区域以及所述沟槽13的表面覆盖有一层多晶硅钝化复合薄膜层14;所述沟槽13中还填充有玻璃胶,所述玻璃胶的厚度为25~35μm,并通过高温烧结形成玻璃钝化层15;
所述N+区10以及所述第二P+区12的表面均沉积有金属层16,形成金属电极。
所述N+区10表面的掺杂浓度至少1021atm/cm3,扩散深度为30~50μm;所述第二P+区12表面的掺杂浓度至少1021atm/cm3,扩散深度为50~70μm。
其中,所述多晶硅钝化复合薄膜层14采用CVD工艺沉积形成,其工艺条件为:首先,在650±1℃的温度条件下通入硅烷气体和一氧化二氮气体,时间为25±1分钟,其中所述硅烷气体的流速为每分钟130±5ml,所述一氧化二氮气体的流速为每分钟30±2ml;然后,在780±1℃的温度条件下继续通入硅烷气体和一氧化二氮气体,时间为15±0.5分钟,且两种气体的流速分别为SiH4每分钟25±5ml和N2O每分钟80±5ml;最终形成一层含氧多晶硅钝化膜和二氧化硅薄膜的所述多晶硅钝化复合薄膜层14。
其中,在后期封装过程中,可通过将不同二极管颗粒(间隔块6)上的所述N+区10及所述第二P+区12对应的金属电极通过引脚连接,使之成为全桥整流的产品,或者成为一个半桥和两个二极管的产品。
上述实施例只为说明本发明的技术构思及特点,其目的在于让熟悉此项技术的人士能够了解本发明的内容并据以实施,并不能以此限制本发明的保护范围。凡根据本发明精神实质所作的等效变化或修饰,都应涵盖在本发明的保护范围之内。
Claims (10)
1.一种新型四颗二极管集成芯片的制造工艺;其特征在于:选择硅片衬底,然后按以下步骤进行操作:
第一步,在所述硅片衬底上表面和下表面均形成一层第一二氧化硅薄膜层;
第二步,通过光刻胶分别掩膜硅片衬底上表面及下表面的所述第一二氧化硅薄膜层上的四间隔区域,并以此光刻胶作为掩膜层,分别刻蚀并去除硅片衬底上表面及下表面裸露的所述第一二氧化硅薄膜层除去四间隔区域之外的隔离带区域;
第三步,第一次第一杂质掺杂,在所述硅片衬底上表面及下表面对所述隔离带区域进行第一掺杂,从而在硅片衬底上表面及下表面的所述隔离带区域中均形成第一P+区或第一N+区;上表面的所述第一P+区与下表面的所述第一P+区连接,构成第一P+区在上下方向贯通所述硅片衬底形成隔离墙,或者,上表面的所述第一N+区与下表面的所述第一N+区连接,构成第一N+区在上下方向贯通所述硅片衬底形成隔离墙;通过所述隔离墙在硅片衬底中隔离出四个水平间隔布置的间隔块,为后续形成四颗二极管做好前期准备;
第四步,将所述第一二氧化硅薄膜层去除,并对所述硅片衬底上表面和下表面进行清洗,然后分别形成一层第二二氧化硅薄膜层;
第五步,在所述硅片衬底上表面及下表面均设定两第一掺杂区和两第二掺杂区,各第一掺杂区和各第二掺杂区均与各所述间隔区域一一对应且面积均小于间隔区域;各第一掺杂区、各第二掺杂区均与所述隔离带区域间隔设置;
其中上表面的两第一掺杂区与下表面的两第一掺杂区在水平方向和竖直方向均间隔设置;上表面的两第二掺杂区与下表面的两第二掺杂区在水平方向和竖直方向均间隔设置;上表面的第一掺杂区与下表面的第二掺杂区在竖直方向对位并间隔设置;下表面的第一掺杂区与上表面的第二掺杂区在竖直方向对位并间隔设置;
通过光刻胶掩膜硅片衬底上表面及下表面的所述第二二氧化硅薄膜层上除去各第一掺杂区域的周边区域以及所述隔离带区域,并以所述光刻胶作为掩膜层,分别刻蚀并去除裸露的所述第二二氧化硅薄膜层上的四所述第一掺杂区域;
第六步,第二杂质掺杂,对各所述第一掺杂区域进行第二杂质掺杂,从而在四第一掺杂区域中分别形成N+区或P+区,该N+区表面的掺杂浓度至少1021atm/cm3,扩散深度为30~50μm,P+区表面的掺杂浓度至少1021atm/cm3,扩散深度为50~70μm;
第七步,将所述第二二氧化硅薄膜层去除,并对所述硅片衬底上表面和下表面进行清洗,然后分别形成一层第三二氧化硅薄膜层;
第八步,通过光刻胶掩膜所述第一掺杂区域以及所述隔离带区域,并以此光刻胶作为掩膜层,刻蚀并去除裸露的所述第三二氧化硅薄膜层上的四所述第二掺杂区域;
第九步,第二次第一杂质掺杂,对各所述第二掺杂区域进行第一掺杂,从而在四第二掺杂区域中分别形成第二P+区或第二N+区,该第二P+区表面的掺杂浓度至少1021atm/cm3,扩散深度为50~70μm,第二N+区表面的掺杂浓度至少1021atm/cm3,扩散深度为30~50μm;
第十步,在各所述第二P+区或所述第二N+区的边缘区域开沟槽,沟槽的深度为20~40um;
第十一步,将所述第三二氧化硅薄膜层去除,并对所述硅片衬底上、下表面以及所述沟槽进行清洗,然后形成一层多晶硅钝化复合薄膜层;
第十二步,在所述沟槽中的多晶硅钝化复合薄膜层表面形成一层玻璃钝化层;
第十三步,将所述第一掺杂区域以及所述第二掺杂区域表面的多晶硅钝化复合薄膜层去除,并裸露出所述N+区或所述P+区,以及所述第二P+区或所述第二N+区;
第十四步,在所述N+区或所述P+区以及所述第二P+区或所述第二N+区的表面均沉积金属层,形成金属电极。
2.根据权利要求1所述的工艺,其特征在于:所述硅片衬底为N 型〈111〉晶向,所述第一杂质掺杂为硼杂质掺杂或镓杂质掺杂,所述第二杂质掺杂为磷杂质掺杂或砷杂质掺杂;
所述第一次第一杂质掺杂在硅片衬底上表面及下表面的所述隔离带区域中均形成第一P+区;所述第二杂质掺杂在所述硅片衬底的四第一掺杂区域中分别形成N+区;所述第二次第一杂质掺杂在所述硅片衬底的四第二掺杂区域中分别形成第二P+区;
所述沟槽开设于所述第二P+区的边缘区域。
3.根据权利要求1所述的工艺,其特征在于:所述硅片衬底为P型〈111〉晶向,所述第一杂质掺杂为磷杂质掺杂或砷杂质掺杂,所述第二杂质掺杂为硼杂质掺杂或镓杂质掺杂;
所述第一次第一杂质掺杂在硅片衬底上表面及下表面的所述隔离带区域中均形成第一N+区;所述第二杂质掺杂在所述硅片衬底的四第一掺杂区域中分别形成P+区;所述第二次第一杂质掺杂在所述硅片衬底的四第二掺杂区域中分别形成第二N+区;
所述沟槽开设于所述第二N+区的边缘区域。
4.根据权利要求1所述的工艺,其特征在于:所述第一二氧化硅薄膜层、所述第二二氧化硅薄膜层以及所述第三二氧化硅薄膜层形成的工艺条件为:1150±0.5℃炉管内,先经过30±5分钟的氧气气氛,再经过480±10分钟的水汽气氛,最后再经过30±5分钟的氧气气氛。
5.根据权利要求2所述的工艺,其特征在于:所述磷杂质掺杂的工艺条件为:首先在1100℃±0.5℃炉管内,时间为2±0.05小时,气氛为三氯氧磷;出炉后泡氢氟酸30±5分钟,接着,在1250±0.5℃炉管内,时间为4±0.05小时,气氛为N2的条件下进行,从而通过磷原子扩散形成所述N+区。
6.根据权利要求2所述的工艺,其特征在于:所述第二硼杂质掺杂的工艺条件为:首先在扩散区的表面涂覆液态硼源,在1150±0.5℃炉管内,时间为2±0.05小时,气氛为氮气;出炉后泡氢氟酸30±5分钟,接着,在1250±0.5℃炉管内,时间为18±0.05小时,气氛为氮气的条件下进行,从而通过硼原子扩散形成所述第二P+区。
7.根据权利要求1所述的工艺,其特征在于:在步骤十一中,所述多晶硅钝化复合薄膜层采用CVD工艺沉积形成,其工艺条件为:首先,在650±1℃的温度条件下通入硅烷气体和一氧化二氮气体,时间为25±1分钟,其中所述硅烷气体的流速为每分钟130±5ml,所述一氧化二氮气体的流速为每分钟30±2ml;然后,在780±1℃的温度条件下继续通入硅烷气体和一氧化二氮气体,时间为15±0.5分钟,且两种气体的流速分别为SiH4每分钟25±5ml和N2O每分钟80±5ml;最终形成一层含氧多晶硅钝化膜和二氧化硅薄膜的所述多晶硅钝化复合薄膜层。
8.根据权利要求1所述的工艺,其特征在于:在步骤十二中,在所述沟槽中形成所述玻璃钝化层的工艺条件为:在沟槽内填充玻璃胶,厚度为25~35μm,然后通过高温烧结形成致密的所述玻璃钝化层,温度为830±10℃,时间为30±5分钟。
9.一种新型四颗二极管集成芯片,其特征在于:包括一硅片衬底,该硅片衬底中通过第一次硼杂质掺杂形成有第一P+区或第一N+区,该第一P+区或第一N+区在上下方向贯通所述硅片衬底形成隔离墙,在硅片衬底中隔离出四个水平间隔布置的间隔块;
各所述间隔块的上表面和下表面通过磷杂质掺杂形成有N+区或P+区,或通过第二次硼杂质掺杂形成有第二P+区或第二N+区,构成硅片衬底的上表面和下表面均形成有两并排设置的N+区或P+区以及两并排设置的第二P+区或第二N+区;
且上表面的两N+区与下表面的两N+区在水平方向和竖直方向均间隔设置,或者,上表面的两P+区与下表面的两P+区在水平方向和竖直方向均间隔设置;
上表面的两第二P+区与下表面的两第二P+区在水平方向和竖直方向均间隔设置,或者,上表面的两第二N+区与下表面的两第二N+区在水平方向和竖直方向均间隔设置;
上表面的N+区与下表面的第二P+区在竖直方向对位并间隔设置,或者,上表面的P+区与下表面的第二N+区在竖直方向对位并间隔设置;
下表面的N+区与上表面的第二P+区在竖直方向对位并间隔设置,或者,下表面的P+区与上表面的第二N+区在竖直方向对位并间隔设置;
其中,所述N+区和所述第二P+区的面积或所述P+区和所述第二N+区的面积均小于所述间隔块的上表面积或下表面积,且N+区和第二P+区均与第一P+区在水平方向间隔设置,或者P+区和第二N+区均与第一N+区均间隔设置;
其中,所述第二P+区或第二N+区的边缘区域开有沟槽;
所述硅片衬底上于所述N+区或P+区的周边区域、所述第二P+区或第二N+区的周边区域以及所述沟槽的表面覆盖有一层多晶硅钝化复合薄膜层;所述沟槽中还填充有玻璃胶,并通过高温烧结形成玻璃钝化层;
所述N+区或P+区以及所述第二P+区或第二N+区的表面均沉积有金属层,形成金属电极。
10.根据权利要求9所述的芯片,其特征在于:所述第一P+区或所述第一N+区呈十字形,将所述硅片衬底在水平方向隔离成呈田字形布置的四所述间隔块。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910358370.5A CN110112130B (zh) | 2019-04-30 | 2019-04-30 | 一种新型四颗二极管集成芯片的制造工艺 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910358370.5A CN110112130B (zh) | 2019-04-30 | 2019-04-30 | 一种新型四颗二极管集成芯片的制造工艺 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110112130A true CN110112130A (zh) | 2019-08-09 |
CN110112130B CN110112130B (zh) | 2024-02-09 |
Family
ID=67487585
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910358370.5A Active CN110112130B (zh) | 2019-04-30 | 2019-04-30 | 一种新型四颗二极管集成芯片的制造工艺 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN110112130B (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111328184A (zh) * | 2020-01-20 | 2020-06-23 | 维沃移动通信有限公司 | 显示屏及电子设备 |
EP3832720A1 (en) * | 2019-12-06 | 2021-06-09 | Littelfuse Semiconductor (Wuxi) Co., Ltd. | Tvs diode and assembly having asymmetric breakdown voltage |
Citations (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4516313A (en) * | 1983-05-27 | 1985-05-14 | Ncr Corporation | Unified CMOS/SNOS semiconductor fabrication process |
US5045966A (en) * | 1990-09-17 | 1991-09-03 | Micrel Semiconductor | Method for forming capacitor using FET process and structure formed by same |
US20020031890A1 (en) * | 2000-08-28 | 2002-03-14 | Takayuki Watanabe | Semiconductor device of STI structure and method of fabricating MOS transistors having consistent threshold voltages |
US20020187581A1 (en) * | 2001-05-31 | 2002-12-12 | Sheng-Hsiung Yang | Method of reducing leakage current of a photodiode |
CN1551333A (zh) * | 2003-05-08 | 2004-12-01 | 国际商业机器公司 | 制造具有不同类型的晶体管的器件的方法 |
CN101442051A (zh) * | 2008-12-15 | 2009-05-27 | 深圳市联德合微电子有限公司 | 一种单晶型结型场效应管器件及其制备方法 |
EP2105962A2 (en) * | 2008-03-27 | 2009-09-30 | Hitachi Ltd. | Semiconductor device and production method thereof |
CN101645399A (zh) * | 2009-08-21 | 2010-02-10 | 苏州固锝电子股份有限公司 | 一种稳压二极管制造工艺 |
CN104362182A (zh) * | 2014-11-19 | 2015-02-18 | 桑德斯微电子器件(南京)有限公司 | 一种平面双结型稳压二极管芯片及其生产工艺 |
CN105206560A (zh) * | 2008-02-14 | 2015-12-30 | 先进模拟科技公司 | 隔离的cmos晶体管和双极晶体管、隔离结构及其制造方法 |
CN106784018A (zh) * | 2016-12-31 | 2017-05-31 | 江苏宏微科技股份有限公司 | 集成在晶体管上的温度传感二极管结构及其制备方法 |
CN210182384U (zh) * | 2019-04-30 | 2020-03-24 | 苏州固锝电子股份有限公司 | 一种新型四颗二极管集成芯片 |
-
2019
- 2019-04-30 CN CN201910358370.5A patent/CN110112130B/zh active Active
Patent Citations (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4516313A (en) * | 1983-05-27 | 1985-05-14 | Ncr Corporation | Unified CMOS/SNOS semiconductor fabrication process |
US5045966A (en) * | 1990-09-17 | 1991-09-03 | Micrel Semiconductor | Method for forming capacitor using FET process and structure formed by same |
US20020031890A1 (en) * | 2000-08-28 | 2002-03-14 | Takayuki Watanabe | Semiconductor device of STI structure and method of fabricating MOS transistors having consistent threshold voltages |
US20020187581A1 (en) * | 2001-05-31 | 2002-12-12 | Sheng-Hsiung Yang | Method of reducing leakage current of a photodiode |
CN1551333A (zh) * | 2003-05-08 | 2004-12-01 | 国际商业机器公司 | 制造具有不同类型的晶体管的器件的方法 |
CN105206560A (zh) * | 2008-02-14 | 2015-12-30 | 先进模拟科技公司 | 隔离的cmos晶体管和双极晶体管、隔离结构及其制造方法 |
EP2105962A2 (en) * | 2008-03-27 | 2009-09-30 | Hitachi Ltd. | Semiconductor device and production method thereof |
CN101442051A (zh) * | 2008-12-15 | 2009-05-27 | 深圳市联德合微电子有限公司 | 一种单晶型结型场效应管器件及其制备方法 |
CN101645399A (zh) * | 2009-08-21 | 2010-02-10 | 苏州固锝电子股份有限公司 | 一种稳压二极管制造工艺 |
CN104362182A (zh) * | 2014-11-19 | 2015-02-18 | 桑德斯微电子器件(南京)有限公司 | 一种平面双结型稳压二极管芯片及其生产工艺 |
CN106784018A (zh) * | 2016-12-31 | 2017-05-31 | 江苏宏微科技股份有限公司 | 集成在晶体管上的温度传感二极管结构及其制备方法 |
CN210182384U (zh) * | 2019-04-30 | 2020-03-24 | 苏州固锝电子股份有限公司 | 一种新型四颗二极管集成芯片 |
Non-Patent Citations (1)
Title |
---|
宿世超;王涛;韩宇哲;田罡煜;黄海宾;高超;岳之浩;袁吉仁;周浪;: "热丝CVD法沉积固态扩散源制备晶硅太阳电池p~+/n~+发射极研究", 人工晶体学报, no. 11 * |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP3832720A1 (en) * | 2019-12-06 | 2021-06-09 | Littelfuse Semiconductor (Wuxi) Co., Ltd. | Tvs diode and assembly having asymmetric breakdown voltage |
US12068307B2 (en) | 2019-12-06 | 2024-08-20 | Littelfuse Semiconductor (Wuxi) Co., Ltd. | TVS diode and assembly having asymmetric breakdown voltage |
CN111328184A (zh) * | 2020-01-20 | 2020-06-23 | 维沃移动通信有限公司 | 显示屏及电子设备 |
Also Published As
Publication number | Publication date |
---|---|
CN110112130B (zh) | 2024-02-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106062975B (zh) | 太阳能电池的制造方法以及太阳能电池 | |
CN110060934A (zh) | 一种四颗二极管集成芯片的制造工艺 | |
CN108649079A (zh) | 具有钝化接触结构的指状交叉背接触太阳电池及其制备方法 | |
CN110112130A (zh) | 一种新型四颗二极管集成芯片的制造工艺 | |
CN110061066A (zh) | 一种浅沟槽的电极同侧二极管芯片的制造工艺 | |
CN103811572B (zh) | 光电装置及其制造方法 | |
CN102629623A (zh) | 用于半导体元件的宽沟渠终端结构 | |
CN103560170A (zh) | Se太阳能电池及其制作方法 | |
CN110112230A (zh) | 一种mwt太阳能电池的制备方法 | |
CN102789970A (zh) | 一种快恢复二极管芯片的制备方法 | |
CN101901832B (zh) | 一种镓扩散形成可控硅穿通结构的生产方法 | |
CN102169833B (zh) | 一种低功耗二极管制造工艺 | |
CN105914255A (zh) | 一种太阳能电池及其制作方法 | |
CN107293598A (zh) | 一种低反向恢复电荷平面快恢复二极管芯片 | |
CN102723401A (zh) | 选择性发射极晶体硅太阳电池制造方法 | |
CN110061067A (zh) | 一种可并联组合的整流二极管芯片的制造工艺 | |
CN210182359U (zh) | 一种四颗二极管集成芯片 | |
CN106133922A (zh) | 太阳能电池的制造方法以及太阳能电池 | |
CN210182384U (zh) | 一种新型四颗二极管集成芯片 | |
CN104616986B (zh) | 一种快恢复二极管的制备方法 | |
CN210182393U (zh) | 一种可并联组合的整流二极管芯片 | |
CN208889670U (zh) | 一种具有隔离区域的指状交叉背接触太阳电池 | |
CN108987503A (zh) | 一种具有隔离区域的指状交叉背接触太阳电池及其制备方法 | |
CN107155378B (zh) | 光电动势装置的制造方法 | |
CN109860336A (zh) | 一种太阳能电池的制备方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |