CN110062137A - 经削弱图像信号传输 - Google Patents

经削弱图像信号传输 Download PDF

Info

Publication number
CN110062137A
CN110062137A CN201811396461.XA CN201811396461A CN110062137A CN 110062137 A CN110062137 A CN 110062137A CN 201811396461 A CN201811396461 A CN 201811396461A CN 110062137 A CN110062137 A CN 110062137A
Authority
CN
China
Prior art keywords
coupled
circuit
subsignal
transistor
terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201811396461.XA
Other languages
English (en)
Other versions
CN110062137B (zh
Inventor
刘慜
高润鹤
查尔斯·吴
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Omnivision Technologies Inc
Original Assignee
Omnivision Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Omnivision Technologies Inc filed Critical Omnivision Technologies Inc
Publication of CN110062137A publication Critical patent/CN110062137A/zh
Application granted granted Critical
Publication of CN110062137B publication Critical patent/CN110062137B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/21Circuitry for suppressing or minimising disturbance, e.g. moiré or halo
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/08Arrangements for detecting or preventing errors in the information received by repeating transmission, e.g. Verdan system
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/50Constructional details
    • H04N23/54Mounting of pick-up tubes, electronic image sensors, deviation or focusing coils
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/71Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
    • H04N25/75Circuitry for providing, modifying or processing image signals from the pixel array
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/38Transmitter circuitry for the transmission of television signals according to analogue transmission standards

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Dc Digital Transmission (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Logic Circuits (AREA)

Abstract

本申请涉及削弱图像信号传输。经耦合以从图像传感器输出图像数据的传输器电路包含多个传输器。所述传输器可包含多个驱动器,所述多个驱动器经耦合以接收数据信号并响应于接收到所述数据信号而输出差分信号。削弱电路耦合在所述多个驱动器中的第一驱动器的第一输出端与所述多个驱动器中的第二驱动器的第二输出端之间。所述削弱电路经耦合以接收削弱控制信号,且响应于接收到所述削弱控制信号,所述削弱电路减小所述差分信号的量值。

Description

经削弱图像信号传输
技术领域
本公开大体上涉及图像传感器,以及具体地而非排他地说,涉及图像信号传输。
背景技术
图像传感器已变得随处可见。它们广泛用于数字静态相机、蜂窝式电话、安全性相机,以及医学、汽车和其它应用。用于制造图像传感器的技术已经以大步调持续发展。举例来说,对更高分辨率和更低功耗的需求已促进了这些裝置的进一步小型化和集成。
典型图像传感器操作如下。来自外部场景的图像光入射于图像传感器上。图像传感器包含多个光敏元件,使得每个光敏元件吸收入射图像光的一部分。包含在图像传感器中的例如光电二极管等光敏元件各自在吸收图像光之后生成图像电荷。生成的图像电荷的量与图像光的强度成比例。生成的图像电荷可用于产生表示外部场景的图像。
在图像数据被图像传感器捕获之后,可能必须将图像数据发送到处理器或控制器以呈现图像,且施加任何后效果(例如,图像滤波器)。当图像数据被从图像传感器传送到处理器时,具有干净的数据信号(例如,信号中明确界定的分别对应于“1”和“0”的高点和低点)是重要的。处理器以此方式准确地接收所发送的信息。噪声信号可使接收组件误解信息(例如,将“0”误认为是“1”或将“1”误认为是“0”)。
发明内容
在一个方面中,本发明提供一种耦合来从图像传感器输出图像数据的传输器电路,其包括:多个传输器,所述多个传输器包含:多个驱动器,所述多个驱动器被耦合成接收数据信号且响应于接收到数据信号而输出端差分信号;和削弱电路,所述削弱电路耦合在多个驱动器中的第一驱动器的第一输出端与多个驱动器中的第二驱动器的第二输出端之间,其中所述削弱电路被耦合来接收削弱控制信号,且响应于接收到削弱控制信号,削弱电路减小差分信号的量值。
在另一方面中,本发明提供一种图像传感器系统,其包括:图像传感器,所述图像传感器包含安置在半导体衬底中以捕捉图像电荷和输出图像数据的多个光电二极管;控制电路,所述控制电路耦合到图像传感器以控制多个光电二极管的操作;读出电路,所述读出电路耦合到图像传感器以从多个光电二极管读出图像数据;处理器,所述处理器耦合来处理从多个光电二极管输出的图像数据;和传输器电路,所述传输器电路耦合来将图像数据从读出电路输出到处理器,所述传输器电路包括:多个传输器,所述多个传输器包含:多个驱动器,所述多个驱动器被耦合成接收数据信号且响应于接收到数据信号而输出差分信号;和削弱电路,所述削弱电路耦合在多个驱动器中的第一驱动器的第一输出端与多个驱动器中的第二驱动器的第二输出端之间,其中削弱电路被耦合来接收削弱控制信号,且响应于接收到削弱控制信号,削弱电路减小差分信号的量值。
在另一方面中,本发明提供一种将图像数据从图像传感器传送到处理器的方法,其包括:用包含多个驱动器的多个传输器接收包含图像数据的数据信号;和将包含图像数据的差分信号输出到处理器;和响应于用耦合在多个驱动器中的第一驱动器的第一输出端与多个驱动器中的第二驱动器的第二输出端之间的削弱电路接收到削弱控制信号,减小差分信号的量值。
附图说明
参考以下图式描述本发明的非限制性且非穷尽性的实例,其中除非另外指定,否则遍布各视图的相同参考标号指代相同的部分。
图1A描绘图像数据传送信号(削弱和未削弱)以及由接收器接收的对应信号。
图1B描绘根据本公开的传授内容的可发送图1A中所描绘的削弱的图像数据传送信号的实例成像系统。
图2说明根据本公开的传授内容的可包含在图1B的成像系统中的实例传输器电路系统。
图3说明根据本公开的传授内容的用于图2中的个别传输器的实例架构。
图4A说明根据本公开的传授内容的用于图3中所描绘的个别驱动器的实例架构。
图4B说明根据本公开的传授内容的用于图3中所描绘的削弱电路的实例架构。
图5A和5B说明根据本公开的传授内容的图3中的电路图的操作。
图6说明根据本公开的传授内容的图2中所描绘的双回路复制偏置电路的一个实例。
图7是根据本公开的传授内容的将图像数据从图像传感器传送到处理器的方法的一个实例。
对应参考标号在图的若干视图中始终指示对应组件。熟练的技术人员应了解,图式中的元件仅为简单和清晰起见而进行说明,但未必按比例绘制。举例来说,图式中的一些元件的尺寸可能相对于其它元件夸示以有助于改进对本发明的各种实施例的理解。而且,通常未描绘在商业可行的实施例中有用或必需的常见但众所周知的元件,以便促进本发明的这些各种实施例的遮挡较少的视图。
具体实施方式
本文中描述一种涉及经削弱图像信号传输的设备和方法的实例。在以下描述中,陈述众多具体细节以提供对实例的透彻理解。然而,相关领域的技术人员将认识到,可在没有一或多个具体细节的情况下或利用其它方法、组件、材料等来实践本文中所描述的技术。在其它情况下,未示出或详细描述众所周知的结构、材料或操作以免使某些方面混淆。
贯穿本说明书参考“一个实例”或“一个实施例”意味着结合实例描述的特定特征、结构或特性包含在本发明的至少一个实例中。因此,贯穿本说明书在不同位置中出现短语“在一个实例中”或“在一个实施例中”未必都是指同一个实例。此外,在一或多个实例中,特定特征、结构或特性可以任何合适的方式组合。
随着图像大小和帧率增加,图像传感器要求高数据速率传输器来将高数据吞吐量递送到图像处理器。在新的MIPI DPHY 2.0规范(标准管理数据传送)中,最高数据速率已达到4.5Gbps。在高速数据传输中,信道损耗是限制数据传送速率的主要因素。低通信道损耗将引入符号间干扰(ISI),所述符号间干扰将使接收器(RX)侧上的信号衰减。当信道损耗为高时,在RX侧处接收的数据可示出高抖动且具有窄的眼张开度—数据传送的品质因数(参见例如曲线图5,未削弱的眼图)。举例来说,图1A示出从传输器输出的并未采用削弱的可能的图像数据波形(曲线图1)。如所示出,未削弱信号在最大逻辑高与逻辑低状态之间振荡。因为这一点,由接收器发现的信号(曲线图2)有噪声,且逻辑高和逻辑低状态未清晰地界定。
信号的传输侧(TX)削弱可用于解决这些问题。当传送侧削弱被启用时,在每次数据转换之后仅第一数据位处于全摆幅(参见例如图1A的曲线图3)。如果不存在数据转换,那么在第二位和稍后位处,信号摆幅将减小(参见数据信号的更小幅值“减小摆幅”部分)。传送信号削弱可减小ISI且改进接收侧(参见例如图1A的曲线图4,其中具有清晰界定的逻辑高和逻辑低状态)处的眼图(参见例如曲线图6,示出清晰界定的张开度的削弱的眼图)。本文中所公开的传送电路系统的额外优点在于无需专用电源垫和相关联外部组件。为了实现所有这些特征,本公开的实例增加一个额外复制偏置回路以将削弱功能放入传送电路中。这减小了处理步骤/成本,而且还节省了芯片上的空间。
图1B说明成像系统100。成像系统100包含像素阵列103、控制电路系统105、读出电路系统107、传输器电路系统101和处理器109。在一个实例中,像素阵列103是光电二极管(例如,所描绘的“PD”)或图像传感器像素的二维(2D)阵列。如所说明,光电二极管被布置成行和列以获取人、地点、物体等的图像数据,所述光电二极管接着可用于呈现人、地点、物体等的2D图像。然而,光电二极管并不是必须被布置成行和列,且可采用其它配置。
在一个实例中,控制电路系统105耦合到像素阵列103以控制像素阵列103中的多个光电二极管的操作。举例来说,控制电路系统105可生成用于控制图像获取的快门信号。在所描绘的实例中,快门信号是用于在单个获取窗口期间同时使得像素阵列103内的所有像素能够同时捕捉其相应图像数据的全局快门信号。在另一实例中,图像获取与例如闪光等照明效果同步。
在一个实例中,在每个图像传感器光电二极管/像素阵列103中的像素已获取其图像数据或图像电荷之后,图像数据由读出电路系统107读出且接着被传送到传输器电路系统101。在各种实例中,读出电路系统107可包含放大电路系统、模/数(ADC)转换电路系统或其它电路系统。传输器电路系统101可接收图像数据且将其转换成可根据例如MIPI DPHY2.0规范等技术标准发送到处理器109的信号。稍后将结合图2到6和相关联论述来描述传输器电路系统101的特殊性。
用传输器电路系统101传送的图像数据可被发送到处理器109(例如,通用处理器、控制器、专用图像处理器等),所述处理器109可仅仅存储图像数据或甚至通过施加后成像效果(例如,自动聚焦、剪辑、旋转、移除红眼、调节亮度、调节对比度、或以其它方式)来操纵图像数据。处理器还可重新调整图像的大小以符合装置(例如,智能电话或数码相机)的显示器、应用滤波器等。
在一个实例中,成像系统100可包含在数码相机、蜂窝电话、膝上型计算机、汽车等中。另外,成像系统100可耦合到硬件的其它件,例如处理器(通用或其它用途)、存储器元件、输出端(USB端口、无线传输器、HDMI端口等)、照明设备/闪存、电输入端(键盘、触摸显示器、轨迹垫、鼠标、麦克风等)和/或显示器。硬件的其它件可将指令递送到成像系统100,从成像系统100提取图像数据或操纵由成像系统100供应的图像数据。
图2说明可包含在图1B的成像系统中的实例传输器电路系统201。如所示出,可存在至少两个传输器213。在所描绘的实例中,存在n+1个传输器(TX_0到TX_N)213,其可等同于传输器DATA_0到DATA_N。双回路复制偏置电路211将通过调节Vb_M和Vb_DE设定传输器的所有电输出参数(电压摆幅、共模电压等)。在所说明的实例中,每个传输器输出差分信号。差分信号被称为本地接地,且显现在双芯电缆的同相和幅值相等的两根线上。因此,差分信号包含第一子信号和第二子信号,其中第一子信号与第二子信号互补。
图3说明用于图2中的个别传输器(Tx)313的实例架构。如所说明,传输器313的结构与两个输出垫“DP”和“DN”有差别。多个多分支驱动器315/316(例如,M_TXp、M_TXn、DE_TXp和DE_TXn)经耦合以接收数据信号(例如,“din”)且响应于接收到数据信号输出差分信号(例如,从DP和DN)。在所描绘的实例中,削弱电路(Rs)317是多分支分流电阻器电路。分支的数目被配置成满足输出阻抗和削弱强度要求。Vb_M和Vb_DE由复制偏置框(参见例如图2,双回路复制偏置211)控制以设定传送输出电压电平。输入“din”是待传输的数据信号,且“d_de”是削弱控制信号,所述削弱控制信号将取决于“din”数据的模式动态地控制全摆幅或减小摆幅数据信号的输出。
如所说明,削弱电路317耦合在多个驱动器315/316中的第一驱动器315的第一输出端与多个驱动器315/316中的第二驱动器316的第二输出端之间。更具体地说,削弱电路317耦合到所描绘的所有四个驱动器电路315和316的输出端,以及反相器371的输出端,所述反相器371经耦合以接收削弱控制信号。响应于从反相器371接收到削弱控制信号,削弱电路317减小差分信号的量值。如所示出,削弱电路317耦合在第一子信号的第一输出端(DN)与第二子信号的第二输出端(DP)之间。削弱控制信号通过削弱电路Rs 317将第一子信号的第一输出端电连接到第二子信号的第二输出端以减小差分信号的量值。
如所示出,DE_TXp和DE_TXn驱动器两者耦合到反相器以接收反相的“din”信号。另外,第一和373栅极的输出端耦合到M_TXn和M_TXp驱动器,且第一“与”门373的输入端耦合到“din”、“d_de”以及第二“与”门375的输入端。第二“与”门375的第二输入端耦合到反相器377,所述反相器377耦合到“din”。第二“与”门375的输出端还耦合到M_TXn和M_TXp驱动器的输入端。
图4A说明根据本公开的传授内容的用于图3中所描绘的个别驱动器415的实例架构。如所说明,M_TXp、M_TXn、DE_TXp和DE_TXn驱动器两者与串联连接在每个分支上的三个晶体管(例如,481、483和489)具有相同多分支结构。然而,每个晶体管和每个电阻器的规范(例如,最大负载等)可取决于系统要求而不同。Vb是由复制偏置电路生成的偏置电压,且连接到NMOS源极随耦器晶体管481的栅极端子,所述NMOS源极随耦器晶体管481经耦合以输出电源轨。dp_x和dn_x两者是用以接通/断开拉起(到电源轨)路径和拉下(到接地)路径中的NMOS晶体管483和489的数据信号。如所示出,第二晶体管483具有第一端子,所述第一端子耦合到第一晶体管481的第二端子。第三晶体管489的第一端子耦合到第二晶体管483的第二端子,且第三晶体管489的第二端子耦合到接地。如所示出和上文所描述,分支中的每一个耦合到双回路复制偏置电路以接收输出摆幅控制电压和削弱共模控制电压。
如所说明,第一电阻器485耦合到第二晶体管483的第二端子和DP或DN(取决于所描绘的具体驱动器)。第二电阻器487耦合在第一电阻器485与第三晶体管489之间。第二电阻器487也耦合到DP或DN(取决于所描绘的具体驱动器)。
图4B说明用于图3中所描绘的削弱电路417的实例架构。在所描绘的实例中,削弱电路417是分流电阻器电路阵列电路:de_x(x=0、1、…、N+1)是耦合到栅极以启用/停用NMOS开关491的削弱控制信号,所述NMOS开关491连接到相应分流电阻器以启用/停用分流电阻器。换句话说,分流电阻器电路耦合到多个晶体管491,且多个晶体管491并联连接在第一子信号的第一输出端(例如,DP)与第二子信号的第二输出端(例如,DN)之间以调节第一子信号的第一输出端与第二子信号的第二输出端之间的电流流动。
图5A和5B说明根据本公开的传授内容的图3中的电路图的操作。具体地说,图5A示出全摆幅操作:数据信号输出端具有大的幅值,因为削弱电路由于没有削弱控制信号施加而停用(虚线)。相反地,图5B示出施加削弱控制信号以启用(实线)削弱电路的效果。如图5B中所说明,M_TXp和M_TXn驱动器两者以及减小摆幅模式中的第一和第二“与”门两者被停用(虚线)。在所描绘的实例中,驱动器和分流电阻器电路阵列中的分支的数目被选择来使驱动器输出阻抗维持在50欧姆下以实现全摆幅和减小摆幅操作两者。
图6说明根据本公开的传授内容的图2中所描绘的双回路复制偏置电路611的一个实例。框602表示按比例复制的M_TX(p/n)驱动器,且s_0-N是静态控件,s_0-N由用于全摆幅模式中的最终M_TX驱动器的分支的数目决定。框606表示按比例复制的DE_TX(p/n)驱动器且se_0-N是静态控件,se_0-N由用于减小摆幅模式中的最终De_TX驱动器的分支的数目决定。框608是按比例复制的分流电阻器电路,且rs_0-N是静态控件,rs_0-N由用于减小摆幅模式中的最终分流电阻器电路的分支的数目决定。框604表示按比例复制的RX终端电路。如所说明,双回路复制偏置电路中的框被配置成全摆幅回路610和经减小摆幅回路612,所述全摆幅回路610和经减小摆幅回路612经耦合以输出输出摆幅控制电压和削弱共模控制电压。
在一个实例中,全摆幅回路610将调节Vb_M电压,从而使得在全摆幅下的传输器输出高电压等于电压参考Vref(其对于MIPI DPHY标准是300mV)。如所说明,全摆幅回路610包含按比例复制的M_TX驱动器602、DE_TX驱动器606和RX终端电阻器604。
在一个实例中,经减小摆幅回路612将调节Vb_DE电压,从而使得减小摆幅的共模电压等于全摆幅的共模电压。经减小摆幅回路612将帮助减小在全摆幅与减小摆幅模式之间的转换期间的共模电压纹波。经减小摆幅回路612包含按比例复制的DE_TX驱动器606、RX终端电阻器604和分流电阻器电路608。在一些实例中,复制偏置中的传输器复制电路框可为按比例缩小的版本以便节省芯片空间。举例来说,在1/N按比例缩小中,晶体管宽度将是初始宽度的1/N且电阻器值将是初始值的N倍。
图7是将图像数据从图像传感器传送到处理器的方法700的一个实例。具有本公开的权益的所属领域的技术人员将了解,框701到705可按任何次序且甚至并行地发生。此外,根据本公开的传授内容,可向方法700加入框或从方法700移除框。
框701示出用多个传输器接收包含图像数据的数据信号,且所述多个传输器包含多个驱动器。在一些实例中,用传输器接收数据可包含用耦合到图像传感器的读出电路系统从图像传感器读出图像数据,且接着将数据信号从读出电路系统传送到包含多个传输器的传输器电路系统。
框703描绘将包含图像数据的差分信号从多个传输器输出到处理器。当首先传输数据位时,差分信号可具有初始大幅值(“全摆幅”)。应了解,处理器(或控制器)可包含存储在机器可读存储媒体(例如,RAM、ROM等)中的逻辑(例如,硬件、软件或其一组合),所述逻辑在由处理器执行时使处理器执行各种操作,例如剪辑图像、应用滤波器或仅仅在屏幕上呈现图像。
框705说明响应于接收到削弱控制信号(用耦合在多个驱动器中的第一驱动器的第一输出端与多个驱动器中的第二驱动器的第二输出端之间的削弱电路)而减小差分信号的量值。换句话说,差分信号的幅值响应于削弱控制信号而降低(“减小摆幅”)。通过在初始全摆幅之后降低差分信号的幅值,干净得多的信号被发送到接收器。
在以上描述中,描述电路系统的各种零件。具有本公开的权益的所属领域的技术人员将了解,施加到电路系统的各种零件上的电信号的正时可按任何次序且甚至并行地发生。此外,根据本公开的传授内容,可添加或移除电路系统的零件和正时事件。应了解,根据本公开的传授内容,晶体管可被称为“开关”或“栅极”。
对本发明的所说明的实例的以上描述,包含摘要中所描述的内容,无意为穷尽性的或将本发明限制到所公开的精确形式。虽然本文中出于说明性目的描述了本发明的具体实例,但是在本发明的范围内,各种修改是可能的,如相关领域的技术人员将认识到。
可鉴于以上详细描述对本发明作出这些修改。所附权利要求书中使用的术语不应解释为将本发明限于本说明书中所公开的具体实例。实际上,本发明的范围应完全由所附权利要求书确定,应根据权利要求解释的已确立的原则来解释所附权利要求书。

Claims (20)

1.一种经耦合以从图像传感器输出图像数据的传输器电路,其包括:
多个传输器,其包含:
多个驱动器,其经耦合以接收数据信号并响应于接收到所述数据信号而输出差分信号;和
削弱电路,其耦合在所述多个驱动器中的第一驱动器的第一输出端与所述多个驱动器中的第二驱动器的第二输出端之间,其中所述削弱电路经耦合以接收削弱控制信号,且响应于接收到所述削弱控制信号,所述削弱电路减小所述差分信号的量值。
2.根据权利要求1所述的传输器电路,其中所述差分信号包含第一子信号和第二子信号,其中所述第一子信号与所述第二子信号互补,且其中所述削弱电路耦合在所述第一子信号的第一输出端与所述第二子信号的第二输出端之间,且其中所述削弱控制信号将所述第一子信号的所述第一输出端与所述第二子信号的所述第二输出端电连接以减小所述差分信号的所述量值。
3.根据权利要求2所述的传输器电路,其中所述削弱电路包含分流电阻器电路。
4.根据权利要求3所述的传输器电路,其中所述分流电阻器电路包含多个晶体管,其中所述多个晶体管并联耦合在所述第一子信号的所述第一输出端与所述第二子信号的所述第二输出端之间以调节所述第一子信号的所述第一输出端与所述第二子信号的所述第二输出端之间的电流流动,且其中所述多个晶体管中的每个晶体管的栅极端子经耦合以接收所述削弱控制信号。
5.根据权利要求2所述的传输器电路,其中所述多个驱动器中的每个驱动器具有多个分支,其中所述多个分支中的每个分支包含:
第一晶体管,其中所述第一晶体管的第一端子耦合到电源,
第二晶体管,其中所述第二晶体管的第一端子耦合到所述第一晶体管的第二端子;和
第三晶体管,其中所述第三晶体管的第一端子耦合到所述第二晶体管的第二端子,且所述第三晶体管的第二端子耦合到接地。
6.根据权利要求5所述的传输器电路,其中所述多个分支中的每个分支进一步包含:
第一电阻器,其耦合到所述第二晶体管的所述第二端子;和
第二电阻器,其耦合在所述第一电阻器与所述第三晶体管之间。
7.根据权利要求5所述的传输器电路,其中所述多个分支耦合到双回路复制偏置电路以接收输出摆幅控制电压和削弱共模控制电压。
8.根据权利要求7所述的传输器电路,其中所述双回路复制偏置电路包含全摆幅回路和经减小摆幅回路,所述全摆幅回路和经减小摆幅回路经耦合以输出所述输出摆幅控制电压和所述削弱共模控制电压。
9.一种图像传感器系统,其包括:
图像传感器,其包含安置在半导体衬底中以捕捉图像电荷和输出图像数据的多个光电二极管;
控制电路系统,其耦合到所述图像传感器以控制所述多个光电二极管的操作;
读出电路系统,其耦合到所述图像传感器以从所述多个光电二极管读出所述图像数据;
处理器,其经耦合以处理从所述多个光电二极管输出的所述图像数据;和
传输器电路,其经耦合以将所述图像数据从所述读出电路系统输出到所述处理器,所述传输器电路包括:
多个传输器,其包含:
多个驱动器,其经耦合以接收数据信号并响应于接收到所述数据信号而输出差分信号;和
削弱电路,其耦合在所述多个驱动器中的第一驱动器的第一输出端与所述多个驱动器中的第二驱动器的第二输出端之间,其中所述削弱电路经耦合以接收削弱控制信号,且响应于接收到所述削弱控制信号,所述削弱电路减小所述差分信号的量值。
10.根据权利要求9所述的图像传感器系统,其中所述差分信号包含第一子信号和第二子信号,其中所述第一子信号与所述第二子信号互补,且其中所述削弱电路耦合在所述第一子信号的第一输出端与所述第二子信号的第二输出端之间,且其中所述削弱控制信号将所述第一子信号的所述第一输出端与所述第二子信号的所述第二输出端电连接以减小所述差分信号的所述量值。
11.根据权利要求10所述的图像传感器系统,其中所述削弱电路包含分流电阻器电路。
12.根据权利要求11所述的图像传感器系统,其中所述分流电阻器电路包含多个晶体管,其中所述多个晶体管并联耦合在所述第一子信号的所述第一输出端与所述第二子信号的所述第二输出端之间以调节所述第一子信号的所述第一输出端与所述第二子信号的所述第二输出端之间的电流流动,且其中所述多个晶体管中的每个晶体管的栅极端子经耦合以接收所述削弱控制信号。
13.根据权利要求12所述的图像传感器系统,其中所述多个驱动器中的每个驱动器具有多个分支,其中所述多个分支中的每个分支包含:
第一晶体管,其中所述第一晶体管的第一端子耦合到电源,
第二晶体管,其中所述第二晶体管的第一端子耦合到所述第一晶体管的第二端子;和
第三晶体管,其中所述第三晶体管的第一端子耦合到所述第二晶体管的第二端子,且所述第三晶体管的第二端子耦合到接地。
14.一种将图像数据从图像传感器传送到处理器的方法,其包括:
用包含多个驱动器的多个传输器接收包含所述图像数据的数据信号;和
将包含所述图像数据的差分信号输出到所述处理器;和
响应于用耦合在所述多个驱动器中的第一驱动器的第一输出端与所述多个驱动器中的第二驱动器的第二输出端之间的削弱电路接收到削弱控制信号,减小所述差分信号的量值。
15.根据权利要求14所述的方法,其中所述差分信号包含第一子信号和第二子信号,其中所述第一子信号与所述第二子信号互补,且其中所述削弱电路耦合在所述第一子信号的第一输出端与所述第二子信号的第二输出端之间,且其中所述削弱控制信号将所述第一子信号的所述第一输出端与所述第二子信号的所述第二输出端电连接以减小所述差分信号的所述量值。
16.根据权利要求15所述的方法,其中所述削弱电路包含分流电阻器电路。
17.根据权利要求16所述的方法,其中所述分流电阻器电路包含并联耦合在所述第一子信号的所述第一输出端与所述第二子信号的所述第二输出端之间的多个晶体管。
18.根据权利要求17所述的方法,其中减小所述差分信号的量值包含:
通过将所述削弱控制信号施加到所述多个晶体管中的每个晶体管的栅极端子来接通耦合在所述第一子信号的所述第一输出端与所述第二子信号的所述第二输出端之间的所述多个晶体管。
19.根据权利要求17所述的方法,其中第一电阻器和第二电阻器分别耦合到所述多个晶体管中的每个晶体管的第一端子和第二端子。
20.根据权利要求14所述的方法,其进一步包括用耦合到所述图像传感器和所述多个传输器的读出电路系统从所述图像传感器读出所述图像数据。
CN201811396461.XA 2018-01-16 2018-11-22 一种经削弱图像信号传输的传输器电路、图像传感器系统及相应方法 Active CN110062137B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/872,233 2018-01-16
US15/872,233 US10171711B1 (en) 2018-01-16 2018-01-16 De-emphasized image signal transmission

Publications (2)

Publication Number Publication Date
CN110062137A true CN110062137A (zh) 2019-07-26
CN110062137B CN110062137B (zh) 2020-09-22

Family

ID=64739898

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811396461.XA Active CN110062137B (zh) 2018-01-16 2018-11-22 一种经削弱图像信号传输的传输器电路、图像传感器系统及相应方法

Country Status (3)

Country Link
US (1) US10171711B1 (zh)
CN (1) CN110062137B (zh)
TW (1) TWI690206B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101233732A (zh) * 2005-07-26 2008-07-30 Nxp股份有限公司 高速驱动器均衡
US20110128036A1 (en) * 2009-12-01 2011-06-02 Chih-Min Liu Driving circuit with impedence calibration
CN102820859A (zh) * 2011-06-06 2012-12-12 全视科技有限公司 低共模驱动器
CN103004199A (zh) * 2010-07-20 2013-03-27 索尼公司 图像处理设备和图像处理方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6373346B1 (en) * 2000-11-27 2002-04-16 Sirenza Microdevices, Inc. Laser driver pre-emphasis and de-emphasis method and/or architecture with tuning and duty cycle control
US7714615B2 (en) * 2007-12-28 2010-05-11 Advanced Micro Devices, Inc. De-emphasis circuit for a voltage mode driver used to communicate via a differential communication link

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101233732A (zh) * 2005-07-26 2008-07-30 Nxp股份有限公司 高速驱动器均衡
US20110128036A1 (en) * 2009-12-01 2011-06-02 Chih-Min Liu Driving circuit with impedence calibration
CN103004199A (zh) * 2010-07-20 2013-03-27 索尼公司 图像处理设备和图像处理方法
CN102820859A (zh) * 2011-06-06 2012-12-12 全视科技有限公司 低共模驱动器

Also Published As

Publication number Publication date
TW201943257A (zh) 2019-11-01
TWI690206B (zh) 2020-04-01
CN110062137B (zh) 2020-09-22
US10171711B1 (en) 2019-01-01

Similar Documents

Publication Publication Date Title
US8175173B2 (en) Methods and systems for transmitting signals differentially and single-endedly across a pair of wires
US7408993B2 (en) Digital communication extender system and method
US7301371B2 (en) Transmitter of a semiconductor device
US9071243B2 (en) Single ended configurable multi-mode driver
US7795919B2 (en) Transmitter driver circuit in high-speed serial communications system
US20080116943A1 (en) True-differential DVI/HDMI line driver
US20130163126A1 (en) High-swing differential driver using low-voltage transistors
KR20060049853A (ko) 데이터 송신장치, 데이터 수신장치, 데이터 송수신장치 및데이터 송수신방법
WO1999055082A1 (en) Low cost line-based video compression of digital video stream data
CN103686037B (zh) 驱动器电路
KR101483018B1 (ko) 고속 인터페이스 시스템에서의 장치 및 고속 인터페이스 시스템
US7974304B2 (en) Out of band signaling enhancement for high speed serial driver
CN101692697A (zh) 固态图像传感器器件及其差分接口
JP2000353035A (ja) シングルエンド型および差分型を統合した信号通信インタフェース
JP2008005114A (ja) 受信装置および送受信システム
US8994403B2 (en) Apparatus and method for signal transmission over a channel
CN110062137A (zh) 经削弱图像信号传输
CN109754742B (zh) 显示驱动器集成电路和包括其的显示装置
US20080165884A1 (en) Systems and Methods for the Distribution of Clock Signals
KR101621844B1 (ko) 저전압 차동 신호 전송기
US20230148367A1 (en) System and method for multi-mode receiver
KR102619488B1 (ko) 연결 상태의 변화에 따른 화면 배열의 불안정과 메인 링크의 재설정으로 인한 지연이 방지되는 디스플레이 포트용 광 링크
US20230246883A1 (en) Four Wire High Speed Communication Systems
US20240220175A1 (en) Optical link supporting display port
US20220109510A1 (en) Optical Data Interconnect System

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant