CN110010071B - 像素补偿电路、其驱动方法、显示面板及显示装置 - Google Patents

像素补偿电路、其驱动方法、显示面板及显示装置 Download PDF

Info

Publication number
CN110010071B
CN110010071B CN201910312247.XA CN201910312247A CN110010071B CN 110010071 B CN110010071 B CN 110010071B CN 201910312247 A CN201910312247 A CN 201910312247A CN 110010071 B CN110010071 B CN 110010071B
Authority
CN
China
Prior art keywords
signal
voltage
terminal
node
light
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910312247.XA
Other languages
English (en)
Other versions
CN110010071A (zh
Inventor
陈帅
唐秀珠
唐滔良
胡双
董兴
田振国
谭美玲
王欢
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chongqing BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chongqing BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chongqing BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201910312247.XA priority Critical patent/CN110010071B/zh
Publication of CN110010071A publication Critical patent/CN110010071A/zh
Priority to PCT/CN2020/083548 priority patent/WO2020211686A1/zh
Priority to US17/255,682 priority patent/US11195454B2/en
Application granted granted Critical
Publication of CN110010071B publication Critical patent/CN110010071B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0278Details of driving circuits arranged to drive both scan and data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • G09G2330/023Power management, e.g. power saving using energy recovery or conservation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

本发明公开了一种像素补偿电路、其驱动方法、显示面板及显示装置,通过数据电路、电压电路、控制电路以及驱动晶体管和存储电容的相互配合,实现对驱动晶体管的阈值电压Vth的补偿,以使驱动晶体管驱动发光器件发光的驱动电流与驱动晶体管的阈值电压无关,可以避免驱动晶体管的阈值电压对流过发光器件的驱动电流的影响,从而可以使驱动电流保持稳定,进而可以提高显示装置中显示区域画面亮度的均匀性。

Description

像素补偿电路、其驱动方法、显示面板及显示装置
技术领域
本发明涉及显示技术领域,特别涉及一种像素补偿电路、其驱动方法、显示面板及显示装置。
背景技术
有机发光二极管(Organic Light Emitting Diode,OLED)显示器具有低能耗、生产成本低、自发光、宽视角及响应速度快等优点,是当今平板显示器研究领域的热点之一。其中,用于控制OLED进行发光的像素电路的设计是OLED显示器的核心技术内容。由于OLED属于电流驱动,需要稳定的电流来控制其发光。然而,由于工艺制程和器件老化等原因,会使像素电路中驱动OLED发光的驱动晶体管的阈值电压Vth存在不均匀性,这样导致流过OLED的电流会发生变化使得显示亮度不均,从而影响整个图像的显示效果。
发明内容
本发明实施例提供一种像素补偿电路、其驱动方法、显示面板及显示装置,用以使驱动发光器件发光的工作电流保持稳定,提高图像显示亮度的均匀性。
因此,本发明实施例提供了一种像素补偿电路,包括:
数据电路,被配置为响应于第一扫描信号端的信号,将数据信号端的信号提供给驱动晶体管的栅极,以及响应于第二扫描信号端的信号,将所述数据信号端的信号提供给发光器件的第一端;
电压电路,被配置为响应于发光控制信号端的信号,将第一电压信号端的信号提供给第一节点;
控制电路,被配置为响应于所述第二扫描信号端的信号,将所述第一节点与所述驱动晶体管的栅极导通,以及响应于第三扫描信号端的信号,将所述第一节点与所述驱动晶体管的第一极导通;
所述驱动晶体管的第二极与所述发光器件的第一端耦接;
存储电容,所述存储电容的第一端与所述驱动晶体管的栅极耦接,所述存储电容的第二端与所述驱动晶体管的第二端耦接。
可选地,在本发明实施例中,所述数据电路包括:第一开关晶体管和第二开关晶体管;
所述第一开关晶体管的栅极与所述第一扫描信号端耦接,所述第一开关晶体管的第一极与所述数据信号端耦接,所述第一开关晶体管的第二极与所述驱动晶体管的栅极耦接;
所述第二开关晶体管的栅极与所述第二扫描信号端耦接,所述第二开关晶体管的第一极与所述数据信号端耦接,所述第二开关晶体管的第二极与所述发光器件的第一端耦接。
可选地,在本发明实施例中,所述控制电路包括:第三开关晶体管和第四开关晶体管;
所述第三开关晶体管的栅极与所述第二扫描信号端耦接,所述第三开关晶体管的第一极与所述第一节点耦接,所述第三开关晶体管的第二极与所述驱动晶体管的栅极耦接;
所述第四开关晶体管的栅极与所述第三扫描信号端耦接,所述第四开关晶体管的第一极与所述第一节点耦接,所述第四开关晶体管的第二极与所述驱动晶体管的第一极耦接。
可选地,在本发明实施例中,所述电压电路包括:第五开关晶体管;
所述第五开关晶体管的栅极与所述发光控制信号端耦接,所述第五开关晶体管的第一极与所述第一电压信号端耦接,所述第五开关晶体管的第二极与所述第一节点耦接。
相应地,本发明实施例还提供了一种上述像素补偿电路的驱动方法,包括:
恢复阶段,所述电压电路响应于发光控制信号端的信号,将第一电压信号端的信号提供给第一节点;所述控制电路响应于所述第二扫描信号端的信号,将所述第一节点与所述驱动晶体管的栅极导通;所述数据电路响应于第二扫描信号端的信号,将所述数据信号端的第一预设电压的信号提供给发光器件的第一端;
电压调整阶段,所述数据电路响应于第一扫描信号端的信号,将数据信号端的第二预设电压的信号提供给驱动晶体管的栅极;其中,所述第一预设电压小于所述第二预设电压,所述第二预设电压小于或等于0V;
阈值锁存阶段,所述数据电路响应于第一扫描信号端的信号,将数据信号端的所述第二预设电压的信号提供给驱动晶体管的栅极;所述电压电路响应于发光控制信号端的信号,将第一电压信号端的信号提供给第一节点;所述控制电路响应于第三扫描信号端的信号,将所述第一节点与所述驱动晶体管的第一极导通;
数据输入阶段,所述数据电路响应于第一扫描信号端的信号,将数据信号端的数据电压的信号提供给驱动晶体管的栅极;
发光阶段,所述控制电路响应于第三扫描信号端的信号,将所述第一节点与所述驱动晶体管的第一极导通;所述电压电路响应于发光控制信号端的信号,将第一电压信号端的信号提供给第一节点,驱动所述发光器件发光。
可选地,在本发明实施例中,所述恢复阶段,所述电压电路响应于发光控制信号端的信号,将第一电压信号端的第二预设电源电压的信号提供给第一节点;其中,所述第二预设电源电压不等于所述第一电压;
所述电压调整阶段还包括:所述电压电路响应于发光控制信号端的信号,将第一电压信号端的所述第二预设电源电压提供给第一节点。
可选地,在本发明实施例中,所述阈值锁存阶段,所述电压电路响应于发光控制信号端的信号,将第一电压信号端的第一预设电源电压的信号提供给第一节点;其中,所述第一预设电源电压小于所述第二预设电源电压。
可选地,在本发明实施例中,所述发光阶段,所述电压电路响应于发光控制信号端的信号,将第一电压信号端的第三预设电源电压的信号提供给第一节点;其中,所述第三预设电源电压大于所述第二预设电源电压。
相应地,本发明实施例还提供了一种显示面板,包括上述像素补偿电路。
相应地,本发明实施例还提供了一种显示装置,包括上述显示面板。
本发明有益效果如下:
本发明实施例提供的像素补偿电路、其驱动方法、显示面板及显示装置,通过数据电路响应于第一扫描信号端的信号,将数据信号端的信号提供给驱动晶体管的栅极,以及响应于第二扫描信号端的信号,将数据信号端的信号提供给发光器件的第一端。通过电压电路响应于发光控制信号端的信号,将第一电压信号端的信号提供给第一节点。以及通过控制电路响应于第二扫描信号端的信号,将第一节点与驱动晶体管的栅极导通,以及响应于第三扫描信号端的信号,将第一节点与驱动晶体管的第一极导通。这样可以通过上述各电路以及驱动晶体管和存储电容的相互配合,实现对驱动晶体管的阈值电压Vth的补偿,以使驱动晶体管驱动发光器件发光的驱动电流与驱动晶体管的阈值电压无关,可以避免驱动晶体管的阈值电压对流过发光器件的驱动电流的影响,从而可以使驱动电流保持稳定,进而可以提高显示装置中显示区域画面亮度的均匀性。
附图说明
图1为本发明实施例提供的像素补偿电路的结构示意图;
图2为本发明实施例提供的像素补偿电路的具体结构示意图;
图3为本发明实施例提供的电路时序图之一;
图4为本发明实施例提供的电路时序图之二;
图5为本发明实施例提供的驱动方法的流程图。
具体实施方式
为了使本发明的目的,技术方案和优点更加清楚,下面结合附图,对本发明实施例提供的像素补偿电路、其驱动方法、显示面板及显示装置的具体实施方式进行详细地说明。应当理解,下面所描述的优选实施例仅用于说明和解释本发明,并不用于限定本发明。并且在不冲突的情况下,本发明中的实施例及实施例中的特征可以相互组合。需要注意的是,附图中各图形的尺寸和形状不反映真实比例,目的只是示意说明本发明内容。并且自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。
本发明实施例提供了一种像素补偿电路,如图1所示,包括:
数据电路10,被配置为响应于第一扫描信号端SCAN1的信号,将数据信号端DATA的信号提供给驱动晶体管M0的栅极G,以及响应于第二扫描信号端SCAN2的信号,将数据信号端DATA的信号提供给发光器件L的第一端;
电压电路20,被配置为响应于发光控制信号端EM的信号,将第一电压信号端VDD的信号提供给第一节点N1;
控制电路30,被配置为响应于第二扫描信号端SCAN2的信号,将第一节点N1与驱动晶体管M0的栅极G导通,以及响应于第三扫描信号端SCAN3的信号,将第一节点N1与驱动晶体管M0的第一极D导通;
驱动晶体管M0的第二极S与发光器件L的第一端耦接;
存储电容CST,存储电容CST的第一端与驱动晶体管M0的栅极G耦接,存储电容CST的第二端与驱动晶体管M0的第二端S耦接。
本发明实施例提供的像素补偿电路,通过数据电路响应于第一扫描信号端的信号,将数据信号端的信号提供给驱动晶体管的栅极,以及响应于第二扫描信号端的信号,将数据信号端的信号提供给发光器件的第一端。通过电压电路响应于发光控制信号端的信号,将第一电压信号端的信号提供给第一节点。以及通过控制电路响应于第二扫描信号端的信号,将第一节点与驱动晶体管的栅极导通,以及响应于第三扫描信号端的信号,将第一节点与驱动晶体管的第一极导通。这样可以通过上述各电路以及驱动晶体管和存储电容的相互配合,实现对驱动晶体管的阈值电压Vth的补偿,以使驱动晶体管驱动发光器件发光的驱动电流与驱动晶体管的阈值电压无关,可以避免驱动晶体管的阈值电压对流过发光器件的驱动电流的影响,从而可以使驱动电流保持稳定,进而可以提高显示装置中显示区域画面亮度的均匀性。
在具体实施时,在本发明实施例中,如图1所示,驱动晶体管M0可以为N型晶体管;其中,驱动晶体管M0的第一极D为其漏极,驱动晶体管M0的第二极S为其源极,并且该驱动晶体管M0处于饱和状态时,电流由驱动晶体管M0的漏极流向其源极。当然,驱动晶体管也可以为P型晶体管;其中,驱动晶体管的第一极为其源极,驱动晶体管的第二极为其漏极,并且该驱动晶体管处于饱和状态时,电流由驱动晶体管的源极流向其漏极。当然,在实际应用中,驱动晶体管M0的具体类型可以根据实际应用环境来设计确定,在此不作限定。
在具体实施时,在本发明实施例中,发光器件的第二端与第二电压信号端VSS耦接。发光器件的第一端为其阳极,第二端为阴极。并且,发光器件可以包括:OLED或量子点发光二极管(Quantum Dot Light Emitting Diodes,QLED),其在驱动晶体管处于饱和状态时的驱动电流的作用下实现发光。另外,一般发光器件具有发光阈值电压Vth-L,在发光器件两端的电压大于或等于发光阈值电压时进行发光。
在具体实施时,在本发明实施例中,第二电压信号端的电压Vss一般为接地电压或为负值电压。在实际应用中,上述电压需要根据实际应用环境来设计确定,在此不作限定。
下面结合具体实施例,对本发明进行详细说明。需要说明的是,本实施例中是为了更好的解释本发明,但不限制本发明。
在具体实施时,在本发明实施例中,如图2所示,数据电路10可以包括:第一开关晶体管M1和第二开关晶体管M2;
第一开关晶体管M1的栅极与第一扫描信号端SCAN1耦接,第一开关晶体管M1的第一极与数据信号端DATA耦接,第一开关晶体管M1的第二极与驱动晶体管M0的栅极G耦接;
第二开关晶体管M2的栅极与第二扫描信号端SCAN2耦接,第二开关晶体管M2的第一极与数据信号端DATA耦接,第二开关晶体管SCAN的第二极与发光器件L的第一端耦接。
在具体实施时,在本发明实施例中,第一开关晶体管M1和第二开关晶体管M2可以为N型晶体管。或者,第一开关晶体管M1和第二开关晶体管M2也可以为P型晶体管,在此不作限定。
在具体实施时,在本发明实施例中,第一开关晶体管M1在第一扫描信号端SCAN1的信号的控制下处于导通状态时,可以将数据信号端DATA的信号提供给驱动晶体管M0的栅极G。第二开关晶体管M2在第二扫描信号端SCAN2的信号的控制下处于导通状态时,可以将数据信号端DATA的信号提供给发光器件L的第一端。
在具体实施时,在本发明实施例中,如图2所示,控制电路30可以包括:第三开关晶体管M3和第四开关晶体管M4;
第三开关晶体管M3的栅极与第二扫描信号端SCAN2耦接,第三开关晶体管M3的第一极与第一节点N1耦接,第三开关晶体管M3的第二极与驱动晶体管M0的栅极G耦接;
第四开关晶体管M4的栅极与第三扫描信号端SCAN3耦接,第四开关晶体管M4的第一极与第一节点N1耦接,第四开关晶体管M4的第二极与驱动晶体管M0的第一极D耦接。
在具体实施时,在本发明实施例中,第三开关晶体管M3和第四开关晶体管M4可以为N型晶体管。或者,第三开关晶体管M3和第四开关晶体管M4也可以为P型晶体管,在此不作限定。
在具体实施时,在本发明实施例中,第三开关晶体管M3在第二扫描信号端SCAN2的信号的控制下处于导通状态时,可以将第一节点N1与驱动晶体管M0的栅极G导通。第四开关晶体管M4在第三扫描信号端SCAN3的信号的控制下处于导通状态时,可以将第一节点N1与驱动晶体管M0的第一极D导通。
在具体实施时,在本发明实施例中,如图2所示,电压电路20可以包括:第五开关晶体管M5;
第五开关晶体管M5的栅极与发光控制信号端EM耦接,第五开关晶体管M5的第一极与第一电压信号端VDD耦接,第五开关晶体管M5的第二极与第一节点N1耦接。
在具体实施时,在本发明实施例中,第五开关晶体管M5可以为N型晶体管。或者,第五开关晶体管M5也可以为P型晶体管,在此不作限定。
在具体实施时,在本发明实施例中,第五开关晶体管M5在发光控制信号端的信号的控制下处于导通状态时,可以将第一电压信号端的信号提供给第一节点N1。
在具体实施时,在本发明实施例中,存储电容CST可以存储输入其第一端和第二端的电压。
以上仅是举例说明本发明实施例提供的像素补偿电路中各电路的具体结构,在具体实施时,上述各电路的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作限定。
进一步地,为了简化像素补偿电路的制作工艺流程,在具体实施时,在本发明实施例提供的上述像素补偿电路中,如图2所示,在驱动晶体管M0为N型晶体管时,所有的晶体管可以均为N型晶体管。当然,在驱动晶体管M0为P型晶体管时,所有的晶体管可以均为P型晶体管。
在具体实施时,在本发明实施例提供的上述像素补偿电路中,N型晶体管在高电平作用下导通,在低电平作用下截止。P型晶体管在高电平作用下截止,在低电平作用下导通。
需要说明的是,在本发明实施例提供的上述像素补偿电路中,驱动晶体管和开关晶体管可以是薄膜晶体管(TFT,Thin Film Transistor),也可以是金属氧化物半导体场效应管(MOS,Metal Oxide Scmiconductor),在此不作限定。在具体实施时,根据开关晶体管类型以及信号端的信号的不同,可以将开关晶体管的第一极作为其源极,第二极作为其漏极;或者,将第一极作为其漏极,第二极作为其源极,在此不做具体区分。
下面以图2所示的像素补偿电路为例,结合电路时序图对本发明实施例提供的上述像素补偿电路的工作过程作以描述。下述描述中以1表示高电平,0表示低电平。需要说明的是,1和0是逻辑电平,其仅是为了更好的解释本发明实施例的具体工作过程,而不是在具体实施时施加在各开关晶体管的栅极上的电压。
实施例一、
图2所示的像素补偿电路对应的电路时序图如图3所示。具体地,选取如图3所示的输入时序图中的恢复阶段T1、电压调整阶段T2、阈值锁存阶段T3、数据输入阶段T4以及发光阶段T5共五个阶段。
在恢复阶段T1,SCAN1=0、SCAN2=1、SCAN3=0、EM=1。
由于SCAN1=0,因此第一开关晶体管M1截止。由于SCAN3=0,因此第四开关晶体管M4截止。由于SCAN2=1,因此第二开关晶体管M2和第三开关晶体管M3均导通。由于EM=1,因此第五开关晶体管M5导通。导通的第五开关晶体管M5和第三开关晶体管M3将第一电压信号端VDD的信号的电压Vdd提供给驱动晶体管M0的栅极,使驱动晶体管M0的栅极的电压为Vdd。导通的第二开关晶体管M2将数据信号端DATA的第一预设电压V1的信号提供给发光器件L的第一端。并且,通过使第一预设电压V1小于Vss,以使发光器件L的阴极电压比阳极电压高,使发光器件L处于极性反转状态,从而恢复发光器件L的特性。
在电压调整阶段T2,SCAN1=1、SCAN2=0、SCAN3=0、EM=1。
由于SCAN2=0,因此第二开关晶体管M2和第三开关晶体管M3均截止。由于SCAN3=0,因此第四开关晶体管M4截止。由于SCAN1=1,因此第一开关晶体管M1导通,以将数据信号端DATA的第二预设电压V2的信号提供给驱动晶体管M0的栅极。通过存储电容CST的耦合效应可知,存储电容CST的第二端的电压VB变为:
Figure BDA0002031910390000101
其中,Cs代表存储电容CST的电容值,CL代表发光器件L的电容值。
在阈值锁存阶段T3,SCAN1=1、SCAN2=0、SCAN3=1、EM=1。
由于SCAN2=0,因此第二开关晶体管M2和第三开关晶体管M3均截止。由于SCAN1=1,因此第一开关晶体管M1导通,以将数据信号端DATA的第二预设电压V2的信号提供给驱动晶体管M0的栅极。由于SCAN3=1,因此第四开关晶体管M4导通。由于EM=1,因此第五开关晶体管M5导通。导通的第五开关晶体管M5和第四开关晶体管M4将第一电压信号端VDD的信号的电压Vdd提供给驱动晶体管M0的第一极。这样使得发光器件L的阳极通过驱动晶体管M0、第五开关晶体管M5以及第四开关晶体管M4进行充电,并在发光器件L的阳极充电至V2-Vth时,驱动晶体管M0截止。需要说明的是,为了锁存驱动晶体管M0的阈值电压Vth,可以满足以下条件:
Figure BDA0002031910390000102
在数据输入阶段T4,SCAN1=1、SCAN2=0、SCAN3=1、EM=0。
由于SCAN2=0,因此第二开关晶体管M2和第三开关晶体管M3均截止。由于EM=0,因此第五开关晶体管M5截止。由于SCAN1=1,因此第一开关晶体管M1导通,以将数据信号端DATA的数据电压V3的信号提供给驱动晶体管M0的栅极。通过存储电容CST的耦合效应可知,存储电容CST的第二端的电压VB变为:
Figure BDA0002031910390000103
并且,为了避免发光器件L在整个显示帧周期中不必要的发光,存储电容CST的第二端的电压VB可以满足公式:VB-Vss<Vth-L
在发光阶段T5,SCAN1=0、SCAN2=0、SCAN3=1、EM=1。
由于SCAN1=0,因此第一开关晶体管M1截止。由于SCAN2=0,因此第二开关晶体管M2和第三开关晶体管M3均截止。由于EM=1,因此第五开关晶体管M5导通。由于SCAN3=1,因此第四开关晶体管M4导通。导通的第五开关晶体管M5和第四开关晶体管M4将第一电压信号端VDD的信号的电压Vdd提供给驱动晶体管M0的第一极。根据饱和状态电流特性可知,驱动晶体管M0产生的用于驱动发光器件L发光的驱动电流IL满足公式:
Figure BDA0002031910390000111
μn代表驱动晶体管M0的迁移率,Cox代表单位面积栅氧化层电容,
Figure BDA0002031910390000112
代表驱动晶体管M0的宽长比,相同结构中这些数值相对稳定,可以算作常量。
通过驱动电流IL满足的公式可知,驱动晶体管M0处于饱和状态时的驱动电流IL仅与数据信号端DATA的第二预设电压V2和数据电压V3相关,而与驱动晶体管M0的阈值电压Vth以及第一电压信号端VDD的电压Vdd无关,可以解决由于驱动晶体管M0的阈值电压Vth漂移以及IR Drop对驱动电流的影响,从而使发光器件L的驱动电流IL保持稳定,进而保证了发光器件L的正常工作。
需要说明的是,在数据输入阶段T4到发光阶段T5的过程中,第一扫描信号端SCAN1的信号由高电平跳变到低电平的时刻要比发光控制信号端EM的信号由低电平跳变到高电平的时刻早一些,这样可以防止竞争冒险现象,提高像素补偿电路的稳定性。
需要说明的是,在本发明实施例一中,第一电压信号端VDD的信号的电压Vdd可以为固定电压。当然,在实际应用中,Vdd的具体数值可以根据实际应用环境来设计确定,在此不作限定。
需要说明的是,第一预设电压V1小于第二预设电压V2,并且第二预设电压V2小于或等于0V。在实际应用中,第一预设电压V1和第二预设电压V2的具体数值可以根据实际应用环境来设计确定,在此不作限定。
实施例二、
图2所示的像素补偿电路对应的电路时序图如图4所示。具体地,选取如图4所示的输入时序图中的恢复阶段T1、电压调整阶段T2、阈值锁存阶段T3、数据输入阶段T4以及发光阶段T5共五个阶段。
在恢复阶段T1,第一电压信号端VDD的信号的电压为第二预设电源电压Vdd2,SCAN1=0、SCAN2=1、SCAN3=0、EM=1。
由于SCAN1=0,因此第一开关晶体管M1截止。由于SCAN3=0,因此第四开关晶体管M4截止。由于SCAN2=1,因此第二开关晶体管M2和第三开关晶体管M3均导通。由于EM=1,因此第五开关晶体管M5导通。导通的第五开关晶体管M5和第三开关晶体管M3将第一电压信号端VDD的第二预设电源电压Vdd2的信号提供给驱动晶体管M0的栅极,使驱动晶体管M0的栅极的电压为Vdd2。导通的第二开关晶体管M2将数据信号端DATA的第一预设电压V1的信号提供给发光器件L的第一端。并且,通过使第一预设电压V1小于Vss,以使发光器件L的阴极电压比阳极电压高,使发光器件L处于极性反转状态,从而恢复发光器件L的特性。并且,为了使驱动晶体管M0导通,可以使第二预设电源电压Vdd2大于第一电压V1。
在电压调整阶段T2,第一电压信号端VDD的信号的电压为第二预设电源电压Vdd2,SCAN1=1、SCAN2=0、SCAN3=0、EM=1。
由于SCAN2=0,因此第二开关晶体管M2和第三开关晶体管M3均截止。由于SCAN3=0,因此第四开关晶体管M4截止。由于EM=1,因此第五开关晶体管M5导通,以将第一电压信号端VDD的第二预设电源电压Vdd2的信号提供给第三开关晶体管M3的第一极。由于SCAN1=1,因此第一开关晶体管M1导通,以将数据信号端DATA的第二预设电压V2的信号提供给驱动晶体管M0的栅极。通过存储电容CST的耦合效应可知,存储电容CST的第二端的电压VB变为:
Figure BDA0002031910390000121
其中,Cs代表存储电容CST的电容值,CL代表发光器件L的电容值。
在阈值锁存阶段T3,第一电压信号端VDD的信号的电压为第一预设电源电压Vdd1,SCAN1=1、SCAN2=0、SCAN3=1、EM=1。并且,第一预设电源电压Vdd1小于第二预设电源电压Vdd2。
由于SCAN2=0,因此第二开关晶体管M2和第三开关晶体管M3均截止。由于SCAN1=1,因此第一开关晶体管M1导通,以将数据信号端DATA的第二预设电压V2的信号提供给驱动晶体管M0的栅极。由于SCAN3=1,因此第四开关晶体管M4导通。由于EM=1,因此第五开关晶体管M5导通。导通的第五开关晶体管M5和第四开关晶体管M4将第一电压信号端VDD的第一预设电源电压Vdd1的信号提供给驱动晶体管M0的第一极。这样使得发光器件L的阳极通过驱动晶体管M0、第五开关晶体管M5以及第四开关晶体管M4进行充电,并在发光器件L的阳极充电至V2-Vth时,驱动晶体管M0截止。需要说明的是,为了锁存驱动晶体管M0的阈值电压Vth,可以满足以下条件:
Figure BDA0002031910390000131
在数据输入阶段T4,第一电压信号端VDD的信号的电压为第三预设电源电压Vdd3,SCAN1=1、SCAN2=0、SCAN3=1、EM=0。并且,第三预设电源电压Vdd3大于第二预设电源电压Vdd2。
由于SCAN2=0,因此第二开关晶体管M2和第三开关晶体管M3均截止。由于EM=0,因此第五开关晶体管M5截止。由于SCAN1=1,因此第一开关晶体管M1导通,以将数据信号端DATA的数据电压V3的信号提供给驱动晶体管M0的栅极。通过存储电容CST的耦合效应可知,存储电容CST的第二端的电压VB变为:
Figure BDA0002031910390000132
并且,为了避免发光器件L在整个显示帧周期中不必要的发光,存储电容CST的第二端的电压VB可以满足公式:VB-Vss<Vth-L
在发光阶段T5,第一电压信号端VDD的信号的电压为第三预设电源电压Vdd3,SCAN1=0、SCAN2=0、SCAN3=1、EM=1。
由于SCAN1=0,因此第一开关晶体管M1截止。由于SCAN2=0,因此第二开关晶体管M2和第三开关晶体管M3均截止。由于EM=1,因此第五开关晶体管M5导通。由于SCAN3=1,因此第四开关晶体管M4导通。导通的第五开关晶体管M5和第四开关晶体管M4将第一电压信号端VDD的第三预设电源电压Vdd3的信号提供给驱动晶体管M0的第一极。根据饱和状态电流特性可知,驱动晶体管M0产生的用于驱动发光器件L发光的驱动电流IL满足公式:
Figure BDA0002031910390000141
μn代表驱动晶体管M0的迁移率,Cox代表单位面积栅氧化层电容,
Figure BDA0002031910390000142
代表驱动晶体管M0的宽长比,相同结构中这些数值相对稳定,可以算作常量。
通过驱动电流IL满足的公式可知,驱动晶体管M0处于饱和状态时的驱动电流IL仅与数据信号端DATA的第二预设电压V2和数据电压V3相关,而与驱动晶体管M0的阈值电压Vth以及第一电压信号端VDD的电压无关,可以解决由于驱动晶体管M0的阈值电压Vth漂移以及IR Drop对驱动电流的影响,从而使发光器件L的驱动电流IL保持稳定,进而保证了发光器件L的正常工作。
需要说明的是,在数据输入阶段T4到发光阶段T5的过程中,第一扫描信号端SCAN1的信号由高电平跳变到低电平的时刻要比发光控制信号端EM的信号由低电平跳变到高电平的时刻早一些,这样可以防止竞争冒险现象,提高像素补偿电路的稳定性。
需要说明的是,在本发明实施例二中,第一电压信号端VDD的信号的电压Vdd1、Vdd2以及Vdd3的具体数值可以根据实际应用环境来设计确定,在此不作限定。
需要说明的是,第一预设电压V1小于第二预设电压V2,并且第二预设电压V2小于或等于0V。在实际应用中,第一预设电压V1和第二预设电压V2的具体数值可以根据实际应用环境来设计确定,在此不作限定。
基于同一发明构思,本发明实施例还提供了一种上述像素补偿电路的驱动方法,如图5所示,可以包括如下步骤:
S01、恢复阶段,电压电路响应于发光控制信号端的信号,将第一电压信号端的信号提供给第一节点;控制电路响应于第二扫描信号端的信号,将第一节点与驱动晶体管的栅极导通;数据电路响应于第二扫描信号端的信号,将数据信号端的第一预设电压的信号提供给发光器件的第一端;
S02、电压调整阶段,数据电路响应于第一扫描信号端的信号,将数据信号端的第二预设电压的信号提供给驱动晶体管的栅极;其中,第一预设电压小于第二预设电压,第二预设电压小于或等于0V;
S03、阈值锁存阶段,数据电路响应于第一扫描信号端的信号,将数据信号端的第二预设电压的信号提供给驱动晶体管的栅极;电压电路响应于发光控制信号端的信号,将第一电压信号端的信号提供给第一节点;控制电路响应于第三扫描信号端的信号,将第一节点与驱动晶体管的第一极导通;
S04、数据输入阶段,数据电路响应于第一扫描信号端的信号,将数据信号端的数据电压的信号提供给驱动晶体管的栅极;
S05、发光阶段,控制电路响应于第三扫描信号端的信号,将第一节点与驱动晶体管的第一极导通;电压电路响应于发光控制信号端的信号,将第一电压信号端的信号提供给第一节点,驱动发光器件发光。
在具体实施时,在本发明实施例中,恢复阶段,电压电路响应于发光控制信号端的信号,将第一电压信号端的第二预设电源电压的信号提供给第一节点;其中,第二预设电源电压不等于第一电压;
电压调整阶段还包括:电压电路响应于发光控制信号端的信号,将第一电压信号端的第二预设电源电压提供给第一节点。
在具体实施时,在本发明实施例中,阈值锁存阶段,电压电路响应于发光控制信号端的信号,将第一电压信号端的第一预设电源电压的信号提供给第一节点;其中,第一预设电源电压小于第二预设电源电压。
在具体实施时,在本发明实施例中,发光阶段,电压电路响应于发光控制信号端的信号,将第一电压信号端的第三预设电源电压的信号提供给第一节点;其中,第三预设电源电压大于第二预设电源电压。
其中,该像素补偿电路的驱动方法的驱动原理和具体实施方式与上述实施例像素补偿电路的原理和实施方式相同,因此,该像素补偿电路的驱动方法可参见上述实施例中像素补偿电路的具体实施方式进行实施,在此不再赘述。
基于同一发明构思,本发明实施例还提供了一种显示面板,包括上述任一种像素补偿电路。该显示面板解决问题的原理与前述像素补偿电路相似,因此该显示面板的实施可以参见前述像素补偿电路的实施,重复之处在此不再赘述。
基于同一发明构思,本发明实施例还提供了一种显示装置,包括本发明实施例提供的上述显示面板。该显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。对于该显示装置的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本发明的限制。该显示装置的实施可以参见上述显示面板的实施例,重复之处不再赘述。
本发明实施例提供的像素补偿电路、其驱动方法、显示面板及显示装置,通过数据电路响应于第一扫描信号端的信号,将数据信号端的信号提供给驱动晶体管的栅极,以及响应于第二扫描信号端的信号,将数据信号端的信号提供给发光器件的第一端。通过电压电路响应于发光控制信号端的信号,将第一电压信号端的信号提供给第一节点。以及通过控制电路响应于第二扫描信号端的信号,将第一节点与驱动晶体管的栅极导通,以及响应于第三扫描信号端的信号,将第一节点与驱动晶体管的第一极导通。这样可以通过上述各电路以及驱动晶体管和存储电容的相互配合,实现对驱动晶体管的阈值电压Vth的补偿,以使驱动晶体管驱动发光器件发光的驱动电流与驱动晶体管的阈值电压无关,可以避免驱动晶体管的阈值电压对流过发光器件的驱动电流的影响,从而可以使驱动电流保持稳定,进而可以提高显示装置中显示区域画面亮度的均匀性。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

Claims (5)

1.一种像素补偿电路,其特征在于,包括:
数据电路,被配置为响应于第一扫描信号端的信号,将数据信号端的信号提供给驱动晶体管的栅极,以及响应于第二扫描信号端的信号,将所述数据信号端的信号提供给发光器件的第一端;
电压电路,被配置为响应于发光控制信号端的信号,将第一电压信号端的信号提供给第一节点;
控制电路,被配置为响应于所述第二扫描信号端的信号,将所述第一节点与所述驱动晶体管的栅极导通,以及响应于第三扫描信号端的信号,将所述第一节点与所述驱动晶体管的第一极导通;
所述驱动晶体管的第二极与所述发光器件的第一端耦接;
存储电容,所述存储电容的第一端与所述驱动晶体管的栅极耦接,所述存储电容的第二端与所述驱动晶体管的第二端耦接;
所述控制电路包括:第三开关晶体管和第四开关晶体管;
所述第三开关晶体管的栅极与所述第二扫描信号端耦接,所述第三开关晶体管的第一极与所述第一节点耦接,所述第三开关晶体管的第二极与所述驱动晶体管的栅极耦接;
所述第四开关晶体管的栅极与所述第三扫描信号端耦接,所述第四开关晶体管的第一极与所述第一节点耦接,所述第四开关晶体管的第二极与所述驱动晶体管的第一极耦接;
所述电压电路包括:第五开关晶体管;
所述第五开关晶体管的栅极与所述发光控制信号端耦接,所述第五开关晶体管的第一极与所述第一电压信号端耦接,所述第五开关晶体管的第二极与所述第一节点耦接;
所述像素补偿电路的驱动方法,包括:
恢复阶段,所述电压电路响应于发光控制信号端的信号,将第一电压信号端的信号提供给第一节点;所述控制电路响应于所述第二扫描信号端的信号,将所述第一节点与所述驱动晶体管的栅极导通;所述数据电路响应于第二扫描信号端的信号,将所述数据信号端的第一预设电压的信号提供给发光器件的第一端;
电压调整阶段,所述数据电路响应于第一扫描信号端的信号,将数据信号端的第二预设电压的信号提供给驱动晶体管的栅极;其中,所述第一预设电压小于所述第二预设电压,所述第二预设电压小于或等于0V;
阈值锁存阶段,所述数据电路响应于第一扫描信号端的信号,将数据信号端的所述第二预设电压的信号提供给驱动晶体管的栅极;所述电压电路响应于发光控制信号端的信号,将第一电压信号端的信号提供给第一节点;所述控制电路响应于第三扫描信号端的信号,将所述第一节点与所述驱动晶体管的第一极导通;
数据输入阶段,所述数据电路响应于第一扫描信号端的信号,将数据信号端的数据电压的信号提供给驱动晶体管的栅极;
发光阶段,所述控制电路响应于第三扫描信号端的信号,将所述第一节点与所述驱动晶体管的第一极导通;所述电压电路响应于发光控制信号端的信号,将第一电压信号端的信号提供给第一节点,驱动所述发光器件发光;
其中,所述恢复阶段,所述电压电路响应于发光控制信号端的信号,将第一电压信号端的第二预设电源电压的信号提供给第一节点;其中,所述第二预设电源电压不等于所述第一电压;
所述电压调整阶段还包括:所述电压电路响应于发光控制信号端的信号,将第一电压信号端的所述第二预设电源电压提供给第一节点;
所述阈值锁存阶段,所述电压电路响应于发光控制信号端的信号,将第一电压信号端的第一预设电源电压的信号提供给第一节点;其中,所述第一预设电源电压小于所述第二预设电源电压;
所述发光阶段,所述电压电路响应于发光控制信号端的信号,将第一电压信号端的第三预设电源电压的信号提供给第一节点;其中,所述第三预设电源电压大于所述第二预设电源电压。
2.如权利要求1所述的像素补偿电路,其特征在于,所述数据电路包括:第一开关晶体管和第二开关晶体管;
所述第一开关晶体管的栅极与所述第一扫描信号端耦接,所述第一开关晶体管的第一极与所述数据信号端耦接,所述第一开关晶体管的第二极与所述驱动晶体管的栅极耦接;
所述第二开关晶体管的栅极与所述第二扫描信号端耦接,所述第二开关晶体管的第一极与所述数据信号端耦接,所述第二开关晶体管的第二极与所述发光器件的第一端耦接。
3.一种如权利要求1-2任一项所述的像素补偿电路的驱动方法,其特征在于,包括:
恢复阶段,所述电压电路响应于发光控制信号端的信号,将第一电压信号端的信号提供给第一节点;所述控制电路响应于所述第二扫描信号端的信号,将所述第一节点与所述驱动晶体管的栅极导通;所述数据电路响应于第二扫描信号端的信号,将所述数据信号端的第一预设电压的信号提供给发光器件的第一端;
电压调整阶段,所述数据电路响应于第一扫描信号端的信号,将数据信号端的第二预设电压的信号提供给驱动晶体管的栅极;其中,所述第一预设电压小于所述第二预设电压,所述第二预设电压小于或等于0V;
阈值锁存阶段,所述数据电路响应于第一扫描信号端的信号,将数据信号端的所述第二预设电压的信号提供给驱动晶体管的栅极;所述电压电路响应于发光控制信号端的信号,将第一电压信号端的信号提供给第一节点;所述控制电路响应于第三扫描信号端的信号,将所述第一节点与所述驱动晶体管的第一极导通;
数据输入阶段,所述数据电路响应于第一扫描信号端的信号,将数据信号端的数据电压的信号提供给驱动晶体管的栅极;
发光阶段,所述控制电路响应于第三扫描信号端的信号,将所述第一节点与所述驱动晶体管的第一极导通;所述电压电路响应于发光控制信号端的信号,将第一电压信号端的信号提供给第一节点,驱动所述发光器件发光;
其中,所述恢复阶段,所述电压电路响应于发光控制信号端的信号,将第一电压信号端的第二预设电源电压的信号提供给第一节点;其中,所述第二预设电源电压不等于所述第一电压;
所述电压调整阶段还包括:所述电压电路响应于发光控制信号端的信号,将第一电压信号端的所述第二预设电源电压提供给第一节点;
所述阈值锁存阶段,所述电压电路响应于发光控制信号端的信号,将第一电压信号端的第一预设电源电压的信号提供给第一节点;其中,所述第一预设电源电压小于所述第二预设电源电压;
所述发光阶段,所述电压电路响应于发光控制信号端的信号,将第一电压信号端的第三预设电源电压的信号提供给第一节点;其中,所述第三预设电源电压大于所述第二预设电源电压。
4.一种显示面板,其特征在于,包括如权利要求1-2任一项所述的像素补偿电路。
5.一种显示装置,其特征在于,包括如权利要求4所述的显示面板。
CN201910312247.XA 2019-04-18 2019-04-18 像素补偿电路、其驱动方法、显示面板及显示装置 Active CN110010071B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201910312247.XA CN110010071B (zh) 2019-04-18 2019-04-18 像素补偿电路、其驱动方法、显示面板及显示装置
PCT/CN2020/083548 WO2020211686A1 (zh) 2019-04-18 2020-04-07 像素驱动电路、其驱动方法、显示面板及显示装置
US17/255,682 US11195454B2 (en) 2019-04-18 2020-04-07 Pixel driving circuit, driving method thereof, display panel and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910312247.XA CN110010071B (zh) 2019-04-18 2019-04-18 像素补偿电路、其驱动方法、显示面板及显示装置

Publications (2)

Publication Number Publication Date
CN110010071A CN110010071A (zh) 2019-07-12
CN110010071B true CN110010071B (zh) 2021-03-23

Family

ID=67172785

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910312247.XA Active CN110010071B (zh) 2019-04-18 2019-04-18 像素补偿电路、其驱动方法、显示面板及显示装置

Country Status (3)

Country Link
US (1) US11195454B2 (zh)
CN (1) CN110010071B (zh)
WO (1) WO2020211686A1 (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110010071B (zh) 2019-04-18 2021-03-23 京东方科技集团股份有限公司 像素补偿电路、其驱动方法、显示面板及显示装置
US11087684B1 (en) * 2020-04-16 2021-08-10 Novatek Microelectronics Corp. Pixel driver and pixel driving method
EP4207162A4 (en) * 2021-06-25 2023-08-23 BOE Technology Group Co., Ltd. PIXEL DRIVER CIRCUIT AND DRIVE METHOD THEREOF AND DISPLAY PANEL

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104933993A (zh) * 2015-07-17 2015-09-23 合肥鑫晟光电科技有限公司 像素驱动电路及其驱动方法、显示装置
CN109074777A (zh) * 2018-07-24 2018-12-21 京东方科技集团股份有限公司 像素驱动电路、方法、以及显示设备

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5249325B2 (ja) * 2008-05-29 2013-07-31 パナソニック株式会社 表示装置およびその駆動方法
KR101097325B1 (ko) * 2009-12-31 2011-12-23 삼성모바일디스플레이주식회사 화소 회로 및 유기 전계 발광 표시 장치
KR20120129335A (ko) * 2011-05-19 2012-11-28 삼성디스플레이 주식회사 화소 및 이를 포함하는 표시장치, 및 그 구동방법
TWI425472B (zh) * 2011-11-18 2014-02-01 Au Optronics Corp 像素電路及其驅動方法
CN103150992A (zh) * 2013-03-14 2013-06-12 友达光电股份有限公司 一种像素驱动电路
CN103531151B (zh) * 2013-11-04 2016-03-02 京东方科技集团股份有限公司 Oled像素电路及驱动方法、显示装置
CN104036725B (zh) * 2014-05-29 2017-10-03 京东方科技集团股份有限公司 像素电路及其驱动方法、有机发光显示面板及显示装置
CN104318897B (zh) * 2014-11-13 2017-06-06 合肥鑫晟光电科技有限公司 一种像素电路、有机电致发光显示面板及显示装置
CN104575398B (zh) * 2015-02-10 2017-04-05 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN104978932A (zh) * 2015-07-16 2015-10-14 京东方科技集团股份有限公司 像素驱动电路、像素驱动方法和显示装置
CN105096837B (zh) * 2015-09-17 2017-09-15 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示面板和显示装置
CN105427795A (zh) * 2016-01-11 2016-03-23 京东方科技集团股份有限公司 像素驱动电路、方法、像素结构及显示器件
KR20180091987A (ko) 2017-02-06 2018-08-17 삼성디스플레이 주식회사 디스플레이 장치
CN108877669A (zh) * 2017-05-16 2018-11-23 京东方科技集团股份有限公司 一种像素电路、驱动方法及显示装置
CN108665852A (zh) 2018-07-23 2018-10-16 京东方科技集团股份有限公司 像素电路、驱动方法、有机发光显示面板及显示装置
CN109584788A (zh) 2019-01-22 2019-04-05 京东方科技集团股份有限公司 像素驱动电路、像素单元及驱动方法、阵列基板、显示装置
CN110010071B (zh) 2019-04-18 2021-03-23 京东方科技集团股份有限公司 像素补偿电路、其驱动方法、显示面板及显示装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104933993A (zh) * 2015-07-17 2015-09-23 合肥鑫晟光电科技有限公司 像素驱动电路及其驱动方法、显示装置
CN109074777A (zh) * 2018-07-24 2018-12-21 京东方科技集团股份有限公司 像素驱动电路、方法、以及显示设备

Also Published As

Publication number Publication date
CN110010071A (zh) 2019-07-12
US20210272513A1 (en) 2021-09-02
WO2020211686A1 (zh) 2020-10-22
US11195454B2 (en) 2021-12-07

Similar Documents

Publication Publication Date Title
CN107945737B (zh) 像素补偿电路、其驱动方法、显示面板及显示装置
CN109712565B (zh) 一种像素电路、其驱动方法及电致发光显示面板
CN110136650B (zh) 像素电路、其驱动方法、阵列基板及显示装置
US11361711B2 (en) Pixel circuit and driving method thereof, display substrate, and display apparatus
CN109801592B (zh) 像素电路及其驱动方法、显示基板
CN111540315B (zh) 像素驱动电路及其驱动方法、显示装置
CN111179854A (zh) 像素驱动电路及其驱动方法、显示装置
JP2007286614A (ja) 画像表示システム
CN109559686B (zh) 像素电路、驱动方法、电致发光显示面板及显示装置
CN111243526A (zh) 像素电路、显示装置及驱动方法
CN110556076B (zh) 像素电路、驱动方法及显示装置
CN110164375B (zh) 像素补偿电路、驱动方法、电致发光显示面板及显示装置
CN110010071B (zh) 像素补偿电路、其驱动方法、显示面板及显示装置
CN110010076B (zh) 像素电路及其驱动方法、显示基板、显示装置
CN110544458B (zh) 一种像素电路、其驱动方法及显示装置
CN104835453A (zh) 一种像素电路、驱动方法及显示装置
CN113851082B (zh) 像素驱动电路及其驱动方法、显示面板
US7876293B2 (en) Image display system
CN114270430B (zh) 像素电路、其驱动方法及显示装置
JP2020531880A (ja) 画素回路及びその駆動方法、表示装置
US20190333446A1 (en) Pixel driving circuit and driving method thereof display panel and display apparatus
CN107945740B (zh) 像素电路的驱动方法
CN111261102B (zh) 一种像素电路、其驱动方法、显示面板及显示装置
JPWO2019159651A1 (ja) 画素回路、表示装置、画素回路の駆動方法および電子機器
CN110060631B (zh) 像素电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant