CN110008151A - 电子设备、数据传输装置和数据传输装置方法 - Google Patents

电子设备、数据传输装置和数据传输装置方法 Download PDF

Info

Publication number
CN110008151A
CN110008151A CN201910241012.6A CN201910241012A CN110008151A CN 110008151 A CN110008151 A CN 110008151A CN 201910241012 A CN201910241012 A CN 201910241012A CN 110008151 A CN110008151 A CN 110008151A
Authority
CN
China
Prior art keywords
data
signal
access
address bus
external
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910241012.6A
Other languages
English (en)
Other versions
CN110008151B (zh
Inventor
咸大阳
莫志坚
肖启华
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lenovo Beijing Ltd
Original Assignee
Lenovo Beijing Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lenovo Beijing Ltd filed Critical Lenovo Beijing Ltd
Priority to CN201910241012.6A priority Critical patent/CN110008151B/zh
Publication of CN110008151A publication Critical patent/CN110008151A/zh
Application granted granted Critical
Publication of CN110008151B publication Critical patent/CN110008151B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • G06F13/1694Configuration of memory controller to different memory types

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Information Transfer Systems (AREA)

Abstract

本公开提供了一种电子设备、一种用于电子设备的数据传输装置和一种用于电子设备的数据传输方法,数据传输装置包括:第一信号通路,连接所述电子设备的第一数据总线和外接设备接口;第二信号通路,连接所述电子设备的第二数据总线和外接设备接口;在所述外接设备接口连接的外接设备满足第一条件的情况下,所述数据传输装置通过所述第一信号通路实现所述第一数据总线与所述外接设备之间的信号传输;在所述外接设备接口连接的外接设备满足第二条件的情况下,所述电子设备通过所述第二信号通路实现所述第二数据总线与所述外接设备之间的信号传输。

Description

电子设备、数据传输装置和数据传输装置方法
技术领域
本公开涉及一种电子设备、以及用于电子设备的数据传输装置和传输装置方法。
背景技术
随着科技的发展/以及人们工作和生活的需求,电子设备需要处理的数据量增大。这种情况下,电子设备可以将数据存储至外部的存储设备中,并且可以从外部的存储设备读取信息。为了提高传输速度,存储设备也在不断地更新迭代,不同规格的外接设备对应不同的传输协议。这样,同一电子设备对迭代前后的存储设备都能够进行信息读写就成为需要解决的问题。
发明内容
有鉴于此,本公开提供了一种用于电子设备的数据传输装置,包括:第一信号通路,连接所述电子设备的第一数据总线和外接设备接口;第二信号通路,连接所述电子设备的第二数据总线和外接设备接口;在所述外接设备接口连接的外接设备满足第一条件的情况下,所述数据传输装置通过所述第一信号通路实现所述第一数据总线与所述外接设备之间的信号传输;在所述外接设备接口连接的外接设备满足第二条件的情况下,所述电子设备通过所述第二信号通路实现所述第二数据总线与所述外接设备之间的信号传输。
根据本公开的实施例,所述第一信号通路包括第一子信号通路,用于传输所述第一数据总线与所述外接设备之间的部分信号;所述第二信号通路包括第二子信号通路,用于传输所述第二数据总线与所述外接设备之间的部分信号;所述第一子信号通路和所述第二子信号通路通过共用管脚连接至所述外接设备接口。
根据本公开的实施例,所述数据传输装置,还包括:数据选择器,所述数字选择器的第一端与所述第一子信号通路和所述第二子信号通路连接,所述数字选择器的另一端连接所述共用管脚;其中,在所述外接设备满足第一条件的情况下,所述数据选择器连通所述第一子信号通路与所述共用管脚,在所述外接设备满足第二条件的情况下,所述数据选择器连通所述第二子信号通路与所述共用管脚。
根据本公开的实施例,数据选择器还用于接收所述外接设备发送的电平信号,并基于所述电平信号确定所述外接设备满足第一条件或第二条件。
根据本公开的实施例,所述第一信号通路还包括第三子信号通路,用于传输所述第一数据总线与所述外接设备之间的另一部分信号;所述第二信号通路还包括第四子信号通路,用于传输所述第二数据总线与所述外接设备之间的另一部分信号;所述第三子信号通路的一端和所述第四子信号的一端与所述外接设备接口连接。
根据本公开的实施例,所述第一信号通路还包括转换控制器,用于实现所述第一数据总线与外接设备之间的信号转换;所述转换控制器第一端连接所述第一数据总线,第二端连接所述第一子信号通路和所述第三子信号通路。
根据本公开的实施例,所述第一数据总线包括高速串行计算机扩展总线PCIe;所述第二数据总线包括高速串行计算机扩展总线PCIe;所述外接设备包括安全数码卡SD。
根据本公开的实施例,所述第一条件包括所述外接设备满足SD3.x~SD6.x的传输特性;所述第二条件包括所述外接设备满足SD7.x的传输特性。
本公开还提供了一种电子设备,包括数据传输装置,其中:所述数据传输装置包括:第一信号通路,连接所述电子设备的第一数据总线和外接设备接口;第二信号通路,连接所述电子设备的第二数据总线和外接设备接口;在所述外接设备接口连接的外接设备满足第一条件的情况下,所述数据传输装置通过所述第一信号通路实现所述第一数据总线与所述外接设备之间的信号传输;在所述外接设备接口连接的外接设备满足第二条件的情况下,所述电子设备通过所述第二信号通路实现所述第二数据总线与所述外接设备之间的信号传输。
本公开还提供了一种用于电子设备的数据传输方法,包括:判断电子设备的外接设备接口所连接的外接设备是否满足第一条件或第二条件;在所述外接设备满足第一条件的情况下,通过第一信号通路实现第一数据总线与所述外接设备之间的信号传输,其中,所述第一信号通路连接所述第一数据总线和所述外接设备接口;在所述外接设备满足第二条件的情况下,通过第二信号通路实现第二数据总线与所述外接设备之间的信号传输,其中,所述第二信号通路连接所述第二数据总线和所述外接设备接口。
附图说明
通过以下参照附图对本公开实施例的描述,本公开的上述以及其他目的、特征和优点将更为清楚,在附图中:
图1示意性示出了现有技术中电子设备数据传输装置的示意图;
图2示意性示出了根据本公开实施例的数据传输装置的应用场景;
图3示意性示出了根据本公开实施例的数据传输装置的示意图;
图4示意性示出了根据本公开实施例的SD3.0存储卡的示意图;
图5示意性示出了根据本公开实施例的SD7.0存储卡的示意图;
图6示意性示出了根据本公开另一实施例的数据传输装置的示意图;以及
图7示意性示出了根据本公开实施例的数据传输方法的流程图。
具体实施方式
以下,将参照附图来描述本公开的实施例。但是应该理解,这些描述只是示例性的,而并非要限制本公开的范围。在下面的详细描述中,为便于解释,阐述了许多具体的细节以提供对本公开实施例的全面理解。然而,明显地,一个或多个实施例在没有这些具体细节的情况下也可以被实施。此外,在以下说明中,省略了对公知结构和技术的描述,以避免不必要地混淆本公开的概念。
在此使用的术语仅仅是为了描述具体实施例,而并非意在限制本公开。在此使用的术语“包括”、“包含”等表明了所述特征、操作和/或部件的存在,但是并不排除存在或添加一个或多个其他特征、操作或部件。
在此使用的所有术语(包括技术和科学术语)具有本领域技术人员通常所理解的含义,除非另外定义。应注意,这里使用的术语应解释为具有与本说明书的上下文相一致的含义,而不应以理想化或过于刻板的方式来解释。
在使用类似于“A、B和C等中至少一个”这样的表述的情况下,一般来说应该按照本领域技术人员通常理解该表述的含义来予以解释(例如,“具有A、B和C中至少一个的装置”应包括但不限于单独具有A、单独具有B、单独具有C、具有A和B、具有A和C、具有B和C、和/或具有A、B、C的装置等)。在使用类似于“A、B或C等中至少一个”这样的表述的情况下,一般来说应该按照本领域技术人员通常理解该表述的含义来予以解释(例如,“具有A、B或C中至少一个的装置”应包括但不限于单独具有A、单独具有B、单独具有C、具有A和B、具有A和C、具有B和C、和/或具有A、B、C的装置等)。本领域技术人员还应理解,实质上任意表示两个或更多可选项目的转折连词和/或短语,无论是在说明书、权利要求书还是附图中,都应被理解为给出了包括这些项目之一、这些项目任一方、或两个项目的可能性。例如,短语“A或B”应当被理解为包括“A”或“B”、或“A和B”的可能性。
附图中示出了一些方框图和/或流程图。应理解,方框图和/或流程图中的一些方框或其组合可以由计算机程序指令来实现。这些计算机程序指令可以提供给通用计算机、专用计算机或其他可编程数据处理装置的处理器,从而这些指令在由该处理器执行时可以创建用于实现这些方框图和/或流程图中所说明的功能/操作的装置。本公开的技术可以硬件和/或软件(包括固件、微代码等)的形式来实现。另外,本公开的技术可以采取存储有指令的计算机可读存储介质上的计算机程序产品的形式,该计算机程序产品可供指令执行系统使用或者结合指令执行系统使用。
电子设备利用转换开关(Switch)来实现电子设备和不同规格外接设备之间的数据传输是一种技术选择。图1示意性示出了一种电子设备数据传输装置的示意图,如图1所示,电子设备的数据传输总线连接转换开关,在外接设备接口所连接的SD卡不同的情况下,转换开关将总线的信号传输到不同的通信线路,以适应不同的外接设备。然而转换开关的使用造成传输装置的成本较高,且增加了数据传输过程的复杂度。
本公开的实施例提供了一种用于电子设备的数据传输装置,包括:第一信号通路,连接所述电子设备的第一数据总线和外接设备接口;第二信号通路,连接所述电子设备的第二数据总线和外接设备接口;在所述外接设备接口连接的外接设备满足第一条件的情况下,所述数据传输装置通过所述第一信号通路实现所述第一数据总线与所述外接设备之间的信号传输;在所述外接设备接口连接的外接设备满足第二条件的情况下,所述电子设备通过所述第二信号通路实现所述第二数据总线与所述外接设备之间的信号传输。
本公开的实施例提供的数据传输装置,可以利用两条信号通路将电子设备的两根数据总线连接至同一外接设备接口,外接设备接口可以连接不同规格的外接设备,并根据连接的外接设备的类型,选通相应的通路和数据总线进行数据传输,解决了现有技术中转换开关带来的高成本问题,并因此可以降低了电子设备中的传输芯片的成本,且使传输过程更为简便快捷。
图2示意性示出了根据本公开实施例的数据传输装置的应用场景。需要注意的是,图2所示仅为可以应用本公开实施例的数据传输装置的示例,以帮助本领域技术人员理解本公开的技术内容,但并不意味着本公开实施例不可以用于其他装置、环境或场景。
如图2所示,本公开实施例的数据传输装置可以用于笔记本电脑100,作为笔记本电脑100的数据传输芯片,实现笔记本电脑100与外接设备之间的数据传输。数据传输芯片例如是读卡控制器(card reader controller)。
外接设备300例如可以是SD存储卡,笔记本电脑100设置有SD卡槽,作为连接SD存储卡的接口。将SD存储卡插入笔记本电脑100的SD卡槽后,SD存储卡的引脚(又称pin脚)与SD卡槽的引脚接触,可以通过数据传输芯片实现SD存储卡与笔记本电脑100之间的数据传输。
可以理解,图2中的应用场景仅是一种示例,该数据传输装置可以用于其他任何需要与外接设备进行数据传输的电子设备,例如数码相机、手机、台式计算机、平板电脑等。
图3示意性示出了根据本公开实施例的数据传输装置的示意图。
如图3所示,数据传输装置110,包括:
第一信号通路111,连接电子设备的第一数据总线121和外接设备接口130;
第二信号通路112,连接电子设备的第二数据总线122和外接设备接口130。
其中,在外接设备接口130连接的外接设备满足第一条件的情况下,第一信号通路111接通,第二信号通路112断开,数据传输装置通过第一信号通路111实现第一数据总线121与外接设备之间的信号传输。在外接设备接口130连接的外接设备满足第二条件的情况下,第二信号通路112接通,第一信号通路111断开,数据传输装置通过第二信号通路112实现第二数据总线122与外接设备之间的信号传输。
其中,外接设备包括安全数码卡SD,例如可以是SD存储卡,外接设备接口130例如可以是SD卡槽。SD存储卡的类型包括SD3.x至SD7.x,本公开实施例以SD3.0作为第一外接设备、SD7.0作为第二外接设备为例进行说明。
图4示意性示出了根据本公开实施例的SD3.0存储卡的示意图。
如图4所示,SD3.0的存储卡具有pin1~pin9九个引脚,其中,每个引脚传输的信号类型如表1所示。
pin1为数据位DAT3,pin1传输CMD信号(命令/回复信号),pin3接地,pin4传输VDD信号(电压信号),pin5传输CLK信号(时钟信号),pin6接地,pin7为数据位DAT0,pin8为数据位DAT1,pin9为数据位DAT2。SD3.0通过pin1、pin2、pin5、pin7、pin8和pin9接收和输出数据。
表1
图5示意性示出了根据本公开实施例的SD7.0存储卡的示意图。
如图5所示,SD7.0的存储卡同样具有pin1~pin9九个引脚,且九个引脚的分布于SD3.0存储卡的引脚分布相同,此外,相对于SD3.0的存储卡,SD7.0存储卡还增加了pin10~pin18九个引脚,其中,SD7.0存储卡的每个引脚传输的信号类型如表2所示。
pin2、pin3、pin5和pin6为空引脚,pin1传输PERET#信号(全局复位信号),pin4传输VDD信号(电压信号),pin7和pin8分别传输REFCLK+和REFCLK-信号,pin9传输CLKREQ#信号,pin10接地,pin11和pin12分别传输PCIe TX+和PCIe TX-信号,pin13接地,pin14传输VDD信号(电压信号),pin15和pin16分别传输PCIe RX-和PCIe RX+信号,pin17接地,pin18为预留电压信号引脚。其中,除空引脚、接地引脚和电压信号引脚之外的其余引脚(pin1、pin7、pin8、pin9 pin11、pin12、pin15和pin16)用于接收和输出数据。
表2
对应地,外接设备接口具有18个引脚(pin1~18),且引脚分布与SD7.0存储卡的引脚分布相同,这样,外接设备接口既能够连接SD3.0存储卡,又能够连接SD7.0存储卡。
根据本公开的实施例,第一数据总线121可以是高速串行计算机扩展总线PCIe(PCI-Express),以下第一数据总线也可称为第一PCIe总线。第二数据总线122同样可以是高速串行计算机扩展总线PCIe,以下第二数据总线也可称为第二PCIe总线。
高速串行计算机扩展总线PCIe包括根组件(PCIe root complex),第一信号通路111和第二信号通路112可以分别与两条PCIe总线的根组件连接。
第一PCIe总线连接至第一信号通路111的线路有八条,分别传输:PERET#信号、CLKREQ#信号、REFCLK+信号、REFCLK-信号、PCIe TX+信号、PCIe TX-信号、PCIe RX+信号和PCIe RX-信号。第二PCIe总线传输至第二信号通路111的线路为同样的八条。
SD7.0存储卡可以直接接收第一PCIe总线传输的上述八种信号,不需要进行信号转换。但是对于SD3.0存储卡,需要在第一信号通路111上设置转换控制器,以实现第一PCIe总线与SD3.0存储卡之间的信号转换,转换控制器可以将上述八种信号重新整合转换为SD3.0接收的DAT0~3、CMD和CLK六种信号,或者将从SD3.0传输的六种信号整合转换为PCIe总线的八种信号。
根据本公开的实施例,可以在第一信号通路111和第二信号通路112上设置数据选择器,以控制两条线路的接通或断开。数据选择器的价格较低,能够降低数据传输装置的成本。除数据选择器外,还可以使用其他任何能够实现线路接通或断开的设备来实现第一信号通路111和第二信号通路112的接通或断开。
根据本公开的实施例,在SD存储卡连接至外接设备接口130时,SD存储卡会发送电平信号至第一信号通路111和第二信号通路112,由数据选择器根据电平信号判断SD存储卡的类型,并根据存储卡类型和预设规则选通第一信号通路111或者第二信号通路112。
例如,若SD3.0存储卡接入外接设备接口130,SD3.0存储卡发送低电平至数据选择器,数据选择器即可根据电平信号获知外接设备的类型,接通第一信号通路111,断开第二信号通路112。然后,SD3.0存储卡通过第一信号通路111向第一数据总线121发送连接请求,达成握手协议,第一数据总线121和SD3.0存储卡之间即可进行数据通信。
再例如,若SD7.0存储卡接入外接设备接口130,SD7.0存储卡发送高电平至数据选择器,数据选择器即可根据电平信号获知外接设备的类型,接通第二信号通路112,断开第一信号通路111。然后,SD7.0存储卡通过第二信号通路112向第二数据总线122发送连接请求,达成握手协议,第二数据总线122和SD7.0存储卡之间即可进行数据通信。
这样,本公开实施例的数据传输装置可以利用两条信号通路将电子设备的两根数据总线连接至同一外接设备接口,外接设备接口可以连接不同类型的外接设备,并根据连接的外接设备的类型,选通相应的通路和数据总线进行数据传输,解决了现有技术中转换开关带来的高成本问题,并因此可以降低了电子设备中的传输芯片的成本,实现低成本的新架构,且使传输过程更为简便快捷。
图6示意性示出了根据本公开另一实施例的数据传输装置的示意图。
如图6所示,根据本公开的实施例,第一信号通路111包括第一子信号通路1111,用于传输第一数据总线121与外接设备之间的部分信号,第一子信号通路1111也可称为SD3.0Data通路。第二信号通路112包括第二子信号通路1121,用于传输第二数据总线122与外接设备之间的部分信号,第二信号通路112也可称为PCI-E CMD通路。第一子信号通路1111和第二子信号通路1121通过共用管脚113连接至外接设备接口130。
根据本公开的实施例,第一信号通路111还包括第三子信号通路1112,用于传输第一数据总线与外接设备之间的另一部分信号,第三子信号通路1112也可称为SD3.0 CMD通路。第二信号通路112还包括第四子信号通路1122,用于传输第二数据总线122与外接设备之间的另一部分信号,第四子信号通路1122也可称为PCI-E Data通路。第三子信号通路1112的一端和第四子信号通路1122的一端直接与外接设备接口130连接。
根据本公开的实施例,转换控制器1113第一端连接第一数据总线121,第二端连接第一子信号通路1112和第三子信号通路1111。
在第一信号通路111上,转换控制器1113的一侧与第一数据总线121通过八条线路连接,另一侧接出六条线路,其中,第一子信号通路1111包括六条线路中的四条线路,第三子信号通路1112包括其余两条线路。第一子信号通路1111的四条线路分别传输DAT0、DAT1、DAT2和DAT3四种信号,通过共用管脚113连接至外接设备接口的pin1、7、8和9。第三子信号通路1112的两条线路分别传输CMD和CLK两种信号,直接连接至外接设备接口的pin2和pin5。第一信号通路111还可以包括接收器1114,连接于第一数据总线121和转换控制器1113之间,用于进行数据的编解码操作。
在第二信号通路111上,第二信号通路111与第二数据总线122通过八条线路连接,其中,第二子信号通路1121包括八条线路中的四条线路,第四子信号通路1122包括其余四条线路。第二子信号通路1121的四条线路分别传输PERET#、CLKREQ#、REFCLK+和REFCLK-信号,通过共用管脚113连接至外接设备接口的pin1、7、8和9。第四子信号通路1122的四条线路分别传输TX+、TX-、RX+、和RX-信号,直接连接至外接设备接口的pin11、12、15、16。
根据本公开的实施例,数据传输装置还包括数据选择器(MUX)114,数字选择器114的第一端与第一子信号通路1111和第二子信号通路1121连接,数字选择器114的另一端连接共用管脚113。共用管脚113包括四条线路。
数据传输装置的第一端连接八条线路,第二端连接四条线路,数据传输装置根据预设规则选择第一子信号通路1111的四条线路与共用管脚113的四条线路连通,或者选择第二子信号通路1121的四条线路与共用管脚113的四条线路连通。
根据本公开的实施例,数据选择器114能够接收外接设备发送的电平信号,并基于电平信号确定外接设备满足第一条件或第二条件。
具体地,第一条件例如可以是指外接设备为SD3.0存储卡,SD3.0存储卡发送的电平信号为低电平。第二条件例如可以是指外接设备为SD7.0存储卡,SD7.0存储卡发送的电平信号为高电平。数据选择器114根据高低电平判断SD存储卡的类型。
在外接设备满足第一条件的情况下,数据选择器114连通第一子信号通路1111与共用管脚113,实现SD3.0存储卡与第一数据总线121之间的数据传输。
在外接设备满足第二条件的情况下,数据选择器114连通第二子信号通路1121与共用管脚113,实现SD7.0存储卡与第二数据总线122之间的数据传输。
这样,可以通过数据选择器114的选择功能选通第一信号通路111或者第二信号通路112,实现不同外接设备相应PCIe总线之间的数据传输,有效兼容不同型号的外接设备。并且利用共用管脚实现4根信号线路的复用,节省数据传输芯片的管脚,实现低成本的新架构。
根据本公开的实施例,第一条件包括外接设备满足SD3.x~SD6.x的传输特性;第二条件包括外接设备满足SD7.x的传输特性。
SD3.x~SD6.x的传输路径与上述SD3.0的传输路径相同,发送的电平信号均为低电平。SD7.x的传输路径与上述SD7.0的传输路径相同,发送的电平信号均为高电平。
本公开还提供了一种电子设备,包括数据传输装置,其中:数据传输装置包括:第一信号通路,连接电子设备的第一数据总线和外接设备接口;第二信号通路,连接电子设备的第二数据总线和外接设备接口;在外接设备接口连接的外接设备满足第一条件的情况下,数据传输装置通过第一信号通路实现第一数据总线与外接设备之间的信号传输;在外接设备接口连接的外接设备满足第二条件的情况下,电子设备通过第二信号通路实现第二数据总线与外接设备之间的信号传输。
具体地,电子设备可以是笔记本电脑、数码相机、手机、平板电脑等需要与外接设备进行数据传输的电子设备。数据传输装置作为电子设备的传输芯片实现电子设备与外接设备之间的数据传输。
本公开还提供了一种用于电子设备的数据传输方法。
图7示意性示出了根据本公开实施例的数据传输方法的流程图;
如图7所示,数据传输方法包括操作S210~操作S230:
在操作S210,判断电子设备的外接设备接口所连接的外接设备是否满足第一条件或第二条件;
在操作S220,在外接设备满足第一条件的情况下,通过第一信号通路实现第一数据总线与外接设备之间的信号传输,其中,第一信号通路连接第一数据总线和外接设备接口;
在操作S230,在外接设备满足第二条件的情况下,通过第二信号通路实现第二数据总线与外接设备之间的信号传输,其中,第二信号通路连接第二数据总线和外接设备接口。
具体地,数据传输方法可以由设置于第一信号通路111和第二信号通路112上的数据选择器实现。例如,数据选择器可以根据电平信号判断SD存储卡的类型,并根据存储卡类型和预设规则选通第一信号通路111或者第二信号通路112。具体可参数图3至图6,以及上述关于相应附图的描述,在此不再赘述。
本公开实施例的数据传输装置可以实现为硬件电路,例如集成电路(ASIC)、现场可编程门阵列(FPGA)、可编程逻辑阵列(PLA)、片上系统、基板上的系统、封装上的系统,或可以通过对电路进行集成或封装的任何其他的合理方式的硬件或固件来实现,或以软件、硬件以及固件三种实现方式中任意一种或以其中任意几种的适当组合来实现。
附图中的流程图和框图,图示了按照本公开各种实施例的系统、方法和计算机程序产品的可能实现的体系架构、功能和操作。在这点上,流程图或框图中的每个方框可以代表一个模块、程序段、或代码的一部分,上述模块、程序段、或代码的一部分包含一个或多个用于实现规定的逻辑功能的可执行指令。也应当注意,在有些作为替换的实现中,方框中所标注的功能也可以以不同于附图中所标注的顺序发生。例如,两个接连地表示的方框实际上可以基本并行地执行,它们有时也可以按相反的顺序执行,这依所涉及的功能而定。也要注意的是,框图或流程图中的每个方框、以及框图或流程图中的方框的组合,可以用执行规定的功能或操作的专用的基于硬件的系统来实现,或者可以用专用硬件与计算机指令的组合来实现。
本领域技术人员可以理解,本公开的各个实施例和/或权利要求中记载的特征可以进行多种组合和/或结合,即使这样的组合或结合没有明确记载于本公开中。特别地,在不脱离本公开精神和教导的情况下,本公开的各个实施例和/或权利要求中记载的特征可以进行多种组合和/或结合。所有这些组合和/或结合均落入本公开的范围。
尽管已经参照本公开的特定示例性实施例示出并描述了本公开,但是本领域技术人员应该理解,在不背离所附权利要求及其等同物限定的本公开的精神和范围的情况下,可以对本公开进行形式和细节上的多种改变。因此,本公开的范围不应该限于上述实施例,而是应该不仅由所附权利要求来进行确定,还由所附权利要求的等同物来进行限定。

Claims (10)

1.一种用于电子设备的数据传输装置,包括:
第一信号通路,连接所述电子设备的第一数据总线和外接设备接口;
第二信号通路,连接所述电子设备的第二数据总线和外接设备接口;
在所述外接设备接口连接的外接设备满足第一条件的情况下,所述数据传输装置通过所述第一信号通路实现所述第一数据总线与所述外接设备之间的信号传输;
在所述外接设备接口连接的外接设备满足第二条件的情况下,所述数据传输装置通过所述第二信号通路实现所述第二数据总线与所述外接设备之间的信号传输。
2.根据权利要求1所述的数据传输装置,其中:
所述第一信号通路包括第一子信号通路,用于传输所述第一数据总线与所述外接设备之间的部分信号;
所述第二信号通路包括第二子信号通路,用于传输所述第二数据总线与所述外接设备之间的部分信号;
所述第一子信号通路和所述第二子信号通路通过共用管脚连接至所述外接设备接口。
3.根据权利要求2所述的数据传输装置,还包括:
数据选择器,所述数字选择器的第一端与所述第一子信号通路和所述第二子信号通路连接,所述数字选择器的另一端连接所述共用管脚;
其中,在所述外接设备满足第一条件的情况下,所述数据选择器连通所述第一子信号通路与所述共用管脚,在所述外接设备满足第二条件的情况下,所述数据选择器连通所述第二子信号通路与所述共用管脚。
4.根据权利要求3所述的数据传输装置,其中:
数据选择器还用于接收所述外接设备发送的电平信号,并基于所述电平信号确定所述外接设备满足第一条件或第二条件。
5.根据权利要求2所述的数据传输装置,其中:
所述第一信号通路还包括第三子信号通路,用于传输所述第一数据总线与所述外接设备之间的另一部分信号;
所述第二信号通路还包括第四子信号通路,用于传输所述第二数据总线与所述外接设备之间的另一部分信号;
所述第三子信号通路的一端和所述第四子信号通路的一端与所述外接设备接口连接。
6.根据权利要求5所述的数据传输装置,其中:
所述第一信号通路还包括转换控制器,用于实现所述第一数据总线与外接设备之间的信号转换;
所述转换控制器第一端连接所述第一数据总线,第二端连接所述第一子信号通路和所述第三子信号通路。
7.根据权利要求1所述的数据传输装置,其中:
所述第一数据总线包括高速串行计算机扩展总线PCIe;
所述第二数据总线包括高速串行计算机扩展总线PCIe;
所述外接设备包括安全数码卡SD。
8.根据权利要求1所述的数据传输装置,其中:
所述第一条件包括所述外接设备满足SD3.x~SD6.x的传输特性;
所述第二条件包括所述外接设备满足SD7.x的传输特性。
9.一种电子设备,包括数据传输装置,其中:
所述数据传输装置包括:
第一信号通路,连接所述电子设备的第一数据总线和外接设备接口;
第二信号通路,连接所述电子设备的第二数据总线和外接设备接口;
在所述外接设备接口连接的外接设备满足第一条件的情况下,所述数据传输装置通过所述第一信号通路实现所述第一数据总线与所述外接设备之间的信号传输;
在所述外接设备接口连接的外接设备满足第二条件的情况下,所述电子设备通过所述第二信号通路实现所述第二数据总线与所述外接设备之间的信号传输。
10.一种用于电子设备的数据传输方法,包括:
判断电子设备的外接设备接口所连接的外接设备是否满足第一条件或第二条件;
在所述外接设备满足第一条件的情况下,通过第一信号通路实现第一数据总线与所述外接设备之间的信号传输,其中,所述第一信号通路连接所述第一数据总线和所述外接设备接口;
在所述外接设备满足第二条件的情况下,通过第二信号通路实现第二数据总线与所述外接设备之间的信号传输,其中,所述第二信号通路连接所述第二数据总线和所述外接设备接口。
CN201910241012.6A 2019-03-27 2019-03-27 电子设备、数据传输装置和数据传输方法 Active CN110008151B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910241012.6A CN110008151B (zh) 2019-03-27 2019-03-27 电子设备、数据传输装置和数据传输方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910241012.6A CN110008151B (zh) 2019-03-27 2019-03-27 电子设备、数据传输装置和数据传输方法

Publications (2)

Publication Number Publication Date
CN110008151A true CN110008151A (zh) 2019-07-12
CN110008151B CN110008151B (zh) 2020-12-18

Family

ID=67168544

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910241012.6A Active CN110008151B (zh) 2019-03-27 2019-03-27 电子设备、数据传输装置和数据传输方法

Country Status (1)

Country Link
CN (1) CN110008151B (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110601312A (zh) * 2019-09-30 2019-12-20 联想(北京)有限公司 电子设备和能量传输系统
CN111897760A (zh) * 2020-07-30 2020-11-06 普联技术有限公司 电子产品及其扩展装置、控制方法与控制装置
WO2021118576A1 (en) * 2019-12-12 2021-06-17 Hewlett-Packard Development Company, L.P. Communication protocols for secure digital (sd) cards
CN113067390A (zh) * 2021-04-27 2021-07-02 维沃移动通信有限公司 接口电路、电子设备以及通信信号传输方法
CN115017083A (zh) * 2021-03-05 2022-09-06 苏州倍昊电子科技有限公司 数据传输系统、数据传输装置以及数据传输方法
TWI792746B (zh) * 2021-08-16 2023-02-11 新加坡商鴻運科股份有限公司 用於提高可程式設計器件引腳複用率的伺服器系統及方法

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101030186A (zh) * 2006-03-02 2007-09-05 株式会社理光 接口电路、使用该接口电路的系统装置、数据接口方法
CN101739367A (zh) * 2008-11-13 2010-06-16 联想(北京)有限公司 多类总线存储控制的方法与装置
US20130311680A1 (en) * 2012-05-15 2013-11-21 Dell Products L.P. Endpoint device discovery system
CN103810079A (zh) * 2012-11-13 2014-05-21 联想(北京)有限公司 一种提示电路及电子设备
CN205229923U (zh) * 2015-12-07 2016-05-11 浙江宇视科技有限公司 一种存储服务器
CN106649187A (zh) * 2016-12-28 2017-05-10 中国科学院微电子研究所 一种芯片自动化外设协议选择的方法
CN107948136A (zh) * 2017-11-01 2018-04-20 国网重庆市电力公司江津供电分公司 电力调度通信网pcm语音信令和协议通讯转换系统
CN108804360A (zh) * 2018-05-21 2018-11-13 郑州云海信息技术有限公司 一种兼容sas/sata/nvme硬盘的存储卡

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101030186A (zh) * 2006-03-02 2007-09-05 株式会社理光 接口电路、使用该接口电路的系统装置、数据接口方法
US20070208889A1 (en) * 2006-03-02 2007-09-06 Tatsuya Irisawa Interface circuit, system device using the interface circuit, and data interface method
CN101739367A (zh) * 2008-11-13 2010-06-16 联想(北京)有限公司 多类总线存储控制的方法与装置
US20130311680A1 (en) * 2012-05-15 2013-11-21 Dell Products L.P. Endpoint device discovery system
CN103810079A (zh) * 2012-11-13 2014-05-21 联想(北京)有限公司 一种提示电路及电子设备
CN205229923U (zh) * 2015-12-07 2016-05-11 浙江宇视科技有限公司 一种存储服务器
CN106649187A (zh) * 2016-12-28 2017-05-10 中国科学院微电子研究所 一种芯片自动化外设协议选择的方法
CN107948136A (zh) * 2017-11-01 2018-04-20 国网重庆市电力公司江津供电分公司 电力调度通信网pcm语音信令和协议通讯转换系统
CN108804360A (zh) * 2018-05-21 2018-11-13 郑州云海信息技术有限公司 一种兼容sas/sata/nvme硬盘的存储卡

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110601312A (zh) * 2019-09-30 2019-12-20 联想(北京)有限公司 电子设备和能量传输系统
WO2021118576A1 (en) * 2019-12-12 2021-06-17 Hewlett-Packard Development Company, L.P. Communication protocols for secure digital (sd) cards
CN111897760A (zh) * 2020-07-30 2020-11-06 普联技术有限公司 电子产品及其扩展装置、控制方法与控制装置
CN115017083A (zh) * 2021-03-05 2022-09-06 苏州倍昊电子科技有限公司 数据传输系统、数据传输装置以及数据传输方法
CN113067390A (zh) * 2021-04-27 2021-07-02 维沃移动通信有限公司 接口电路、电子设备以及通信信号传输方法
CN113067390B (zh) * 2021-04-27 2024-04-26 维沃移动通信有限公司 接口电路、电子设备以及通信信号传输方法
TWI792746B (zh) * 2021-08-16 2023-02-11 新加坡商鴻運科股份有限公司 用於提高可程式設計器件引腳複用率的伺服器系統及方法

Also Published As

Publication number Publication date
CN110008151B (zh) 2020-12-18

Similar Documents

Publication Publication Date Title
CN110008151A (zh) 电子设备、数据传输装置和数据传输装置方法
US10468078B2 (en) Methods and systems for pin-efficient memory controller interface using vector signaling codes for chip-to-chip communication
CN105051706B (zh) 用于具有pcie协议栈的低功率phy的操作的设备、方法和系统
US9448947B2 (en) Inter-chip memory interface structure
US9137335B2 (en) Operating M-PHY based communications over mass storage-based interfaces, and related connectors, systems and methods
US10192081B2 (en) Interface between near field communications (NFC) controller and secure element
US8977882B2 (en) System for data transfer between asynchronous clock domains
CN104350720B (zh) 提供用于双向串行互连的串行协议的装置、方法和系统
CN103210589A (zh) 在芯片上系统中结合独立逻辑块
US10025732B2 (en) Preserving deterministic early valid across a clock domain crossing
CN104050432A (zh) 非接触式集成电路读取器、检测方法、检测电路及其系统
KR102101840B1 (ko) 범용 직렬 인터페이스 및 이를 포함하는 반도체 장치
CN103988442A (zh) 具有全双工和半双工模式的封装上输入/输出集群的接口
WO2013163809A1 (zh) Rfid系统、rfid系统中的阅读器、rfid系统中天线的寻址方法及rfid系统中的级联天线
CN204946081U (zh) 基于物联网的物流信息传输系统
US10444999B2 (en) Universal flash storage (UFS) host design for supporting embedded UFS and UFS card
CN106062814A (zh) 由图形处理器改进的成组存储器存取效率
US9311261B2 (en) Universal serial interface and semiconductor device including the same
CN104678815A (zh) Fpga芯片的接口结构及配置方法
US10769079B2 (en) Effective gear-shifting by queue based implementation
US20060146849A1 (en) Parallel processing data transfer arrangements
US11928072B2 (en) Controller and memory system
WO2019054080A1 (ja) 送信装置、送信方法、受信装置及び受信方法
CN213182795U (zh) Rfid读写器和工器具管理系统
CN218632697U (zh) 一种算力服务终端

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant