CN109992555A - 一种供多路服务器共用的管理板卡 - Google Patents
一种供多路服务器共用的管理板卡 Download PDFInfo
- Publication number
- CN109992555A CN109992555A CN201910189558.1A CN201910189558A CN109992555A CN 109992555 A CN109992555 A CN 109992555A CN 201910189558 A CN201910189558 A CN 201910189558A CN 109992555 A CN109992555 A CN 109992555A
- Authority
- CN
- China
- Prior art keywords
- interface
- port
- management
- connect
- pch chip
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4282—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Debugging And Monitoring (AREA)
Abstract
本发明涉及服务器技术领域,提供一种供多路服务器共用的管理板卡,包括PCH芯片、基板管理控制器以及复杂可控制逻辑单元;PCH芯片用于控制多路服务器的开关机操作以及对外的IO扩展功能;基板管理控制器与PCH芯片连接,用于控制实现多路服务器的带外管理功能;复杂可控制逻辑单元与基板管理控制器连接;用于实现多路服务器的上下电动作;PCH芯片、基板管理控制器以及复杂可控制逻辑单元通过系统背板与多路服务器的处理器板、电源板和IO板连接,从而实现为多路服务器提供共用的管理板卡,当管理板卡出现问题更换简单,不影响多路服务器的使用,同时也减少平台开发周期,降低成本。
Description
技术领域
本发明属于服务器技术领域,尤其涉及一种供多路服务器共用的管理板卡。
背景技术
在日益增长的服务器领域各种需求越来越多,服务器需求项目种类越来越多,但是对服务器的开发周期要求却越来越短。特别是对于Intel新的Whitley平台项目的开发,在内存方面CPU的速率提高到DDR4的速率,至3200MT/s,每个CPU最大可以支持16根DIMM,在IO方面PCIE速率已经达到了GEN4,这对于服务器的硬件设计又提出了新的挑战。
对于具有多路服务器的技术领域中,当服务器新的项目需求到来时,需要对各个该多路服务器的进行适应性的平台升级和设计改造,当对多路服务器进行适应性的平台升级和设计改造时,浪费人力物力,而且增加服务器开发周期,增加成本。
发明内容
针对现有技术中的缺陷,本发明提供了一种供多路服务器共用的管理板卡,旨在解决现有技术中的当对多路服务器进行适应性的平台升级和设计改造时,浪费人力物力,而且增加服务器开发周期,增加成本的问题。
本发明所提供的技术方案是:一种供多路服务器共用的管理板卡,包括PCH芯片、基板管理控制器以及复杂可控制逻辑单元;
所述PCH芯片,用于控制多路服务器的开关机操作以及对外的IO扩展功能;所述基板管理控制器与所述PCH芯片连接,用于控制实现所述多路服务器的带外管理功能;所述复杂可控制逻辑单元与所述基板管理控制器连接;用于实现所述多路服务器的上下电动作;
同时,所述PCH芯片、基板管理控制器以及复杂可控制逻辑单元通过系统背板与多路服务器的处理器板、电源板和IO板连接。
作为一个改进的方案,所述PCH芯片设有专用DMI接口、uplink接口、若干个PCIE接口、若干个USB接口、SPI接口以及LPC接口NCSI接口;
所述基板管理控制器设有UART端口、VGA接口、LPC端口、MAC端口以及若干个I2C端口;
所述复杂可控制逻辑单元设有GPIO高速信号端口,所述复杂可控制逻辑单元通过所述GPIO高速信号端口与系统背板连接。
作为一个改进的方案,所述PCH芯片的专用DMI接口通过所述系统背板与第一CPU的DMI端口连接,所述第一CPU通过所述DMI接口和所述PCH芯片内部的USB或SATA或PCIE控制器进行数据传输;
所述PCH芯片的uplink接口通过PCIE X16、所述系统背板与第二CPU连接,所述第二CPU通过所述PCIE X16以及所述uplink接口与所述PCH芯片内置的网络控制器进行网络数据传输。
作为一个改进的方案,所述PCH芯片的第四PCIE接口至第七PCIE接口通过PCIE X4与第一M.2 SSD连接;
所述PCH芯片的第八PCIE接口至第十一PCIE接口通过PCIE X4与第二M.2 SSD连接;
所述PCH芯片的第三PCIE接口通过PCIE X1与所述基板管理控制器连接。
作为一个改进的方案,所述PCH芯片的第一USB接口和第二USB接口分别连接两个第一USB连接器,且两个所述第一USB连接器设置在所述管理板卡内;
所述PCH芯片的第三USB接口和第四USB接口分别连接两个第二USB连接器,且两个所述第二USB连接器设置在所述管理板卡外,用于传输存储信息。
作为一个改进的方案,所述PCH芯片的SPI接口与BIOS的FLASH连接,用于加载固件程序;
所述PCH芯片的LPC接口与所述基板管理控制器的LPC端口连接,用于将所述PCH芯片内的信息传递给所述基板管理控制器;
所述PCH芯片的NCSI接口与所述基板管理控制器连接,用于向所述基板管理控制器发送网络管理信息,控制所述基板管理控制器通过带外管理控制PCH芯片的内置网络。
作为一个改进的方案,所述基板管理控制器包括第一I2C端口、第二I2C端口和第三I2C端口,其中:
所述第一I2C端口引出的线路与所述复杂可控制逻辑单元连接,用于读取所述复杂可控制逻辑单元内的寄存器数据,获取所述复杂可控制逻辑单元的工作状态数据;
所述第二I2C端口引出的线路通过与设置在所述管理板卡内的可编程化系统单芯片连接,用于获取所述管理板卡的运行健康状态数据;
所述第三I2C端口引出的线路所述系统背板连接,用于获取所述管理板卡外的器件的运行数据。
作为一个改进的方案,所述基板管理控制器的MAC端口与PHY芯片连接。
作为一个改进的方案,所述基板管理控制器的UART端口包括第一UART端口和第二UART端口,其中:
所述第一UART端口与内置在所述管理板卡内的com连接器连接,用于输出所述基板管理控制器的内置管理板卡信息;
所述第二UART端口与所述系统背板连接,用于输出所述管理板卡的系统信息。
作为一个改进的方案,所述管理板卡上还设有快速可替换单元、Power按键、复位按键以及扩展调试接口。
在本发明实施例中,供多路服务器共用的管理板卡包括PCH芯片、基板管理控制器以及复杂可控制逻辑单元;所述PCH芯片,用于控制多路服务器的开关机操作以及对外的IO扩展功能;所述基板管理控制器与所述PCH芯片连接,用于控制实现所述多路服务器的带外管理功能;所述复杂可控制逻辑单元与所述基板管理控制器连接;用于实现所述多路服务器的上下电动作;同时,所述PCH芯片、基板管理控制器以及复杂可控制逻辑单元通过系统背板与多路服务器的处理器板、电源板和IO板连接,从而实现为多路服务器提供共用的管理板卡,当管理板卡出现问题更换简单,不影响多路服务器的使用,同时也减少平台开发周期,降低成本。
附图说明
为了更清楚地说明本发明具体实施方式或现有技术中的技术方案,下面将对具体实施方式或现有技术描述中所需要使用的附图作简单地介绍。在所有附图中,类似的元件或部分一般由类似的附图标记标识。附图中,各元件或部分并不一定按照实际的比例绘制。
图1是本发明提供的供多路服务器共用的管理板卡的结构示意图;
其中,1-PCH芯片,2-基板管理控制器,3-复杂可控制逻辑单元,4-第一M.2 SSD,5-第二M.2 SSD,6-第一I2C端口,7-第二I2C端口,8-第三I2C端口,9-com连接器,10-OCP标准接口,11-快速可替换单元,12-Power按键,13-复位按键,14-扩展调试接口,15-系统背板,16-第一USB连接器,17-第二USB连接器,18-可编程化系统单芯片,19-PHY芯片。
具体实施方式
下面将结合附图对本发明技术方案的实施例进行详细的描述。以下实施例仅用于更加清楚地说明本发明的、技术方案,因此只作为示例,而不能以此来限制本发明的保护范围。
图1示出了本发明提供的供多路服务器共用的管理板卡的结构示意图,为了便于说明,图中仅给出了与本发明实施例相关的部分。
供多路服务器共用的管理板卡包括PCH芯片1、基板管理控制器2以及复杂可控制逻辑单元3;
所述PCH芯片1,用于控制多路服务器的开关机操作以及对外的IO扩展功能;所述基板管理控制器2与所述PCH芯片1连接,用于控制实现所述多路服务器的带外管理功能;所述复杂可控制逻辑单元3与所述基板管理控制器2连接;用于实现所述多路服务器的上下电动作;
同时,所述PCH芯片1、基板管理控制器2以及复杂可控制逻辑单元3通过系统背板15与多路服务器的处理器板、电源板和IO板连接。
在该实施例中,该PCH芯片1、基板管理控制器2和复杂可控制逻辑单元3的设置实现整个管理板卡对多路服务器的上电、管理、网络连通和对外IO等功能,而且当管理板卡出现故障问题时,可以对管理板卡进行及时更换,不影响多路服务器的正常使用。
在本发明实施例中,为了便于理解,下述给出了具体的PCH芯片1、基板管理控制器2和复杂可控制逻辑单元3的接口端口设置以及相互之间的连接关系:
如图1所示,所述PCH芯片1设有专用DMI接口、uplink接口、若干个PCIE接口、若干个USB接口、SPI接口以及LPC接口NCSI接口;
所述基板管理控制器2设有UART端口、VGA接口、LPC端口、MAC端口以及若干个I2C端口,其中,该基板管理控制器2可以采用型号为AST2500的芯片;
所述复杂可控制逻辑单元3设有GPIO高速信号端口,所述复杂可控制逻辑单元3通过所述GPIO高速信号端口与系统背板15连接。
在此基础上,结合图1所示,该PCH芯片1、基板管理控制器2和复杂可控制逻辑单元3的各个接口端口的连接关系为:
所述PCH芯片1的专用DMI接口通过所述系统背板15与第一CPU的DMI端口连接,所述第一CPU通过所述DMI接口和所述PCH芯片1内部的USB或SATA或PCIE控制器进行数据传输;
所述PCH芯片1的uplink接口通过PCIE X16、所述系统背板15与第二CPU连接,所述第二CPU通过所述PCIE X16以及所述uplink接口与所述PCH芯片1内置的网络控制器进行网络数据传输;
所述PCH芯片1的第四PCIE接口至第七PCIE接口通过PCIE X4与第一M.2 SSD 4连接;
所述PCH芯片1的第八PCIE接口至第十一PCIE接口通过PCIE X4与第二M.2 SSD 5连接;
所述PCH芯片1的第三PCIE接口通过PCIE X1与所述基板管理控制器2连接;
所述PCH芯片1的第一USB接口和第二USB接口分别连接两个第一USB连接器16,且两个所述第一USB连接器16设置在所述管理板卡内;
所述PCH芯片1的第三USB接口和第四USB接口分别连接两个第二USB连接器17,且两个所述第二USB连接器17设置在所述管理板卡外,用于传输存储信息;
所述PCH芯片1的SPI接口与BIOS的FLASH连接,用于加载固件程序;
所述PCH芯片1的LPC接口与所述基板管理控制器2的LPC端口(图中未示出)连接,用于将所述PCH芯片1内的信息传递给所述基板管理控制器2;
所述PCH芯片1的NCSI接口与所述基板管理控制器2连接,用于向所述基板管理控制器2发送网络管理信息,控制所述基板管理控制器2通过带外管理控制PCH芯片1的内置网络;
所述基板管理控制器2包括第一I2C端口6、第二I2C端口7和第三I2C端口8,其中:
所述第一I2C端口6引出的线路与所述复杂可控制逻辑单元3连接,用于读取所述复杂可控制逻辑单元3内的寄存器数据,获取所述复杂可控制逻辑单元3的工作状态数据;
所述第二I2C端口7引出的线路通过与设置在所述管理板卡内的可编程化系统单芯片18连接,用于获取所述管理板卡的运行健康状态数据;
所述第三I2C端口8引出的线路所述系统背板15连接,用于获取所述管理板卡外的器件的运行数据;
所述基板管理控制器2的MAC端口与PHY芯片19连接,通过RJ45网络可以用于管理整个管理板卡和多路服务器;
所述基板管理控制器2的UART端口包括第一UART端口和第二UART端口,其中:
所述第一UART端口与内置在所述管理板卡内的com连接器9连接,用于输出所述基板管理控制器2的内置管理板卡信息;
所述第二UART端口与所述系统背板15连接,用于输出所述管理板卡的系统信息。
在本发明实施例中,供多路服务器共用的管理板卡上还设有一OCP标准接口10,所述OCP标准接口10通过PCIE X16与系统背板15连接,当该OCP标准接口上插入OCP3.0网卡时,提供管理板卡与外部器件的通信网络端口,在此不再赘述。
当然,在该供多路服务器共用的管理板卡上还设有快速可替换单元11、Power按键12、复位按键13以及扩展调试接口14等部件,具体为:
板内的快速可替换单元11用来记录板卡的信息状况;
Power按钮12用来控制系统的上下电;
U复位按键13用来定位该节点的位置,同时可以作为BMC的复位按键使用;
扩展调试接口14可以对整个系统进行调试;
该管理板卡的PCIE信号采用的时钟信号为100M,来自管理板卡外的板卡,用做数据传输的参考时钟;
NCSI信号时钟为50M,在该管理板卡内使用50M有源晶振产生;
LPC信号的24M时钟为PCH芯片1内置的信号发生。
当然,该多路服务器共用的管理板卡还可以包括其他部件,在此不再赘述。
该供多路服务器共用的管理板卡不仅可以在现有的Purley平台使用,而且可以应用在未来的Whitley平台。
在本发明实施例中,供多路服务器共用的管理板卡包括PCH芯片1、基板管理控制器2以及复杂可控制逻辑单元3;所述PCH芯片1,用于控制多路服务器的开关机操作以及对外的IO扩展功能;所述基板管理控制器2与所述PCH芯片1连接,用于控制实现所述多路服务器的带外管理功能;所述复杂可控制逻辑单元3与所述基板管理控制器2连接;用于实现所述多路服务器的上下电动作;同时,所述PCH芯片1、基板管理控制器2以及复杂可控制逻辑单元3通过系统背板15与多路服务器的处理器板、电源板和IO板连接,从而实现为多路服务器提供共用的管理板卡,其具有如下技术效果:
(1)可以方便快捷的调试管理板卡的线路设计问题;
(2)当管理板卡出现故障问题时,可以及时更换,而且不影响多路处理器模块的使用;
(3)可以实现多路服务器共用,减少开发周期降低开发成本。
以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围,其均应涵盖在本发明的权利要求和说明书的范围当中。
Claims (10)
1.一种供多路服务器共用的管理板卡,其特征在于,包括PCH芯片、基板管理控制器以及复杂可控制逻辑单元;
所述PCH芯片,用于控制多路服务器的开关机操作以及对外的IO扩展功能;所述基板管理控制器与所述PCH芯片连接,用于控制实现所述多路服务器的带外管理功能;所述复杂可控制逻辑单元与所述基板管理控制器连接;用于实现所述多路服务器的上下电动作;
同时,所述PCH芯片、基板管理控制器以及复杂可控制逻辑单元通过系统背板与多路服务器的处理器板、电源板和IO板连接。
2.根据权利要求1所述的供多路服务器共用的管理板卡,其特征在于,所述PCH芯片设有专用DMI接口、uplink接口、若干个PCIE接口、若干个USB接口、SPI接口以及LPC接口NCSI接口;
所述基板管理控制器设有UART端口、VGA接口、LPC端口、MAC端口以及若干个I2C端口;
所述复杂可控制逻辑单元设有GPIO高速信号端口,所述复杂可控制逻辑单元通过所述GPIO高速信号端口与系统背板连接。
3.根据权利要求2所述的供多路服务器共用的管理板卡,其特征在于,所述PCH芯片的专用DMI接口通过所述系统背板与第一CPU的DMI端口连接,所述第一CPU通过所述DMI接口和所述PCH芯片内部的USB或SATA或PCIE控制器进行数据传输;
所述PCH芯片的uplink接口通过PCIE X16、所述系统背板与第二CPU连接,所述第二CPU通过所述PCIE X16以及所述uplink接口与所述PCH芯片内置的网络控制器进行网络数据传输。
4.根据权利要求3所述的供多路服务器共用的管理板卡,其特征在于,所述PCH芯片的第四PCIE接口至第七PCIE接口通过PCIE X4与第一M.2 SSD连接;
所述PCH芯片的第八PCIE接口至第十一PCIE接口通过PCIE X4与第二M.2 SSD连接;
所述PCH芯片的第三PCIE接口通过PCIE X1与所述基板管理控制器连接。
5.根据权利要求4所述的供多路服务器共用的管理板卡,其特征在于,所述PCH芯片的第一USB接口和第二USB接口分别连接两个第一USB连接器,且两个所述第一USB连接器设置在所述管理板卡内;
所述PCH芯片的第三USB接口和第四USB接口分别连接两个第二USB连接器,且两个所述第二USB连接器设置在所述管理板卡外,用于传输存储信息。
6.根据权利要求2所述的供多路服务器共用的管理板卡,其特征在于,所述PCH芯片的SPI接口与BIOS的FLASH连接,用于加载固件程序;
所述PCH芯片的LPC接口与所述基板管理控制器的LPC端口连接,用于将所述PCH芯片内的信息传递给所述基板管理控制器;
所述PCH芯片的NCSI接口与所述基板管理控制器连接,用于向所述基板管理控制器发送网络管理信息,控制所述基板管理控制器通过带外管理控制PCH芯片的内置网络。
7.根据权利要求2所述的供多路服务器共用的管理板卡,其特征在于,所述基板管理控制器包括第一I2C端口、第二I2C端口和第三I2C端口,其中:
所述第一I2C端口引出的线路与所述复杂可控制逻辑单元连接,用于读取所述复杂可控制逻辑单元内的寄存器数据,获取所述复杂可控制逻辑单元的工作状态数据;
所述第二I2C端口引出的线路通过与设置在所述管理板卡内的可编程化系统单芯片连接,用于获取所述管理板卡的运行健康状态数据;
所述第三I2C端口引出的线路所述系统背板连接,用于获取所述管理板卡外的器件的运行数据。
8.根据权利要求2所述的供多路服务器共用的管理板卡,其特征在于,所述基板管理控制器的MAC端口与PHY芯片连接。
9.根据权利要求2所述的供多路服务器共用的管理板卡,其特征在于,所述基板管理控制器的UART端口包括第一UART端口和第二UART端口,其中:
所述第一UART端口与内置在所述管理板卡内的com连接器连接,用于输出所述基板管理控制器的内置管理板卡信息;
所述第二UART端口与所述系统背板连接,用于输出所述管理板卡的系统信息。
10.根据权利要求2所述的供多路服务器共用的管理板卡,其特征在于,所述管理板卡上还设有快速可替换单元、Power按键、复位按键以及扩展调试接口。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910189558.1A CN109992555A (zh) | 2019-03-13 | 2019-03-13 | 一种供多路服务器共用的管理板卡 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910189558.1A CN109992555A (zh) | 2019-03-13 | 2019-03-13 | 一种供多路服务器共用的管理板卡 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN109992555A true CN109992555A (zh) | 2019-07-09 |
Family
ID=67130605
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910189558.1A Pending CN109992555A (zh) | 2019-03-13 | 2019-03-13 | 一种供多路服务器共用的管理板卡 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109992555A (zh) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112000545A (zh) * | 2020-08-14 | 2020-11-27 | 苏州浪潮智能科技有限公司 | 一种图形处理器板卡和图形处理器管理方法 |
CN112612741A (zh) * | 2020-12-28 | 2021-04-06 | 苏州浪潮智能科技有限公司 | 一种多路服务器 |
CN113051208A (zh) * | 2020-12-29 | 2021-06-29 | 深圳微步信息股份有限公司 | 一种时钟控制电路及终端设备 |
CN113645161A (zh) * | 2021-07-28 | 2021-11-12 | 苏州浪潮智能科技有限公司 | 一种直接媒体接口带宽分配器和服务器 |
CN114721992A (zh) * | 2022-04-29 | 2022-07-08 | 苏州浪潮智能科技有限公司 | 一种服务器及其服务器管理系统 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20080320181A1 (en) * | 2007-06-21 | 2008-12-25 | Seamicro Corp. | Hardware-Based Virtualization of BIOS, Disks, Network-Interfaces, & Consoles Using a Direct Interconnect Fabric |
CN205229924U (zh) * | 2015-12-16 | 2016-05-11 | 山东海量信息技术研究院 | 一种基于高端服务器的pcie扩展板卡 |
CN205263730U (zh) * | 2015-12-29 | 2016-05-25 | 山东海量信息技术研究院 | 一种基于POWER平台的新型IO Riser板卡 |
CN206460370U (zh) * | 2017-02-16 | 2017-09-01 | 郑州云海信息技术有限公司 | 一种服务器管理板 |
CN206515812U (zh) * | 2017-03-10 | 2017-09-22 | 郑州云海信息技术有限公司 | 一种服务器管理单元的测试板 |
CN206696771U (zh) * | 2017-04-06 | 2017-12-01 | 郑州云海信息技术有限公司 | 一种基于Purley平台四路服务器主板 |
CN206757471U (zh) * | 2017-05-12 | 2017-12-15 | 郑州云海信息技术有限公司 | 一种应用于多路服务器上的IO Riser板卡 |
CN109117407A (zh) * | 2018-09-27 | 2019-01-01 | 郑州云海信息技术有限公司 | 一种管理板卡与服务器 |
-
2019
- 2019-03-13 CN CN201910189558.1A patent/CN109992555A/zh active Pending
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20080320181A1 (en) * | 2007-06-21 | 2008-12-25 | Seamicro Corp. | Hardware-Based Virtualization of BIOS, Disks, Network-Interfaces, & Consoles Using a Direct Interconnect Fabric |
CN205229924U (zh) * | 2015-12-16 | 2016-05-11 | 山东海量信息技术研究院 | 一种基于高端服务器的pcie扩展板卡 |
CN205263730U (zh) * | 2015-12-29 | 2016-05-25 | 山东海量信息技术研究院 | 一种基于POWER平台的新型IO Riser板卡 |
CN206460370U (zh) * | 2017-02-16 | 2017-09-01 | 郑州云海信息技术有限公司 | 一种服务器管理板 |
CN206515812U (zh) * | 2017-03-10 | 2017-09-22 | 郑州云海信息技术有限公司 | 一种服务器管理单元的测试板 |
CN206696771U (zh) * | 2017-04-06 | 2017-12-01 | 郑州云海信息技术有限公司 | 一种基于Purley平台四路服务器主板 |
CN206757471U (zh) * | 2017-05-12 | 2017-12-15 | 郑州云海信息技术有限公司 | 一种应用于多路服务器上的IO Riser板卡 |
CN109117407A (zh) * | 2018-09-27 | 2019-01-01 | 郑州云海信息技术有限公司 | 一种管理板卡与服务器 |
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112000545A (zh) * | 2020-08-14 | 2020-11-27 | 苏州浪潮智能科技有限公司 | 一种图形处理器板卡和图形处理器管理方法 |
CN112612741A (zh) * | 2020-12-28 | 2021-04-06 | 苏州浪潮智能科技有限公司 | 一种多路服务器 |
CN113051208A (zh) * | 2020-12-29 | 2021-06-29 | 深圳微步信息股份有限公司 | 一种时钟控制电路及终端设备 |
CN113051208B (zh) * | 2020-12-29 | 2023-09-19 | 深圳微步信息股份有限公司 | 一种时钟控制电路及终端设备 |
CN113645161A (zh) * | 2021-07-28 | 2021-11-12 | 苏州浪潮智能科技有限公司 | 一种直接媒体接口带宽分配器和服务器 |
CN113645161B (zh) * | 2021-07-28 | 2022-12-27 | 苏州浪潮智能科技有限公司 | 一种直接媒体接口带宽分配器和服务器 |
CN114721992A (zh) * | 2022-04-29 | 2022-07-08 | 苏州浪潮智能科技有限公司 | 一种服务器及其服务器管理系统 |
CN114721992B (zh) * | 2022-04-29 | 2023-08-18 | 苏州浪潮智能科技有限公司 | 一种服务器及其服务器管理系统 |
WO2023208135A1 (zh) * | 2022-04-29 | 2023-11-02 | 苏州元脑智能科技有限公司 | 一种服务器及其服务器管理系统 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109992555A (zh) | 一种供多路服务器共用的管理板卡 | |
CN109144932A (zh) | 一种基于dsp的快速动态配置fpga的装置及方法 | |
CN102508533B (zh) | 一种复位控制装置和方法 | |
CN103870429B (zh) | 基于嵌入式gpu的高速信号处理板 | |
US20080126597A1 (en) | Alternative Local Card, Central Management Module and System Management Architecture For Multi-Mainboard System | |
CN105320531A (zh) | 一种基于MicroBlaze软核的FPGA软件在线升级方法 | |
CN208188815U (zh) | Bmc模块化系统 | |
CN209560436U (zh) | 一种NVMe硬盘背板 | |
WO2024103829A1 (zh) | 一种端口配置方法、组件及硬盘扩展装置 | |
CN108664440A (zh) | 接口服务器和机箱 | |
CN102253845B (zh) | 服务器系统 | |
CN110968352A (zh) | 一种pcie设备的复位系统及服务器系统 | |
CN110232041A (zh) | 一种基于申威芯片的国产服务器主板的实现方法 | |
CN110096291A (zh) | 电源管理芯片升级电路、方法及网络设备 | |
CN112000545A (zh) | 一种图形处理器板卡和图形处理器管理方法 | |
CN115237849B (zh) | 可动态重构和异构的计算模块及计算装置 | |
CN105824650B (zh) | 计算机系统、可适性休眠控制模块及其控制方法 | |
CN211375594U (zh) | 一种基于sw421处理器的接口扩展机构 | |
CN216352292U (zh) | 服务器主板及服务器 | |
CN114722754A (zh) | 一种fpga原型验证设备 | |
CN211506478U (zh) | 基于国产mcu的bmc子卡模块 | |
CN204706031U (zh) | 串行外设接口spi总线电路以及电子设备 | |
CN207689871U (zh) | 一种基于Vxworks和Linux的混合显示控制器 | |
CN102446132B (zh) | 一种模拟本地总线进行板级管理的方法和装置 | |
CN111290988A (zh) | 基于国产mcu的bmc子卡模块 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20190709 |
|
RJ01 | Rejection of invention patent application after publication |