CN109951658B - 一种cmos图像传感器及其读出电路 - Google Patents
一种cmos图像传感器及其读出电路 Download PDFInfo
- Publication number
- CN109951658B CN109951658B CN201711384251.4A CN201711384251A CN109951658B CN 109951658 B CN109951658 B CN 109951658B CN 201711384251 A CN201711384251 A CN 201711384251A CN 109951658 B CN109951658 B CN 109951658B
- Authority
- CN
- China
- Prior art keywords
- control
- voltage
- signal
- module
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Transforming Light Signals Into Electric Signals (AREA)
Abstract
本发明属于图像传感器技术领域,提供了一种CMOS图像传感器及其读出电路。在本发明中,通过采用包括多个由第一采样模块、第二采样模块、电压读出模块以及输出模块组成的读出子电路的CMOS图像传感器读出电路,使得第一采样模块先对像素单元输出端复位电平进行采样,之后第二采样模块对像素单元输出的信号电平进行采样,同时第二采样模块向第一浮空节点进行预充电,电压读出模块向第二浮空节点进行预充电,之后电压读出模块通过输出模块分别将信号电压和复位电压输出至模拟信号处理电路,以便于模拟信号处理电路将两者做差得到像素电压。该读出电路消除了每列像素单元所接的读出子电路之间引入的FPN,并且电路结构简单,面积小。
Description
技术领域
本发明属于图像传感器技术领域,尤其涉及一种CMOS图像传感器及其读出电路。
背景技术
图像传感器是用来将光信号转换成电信号的半导体芯片。目前现有的图像传感器主要有两种:CMOS(Complementary Metal-Oxide-Semiconductor)图像传感器和电荷耦合器件(Charge Coupled Device,CCD)图像传感器。由于CMOS图像传感器具有功耗低、体积小、集成度高、动态范围宽等优点,并且可以与当前的制造工艺兼容,而且具有高度系统整合的条件,因此CMOS图像传感器已经得到越来越广泛的应用。
目前,在由一行多列的像素阵列构成的一维CMOS图像传感器中,其每列像素阵列的输出端连接有读出电路(相关双采样电路),该读出电路在像素阵列的配合下通过存储控制信号对像素阵列中所有列的输出信号进行采样,以将复位信号reset和积分信号signal读出到采样电容上,然后通过读出控制信号将采样电容上signal对应的电荷和reset对应的电荷转化成相应的电压,并依次读出至模拟信号处理(analog signal processing,ASP)电路,ASP将两个电压相减,以得到消除噪声后的电压,进而根据该电压得到扫码数据。
然而,由于每列像素阵列接入的读出电路均包括两个源跟随器,而两个源跟随器的阈值电压容易因CMOS工艺制造过程中的不均匀呈现随机性失配,因此,每列像素阵列所接入的读出电路之间将会出现不同的差异,如此将引入新的固定模式噪声(Fixed PatternNoise,FPN);此外,使用两个源跟随器使得读出电路的面积较大。
综上所述,现有CMOS图像传感器的读出电路存在容易产生新的FPN以及面积较大的问题。
发明内容
本发明的目的在于提供一种CMOS图像传感器及其读出电路,旨在解决现有CMOS图像传感器的读出电路存在容易产生新的FPN以及面积较大的问题。
本发明是这样实现的,一种CMOS图像传感器的读出电路,连接在像素阵列与模拟信号处理电路之间,所述像素阵列包括多列像素单元,所述读出电路包括多个结构相同的读出子电路,每个所述读出子电路与每列所述像素单元一一对应连接,并且每个所述读出子电路包括:第一采样模块、第二采样模块、电压读出模块以及输出模块;其中,所述电压读出模块包括第一控制元件,所述第一控制元件的控制端为所述电压读出模块的第一输入端,所述第一控制元件的输入端为所述电压读出模块的第二输入端,所述第一控制元件的输出端为所述电压读出模块的输出端;
所述第一采样模块的输入端与所述第二采样模块的输入端共接于所述像素单元的输出端,所述第一采样模块的控制端接收第一控制信号,所述第二采样模块的控制端接收第二控制信号,所述第一采样模块的输出端与所述第二采样模块的输出端共接形成第一浮空节点,并且所述第一浮空节点与所述电压读出模块的第一输入端连接,所述电压读出模块的第二输入端和第三输入端分别接收工作电压和工作电流,所述电压读出模块的控制端接收第三控制信号,所述电压读出模块的输出端与所述输出模块的输入端连接,所述输出模块的输出端与所述模拟信号处理电路的输入端连接,并且所述输出模块的控制端接收第四控制信号;
所述第一采样模块在所述第一控制信号的作用下对所述像素单元输出的复位电平进行采样,以获取复位电压;所述第二采样模块在预设时间后在所述第二控制信号的作用下对所述像素单元输出的信号电平进行采样,以获取信号电压,并根据所述信号电平对所述第一浮空节点进行预充电,以使所述第一浮空节点的电压与所述信号电压相等;所述电压读出模块在所述预设时间后在所述第三控制信号、工作电压以及所述工作电流的作用下对所述第二浮空节点进行预充电,以使得所述第二浮空节点的电压与所述第一浮空节点的电压的差值为所述第一控制元件的控制端和输出端的压降;
在所述第二控制信号有效时,所述电压读出模块在所述第三控制信号和所述第四控制信号的作用下将所述信号电压通过所述输出模块输出至所述模拟信号处理电路;在所述第一控制信号有效时,所述电压读出模块在所述第三控制信号和所述第四控制信号的作用下将所述复位电压通过所述输出模块输出至所述模拟信号处理电路,所述模拟信号处理电路将所述复位电压与所述信号电压做差以得到像素电压。
本发明的另一目的在于提供一种CMOS图像传感器,所述CMOS图像传感器包括上述的读出电路。
在本发明中,通过采用包括多个由第一采样模块、第二采样模块、电压读出模块以及输出模块组成的读出子电路的CMOS图像传感器读出电路,使得第一采样模块先对像素单元输出端复位电平进行采样,之后第二采样模块对像素单元输出的信号电平进行采样,同时第二采样模块向第一浮空节点进行预充电,电压读出模块向第二浮空节点进行预充电,之后电压读出模块通过输出模块分别将信号电压和复位电压输出至模拟信号处理电路,以便于模拟信号处理电路将两者做差得到像素电压。本发明中每列像素单元所接的读出子电路共用电压读出模块和输出模块,且该读出电路通过预先向第一浮空节点和第二浮空节点进行预充电,使得每列像素单元所接的读出子电路因共用电压读出模块和输出模块而避免产生随机性失配问题,进而消除了每列像素单元所接的读出子电路之间的差异,从而使得每列像素单元所接的读出子电路之间不会引入新的FPN,并且该电路结构简单,面积小,进而解决了现有CMOS图像传感器的读出电路存在容易产生新的FPN以及面积较大的问题。
附图说明
图1是本发明一实施例所提供的CMOS图像传感器的读出电路的模块结构示意图;
图2是本发明一实施例所提供的CMOS图像传感器的读出电路的电路结构示意图;
图3是本发明一实施例所提供的CMOS图像传感器的读出电路的工作时序示意图。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
以下结合具体附图对本发明的实现进行详细的描述:
图1示出了本发明一实施例所提供的CMOS图像传感器的读出电路10的模块结构,为了便于说明,仅示出了与本实施例相关的部分,详述如下:
如图1所示,本发明实施例所提供的CMOS图像传感器的读出电路10连接在像素阵列20与模拟信号处理电路30之间,像素阵列20包括多列像素单元200(图中以两列为例),读出电路10包括多个结构相同的读出子电路100(图中以两个为例),每个读出子电路100与每列像素单元200一一对应连接,并且每个读出子电路100包括:第一采样模块1001、第二采样模块1002、电压读出模块1003以及输出模块1004。
其中,电压读出模块1003包括第一控制元件(图中未示出),第一控制元件的控制端为电压读出模块1003的第一输入端,第一控制元件的输入端为电压读出模块1003的第二输入端,第一控制元件的输出端为电压读出模块1003的输出端,第一采样模块1001的输入端与第二采样模块1002的输入端共接于像素单元200的输出端,第一采样模块1001的控制端接收第一控制信号,第二采样模块1002的控制端接收第二控制信号,第一采样模块1001的输出端与第二采样模块1002的输出端共接形成第一浮空节点P,并且第一浮空节点P与电压读出模块1003的第一输入端连接,电压读出模块1003的第二输入端和第三输入端分别接收工作电压VDD和工作电流Ibias,电压读出模块1003的控制端接收第三控制信号cen,电压读出模块1003的输出端与输出模块1004的输入端连接,输出模块1004的输出端与模拟信号处理电路30的输入端连接,并且输出模块1004的控制端接收第四控制信号ccen。
具体的,第一采样模块1001在第一控制信号的作用下对像素单元200输出的复位电平进行采样,以获取复位电压;第二采样模块1002在预设时间后在第二控制信号的作用下对像素单元200输出的信号电平进行采样,以获取信号电压,并根据信号电平对第一浮空节点P进行预充电,以使第一浮空节点P的电压与信号电压相等;电压读出模块1003在预设时间后在第三控制信号cen、工作电压VDD以及工作电流Ibias的作用下对第二浮空节点Q进行预充电,以使得第二浮空节点Q的电压与第一浮空节点P的电压的差值为第一控制元件的控制端和输出端的压降。
此外,在第二控制信号有效时,电压读出模块1003在第三控制信号cen和第四控制信号ccen的作用下将信号电压通过输出模块1004输出至模拟信号处理电路30;在第一控制信号有效时,电压读出模块1003在第三控制信号cen和第四控制信号ccen的作用下将复位电压通过输出模块1004输出至模拟信号处理电路30,模拟信号处理电路30将复位电压与信号电压做差以得到像素电压。
具体实施时,第一采样模块1001对像素单元200输出的复位电平进行采样指的是读出电路10中子读出电路100对与之对应连接的列像素单元200的输出进行的第一次采样,也就是说此时第一采样模块1001采样的是像素单元200输出的复位信号,而第二采样模块1002对像素单元100输出的信号电平进行采样则指的是读出电路10中子读出电路100对与之对应连接的列像素单元200的输出进行的第二次采样,即此时第二采样模块1002采样的是像素单元200输出的像素积分后的图像信号。
当子读出电路100对像素单元200完成了两次采样之后,电压读出模块1003将两次采样的电压输出至输出模块1004,以通过输出模块1004将两次采样的电压输出至模拟信号处理电路30,以便于模拟信号处理电路30两次采样的电压做差,得到的差值即为最终有用的像素电压,后端电压根据该像素电压得到相应的像素信息。其中,根据像素电压得到相应的像素信息的处理过程与现有技术中的相同,此处不再赘述。
需要说明的是,在本发明实施例中,预设时间是预先设置的,其可以根据电路需要进行设置,此处不做具体限制,另外每个子读出电路100在对与之相连接的列像素单元200的输出信号进行采样时的采样时间是相同的,即每个子读出电路100在对像素单元200进行采样时是多列同时进行的,而每个子读出电路100在对每列像素单元200的采样结果进行读出时则是逐列进行的。
此外,本发明实施例提供的读出电路10中的每个子读出电路100根据信号电压对第一浮空节点P进行预充电,以使得每个子读出电路100在对两次采样结果进行读出时第一浮空节点P的电压无较大差异,甚至相同,以此消除第一浮空节点P在两次读出电压时因电压差异所导致的干扰。
在本实施例中,该读出电路10通过向第一浮空节点P和第二浮空节点Q进行预充电,使得模拟信号处理电路30根据复位电压和信号电压做差得到像素电压时,每列像素单元200所接的读出子电路100之间不会引入新的FPN,并且该读出电路10结构简单,而简单的电路结构使得该读出电路10的面积减小。
进一步的,作为本发明一优选实施方式,在第一采样模块1001对复位电平进行采样,以获取复位电压同时,第一采样模块1001根据复位电压对第一浮空节点P进行预充电。
其中,在本发明实施例中,由于第二采样模块1002在对像素单元200输出的信号电平进行采样时,同时会根据采样得到的信号电压对第一浮空节点P进行预充电,如此将使得第二采样模块1002的第二采样电容在第二采样模块1002预充电结束时发生电荷注入效应,因此,为了抵消第二采样模块1002预充电结束时对第二采样电容的电荷注入效应造成的FPN,可在第一采样模块1001对复位电平进行采样时,同时根据采样得到的复位电压对第一浮空节点P进行预充电。
进一步的,如图1所示,第一控制信号包括第一控制子信号shr与第二控制子信号cenr,第二控制信号包括第三控制子信号shs与第四控制子信号cens。
具体的,当第一控制子信号shr与第二控制子信号cenr均有效时,第一采样模块1001对复位电平进行采样,以获取复位电压,并根据复位电压对第一浮空节点P进行预充电。
当第三控制子信号shs与第四控制子信号cens均有效时,第二采样模块1002对信号电平进行采样,以获取信号电压,并根据信号电压对第一浮空节点P进行预充电。
当第四控制子信号cens有效,且第三控制子信号shs无效时,电压读出模块1003在第三控制信号cen和第四控制信号ccen的作用下将信号电压输出至输出模块1004。
当第二控制子信号cenr有效,且第一控制子信号shr无效时,电压读出模块1003在第三控制信号cen和第四控制信号ccen的作用下将复位电压输出至输出模块1004。
具体的,在本发明实施例中,第一控制子信号shr与第二控制子信号cenr均有效指的是第一控制子信号shr与第二控制子信号cenr同为高电平;第三控制子信号shs与第四控制子信号cens均有效指的是第三控制子信号shs与第四控制子信号cens同为高电平;第四控制子信号cens有效,且第三控制子信号shs无效指的是第四控制子信号cens为高电平,且第三控制子信号shs为低电平;第二控制子信号cenr有效,且第一控制子信号shr无效指的是第二控制子信号cenr为高电平,且第一控制子信号shr为低电平。
需要说明的是,在本发明实施例中,信号有效指的是信号处于高电平,而信号无效则指的是信号处于低电平时,当然本领域技术人员应该理解的是,在其他实施例中,信号有效也可以为信号处于低电平,而信号无效则为信号处于高电平,具体可根据采样模块的结构而定。
进一步的,作为本发明一优选实施方式,如图2所示,第一采样模块1001包括:第一开关元件M2、第一采样电容C1以及第二开关元件M3。
其中,第一开关元件M2的输入端为第一采样模块1001的输入端,第一开关元件M2的输出端与第一采样电容C1的第一端以及第二开关元件M3的输入端连接,第一采样电容C1的第二端接地电平VSS,第二开关元件M3的输出端为第一采样模块1001的输出端,第一开关元件M2的控制端与第二开关元件M3的控制端构成了第一采样模块1001的控制端,并且第一开关元件M2的控制端接收第一子控制信号shr,第二开关元件M3的控制端接收第二控制子信号cenr。
具体实施时,第一开关元件M2和第二开关元件M3采用传输门实现,传输门的输入端为第一开关元件M2的输入端和第二开关元件M3的输入端,该传输门的输出端为第一开关元件M2的输出端和第二开关元件M3的输出端,该传输门的控制端为第一开关元件M2和第二开关元件M3的控制端。
需要说明的是,在本发明其他实施例中,第一开关元件M2和第二开关元件M3也可以采用其他具有开关控制作用的器件实现,其包括但不限于三极管、场效应管。
进一步的,作为本发明一优选实施方式,如图2所示,第二采样模块1002包括:第三开关元件M4、第二采样电容C2以及第四开关元件M5。
其中,第三开关元件M4的输入端为第二采样模块1002的输入端,第三开关元件M4的输出端与第二采样电容C2的第一端以及第四开关元件M5的输入端连接,第二采样电容C2的第二端接地电平VSS,第四开关元件M5的输出端为第二采样模块1002的输出端,第三开关元件M4的控制端与第四开关元件M5的控制端构成了第二采样模块1002的控制端,并且第三开关元件M4的控制端接收第三子控制信号shs,第四开关元件M5的控制端接收第四控制子信号cens。
具体实施时,第三开关元件M4和第四开关元件M5采用传输门实现,传输门的输入端为第三开关元件M4的输入端和第四开关元件M5的输入端,该传输门的输出端为第三开关元件M4的输出端和第四开关元件M5的输出端,该传输门的控制端为第三开关元件M4和第四开关元件M5的控制端。
需要说明的是,在本发明其他实施例中,第三开关元件M4和第四开关元件M5也可以采用其他具有开关控制作用的器件实现,其包括但不限于三极管、场效应管。
进一步的,作为本发明一优选实施方式,如图2所示,电压读出模块1003为一个源跟随器,其由第一控制元件M1可第二控制元件M6组成。
其中,第二控制元件M6的控制端为电压读出模块1003的控制端,第二控制元件M6的输出端与第一控制元件M1的输出端连接,第二控制元件M6的输入端为电压读出模块1003的第三输入端。
具体实施时,第一控制元件M1和第二控制元件M6采用NMOS晶体管实现,该NMOS晶体管的栅极、漏极以及源极分别为第一控制元件M1和第二控制元件M6的控制端、输入端以及输出端。
需要说明的是,在本发明其他实施例中,第一控制元件M1和第二控制元件M6也可以采用其他可以组合成源跟随器的器件实现,例如PMOS晶体管,本发明并不做具体限制。
进一步的,作为本发明一优选实施方式,如图2所示,输出模块1004包括第五开关元件M7。
其中,第五开关元件M7的输入端为输出模块1004的输入端,第五开关元件M7的输出端为输出模块1004的输出端,第五开关元件M7的控制端为输出模块1004的控制端。
具体实施时,第五开关元件M7采用传输门实现,传输门的输入端为第五开关元件M7的输入端,该传输门的输出端为第五开关元件M7的输出端,该传输门的控制端为第五开关元件M7的控制端。
需要说明的是,在本发明其他实施例中,第五开关元件M7也可以采用其他具有开关控制作用的器件实现,其包括但不限于三极管、场效应管,此处不做具体限制。
下面以图2所示的电路和图3所示的信号时序为例对本发明所提供的CMOS图像传感器的读出电路10的工作原理作具体说明,详述如下:
如图2和图3所示,在t1阶段,第三控制子信号shs、第四控制子信号cens第三控制信号cen以及第四控制信号ccen同为低电平,第一控制信号shr和第二控制信号cenr同为高电平,此时第三开关元件M4至第五开关元件M7均关闭,而第一开关元件M2和第二开关元件M3打开。当第一开关元件M2打开时,第一采样电容C1对像素单元200输出的复位电平进行采样,以获取复位电压,该复位电压存储在第一采样电容C1上;同时第二开关元件M3打开时,复位电压对第一浮空节点P进行第一次预充电,以使得第二开关元件M3关断时,第一采样电容C1上会有电荷注入。
在t2阶段,第三控制子信号shs、第四控制子信号cens、第三控制信号cen以及第四控制信号ccen持续低电平,而第一控制子信号shr和第二控制子信号cenr均由高电平转换为低电平,此时第一开关元件M2至第五开关元件M7均关闭。
经过t2阶段的预设时间后,当读出子电路100处于t3阶段时,第三控制子信号shs、第四控制子信号cens以及第三控制信号cen均由低电平转换为高电平,而第一控制子信号shr、第二控制子信号cenr以及第四控制信号ccen持续低电平状态,此时第一控制元件M1、第三开关元件M4、第四开关元件M5以及第二控制元件M6打开,第一开关元件M2、第二开关元件M3以及第五开关元件M7持续关闭。当第三开关元件M4打开,第二采样电容C2对像素单元200输出的信号电平进行采样,以获取信号电压,该信号电压存储在第二采样电容C2上;同时第四开关元件M5打开时,信号电压对第一浮空节点P进行第二次预充电,以使第一浮空节点P的电压与信号电压相等,而且此时第一控制元件M1和第二控制元件M6在第三控制信号cen、工作电压VDD以及工作电流Ibias的作用下对第二浮空节点Q进行预充电,以使得第二浮空节点Q的电压与第一浮空节点P的电压的差值为第一开关元件M1的控制端和输出端的压降。
在t4阶段,第三控制子信号shs、第四控制信号cens以及第三控制信号cen均由高电平转换为低电平,而第一控制子信号shr、第二控制子信号cenr以及第四控制信号ccen持续低电平状态,此时第三开关元件M4、第四开关元件M5以及第二控制元件M6由之前的打开状态转换为关闭状态,而第一开关元件M2、第二开关元件M3以及第五开关元件M7持续之前的关闭状态。
需要说明的是,由于第四开关元件M5在由打开状态到关闭状态时,第二采样电容C2将会发生电荷注入,因此,本发明实施例提供的读出电路10在通过信号电压对第一浮空节点P进行预充电时,提前通过关断一次第二开关元件M3对第一采样电容C1进行电荷注入,进而可以通过第二开关元件M3关闭时注入至第一采样电容C1的电荷抵消在第四开关元件M5在由打开状态到关闭状态时对第二采样电容C2的电荷注入效应。
在t5阶段,第四控制子信号cens、第三控制信号cen以及第四控制信号ccen由低电平转换为高电平,第一控制子信号shr、第二控制子信号cenr以及第三控制子信号shs持续为低电平,此时第一开关元件M2和第二开关元件M3持续关闭状态,而第四开关元件M5、第五开关元件M7、第一控制元件M1以及第二控制元件M6打开。当第四开关元件M5打开后,存储在第二采样电容C2的信号电压输出至第一浮空节点P,进而通过第一控制元件M1和第五开关元件M7输出至模拟信号处理电路30,此时子读出电路的读出的信号电压为Vsig-VGS。
在t6阶段,第四控制子信号cens由高电平转换为低电平,第二控制子信号cenr由低电平转换为高电平,第三控制信号cen和第四控制信号ccen持续高电平,第一控制子信号shr和第三控制子信号shs持续为低电平,此时第一开关元件M2和第三开关元件M4持续关闭状态,第四开关元件M5由打开状态转换为关闭状态,第二开关元件M3由关闭状态转换为打开状态,而第五开关元件M7与第一控制元件M1持续打开状态。当第二开关元件M3打开后,存储在第一采样电容C1的复位电压输出至第一浮空节点P,进而通过第一控制元件M1和第五开关元件M7输出至模拟信号处理电路30,此时子读出电路的读出的信号电压为Vret-VGS。
当后端电路即模拟信号处理电路30(请参考图1)接收到输出电压Vsig-VGS和输出电压Vret-VGS之后,模拟信号处理电路30将输出电压Vret-VGS和输出电压Vsig-VGS做差,以得到有效的像素电压Vret-Vsig。
请进一步参考图2,假设第一采样电容C1和第二采样电容C2的容值相同,那么根据第一浮空节点P的电荷守恒可知:
Vsig0×C1+(VP-VQ)×C2+VP×C3=Vsig×(C1+C3)+[Vsig-(Vsig-VGS)]×C2 (1);
Vret0×C1+[Vsig-(Vsig-VGS)]×C2+Vsig×C3=Vret×(C1+C3)+[Vret-(Vret-VGS)]×C2(2);
其中,Vsig0是第二采样电容C2对像素单元200输出的信号电平进行采样时,存储在第二采样电容C2上的电压,C1是第二采样电容C2的容值,Vp是第一浮空节点P预充电的电压值,C2和C3是第一浮空节点P的寄生电容大小,具体的C3是第一浮空节点P的对地电容大小,其由源跟随器的Cgd和两个开关的寄生电容构成,而C2是第一浮空节点P和第二浮空节点Q之间的电容,其主要由源跟随器的Cgs构成,Vsig为读出子电路100对信号电压进行读出时第一浮空节点P的电压值;Vret0是第一采样电容C1对像素单元200输出的复位电平进行采样时,存储在第一采样电容C1上的电压,C1是第一采样电容C1的容值,Vret为读出子电路100对复位电压进行读出时第一浮空节点P的电压值。
将上述公式(2)和公式(1)相减,则得到:
(Vret0-Vsig0)×C1+[VGS-(VP-VQ)]×C2+(Vsig-VP)×C3=(Vret-Vsig)×(C1+C3)(3);
对公式(3)进行变化处理,可进一步得到:
在该公式(4)中,Vret-Vsig为像素电压Vret-Vsig的大小,并且由公式(4)可以看出,每列像素单元200所接入的读出子电路100在对像素单元200的输出进行读出时,均会在第一浮空节点P产生部分,在第二浮空节点Q产生部分,而由于每列像素单元200输出的信号不同,因此,每列像素单元200接入的读出子电路100在第一浮空节点P产生的部分以及第二浮空节点Q产生的均不同,如此将导致每列像素单元200接入的读出子电路100之间产生新的FPN。
为了消除上述的每列像素单元接入的读出子电路100之间产生新的FPN,则需要每列像素单元接入的读出子电路100在第一浮空节点P产生的部分为零,以及在第二浮空节点Q产生的部分为零,即且因此需要Vp=Vsig,VQ=Vsig-VGS。而本发明提供的读出电路10中与每个列像素单元200连接的读出子电路100,在对每列像素单元200的信号电平进行采样的时候,同时会对第一浮空节点P和第二浮空节点Q进行预充电,以使第一浮空节点P的电压Vp等于第二采样电容C2对像素单元200输出的信号电平进行采样时,存储在第二采样电容C2上的电压Vsig0,第二浮空节点Q的电压VQ与第一浮空节点P的电压Vp的差值为第一开关元件M1的控制端和输出端的压降,即第二浮空节点Q的电压VQ等于第一浮空节点P的电压Vp减去第一开关元件M1的压降VGS。
进一步的,由于第二采样电容C2对像素单元200输出的信号电平进行采样时,存储在第二采样电容C2上的电压Vsig0与读出子电路100对信号电压进行读出时第一浮空节点P的电压值Vsig相等,因此第一浮空节点P的电压Vp等于Vsig,进而使得第二浮空节点Q的电压VQ等于Vsig-VGS,从而使得中的如此将可有效消除每列像素单元200接入的读出子电路100之间产生新的FPN。
需要注意的是,在本发明实施例中,图2所示的电路和图3所示的信号时序只是读出电路10中的一个读出子电路100的电路和其控制信号的工作时序,而对于读出电路10中的多个读出子电路100而言,每个读出子电路100的电路结构与图2所示的相同,并且每个读出子电路100的控制信号的工作时序在采样阶段相同,读出阶段不同,即每个读出子电路100的控制信号的工作时序在t1至t3阶段相同,t4至t6阶段不同,在t4至t6阶段,后一列像素单元200所接入的子读出电路100的控制信号的工作时序在前一列像素单元200所接入的子读出电路100的控制信号的工作时序上延迟一个时钟周期此处不做具体描述。
在本实施例中,每列像素单元200连接的子读出电路100通过对第一浮空节点P和第二浮空节点Q进行预充电,以使得每列像素单元200接入的读出子电路100在第一浮空节点P产生的部分以及第二浮空节点Q产生的部分均为零,消除了每列像素单元所接的读出子电路之间100的差异,进而消除了每列像素单元200接入的读出子电路100之间产生的新的FPN;此外,通过采用一个源跟随器(第一控制元件M1和第二控制元件M6组成的结构)的结构替代现有技术中的两个源跟随器的结构,有效减小了电路版图设计的面积,并且电路结构简单、成本低。
进一步地,本发明还提供了一种CMOS图像传感器,该CMOS图像传感器包括CMOS图像传感器的读出电路10。需要说明的是,由于本发明实施例所提供的CMOS图像传感器的读出电路10和图1至图3所的读出电路10相同,因此,本发明实施例所提供的CMOS图像传感器的读出电路10的具体工作原理,可参考前述关于图1至图3的详细描述,此处不再赘述。
在本发明中,通过采用包括多个由第一采样模块、第二采样模块、电压读出模块以及输出模块组成的读出子电路的CMOS图像传感器读出电路,使得第一采样模块先对像素单元输出端复位电平进行采样,之后第二采样模块对像素单元输出的信号电平进行采样,同时第二采样模块向第一浮空节点进行预充电,电压读出模块向第二浮空节点进行预充电,之后电压读出模块通过输出模块分别将信号电压和复位电压输出至模拟信号处理电路,以便于模拟信号处理电路将两者做差得到像素电压。本发明中每列像素单元所接的读出子电路共用电压读出模块和输出模块,且该读出电路通过预先向第一浮空节点和第二浮空节点进行预充电,使得每列像素单元所接的读出子电路因共用电压读出模块和输出模块而避免产生随机性失配问题,进而消除了每列像素单元所接的读出子电路之间的差异,从而使得每列像素单元所接的读出子电路之间不会引入新的FPN,并且该电路结构简单,面积小,进而解决了现有CMOS图像传感器的读出电路存在容易产生新的FPN以及面积较大的问题。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。
Claims (10)
1.一种CMOS图像传感器的读出电路,连接在像素阵列与模拟信号处理电路之间,所述像素阵列包括多列像素单元,其特征在于,所述读出电路包括多个结构相同的读出子电路,每个所述读出子电路与每列所述像素单元一一对应连接,并且每个所述读出子电路包括:第一采样模块、第二采样模块、电压读出模块以及输出模块;其中,所述电压读出模块包括第一控制元件,所述第一控制元件的控制端为所述电压读出模块的第一输入端,所述第一控制元件的输入端为所述电压读出模块的第二输入端,所述第一控制元件的输出端为所述电压读出模块的输出端;所述第一采样模块的输入端与所述第二采样模块的输入端共接于所述像素单元的输出端,所述第一采样模块的控制端接收第一控制信号,所述第二采样模块的控制端接收第二控制信号,所述第一采样模块的输出端与所述第二采样模块的输出端共接形成第一浮空节点,并且所述第一浮空节点与所述电压读出模块的第一输入端连接,所述电压读出模块的第二输入端和第三输入端分别接收工作电压和工作电流,所述电压读出模块的控制端接收第三控制信号,所述电压读出模块的输出端与所述输出模块的输入端连接,所述输出模块的输出端与所述模拟信号处理电路的输入端连接,并且所述输出模块的控制端接收第四控制信号;
所述第一采样模块在所述第一控制信号的作用下对所述像素单元输出的复位电平进行采样,以获取复位电压;所述第二采样模块在预设时间后在所述第二控制信号的作用下对所述像素单元输出的信号电平进行采样,以获取信号电压,并根据所述信号电平对所述第一浮空节点进行预充电,以使所述第一浮空节点的电压与所述信号电压相等;所述电压读出模块在所述预设时间后在所述第三控制信号、工作电压以及所述工作电流的作用下对第二浮空节点进行预充电,以使得所述第二浮空节点的电压与所述第一浮空节点的电压的差值为所述第一控制元件的控制端和输出端的压降;
在所述第二控制信号有效时,所述电压读出模块在所述第三控制信号和所述第四控制信号的作用下将所述信号电压通过所述输出模块输出至所述模拟信号处理电路;在所述第一控制信号有效时,所述电压读出模块在所述第三控制信号和所述第四控制信号的作用下将所述复位电压通过所述输出模块输出至所述模拟信号处理电路,所述模拟信号处理电路将所述复位电压与所述信号电压做差以得到像素电压。
2.根据权利要求1所述的读出电路,其特征在于,在所述第一采样模块对所述复位电平进行采样,以获取所述复位电压的同时,所述第一采样模块根据所述复位电压对所述第一浮空节点进行预充电。
3.根据权利要求2所述的读出电路,其特征在于,所述第一控制信号包括第一控制子信号与第二控制子信号,所述第二控制信号包括第三控制子信号与第四控制子信号;
当所述第一控制子信号与所述第二控制子信号均有效时,所述第一采样模块对所述复位电平进行采样,以获取所述复位电压,并根据所述复位电压对所述第一浮空节点进行预充电;
当所述第三控制子信号与所述第四控制子信号均有效时,所述第二采样模块对所述信号电平进行采样,以获取所述信号电压,并根据所述信号电平对所述第一浮空节点进行预充电;
当所述第四控制子信号有效,且所述第三控制子信号无效时,所述电压读出模块在所述第三控制信号和所述第四控制信号的作用下将所述信号电压输出至所述输出模块;
当所述第二控制子信号有效,且所述第一控制子信号无效时,所述电压读出模块在所述第三控制信号和所述第四控制信号的作用下将所述复位电压输出至所述输出模块。
4.根据权利要求3所述的读出电路,其特征在于,所述第一采样模块包括:第一开关元件、第一采样电容以及第二开关元件;
所述第一开关元件的输入端为所述第一采样模块的输入端,所述第一开关元件的输出端与所述第一采样电容的第一端以及所述第二开关元件的输入端连接,所述第一采样电容的第二端接地,所述第二开关元件的输出端为所述第一采样模块的输出端,所述第一开关元件的控制端与所述第二开关元件的控制端构成了所述第一采样模块的控制端,并且所述第一开关元件的控制端接收所述第一子控制信号,所述第二开关元件的控制端接收所述第二控制子信号。
5.根据权利要求4所述的读出电路,其特征在于,所述第二采样模块包括:第三开关元件、第二采样电容以及第四开关元件;
所述第三开关元件的输入端为所述第二采样模块的输入端,所述第三开关元件的输出端与所述第二采样电容的第一端以及所述第四开关元件的输入端连接,所述第二采样电容的第二端接地,所述第四开关元件的输出端为所述第二采样模块的输出端,所述第三开关元件的控制端与所述第四开关元件的控制端构成了所述第二采样模块的控制端,并且所述第三开关元件的控制端接收所述第三子控制信号,所述第四开关元件的控制端接收所述第四控制子信号。
6.根据权利要求5所述的读出电路,其特征在于,所述第一开关元件、所述第二开关元件、所述第三开关元件以及所述第四开关元件均为传输门。
7.根据权利要求1至6任一项所述的读出电路,其特征在于,所述电压读出模块还包括第二控制元件;
所述第二控制元件的控制端为所述电压读出模块的控制端,所述第二控制元件的输出端与所述第一控制元件的输出端连接,所述第二控制元件的输入端为所述电压读出模块的第三输入端。
8.根据权利要求7所述的读出电路,其特征在于,所述第一控制元件与所述第二控制元件均为NMOS晶体管。
9.根据权利要求1所述的读出电路,其特征在于,所述输出模块包括第五开关元件;
所述第五开关元件的输入端为所述输出模块的输入端,所述第五开关元件的输出端为所述输出模块的输出端,所述第五开关元件的控制端为所述输出模块的控制端。
10.一种CMOS图像传感器,其特征在于,所述CMOS图像传感器包括如权利要求1至9任一项所述的读出电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201711384251.4A CN109951658B (zh) | 2017-12-20 | 2017-12-20 | 一种cmos图像传感器及其读出电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201711384251.4A CN109951658B (zh) | 2017-12-20 | 2017-12-20 | 一种cmos图像传感器及其读出电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109951658A CN109951658A (zh) | 2019-06-28 |
CN109951658B true CN109951658B (zh) | 2020-08-25 |
Family
ID=67005014
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201711384251.4A Active CN109951658B (zh) | 2017-12-20 | 2017-12-20 | 一种cmos图像传感器及其读出电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109951658B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114205488B (zh) * | 2020-08-31 | 2023-10-27 | 京东方科技集团股份有限公司 | 图像传感电路、图像传感器以及图像传感电路的驱动方法 |
CN113438431B (zh) * | 2021-06-08 | 2022-10-18 | 天津大学 | 应用于量子图像传感器领域的高速低功耗读出电路 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103259985A (zh) * | 2013-05-17 | 2013-08-21 | 昆山锐芯微电子有限公司 | Cmos图像传感器、像素单元及其控制方法 |
JP2016213585A (ja) * | 2015-05-01 | 2016-12-15 | キヤノン株式会社 | 信号読み出し回路、撮像装置及び撮像システム |
CN107256061A (zh) * | 2017-05-25 | 2017-10-17 | 上海集成电路研发中心有限公司 | 一种红外图像传感器读出电路 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5059669B2 (ja) * | 2008-03-26 | 2012-10-24 | オリンパス株式会社 | 固体撮像装置 |
-
2017
- 2017-12-20 CN CN201711384251.4A patent/CN109951658B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103259985A (zh) * | 2013-05-17 | 2013-08-21 | 昆山锐芯微电子有限公司 | Cmos图像传感器、像素单元及其控制方法 |
JP2016213585A (ja) * | 2015-05-01 | 2016-12-15 | キヤノン株式会社 | 信号読み出し回路、撮像装置及び撮像システム |
CN107256061A (zh) * | 2017-05-25 | 2017-10-17 | 上海集成电路研发中心有限公司 | 一种红外图像传感器读出电路 |
Also Published As
Publication number | Publication date |
---|---|
CN109951658A (zh) | 2019-06-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10615190B2 (en) | Dual conversion gain high dynamic range readout for comparator of double ramp analog to digital converter | |
CN103002228B (zh) | 固态成像装置和用于驱动固态成像装置的方法 | |
CN101924555B (zh) | A/d转换器、固态图像捕捉装置和电子信息设备 | |
US7133074B1 (en) | Image sensor circuits including sampling circuits used therein for performing correlated double sampling | |
CN109314755A (zh) | 单斜率adc中的用于复位扩展减少的主动复位电路 | |
US8450673B2 (en) | Pixel circuit, imaging integrated circuit, and method for image information acquisition | |
US20090180017A1 (en) | Image sensors with pixel reset | |
CN113038042B (zh) | 双转换增益图像传感器 | |
US10979659B2 (en) | Image sensor | |
US20200007808A1 (en) | Image sensor, pixel array, and operation method of the image sensor | |
CN109951658B (zh) | 一种cmos图像传感器及其读出电路 | |
KR20090023612A (ko) | Cmos 선형 전압/전류 듀얼-모드 촬상 장치 | |
US11233962B2 (en) | Image sensor and pixel array which operate based on a clamp voltage and a selection voltage, and operation method of the image sensor | |
CN109951659B (zh) | 一种cmos图像传感器及其读出电路 | |
CN112866590B (zh) | 一种减小图像传感器时序电路误差值的方法 | |
EP0810730B1 (en) | Analog FIFO memory | |
TWI658727B (zh) | 圖像感測器中固定樣式雜訊縮減 | |
KR20120088606A (ko) | 아날로그 비교기에서 오토-제로 전압을 시프팅하는 방법 | |
CN114245047B (zh) | 像素单元及图像传感器 | |
US20160037105A1 (en) | Pixel array and method for controlling a pixel array | |
Liu et al. | The analyze and design of low FPN double delta sampling circuit for CMOS image sensor | |
TW202404338A (zh) | 電壓域全域快門讀出電路時序 | |
US20100309703A1 (en) | Compact and accurate analog memory for cmos imaging pixel detectors | |
CN111755466A (zh) | 电子装置 | |
CN117177088A (zh) | 像素结构及图像传感器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
TR01 | Transfer of patent right | ||
TR01 | Transfer of patent right |
Effective date of registration: 20210312 Address after: 518119 No.1 Yan'an Road, Kuiyong street, Dapeng New District, Shenzhen City, Guangdong Province Patentee after: BYD Semiconductor Co.,Ltd. Address before: 518118 BYD Road, Pingshan New District, Shenzhen, Guangdong 3009 Patentee before: BYD Co.,Ltd. |