CN109584803B - 像素驱动电路及其驱动方法、显示面板 - Google Patents

像素驱动电路及其驱动方法、显示面板 Download PDF

Info

Publication number
CN109584803B
CN109584803B CN201910009318.9A CN201910009318A CN109584803B CN 109584803 B CN109584803 B CN 109584803B CN 201910009318 A CN201910009318 A CN 201910009318A CN 109584803 B CN109584803 B CN 109584803B
Authority
CN
China
Prior art keywords
node
voltage
control voltage
unit
control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910009318.9A
Other languages
English (en)
Other versions
CN109584803A (zh
Inventor
梁雪波
唐秀珠
任燕飞
李盼盼
杨婷
艾渝
齐智坚
陈帅
熊丽军
董兴
吴海龙
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chongqing BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chongqing BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chongqing BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201910009318.9A priority Critical patent/CN109584803B/zh
Publication of CN109584803A publication Critical patent/CN109584803A/zh
Application granted granted Critical
Publication of CN109584803B publication Critical patent/CN109584803B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix

Abstract

本公开提供了一种像素驱动电路及其驱动方法、显示面板,属于显示技术领域。该像素驱动电路包括驱动开关、反置单元、第一复位单元、阈值写入单元、储能单元和控制单元;驱动开关用于在第一节点的控制下输出驱动电流至第二节点;反置单元用于响应并输出第一控制电压至电致发光元件;第一复位单元用于响应并输出第二控制电压至第三节点;阈值写入单元用于响应第二控制电压,连通第一节点和第二节点。数据写入单元用于响应第三控制电压,输出数据电压至第三节点;储能单元连接于第一节点和第三节点之间;控制单元用于响应第四控制电压,输出驱动电流至电致发光元件。该像素驱动电路可以补偿驱动开关的阈值电压,且能提高电致发光元件的寿命。

Description

像素驱动电路及其驱动方法、显示面板
技术领域
本公开涉及显示技术领域,尤其涉及一种像素驱动电路及其驱动方法、显示面板。
背景技术
OLED(有机电致发光二极管)显示屏是目前显示领域研究的热点之一,其具有低能耗、自发光、宽视角及高响应速度等优点,在不远的将来有很大可能将全面替代LCD显示屏。
现有的OLED器件通过驱动薄膜晶体管(TFT)进行驱动,然而,不同的TFT(薄膜晶体管)特性会存在差异,且随着显示时间的延长,不同TFT的阈值电压(Vth)会发生不同程度的漂移,使得OELD显示器件的亮度均一性降低。不仅如此,OLED器件在正向直流驱动电压作用下,有机层内杂质离子的定向移动导致在有机层内形成一内部电场,从而降低了供载流子注入的有效电场,导致OLED阈值电压的增大,引起OLED的退化从而降低了OLED的工作寿命。
所述背景技术部分公开的上述信息仅用于加强对本公开的背景的理解,因此它可以包括不构成对本领域普通技术人员已知的现有技术的信息。
发明内容
本公开的目的在于提供一种像素驱动电路及其驱动方法、显示面板,实现对驱动开关的阈值电压的补偿,且提高电致发光元件的寿命。
为实现上述发明目的,本公开采用如下技术方案:
根据本公开的第一个方面,提供一种像素驱动电路,用于驱动电致发光元件,所述像素驱动电路包括:
驱动开关,与第一电压端、第一节点和第二节点连接,用于在所述第一节点的控制下输出驱动电流至所述第二节点;
反置单元,与所述电致发光元件连接,用于响应第一控制电压,将所述第一控制电压传输至电致发光元件;其中,所述第一控制电压能使得所述电致发光元件内部形成第一内部电场,所述第一内部电场与所述电致发光元件在发光时内部的第二内部电场的方向相反;
第一复位单元,与第三节点连接,用于响应第二控制电压,将所述第二控制电压输出至所述第三节点;
阈值写入单元,与所述第一节点和所述第二节点连接,用于响应所述第二控制电压,使得所述第一节点和所述第二节点之间导通;
数据写入单元,与所述第三节点连接,用于响应第三控制电压,将数据电压输出至所述第三节点;
储能单元,连接于所述第一节点和所述第三节点之间;
控制单元,与所述第二节点和电致发光元件连接,用于响应第四控制电压,将所述第二节点上的驱动电流输出至所述电致发光元件。
在本公开的一种示例性实施例中,所述反置单元包括:
第一薄膜晶体管,第一端和控制端用于接收所述第一控制电压,第二端与所述电致发光元件连接。
在本公开的一种示例性实施例中,所述第一复位单元包括:
第二薄膜晶体管,第一端和控制端用于接收所述第二控制电压,第二端与所述第三节点连接。
在本公开的一种示例性实施例中,所述阈值写入单元包括:
第三薄膜晶体管,第一端与所述第一节点连接,第二端与所述第二节点连接,控制端用于接收所述第二控制电压。
在本公开的一种示例性实施例中,所述数据写入单元包括:
第四薄膜晶体管,第一端用于接收所述数据电压,第二端与所述第三节点连接,控制端用于接收所述第三控制电压。
在本公开的一种示例性实施例中,所述像素驱动电路还包括:
第二复位单元,与所述第一节点连接,用于响应所述第一控制电压,将所述第一控制电压输出至所述第一节点。
在本公开的一种示例性实施例中,所述像素驱动电路还包括:
稳压单元,第一端连接第一节点,第二端连接第二电压端,用于稳定第一节点的电压
根据本公开的第二个方面,提供一种像素驱动电路的驱动方法,用于驱动上述的像素驱动电路,所述驱动方法包括:
输出所述第一控制电压至所述反置单元,使得所述第一控制电压输出至所述电致发光元件;
输出所述第二控制电压至所述第一复位单元和所述阈值写入单元,使得所述第二控制电压输出至所述第三节点,且使得所述第一节点和所述第二节点之间导通,所述第一节点上的电压变化至所述驱动开关断开;
输出所述第三控制电压和所述数据电压至所述数据写入单元,使得所述数据电压输出至所述第三节点,所述第一节点的电压变化并使得所述驱动开关导通;
输出所述第四控制电压至所述控制单元,使得所述驱动开关输出的所述驱动电流输出至所述电致发光元件。
在本公开的一种示例性实施例中,所述像素驱动电路还包括所述第二复位单元;所述驱动方法还包括:
输出所述第一控制电压至所述第二复位单元,使得所述第一控制电压输出至所述第一节点。
根据本公开的第三个方面,提供一种显示面板,包括上述的像素驱动电路。
本公开提供的像素驱动电路及其驱动方法、显示面板,反置单元可以使得电致发光元件内部形成第一内部电场。如此,在发光时,电致发光元件内部掺杂离子在第二内部电场的作用下发生偏移;在不发光时,电致发光元件内部已经发生偏移的掺杂离子,在第一内部电场的作用下发生反向的偏移。因此,反置单元可以有效降低电致发光元件内的掺杂离子的偏移,降低电致发光元件内的空间电荷累积,降低电致发光元件的阈值电压的变化,抑制电致发光元件的退化,避免电致发光元件因阈值电压变化而导致的寿命降低。不仅如此,阈值写入单元可以使得第一节点和第二节点连接,第一电压端将向第一节点充电,直至第一节点与第一电压端之间的电压差为驱动开关的阈值电压。如此,阈值写入单元可以将驱动开关的阈值电压写入储能单元,进而实现对驱动开关的阈值电压的补偿,使得驱动电流与驱动开关的阈值电压不相关,避免了驱动开关的阈值电压变化导致的电致发光元件的发光强度的变化。
附图说明
通过参照附图详细描述其示例实施方式,本公开的上述和其它特征及优点将变得更加明显。
图1是本公开一实施方式的像素驱动电路的结构示意图。
图2是本公开一实施方式的像素驱动电路的结构示意图。
图3是本公开一实施方式的扫描信号的时序示意图。
图4是本公开一实施方式的像素驱动电路的驱动方法流程示意图。
图中主要元件附图标记说明包括:
1、驱动开关;2、反置单元;3、第一复位单元;4、阈值写入单元;5、数据写入单元;6、储能单元;7、控制单元;8、第二复位单元;9、稳压单元、第一节点;B、第二节点;C、第三节点;D、第一电压端;E、第二电压端。
具体实施方式
现在将参考附图更全面地描述示例实施例。然而,示例实施例能够以多种形式实施,且不应被理解为限于在此阐述的范例;相反,提供这些实施例使得本公开将更加全面和完整,并将示例实施例的构思全面地传达给本领域的技术人员。所描述的特征、结构或特性可以以任何合适的方式结合在一个或更多实施例中。在下面的描述中,提供许多具体细节从而给出对本公开的实施例的充分理解。
用语“一个”、“一”、“所述”用以表示存在一个或多个要素/组成部分/等;用语“包括”和“具有”用以表示开放式的包括在内的意思并且是指除了列出的要素/组成部分/等之外还可存在另外的要素/组成部分/等。用语“第一”和“第二”等仅作为标记使用,不是对其对象的数量限制。
本公开实施方式中提供一种像素驱动电路,如图1所示,该像素驱动电路包括驱动开关1、反置单元2、第一复位单元3、阈值写入单元4、数据写入单元5、储能单元6和控制单元7;其中,
驱动开关1与第一电压端D、第一节点A和第二节点B连接,用于在第一节点A的控制下输出驱动电流至第二节点B;反置单元2与电致发光元件10连接,用于响应第一控制电压V1,将第一控制电压V1传输至电致发光元件10;其中,第一控制电压V1能使得电致发光元件10内部形成第一内部电场,第一内部电场与电致发光元件10在发光时内部的第二内部电场的方向相反;第一复位单元3与第三节点C连接,用于响应第二控制电压V2,将第二控制电压V2输出至第三节点C;阈值写入单元4与第一节点A和第二节点B连接,用于响应第二控制电压V2,使得第一节点A和第二节点B之间导通。数据写入单元5与第三节点C连接,用于响应第三控制电压V3,将数据电压Vdata输出至第三节点C;储能单元6连接于第一节点A和第三节点C之间;控制单元7与第二节点B和电致发光元件10连接,用于响应第四控制电压V4,将第二节点B上的驱动电流输出至电致发光元件10。
本公开提供的像素驱动电路,反置单元2可以使得电致发光元件10内部形成第一内部电场。如此,在发光时,电致发光元件10内部掺杂离子在第二内部电场的作用下发生偏移;在不发光时,电致发光元件10内部已经发生偏移的掺杂离子,在第一内部电场的作用下发生反向的偏移。因此,反置单元2可以有效降低电致发光元件10内的掺杂离子的偏移,降低电致发光元件10内的空间电荷累积,降低电致发光元件10的阈值电压的变化,抑制电致发光元件10的退化,避免电致发光元件10因阈值电压变化而导致的寿命降低。不仅如此,阈值写入单元4可以使得第一节点A和第二节点B连接,第一电压端D将向第一节点A充电,直至第一节点A与第一电压端D之间的电压差为驱动开关的阈值电压。如此,阈值写入单元4可以将驱动开关的阈值电压写入储能单元6,进而实现对驱动开关的阈值电压的补偿,使得驱动电流与驱动开关的阈值电压不相关,避免了驱动开关的阈值电压变化导致的电致发光元件10的发光强度的变化。
下面结合附图对本公开实施方式提供的像素驱动电路的各部件进行详细说明:
如图2所示,驱动开关1可以包括第五薄膜晶体管T5,第五薄膜晶体管T5的控制端可以与第一节点A连接,第一端可以与第一电压端D连接,第二端可以与第二节点B连接。在第一节点A上的电压的控制下,第五薄膜晶体管T5可以导通或者关闭。
如图2和图3所示,反置单元2可以包括第一薄膜晶体管T1,第一薄膜晶体管T1的第一端和控制端可以接收第一扫描信号S(n-3),其中,第一扫描信号S(n-3)在第一时刻T1的电压为第一控制电压V1。第一薄膜晶体管T1的第二端可以与电致发光元件10连接。在第一时刻T1,第一薄膜晶体管T1可以在第一控制电压V1的控制下导通,进而输出第一控制电压V1至电致发光元件10,使得电致发光元件10内部形成第一内部电场,消除电致发光元件10内部的电荷累积。
在一实施方式中,第一薄膜晶体管T1的第一端和控制端可以与第一栅极线连接,用于接收从第一栅极线上输出的第一扫描信号S(n-3)。
如图1和图2所示,电致发光元件10的第一端可以连接控制单元7和反置单元2,第二端可以连接第二电压端E。第二电压端E的电压VE可以介于第一控制电压V1和第一电压端D的电压VD之间,即V1<VE<VD或者V1>VE>VD。如此,可以使得第一内部电场和第二内部电场的方向相反。举例而言,在一实施方式中,第五薄膜晶体管T5为P型薄膜晶体管,第一电压端D可以为高电平端(VDD),输出的电压VD为高电平,第二电压端E可以为接地端(VSS),输出的电压VE可以为低电平,则V1<VE<VD。在另一实施方式中,第五薄膜晶体管T5为N型薄膜晶体管,第一电压端D可以为接地端(VSS),输出的电压VD可以为低电平,第二电压端E可以为高电平端(VDD),输出的电压VE可以为高电平,则V1>VE>VD
如图2所示,第一复位单元3可以包括第二薄膜晶体管T2,第二薄膜晶体管T2的第一端和控制端用于接收第二扫描信号S(n-2),第二扫描信号S(n-2)在第二时刻T2的电压为第二控制电压V2。第二薄膜晶体管T2的第二端与第三节点C连接。第二薄膜晶体管T2可以在第二控制电压V2的控制下导通,进而将第二控制电压V2输出至第三节点C,实现对储能单元6的充放电,使得第三节点C的电压变化至第二控制电压V2
在一实施方式中,第二控制电压V2可以与第一控制电压V1相同。
在一实施方式中,第二薄膜晶体管T2的第一端和控制端可以与第二栅极线连接,用于接收从第二栅极线上输出的第二扫描信号S(n-2)。
如图2和图3所示,阈值写入单元4可以包括第三薄膜晶体管T3,第三薄膜晶体管T3的第一端与第一节点A连接,第二端与第二节点B连接,控制端用于接收第二扫描信号S(n-2),第二扫描信号S(n-2)在第二时刻T2的电压为第二控制电压V2。第三薄膜晶体管T3可以在第二控制电压V2的控制下导通,使得第一节点A和第二节点B导通。当第一节点A和第二节点B导通时,第一电压端D与第一节点A之间形成通过驱动开关1的电流,直至驱动开关1断开。驱动开关的阈值电压为Vth,则当第一节点A的电压变化至VD+Vth时,驱动开关1的栅源电压为Vth,驱动开关1关闭。如此,第一节点A的电压被保持为VD+Vth,进而实现将驱动开关的阈值电压Vth写入第一节点A。
在一实施方式中,第三薄膜晶体管T3的控制端可以与第二栅极线连接,用于接收从第二栅极线上输出的第二扫描信号S(n-2)。
如图2和图3所示,数据写入单元5可以包括第四薄膜晶体管T4,第四薄膜晶体管T4的第一端用于接收数据电压Vdata,第二端与第三节点C连接,控制端用于接收第三扫描信号S(n-1),第三扫描信号S(n-1)在第三时刻T3的电压为第三控制电压V3。在第三控制电压V3的控制下,第四薄膜晶体管T4可以导通,使得数据电压Vdata可以输出至第三节点C,使得第三节点C的电压等于数据电压Vdata
当第三节点C的电压变为Vdata时,如果第一节点A处于浮接状态,则通过储能单元6的耦合作用,第一节点A的电压可以从VD+Vth变化为VD+Vth+Vdata-V2
在一实施方式中,第三控制电压V3可以与第一控制电压V1或者第二控制电压V2相同。
在一实施方式中,第四薄膜晶体管T4的第一端可以与数据线连接,用于接收从数据线传输的数据电压。第四薄膜晶体管T4的控制端可以与第三栅极线连接,用于接收从第三栅极线上输出的第三扫描信号S(n-1)。
如图2所示,储能单元6可以包括第一电容C1,第一电容C1可以连接于第一节点A和第三节点C之间。可以理解的是,储能单元6还可以是并联、串联或者串并联混合的多个第一电容C1,本公开对此不做特殊限定。
如图2和图3所示,控制单元7可以包括第六薄膜晶体管T6,第六薄膜晶体管T6的第一端与第二节点B连接,第二端与电致发光元件10连接,控制端用于接收第四扫描信号S(n),第四扫描信号S(n)在第四时刻T4的电压为第四控制电压V4。在第四控制电压V4的控制下,第六薄膜晶体管T6可以导通,使得驱动电流可以输出至电致发光元件10。
在一实施方式中,第四控制电压V4可以与第二控制电压V1、第二控制电压V2或者第二控制电压V3相同。
在一实施方式中,第六薄膜晶体管T6的控制端可以与第四栅极线连接,用于接收从第四栅极线上输出的第四扫描信号S(n)。
如图1和图2所示,在一实施方式中,像素驱动电路还可以包括第二复位单元8,第二复位单元8用于响应第一控制电压V1,并输出第一控制电压V1至第一节点。
如图2和图3所示,第二复位单元8可以包括第七薄膜晶体管T7,第七薄膜晶体管T7的第一端和控制端可以接收第一扫描信号S(n-3),第一扫描信号S(n-3)在第一时刻T1的电压为第一控制电压V1;第七薄膜晶体管T7的第二端可以与第一节点A连接。第七薄膜晶体管T7可以在第一控制电压V1的控制下导通,进而输出第一控制电压V1至第一节点A,使得第一节点A的电压复位为V1。如此,可以通过与反置单元2共用相同的栅极线和扫描信号实现对第一节点A的复位,减少了控制电压的数量。
在一实施方式中,第七薄膜晶体管T7的第一端和控制端可以与第一栅极线连接,用于接收从第一栅极线上输出的第一扫描信号S(n-3)。
如图1和图2所示,在一实施方式中,像素驱动电路还可以包括稳压单元9,稳压单元9的第一端可以连接第一节点A,第二端连接一恒定电压端,该电压端可以为第一电压端D、第二电压端E或者其他恒定电压端。稳压单元9用于稳定第一节点A的电压,减小驱动开关1的漏电对第一节点A电压的影响。
在一实施方式中,稳压单元9可以包括第二电容C2,第二电容C2的一端连接第一节点A,另一端连接第一电压端D、第二电压端E或者其他恒定电压端。第二电容C2的数量可以为一个,也可以为多个,本公开对此不做特殊的限定。
上述任一薄膜晶体管可以为P型薄膜晶体管或者为N型薄膜晶体管,各个薄膜晶体管的控制电压的可以与薄膜晶体管的类型相匹配,以实现对对应的薄膜晶体管的控制。
本公开还提供了一种像素驱动电路的驱动方法,用于驱动上述像素驱动电路,如图4所示,像素驱动电路的驱动方法包括:
步骤S110,输出第一控制电压V1至反置单元2,使得第一控制电压V1输出至电致发光元件10;
步骤S120,输出第二控制电压V2至第一复位单元3和阈值写入单元4,使得第二控制电压V2输出至第三节点C,且使得第一节点A和第二节点B之间导通,第一节点A上的电压变化至驱动开关1断开;
步骤S130,输出第三控制电压V3和数据电压Vdata至数据写入单元5,使得数据电压Vdata输出至第三节点C,第一节点A的电压变化并使得驱动开关1导通;
步骤S140,输出第四控制电压V4至控制单元7,使得驱动开关1输出的驱动电流输出至电致发光元件10。
本公开提供的像素驱动电路的驱动方法,在步骤S110、步骤S120和步骤S130中,电致发光元件10的两端电压分别为第一控制电压V1和第二电压端E的电压VE,因此电致发光元件10内部形成第一内部电场;在步骤S140中,电致发光元件10的两端电压分别为电致发光元件10的发光电压VOLED_ON(VOLED_ON在VD和VE之间)和第二电压端E的电压VE,因此电致发光元件10内部形成第二内部电场。第一内部电场的方向与第二内部电场相反,因此第一内部电场可以减弱或者消除第二内部电场引起的电致发光元件10内部的掺杂离子偏移,抑制电致发光元件10阈值电压的变化。不仅如此,在步骤S120中,阈值写入单元4可以将驱动开关的阈值电压写入第一节点A,如此,在步骤S140中,驱动电流可以与驱动开关的阈值电压不相关,避免了驱动开关的阈值电压变化导致的电致发光元件10的发光强度的变化。
参见图2和图3,在步骤S110中,驱动开关1处于导通状态,第一复位单元3、数据写入单元5、阈值写入单元4和控制单元7处于截止状态。在第一时刻T1,输出第一扫描信号S(n-3)至第一栅极线,第一栅极线将第一扫描信号S(n-3)传输至反置单元2;其中,第一扫描信号S(n-3)在第一时刻T1的电压为第一控制电压V1。反置单元2在第一控制电压V1控制下导通,则反置单元2将第一控制电压V1输出至电致发光元件10的第一端,电致发光元件10的第一端的电压为第一控制电压V1。在电致发光元件10内部可以形成与第二内部电场方向相反的第一内部电场,减弱或者消除电致发光元件10内部掺杂离子的偏移。
参见图2和图3,在步骤S120中,数据写入单元5和控制单元7保持截止状态,驱动开关1在初始时刻保持导通状态,反置单元2截止。在第二时刻T2,输出第二扫描信号S(n-2)至第二栅极线,第二栅极线将第二扫描信号S(n-2)传输至第一复位单元3和阈值写入单元4;其中,第二扫描信号S(n-2)在第二时刻T2的电压为第二控制电压V2。在第二控制电压V2的控制下,第一复位单元3和阈值写入单元4导通。如此,第二控制电压V2输入至第三节点C。第一节点A和第二节点B之间导通,使得在第一电压端D与第一节点A之间形成电流,电流通过驱动开关1。当第一节点A的电压变化至VD+Vth时,驱动开关1的栅源电压将降低至其阈值电压Vth,驱动开关1截止,使得第一节点A的电压最终为VD+Vth
参见图2和图3,在步骤S130中,反置单元2和控制单元7保持截止状态,驱动开关1初时刻始处于截止状态,第一复位单元3和阈值写入单元4截止。在第三时刻T3,输出第三扫描信号S(n-1)至第三栅极线,第三栅极线将第三扫描信号S(n-1)传输至数据写入单元5;其中,第三扫描信号S(n-1)在第三时刻T3的电压为第三控制电压V3。在第三控制电压V3的控制下,数据写入单元5导通,使得数据电压Vdata输出至第三节点C,第三节点C的电压变为Vdata。由于第一节点A所连接的阈值写入单元4和驱动开关1均处于截止状态,因此第一节点A浮接。在存储单元的耦合作用下,第一节点A的电压从VD+Vth变为VD+Vth+Vdata-V2,在该电压作用下,驱动开关1可以导通。由于阈值写入单元4截止,因此第一节点A的电压保持为VD+Vth+Vdata-V2
参见图2和图3,在步骤S140中,反置单元2、第一复位单元3和阈值写入单元4保持截止状态,驱动开关1保持导通状态,数据写入单元5截止。在第四时刻T4,输出第四扫描信号S(n)至第四栅极线,第四栅极线将第四扫描信号S(n)传输至控制单元7;其中,第四扫描信号S(n)在第四时刻T4的电压为第四控制电压V4。在第四控制电压V4的控制下,控制单元7导通,使得驱动电流输出至电致发光元件10。
此时,第一节点A的电压为VD+Vth+Vdata-V2,驱动开关1的栅源电压VGS为Vth+Vdata-V2。则驱动电流IOLED为:
IOLED=β(Vgs-Vth)2=β(Vdata+Vth-V2-Vth)2=β(Vdata–V2)2
其中,β为驱动开关1的常数,其可以表示为:
Figure BDA0001936608280000111
μn是驱动开关1的电子迁移率,Cox是单位面积的绝缘电容,
Figure BDA0001936608280000112
是驱动开关1的宽长比。
因此,驱动电流的大小仅仅受到数据电压Vdata的影响,不受驱动开关的阈值电压Vth的影响。该像素驱动电路及驱动方法可以实现对驱动开关的阈值电压Vth的补偿,避免驱动开关的阈值电压Vth变化导致的驱动电流的变化。
参见图2和图3,在一实施方式中,像素驱动电路还包括第二复位单元8;驱动方法还包括:
输出第一控制电压V1至第二复位单元8,使得第一控制电压V1输出至第一节点A。
需要说明的是,尽管在附图中以特定顺序描述了本公开中方法的各个步骤,但是,这并非要求或者暗示必须按照该特定顺序来执行这些步骤,或是必须执行全部所示的步骤才能实现期望的结果。附加的或备选的,可以省略某些步骤,将多个步骤合并为一个步骤执行,以及/或者将一个步骤分解为多个步骤执行等,均应视为本公开的一部分。
本公开还提供一种显示面板,该显示面板可以包括上述像素驱动电路实施方式所描述的像素驱动电路。该显示面板可以为手机屏幕面板、电视屏幕面板、智能手表面板、笔记本电脑面板或者其他显示设备的显示面板。
本公开实施方式的显示面板采用的像素驱动电路与上述像素驱动电路的实施方式中的像素驱动电路相同,因此,具有相同的有益效果,在此不再赘述。
应可理解的是,本公开不将其应用限制到本说明书提出的部件的详细结构和布置方式。本公开能够具有其他实施方式,并且能够以多种方式实现并且执行。前述变形形式和修改形式落在本公开的范围内。应可理解的是,本说明书公开和限定的本公开延伸到文中和/或附图中提到或明显的两个或两个以上单独特征的所有可替代组合。所有这些不同的组合构成本公开的多个可替代方面。本说明书所述的实施方式说明了已知用于实现本公开的最佳方式,并且将使本领域技术人员能够利用本公开。

Claims (8)

1.一种像素驱动电路,用于驱动电致发光元件,其特征在于,所述像素驱动电路包括:
驱动开关,与第一电压端、第一节点和第二节点连接,用于在所述第一节点的控制下输出驱动电流至所述第二节点;
反置单元,与所述电致发光元件连接,用于响应第一控制电压,将所述第一控制电压传输至电致发光元件;其中,所述第一控制电压能使得所述电致发光元件内部形成第一内部电场,所述第一内部电场与所述电致发光元件在发光时内部的第二内部电场的方向相反;
第一复位单元,与第三节点连接,用于响应第二控制电压,将所述第二控制电压输出至所述第三节点;
阈值写入单元,与所述第一节点和所述第二节点连接,用于响应所述第二控制电压,使得所述第一节点和所述第二节点之间导通;
数据写入单元,与所述第三节点连接,用于响应第三控制电压,将数据电压输出至所述第三节点;
储能单元,连接于所述第一节点和所述第三节点之间;
控制单元,与所述第二节点和电致发光元件连接,用于响应第四控制电压,将所述第二节点上的驱动电流输出至所述电致发光元件;
第二复位单元,与所述第一节点连接,用于响应所述第一控制电压,将所述第一控制电压输出至所述第一节点。
2.根据权利要求1所述的像素驱动电路,其特征在于,所述反置单元包括:
第一薄膜晶体管,第一端和控制端用于接收所述第一控制电压,第二端与所述电致发光元件连接。
3.根据权利要求1所述的像素驱动电路,其特征在于,所述第一复位单元包括:
第二薄膜晶体管,第一端和控制端用于接收所述第二控制电压,第二端与所述第三节点连接。
4.根据权利要求1所述的像素驱动电路,其特征在于,所述阈值写入单元包括:
第三薄膜晶体管,第一端与所述第一节点连接,第二端与所述第二节点连接,控制端用于接收所述第二控制电压。
5.根据权利要求1所述的像素驱动电路,其特征在于,所述数据写入单元包括:
第四薄膜晶体管,第一端用于接收所述数据电压,第二端与所述第三节点连接,控制端用于接收所述第三控制电压。
6.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括:
稳压单元,第一端连接第一节点,第二端连接第二电压端,用于稳定第一节点的电压。
7.一种像素驱动电路的驱动方法,用于驱动权利要求1~6任一项所述的像素驱动电路,其特征在于,所述驱动方法包括:
输出所述第一控制电压至所述反置单元,使得所述第一控制电压输出至所述电致发光元件;
输出所述第二控制电压至所述第一复位单元和所述阈值写入单元,使得所述第二控制电压输出至所述第三节点,且使得所述第一节点和所述第二节点之间导通,所述第一节点上的电压变化至所述驱动开关断开;
输出所述第三控制电压和所述数据电压至所述数据写入单元,使得所述数据电压输出至所述第三节点,所述第一节点的电压变化并使得所述驱动开关导通;
输出所述第四控制电压至所述控制单元,使得所述驱动开关输出的所述驱动电流输出至所述电致发光元件;
输出所述第一控制电压至所述第二复位单元,使得所述第一控制电压输出至所述第一节点。
8.一种显示面板,其特征在于,包括权利要求1~6任一项所述的像素驱动电路。
CN201910009318.9A 2019-01-04 2019-01-04 像素驱动电路及其驱动方法、显示面板 Active CN109584803B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910009318.9A CN109584803B (zh) 2019-01-04 2019-01-04 像素驱动电路及其驱动方法、显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910009318.9A CN109584803B (zh) 2019-01-04 2019-01-04 像素驱动电路及其驱动方法、显示面板

Publications (2)

Publication Number Publication Date
CN109584803A CN109584803A (zh) 2019-04-05
CN109584803B true CN109584803B (zh) 2021-01-26

Family

ID=65915996

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910009318.9A Active CN109584803B (zh) 2019-01-04 2019-01-04 像素驱动电路及其驱动方法、显示面板

Country Status (1)

Country Link
CN (1) CN109584803B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110060635A (zh) * 2019-04-08 2019-07-26 深圳市华星光电半导体显示技术有限公司 像素电路及oled显示面板
CN110189695B (zh) * 2019-06-20 2020-11-20 昆山国显光电有限公司 稳压电路、显示面板及其驱动方法
CN110910835B (zh) 2019-12-31 2021-03-23 武汉华星光电半导体显示技术有限公司 像素驱动电路及像素驱动方法
CN111179854A (zh) * 2020-02-19 2020-05-19 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示装置
CN111445857B (zh) * 2020-04-17 2021-05-14 上海天马有机发光显示技术有限公司 像素驱动电路及其驱动方法和显示装置
CN111883048B (zh) * 2020-08-11 2021-07-30 上海天马微电子有限公司 发光二极管阵列基板驱动电路、方法、模组、面板及装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1417767A (zh) * 2001-11-09 2003-05-14 三洋电机株式会社 对光学元件的亮度数据具有初始化功能的显示器
CN103208254A (zh) * 2013-03-20 2013-07-17 合肥京东方光电科技有限公司 像素电路及其驱动方法、阵列基板、显示装置
CN104217674A (zh) * 2014-05-29 2014-12-17 京东方科技集团股份有限公司 像素单元驱动电路、方法、像素驱动电路和amoled显示装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102903333B (zh) * 2012-10-25 2015-05-06 昆山工研院新型平板显示技术中心有限公司 有机发光显示器的像素电路
CN104658480A (zh) * 2015-03-06 2015-05-27 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN106097965B (zh) * 2016-08-23 2019-07-09 上海天马微电子有限公司 像素驱动电路、像素驱动方法及显示装置
CN106875894B (zh) * 2017-03-13 2019-01-18 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
CN107833559B (zh) * 2017-12-08 2023-11-28 合肥京东方光电科技有限公司 像素驱动电路、有机发光显示面板及像素驱动方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1417767A (zh) * 2001-11-09 2003-05-14 三洋电机株式会社 对光学元件的亮度数据具有初始化功能的显示器
CN103208254A (zh) * 2013-03-20 2013-07-17 合肥京东方光电科技有限公司 像素电路及其驱动方法、阵列基板、显示装置
CN104217674A (zh) * 2014-05-29 2014-12-17 京东方科技集团股份有限公司 像素单元驱动电路、方法、像素驱动电路和amoled显示装置

Also Published As

Publication number Publication date
CN109584803A (zh) 2019-04-05

Similar Documents

Publication Publication Date Title
CN109584803B (zh) 像素驱动电路及其驱动方法、显示面板
CN108206008B (zh) 像素电路、驱动方法、电致发光显示面板及显示装置
US10242622B2 (en) Pixel compensation circuit, organic light-emitting display panel and organic light-emitting display device thereof
US9601057B2 (en) Pixel circuit, organic electroluminesce display panel and display device
US10923039B2 (en) OLED pixel circuit and driving method thereof, and display device
CN111508426B (zh) 像素电路及其驱动方法、显示面板
US20160125808A1 (en) Pixel structure and driving method thereof
CN107481675B (zh) 像素驱动电路及其驱动方法、阵列基板及显示装置
US20200082757A1 (en) Pixel driving circuit and method for driving the same, pixel unit and display panel
US9905166B2 (en) Pixel driving circuit, pixel driving method and display apparatus
US9792853B2 (en) Pixel, driving method of pixel, and display device including pixel
CN109801592B (zh) 像素电路及其驱动方法、显示基板
CN110322842B (zh) 一种像素驱动电路及显示装置
EP3208794B1 (en) Driver device, driving method, and display device
CN109147665B (zh) 一种像素电路及其驱动方法、显示面板
CN109064975B (zh) 像素电路及其驱动方法、显示面板、显示装置
CN110164375B (zh) 像素补偿电路、驱动方法、电致发光显示面板及显示装置
US10755636B2 (en) Pixel circuit and driving method for the same, display substrate and display device
CN109686313B (zh) 一种像素电路、显示面板及像素电路的驱动方法
CN111599313B (zh) 像素驱动电路、驱动方法及显示面板
CN110010076B (zh) 像素电路及其驱动方法、显示基板、显示装置
CN117765880A (zh) 像素电路、驱动方法、电致发光显示面板及显示装置
CN114270430B (zh) 像素电路、其驱动方法及显示装置
WO2021047562A1 (zh) 像素驱动电路、像素单元及驱动方法、阵列基板、显示装置
US11501713B2 (en) Pixel circuit, driving method thereof and display device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant