CN109565291B - 通过基于限幅振荡的校准的双二阶滤波器的中心频率和q调谐 - Google Patents

通过基于限幅振荡的校准的双二阶滤波器的中心频率和q调谐 Download PDF

Info

Publication number
CN109565291B
CN109565291B CN201780049938.4A CN201780049938A CN109565291B CN 109565291 B CN109565291 B CN 109565291B CN 201780049938 A CN201780049938 A CN 201780049938A CN 109565291 B CN109565291 B CN 109565291B
Authority
CN
China
Prior art keywords
circuit
filter
coupled
tunable active
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201780049938.4A
Other languages
English (en)
Other versions
CN109565291A (zh
Inventor
S·安德拉比
R·卡马克
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Qualcomm Inc
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of CN109565291A publication Critical patent/CN109565291A/zh
Application granted granted Critical
Publication of CN109565291B publication Critical patent/CN109565291B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H11/00Networks using active elements
    • H03H11/02Multiple-port networks
    • H03H11/04Frequency selective two-port networks
    • H03H11/12Frequency selective two-port networks using amplifiers with feedback
    • H03H11/1217Frequency selective two-port networks using amplifiers with feedback using a plurality of operational amplifiers
    • H03H11/1252Two integrator-loop-filters
    • H03H11/1256Tow-Thomas biquad
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/005Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission adapting radio receivers, transmitters andtransceivers for operation on two or more bands, i.e. frequency ranges
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H2210/00Indexing scheme relating to details of tunable filters
    • H03H2210/01Tuned parameter of filter characteristics
    • H03H2210/012Centre frequency; Cut-off frequency
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H2210/00Indexing scheme relating to details of tunable filters
    • H03H2210/01Tuned parameter of filter characteristics
    • H03H2210/015Quality factor or bandwidth
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H2210/00Indexing scheme relating to details of tunable filters
    • H03H2210/02Variable filter component
    • H03H2210/025Capacitor
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H2210/00Indexing scheme relating to details of tunable filters
    • H03H2210/02Variable filter component
    • H03H2210/028Resistor
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H2210/00Indexing scheme relating to details of tunable filters
    • H03H2210/04Filter calibration method

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Networks Using Active Elements (AREA)
  • Amplifiers (AREA)

Abstract

本公开的某些方面提供了用于校准可调谐有源滤波器的方法和装置。一个示例装置是一种滤波器电路,其一般地包括:可调谐有源滤波器,包括至少一个放大器和耦合在至少一个放大器的输入与输出之间的第一反馈路径,第一反馈路径包括至少一个开关;以及限幅器,耦合到可调谐有源滤波器并且包括设置在耦合在至少一个放大器的输入与输出之间的第二反馈路径中的至少一个晶体管。

Description

通过基于限幅振荡的校准的双二阶滤波器的中心频率和Q 调谐
相关申请的交叉引用
本申请要求于2016年8月16日提交的美国申请No.15/238,176的优先权,该申请已转让给本申请的受让人并且其全部内容通过引用明确并入本文。
技术领域
本公开的某些方面一般地涉及电子电路,并且更具体地涉及校准可调谐有源滤波器。
背景技术
无线通信网络被广泛部署以提供各种通信服务,诸如电话、视频、数据、消息传递、广播等。通常是多址网络的这种网络通过共享可用的网络资源来支持用于多个用户的通信。例如,一个网络可以是3G(第三代移动电话标准和技术)系统,其可以经由各种3G无线电接入技术(RAT)中的任何一种来提供网络服务,该技术包括EVDO(演进数据优化)、1xRTT(1倍无线电传输技术,或简称1x)、W-CDMA(宽带码分多址)、UMTS-TDD(通用移动电信系统,时分双工)、HSPA(高速分组接入)、GPRS(通用分组无线电服务)、或EDGE(用于全球演进的增强数据速率)。3G网络是一种广域蜂窝电话网络,除了语音呼叫之外,其还被发展为包括高速互联网接入和视频电话。这种多址网络还可以包括码分多址(CDMA)系统、时分多址(TDMA)系统、频分多址(FDMA)系统、正交频分多址(OFDMA)系统、单载波FDMA(SC-FDMA)网络、第三代合作伙伴项目(3GPP)长期演进(LTE)网络和长期演进高级(LTE-A)网络。
无线通信网络可以包括可以支持用于多个移动台的通信的多个基站。移动台(MS)可以经由下行链路和上行链路与基站(BS)通信。下行链路(或前向链路)指的是从基站到移动台的通信链路,上行链路(或反向链路)指的是从移动台到基站的通信链路。基站可以在下行链路上向移动台传输数据和控制信息,和/或可以在上行链路上从移动台接收数据和控制信息。
MS和/或BS可以包括可调谐有源滤波器,例如用作接收链或发射链中的基带滤波器。可调谐有源滤波器可以被调谐以在一定频率范围内改变滤波器的中心频率(f0)。对于高品质因数(Q)和高f0滤波器,Q和f0可能会由于工艺变化、失配和有限运算放大器(op amp)单位增益带宽(UGB)而有所不同。因此,可能期望校准可调谐有源滤波器。
发明内容
本公开的某些方面总体上涉及用于校准可调谐有源滤波器的方法和装置。对于某些方面,限幅电路可以耦合到可调谐有源滤波器,以在可调谐有源滤波器以振荡模式操作时限制振荡信号的幅度。
本公开的某些方面提供了一种滤波器电路。滤波器电路一般地包括:可调谐有源滤波器,包括至少一个放大器和耦合在至少一个放大器的输入与输出之间的第一反馈路径,第一反馈路径包括至少一个开关;以及限幅器,耦合到可调谐有源滤波器并且包括设置在耦合在至少一个放大器的输入与输出之间的第二反馈路径中的至少一个晶体管。
根据某些方面,可调谐有源滤波器被配置为在至少一个开关断开时生成振荡信号。对于某些方面,限幅器被配置为限制由可调谐有源滤波器生成的振荡信号的幅度。
根据某些方面,可调谐有源滤波器包括Tow-Thomas双二阶滤波器。
根据某些方面,限幅器的至少一个晶体管包括n沟道金属氧化物半导体(NMOS)晶体管和p沟道金属氧化物半导体(PMOS)晶体管,NMOS晶体管的漏极耦合到PMOS晶体管的漏极,并且NMOS晶体管的源极耦合到PMOS晶体管的源极。对于某些方面,限幅器进一步包括耦合到NMOS晶体管的栅极和PMOS晶体管的栅极的偏置电路,该偏置电路被配置为生成用于偏置NMOS晶体管的栅极的第一偏置电压和用于偏置PMOS晶体管的栅极的第二偏置电压。对于某些方面,偏置电路包括:具有被配置为接收滤波器电路的共模电压的输入的缓冲电路;耦合到缓冲电路的输出并且被配置为生成第一偏置电压的串联连接的第一电流源和第一电阻元件;以及耦合到缓冲电路的输出并且被配置为生成第二偏置电压的串联连接的第二电流源和第二电阻元件。第一电阻元件或第二电阻元件中的至少一个可以包括可编程电阻器。对于某些方面,限幅器进一步包括:耦合在NMOS晶体管的栅极与在第一电流源和第一电阻元件之间的第一节点之间的第一开关,第一开关被配置为选择性地将NMOS晶体管的栅极耦合到第一节点以接收第一偏置电压;以及耦合在PMOS晶体管的栅极与在第二电流源和第二电阻元件之间的第二节点之间的第二开关,第二开关被配置为选择性地将PMOS晶体管的栅极耦合到第二节点以接收第二偏置电压电压。对于某些方面,限幅器进一步包括:耦合在NMOS晶体管的栅极与第一电压轨之间并且被配置为选择性地将NMOS晶体管的栅极耦合到第一电压轨的第三开关;以及耦合在PMOS晶体管的栅极与第二电压轨之间并且被配置为选择性地将PMOS晶体管的栅极耦合到第二电压轨的第四开关。
根据某些方面,可调谐有源滤波器进一步包括耦合在至少一个放大器的输入与输出之间的用于调谐滤波器电路的中心频率的至少一个可编程电容器;以及耦合在至少一个放大器的输入与输出之间的用于调谐滤波器电路的品质因数的至少一个可编程电阻器。对于某些方面,至少一个可编程电阻器与至少一个开关串联连接。对于某些方面,至少一个可编程电容器设置在耦合在至少一个放大器的输入与输出之间的第三反馈路径中。
根据某些方面,可调谐有源滤波器包括具有至少一个差分放大器的差分可调谐有源滤波器,至少一个差分放大器具有第一输入和第二输入以及第一输出和第二输出;限幅器包括第一限幅电路和第二限幅电路;第一限幅电路耦合在至少一个差分放大器的第一输入与第一输出之间;并且第二限幅电路耦合在至少一个差分放大器的第二输入与第二输出之间。
本公开的某些方面提供了一种用于校准可调谐有源滤波器的方法。该方法一般地包括:利用可调谐有源滤波器生成振荡信号;调节可调谐有源滤波器中的部件的值,直到振荡信号的频率基本上与可调谐有源滤波器的期望中心频率相匹配;基于可调谐有源滤波器的初始校准中心频率、与初始校准中心频率相关联的初始校准品质因数、以及与初始校准中心频率和初始校准品质因数相关联的放大器的单位增益带宽,计算可调谐有源滤波器中的放大器的相移;以及基于计算出的相移来调节可调谐有源滤波器中的另一部件的另一值,以调节期望中心频率的可调谐有源滤波器的品质因数。
本公开的某些方面提供了一种用于校准包括至少一个放大器的可调谐有源滤波器的方法。该方法一般地包括:通过断开耦合在至少一个放大器的输入与输出之间的第一反馈路径中的至少一个第一开关,利用可调谐有源滤波器生成振荡信号;以及限制由可调谐有源滤波器生成的振荡信号的幅度。
附图说明
为了详细地理解本公开的上述特征,可以通过参考各方面来获取上面简要概述的更具体的描述,其中一些方面在附图中示出。然而,应当注意,附图仅示出了本公开的某些典型方面,并且因此不应当被视为限制其范围,因为该描述可以允许其他同等有效的方面。
图1是根据本公开的某些方面的示例无线通信网络的图。
图2是根据本公开的某些方面的示例接入点(AP)和示例用户终端的框图。
图3是根据本公开的某些方面的示例收发器前端的框图。
图4是根据本公开的某些方面的示例Tow-Thomas双二阶滤波器电路拓扑的示意图。
图5是根据本公开的某些方面的在可调谐有源滤波器的不同中心频率的不同滤波器响应的幅度图。
图6A是根据本公开的某些方面的具有跨阻抗放大器、双二阶滤波器和可编程增益放大器的示例接收路径的示意图。
图6B是根据本公开的某些方面的添加有振荡开关的图6A的双二阶滤波器的示意图。
图7是根据本公开的某些方面的用于确定由可调谐有源滤波器输出的振荡信号的频率以校准可调谐有源滤波器中的可变电容器的示例数字逻辑的框图。
图8是根据本公开的某些方面的用于校准不同中心频率处的可调谐有源滤波器的品质因数的示例操作的流程图。
图9是根据本公开的某些方面的具有限幅器的示例双二阶滤波器的示意图。
图10是根据本公开的某些方面的用于校准可调谐有源滤波器的示例操作的流程图。
图11是根据本公开的某些方面的用于校准可调谐有源滤波器的示例操作的流程图。
具体实施方式
在下文中参考附图更充分地描述本公开的各个方面。然而,本公开可以以很多不同的形式实施,并且不应当被解释为限于贯穿本公开内容给出的任何特定结构或功能。相反,提供这些方面是为了使本公开彻底和完整,并且将本公开的范围完全地传达给本领域技术人员。基于本文中的教导,本领域技术人员应当理解,本公开的范围旨在覆盖本文中公开的本公开的任何方面,无论是独立实现还是与本公开的任何其他方面组合实现。例如,使用本文中阐述的任何数目的方面,可以实现装置或者可以实践方法。另外,本公开的范围旨在涵盖使用除了本文中阐述的本公开的各个方面之外的其他的结构、功能或者结构和功能而实践的这种装置或方法。应当理解,本文中公开的本公开的任何方面可以通过权利要求的一个或多个要素来实施。
本文中使用词语“示例性”来表示“用作示例、实例或说明”。本文中描述为“示例性”的任何方面不必被解释为比其他方面更优选或更具优势。
如本文中使用的,动词“连接”的各种时态的术语“与......连接”可以表示元件A直接连接到元件B或者其他元件可以连接在元件A和B之间(即,元件A与元件B间接连接)。在电气部件的情况下,术语“与......连接”在本文中也可以用于表示线、迹线或其他导电材料用于电连接元件A和B(以及电连接在它们之间的任何部件)。
本文中描述的技术可以与各种无线技术结合使用,诸如码分多址(CDMA)、正交频分复用(OFDM)、时分多址(TDMA)、空分多址(SDMA)、单载波频分多址(SC-FDMA)、时分同步码分多址(TD-SCDMA)等。多个用户终端可以经由不同的以下各项来同时传输/接收数据:(1)用于CDMA的正交码信道,(2)用于TDMA的时隙,或(3)用于OFDM的子带。CDMA系统可以实现IS-2000、IS-95、IS-856、宽带-CDMA(W-CDMA)或一些其他标准。OFDM系统可以实现电气和电子工程师协会(IEEE)802.11、IEEE 802.16、长期演进(LTE)(例如,在TDD和/或FDD模式下)或一些其他标准。TDMA系统可以实现全球移动通信系统(GSM)或一些其他标准。这些各种标准在本领域中是已知的。
示例无线系统
图1示出了具有接入点110和用户终端120的无线通信系统100,其中可以实践本公开的各方面。为简单起见,图1中仅示出了一个接入点110。接入点(AP)通常是与用户终端通信的固定台,并且也可以称为基站(BS)、演进节点B(eNB)或某个其他术语。用户终端(UT)可以是固定的或移动的,并且也可以称为移动台(MS)、接入终端、用户设备(UE)、站(STA)、客户端、无线设备或某个其他术语。用户终端可以是无线设备,诸如蜂窝电话、个人数字助理(PDA)、手持设备、无线调制解调器、膝上型计算机、平板电脑、个人计算机等。
接入点110可以在下行链路和上行链路上在任何给定时刻与一个或多个用户终端120通信。下行链路(即,前向链路)是从接入点到用户终端的通信链路,并且上行链路(即,反向链路)是从用户终端到接入点的通信链路。用户终端还可以与另一用户终端进行对等通信。系统控制器130耦合到接入点并且为其提供协调和控制。
系统100采用多个发射天线和多个接收天线以用于下行链路和上行链路上的数据传输。接入点110可以配备有Nap个天线以实现用于下行链路传输的发射分集和/或用于上行链路传输的接收分集。所选择的用户终端120的集合Nu可以接收下行链路传输并且发射上行链路传输。每个所选择的用户终端向接入点发射用户专用数据,以及/或者从接入点接收用户专用数据。通常,每个所选择的用户终端可以配备有一个或多个天线(即,Nut≥1)。Nu个所选择的用户终端可以具有相同或不同数目的天线。
无线系统100可以是时分双工(TDD)系统或频分双工(FDD)系统。对于TDD系统,下行链路和上行链路共享相同的频带。对于FDD系统,下行链路和上行链路使用不同的频带。系统100还可以利用单个载波或多个载波进行传输。每个用户终端120可以配备有单个天线(例如,为了降低成本)或多个天线(例如,在可以支持附加成本的情况下)。
在本公开的某些方面,接入点110和/或用户终端120可以包括至少一个可调谐有源滤波器。可调谐有源滤波器可以包括限幅电路,并且可以如下所述地进行校准。
图2示出了无线系统100中的接入点110和两个用户终端120m和120x的框图。接入点110配备有Nap个天线224a至224ap。用户终端120m配备有Nut,m个天线252ma至252mu,并且用户终端120x配备有Nut,x个天线252xa至252xu。接入点110是用于下行链路的发射实体和用于上行链路的接收实体。每个用户终端120是用于上行链路的发射实体和用于下行链路的接收实体。如本文中使用,“发射实体”是能够经由频率信道传输数据的独立操作的装置或设备,并且“接收实体”是能够经由频率信道接收数据的独立操作的装置或设备。在下面的描述中,下标“dn”表示下行链路,下标“up”表示上行链路,Nup个用户终端被选择用于在上行链路上同时传输,Ndn个用户终端被选择用于在下行链路上同时传输,Nup可以等于或不等于Ndn,并且Nup和Ndn可以是静态值或者可以针对每个调度间隔而改变。可以在接入点和用户终端处使用波束控制或某种其他空间处理技术。
在上行链路上,在被选择用于上行链路传输的每个用户终端120处,TX数据处理器288从数据源286接收业务数据并且从控制器280接收控制数据。TX数据处理器288基于与针对用户终端选择的速率相关联的编码和调制方案来处理(例如,编码、交织、调制)用户终端的业务数据{dup},并且针对Nut,m个天线之一提供数据符号流{sup}。收发器前端(TX/RX)254(也称为射频前端(RFFE))接收并且处理(例如,转换为模拟、放大、滤波和上变频)相应的符号流以生成上行链路信号。例如,收发器前端254还可以经由RF开关将上行链路信号路由到Nut,m个天线之一以用于发射分集。控制器280可以控制收发器前端254内的路由。存储器282可以存储针对用户终端120的数据和程序代码,并且可以与控制器280对接。
可以调度Nup个用户终端120以在上行链路上同时传输。这些用户终端中的每一个在上行链路上向接入点传输其处理的符号流的集合。
在接入点110处,Nap个天线224a至224ap从在上行链路上传输的所有Nup个用户终端接收上行链路信号。对于接收分集,收发器前端222可以选择从天线224之一接收的信号以进行处理。可以组合从多个天线224接收的信号以实现增强的接收分集。接入点的收发器前端222还执行与由用户终端的收发器前端254执行的处理互补的处理,并且提供恢复的上行链路数据符号流。恢复的上行链路数据符号流是由用户终端传输的数据符号流{sup}的估计。RX数据处理器242根据用于该流的速率来处理(例如,解调、解交织和解码)恢复的上行链路数据符号流以获取解码数据。每个用户终端的解码数据可以提供给数据宿244以用于存储以及/或者提供给控制器230以用于进一步处理。
接入点110的收发器前端(TX/RX)222和/或用户终端120的收发器前端254可以包括可调谐有源滤波器。可调谐有源滤波器可以包括限幅电路,并且可以如下所述地进行校准。
在下行链路上,在接入点110处,TX数据处理器210从数据源208接收用于被调度用于下行链路传输的Ndn个用户终端的业务数据,从控制器230接收控制数据,并且可能从调度器234接收其他数据。各种类型的数据可以在不同的传输信道上发送。TX数据处理器210基于针对该用户终端选择的速率来处理(例如,编码、交织和调制)每个用户终端的业务数据。TX数据处理器210可以针对Ndn个用户终端中的一个或多个提供下行链路数据符号流以从Nap个天线之一进行传输。收发器前端222接收并且处理(例如,转换为模拟、放大、滤波和上变频)符号流以生成下行链路信号。例如,收发器前端222还可以经由RF开关将下行链路信号路由到Nap个天线224中的一个或多个以用于发射分集。控制器230可以控制收发器前端222内的路由。存储器232可以存储针对接入点110的数据和程序代码,并且可以与控制器230对接。
在每个用户终端120处,Nut,m个天线252从接入点110接收下行链路信号。对于用户终端120处的接收分集,收发器前端254可以选择从天线252之一接收的信号以进行处理。可以组合从多个天线252接收的信号以实现增强的接收分集。用户终端的收发器前端254还执行与由接入点的收发器前端222执行的处理互补的处理,并且提供恢复的下行链路数据符号流。RX数据处理器270处理(例如,解调、解交织和解码)恢复的下行链路数据符号流以获取用户终端的解码数据。
本领域技术人员将认识到,本文中描述的技术通常还可以应用于利用任何类型的多址方案的系统中,诸如TDMA、SDMA、正交频分多址(OFDMA)、CDMA、SC-FDMA、TD-SCDMA及其组合。
图3是示例收发器前端300的框图,诸如图2中的收发器前端222、254,其中可以实践本公开的各方面。收发器前端300包括用于经由一个或多个天线传输信号的发射(TX)路径302(也称为发射链)和用于经由天线接收信号的接收(RX)路径304(也称为接收链)。当TX路径302和RX路径304共享天线303时,路径可以经由接口306与天线连接,接口306可以包括各种合适的RF器件中的任何一种,诸如双工器、开关、双信器等。
从数模转换器(DAC)308接收同相(I)或正交(Q)基带模拟信号,TX路径302可以包括基带滤波器(BBF)310、混频器312、驱动放大器(DA)314和功率放大器(PA)316。BBF 310、混频器312和DA 314可以被包括在射频集成电路(RFIC)中,而PA 316可以在RFIC外部。在本公开的一些方面,BBF 310可以包括如下所述的可调谐有源滤波器。BBF 310对从DAC 308接收的基带信号进行滤波,并且混频器312利用发射本地振荡器(LO)信号来对经滤波的基带信号进行混频以将感兴趣的基带信号转换为不同的频率(例如,从基带上变频到RF)。该频率转换过程产生LO频率与感兴趣的信号的频率的和频以及差频。和频以及差频被称为拍频。拍频通常在RF范围内,使得由混频器312输出的信号通常是RF信号,RF信号可以在由天线303传输之前由DA 314和/或PA 316放大。
RX路径304包括低噪声放大器(LNA)322、混频器324和基带滤波器(BBF)326。在本公开的一些方面,BBF 326可以包括如下所述的可调谐有源滤波器。LNA 322、混频器324和BBF 326可以被包括在射频集成电路(RFIC)中,该RFIC可以与包括TX路径部件的RFIC相同或不同。经由天线303接收的RF信号可以由LNA 322放大,并且混频器324利用接收本地振荡器(LO)信号来对放大的RF信号进行混频以将感兴趣的RF信号转换为不同的基带频率(即,下变频)。由混频器324输出的基带信号可以在被模数转换器(ADC)328转换成用于数字信号处理的数字I或Q信号之前由BBF 326滤波。
虽然期望LO的输出在频率上保持稳定,但是调谐到不同的频率表示使用可变频率振荡器,其涉及稳定性与可调谐性之间的折衷。当代系统可以采用具有压控振荡器(VCO)的频率合成器来生成具有特定调谐范围的稳定的可调谐LO。因此,发射LO频率可以由TX频率合成器318产生,其可以在混频器312中与基带信号混频之前由放大器320缓冲或放大。类似地,接收LO频率可以由RX频率合成器330产生,其可以在混频器324中与RF信号混频之前由放大器332缓冲或放大。
示例中心频率和Q调节
存在很多不同的电路拓扑结构用于在电子电路中实现滤波器,诸如射频前端的接收链或发射链中的基带滤波器(例如,BBF 310或326)。使用一个或多个放大器的一个示例滤波器拓扑(即,有源拓扑)被称为双二次(或双二阶)滤波器。双二阶滤波器是用于实现作为两个二次函数(因此称为“双二次”)的比率的传递函数的线性滤波器的类型。一个示例是Tow-Thomas双二阶滤波器,它采用双积分环路拓扑实现并且可以用作低通滤波器或带通滤波器。
图4是根据本公开的某些方面的示例双二阶滤波器400的示意图。在一个实现中,双二阶滤波器400可以包括Tow-Thomas双二阶滤波器。双二阶滤波器400包括三个放大器402、404、406,这些放大器可以利用运算放大器(op amp)实现。所有三个放大器的正输入可以与参考电位(例如,如图所示的电接地)连接。电阻器R1和电容器C1在反馈回路中并联连接,将放大器402的输出403与其负输入连接。放大器402、电阻器Rin和R1以及电容器C1形成双二阶滤波器400中的第一积分器,并且放大器402的输出403可以用作利用双二阶滤波器实现的带通滤波器的输出。放大器404、电阻器R2和电容器C2形成双积分器环路拓扑中的第二积分器。放大器406被用在具有电阻器R3和R4的反相放大器电路中,其中电阻器R4处于将放大器406的输出407与其负输入连接的反馈回路中。放大器406的输出407可以用作利用双二阶滤波器400实现的低通滤波器的输出。电阻器Rf连接在将放大器406的输出407连接到放大器402的负输入的反馈回路中。
双二阶滤波器400的固有频率(f0)是
Figure BDA0001969729080000121
双二阶滤波器400的品质因数(Q)可以表示为
Figure BDA0001969729080000122
通过使双二阶滤波器400中的一个或多个部件可编程,双二阶滤波器可以用作可调谐滤波器。图5是根据本公开的某些方面的在诸如双二阶滤波器400等可调谐有源滤波器的不同中心频率的不同带通滤波器响应的示例幅度图500。例如,可调谐滤波器可以用于在9.5MHz至42.5MHz的频率范围内提供每100kHz具有中心频率的带通滤波器响应。
图6A是根据本公开的某些方面的具有跨阻抗放大器(TIA)602、双二阶滤波器604和可编程增益放大器(PGA)606的示例接收路径600的示意图。图6A的双二阶滤波器604是图4的单端双二阶滤波器400的差分版本,并且包括差分放大器603和605。如图所示,双二阶滤波器604可以不包括反相器。控制信号608可以用于闭合开关610并且向ADC(例如,ADC 328)发送双二阶滤波器604的带通输出Vbp。可替代地,另一控制信号612可以用于闭合开关614并且向PGA 606发送双二阶滤波器604的低通输出Vlp,以用于在被ADC数字化之前进行放大。尽管TIA 602、双二阶滤波器604和PGA 606在图6中被实现为差分电路,但是对于某些方面,接收路径600可替代地利用单端电路来实现。双二阶滤波器604中的各种部件可以是可编程的。例如,Rin、R1、C1、R2和/或C2可以是可变的,如图6A所示,使得双二阶滤波器604用作可调谐有源滤波器。
具有高Q(例如,>1.5)和高中心频率(f0)(例如,>20MHz)的可调谐有源滤波器可能对工艺、失配和运算放大器缺陷非常敏感。针对滤波器校准具有高准确度(例如,200kHz)和Q的每个中心频率提供了跨频率范围的频率响应的期望整形。一种传统方法涉及借助单音发生器(STG)和快速傅里叶变换(FFT)引擎来校准滤波器。STG和FFT引擎可以以期望准确度扫描整个带宽上的频率,并且然后调节滤波器参数以达到目标中心频率。在达到中心频率之后,这样的系统可以再次确定-3dB带宽以确定Q并且因此调节滤波器参数。就硬件面积和成本、功耗和存储器使用而言,该方法可能非常昂贵。此外,达到准确的中心频率涉及大量迭代并且可能容易出错。
本公开的某些方面提供了用于校准可调谐有源滤波器而不扫描整个带宽上的频率并且不使用频率扫描确定每个中心频率的带宽(例如,-3dB带宽)的技术和装置。而是,为了针对每个f0校准各种中心频率和Q,双二阶滤波器被配置为在校准期间振荡。为了启用该振荡模式,可以向图6B中示出的双二阶滤波器624添加振荡使能开关626、628。当振荡使能(osc_enb)控制信号630被取消确立(例如,逻辑低)时,可以断开开关626、628,从而有效地将R1与用于双二阶滤波器624的第一积分器的反馈回路断开并且引起双二阶滤波器振荡。通过利用控制信号608闭合开关610,可以通过ADC对振荡信号(Vosc)的电压进行采样。
可以确定采样的振荡信号的频率,并且可以调节双二阶滤波器中的可编程部件的值(例如,电容器C1的电容),直到采样的振荡信号基本上等于目标中心频率。可以使用各种合适技术中的任何一种来确定振荡信号的频率。例如,图7示出了根据本公开的某些方面的用于确定由可调谐有源滤波器输出的振荡信号的频率以校准可调谐有源滤波器中的可变电容器(例如,C1)的示例数字逻辑700。数字逻辑700可以与ADC的数字化输出对接,并且可以被包含到例如数字信号处理器(DSP)中。数字逻辑700可以包括缓冲器702和计数器704。缓冲器702可以接收数字化的振荡信号并且输出其缓冲版本。振荡信号的缓冲版本可以输入到计数器704并且与参考频率信号进行比较。例如,参考频率信号可以由晶体振荡器提供。计数器704可以基于振荡信号的缓冲版本的实际计数来输出用于可变电容器的调谐代码,使得可以调谐可变电容器以调节振荡信号,直到振荡信号的缓冲版本的计数达到与滤波器的目标中心频率相对应的目标计数。以这种方式,可以校准中心频率,并且可以重复该方法以使用不同的目标中心频率校准其他中心频率。
一旦通过调节可调谐有源滤波器中的可编程部件来校准初始中心频率(fn),则可以使用STG和FFT引擎来初始地调谐与该中心频率相关联的Q以确定中心频率之一的带宽(例如,-3dB带宽)。不需要对可调谐有源滤波器的整个频率范围执行频率扫描。相反,可以针对包括初始中心频率的相对较小的频率范围执行用于初始Q校准的频率扫描。此外,对于其他中心频率,不需要使用该方法(即,涉及STG和FFT引擎)再次调谐Q。初始校准Q值可以用于计算其他中心频率的Q,如图8所示。
图8是根据本公开的某些方面的用于基于公式来校准在不同中心频率的可调谐有源滤波器的Q的示例操作800的流程图。更具体地,图8示出了如何根据目标相移(Phik)和与给定中心频率(fn)相对应的运算放大器单位增益带宽(UGB)预测来确定针对目标频率(fk)的电阻器R1的可编程电阻,该电阻与Q成比例,如上面所表示。操作800可以由可以包括可调谐有源滤波器和数字逻辑(例如,DSP)的电路来执行。
操作800可以在框802处开始于通过以下方式如上所述地校准初始中心频率(fn)和初始品质因数(Q):利用双二阶滤波器生成振荡信号并且调节可编程电容器C1的电容,直到振荡频率基本上与期望中心频率F0相匹配。然后,在校准初始Q之后(例如,如上所述使用STG和FFT引擎),根据以下等式计算与初始fn和Q校准相关联的相移(delPHin):
Figure BDA0001969729080000151
其中
Figure BDA0001969729080000152
并且基本上是电阻R1与Q的比率。
在框804处,根据以下等式,基于初始中心频率和在框802处计算的相移来预测运算放大器(例如,放大器402或放大器603)的UGB。
Figure BDA0001969729080000153
其中fu是运算放大器的单位增益频率。
在框806处,选择另一中心频率(fk)用于校准,其中以目标Q值(Qk)以及比率的未校准值(K=K0k)和可编程电阻的未校准值(R1=R10k)作为起始点。可编程电容器C1可以如上所述地被校准——基于来自双二阶滤波器的振荡信号的调节,直到振荡频率等于目标中心频率——从而产生与该中心频率(fk)相关联的可编程电容的新校准值(C1=Ck)和比率的新校准值(K=Kk)。
在框808处,根据以下等式,基于预测的单位增益频率(fu)以及比率的未校准值(K=K0k)和可编程电阻的未校准值(R1=R10k),针对运算放大器计算感兴趣的中心频率(fk)的目标相移(Phik):
Figure BDA0001969729080000154
在框810处,根据以下等式,基于比率(K=Kk)的校准值和目标相移(Phik),计算可编程电阻(R1k)的校准值:
Figure BDA0001969729080000155
总之,在初始中心频率和Q校准之后,预测运算放大器的UGB。然后,校准不同的中心频率(例如,调节C1),基于UGB预测,针对该中心频率预测运算放大器处的相移,并且利用该预测的相移来预测要针对电阻器R1设置的调谐码。以这种方式,可以校准双二阶滤波器的Q一次(例如,在框802处)。换言之,当选择除了初始校准的中心频率之外的另一中心频率时,可以重新校准中心频率,但不需要重新校准Q。相反,来自初始校准的信息用于预测调谐码应当是什么以在不同的中心频率获取期望的Q(例如,对于给定的中心频率(f0=fk)重复框806、808和810)。
在校准中心频率期间(例如,在框802或框806处),由双二阶滤波器生成的振荡信号(Vosc)可以使运算放大器(例如,放大器603)饱和。如果运算放大器在校准期间饱和,则在双二阶滤波器的正常操作期间,大信号中心频率可能与实际的小信号中心频率不匹配。为了防止运算放大器饱和和振荡信号的削波,本公开的某些方面添加了耦合到双二阶滤波器624的限幅器902,如图9的示例滤波器电路900中所示。以这种方式防止削波可以提供更准确的校准。
限幅器902可以与双二阶滤波器624中的第一积分器的反馈回路并联连接(例如,与电容器C1以及电阻器R1和开关626(或628)的串联组合并联)。限幅器902可以利用两个并联连接的晶体管来实现。如图所示,限幅器902可以包括p沟道金属氧化物半导体(PMOS)晶体管904,PMOS晶体管904与n沟道金属氧化物半导体(NMOS)晶体管906以漏极到漏极和源极到源极来连接。用于PMOS晶体管的栅极的偏置电压(vbswp)和用于NMOS晶体管的栅极的偏置电压(vbswn)可以由偏置电路910生成。
偏置电路910可以包括被配置作为缓冲器的运算放大器912(输出913被反馈到负输入端子)。放大器912的正输入端子可以与滤波器电路900的共模参考电压(vcm_ref)连接,诸如双二阶滤波器624的共模参考电压。偏置电路910还可以包括与可编程电阻器R5串联连接的电流源914,可编程电阻器R5又与缓冲器的输出913连接。电流源914被配置为通过可编程电阻器R5从正电源轨(Vdd)源送电流Ibias,1,以在偏置电路910的节点915处生成偏置电压vbswn。因为缓冲器的输出913具有基本上等于vcm_ref的电压,所以偏置电压vbswn近似等于vcm_ref+Ibias,1*R5。同样地,缓冲器的输出913可以与可编程电阻器R6连接,可编程电阻器R6与电流源916串联连接。电流源916被配置为通过可编程电阻器R5将电流Ibias,2汲取到负电源轨(Vss),以在偏置电路910的节点917处生成偏置电压vbswp。因为缓冲器的输出913具有基本上等于vcm_ref的电压,所以偏置电压vbswp近似等于vcm_ref-Ibias,2*R6。
限幅使能开关918、920可以由限幅使能控制信号(amp_limit_en)控制,使得在节点915和917处的偏置电压vbswn和vbswp分别与相应晶体管906和904的栅极连接。当amp_limit_en被确立(例如,逻辑高)时,限幅使能开关918、920可以闭合。当开关918、920断开时,偏置开关922、924可以闭合以将NMOS晶体管906的栅极向下拉至负电压(例如,Vssx)使得NMOS晶体管906用作断开开关,并且将PMOS晶体管904的栅极上拉至正电压(例如,Vddx)使得PMOS晶体管904也表现得像断开开关,从而有效地禁用限幅器902。用于偏置开关922、924的控制信号可以由osc_enb控制信号630提供。在这种情况下,当针对双二阶滤波器调用振荡模式时(通过取消确立osc_enb),偏置开关922、924断开,以允许限幅器902起作用(假定amp_limit_en被确立)。
利用本公开的某些方面,可以非常准确地调谐高Q和高f0可调谐有源滤波器的中心频率。基于初始校准,可以准确地预测其他中心频率的Q。本公开的某些方面不需要任何附加的硬件中断来校准每个中心频率和Q。校准可以在上电期间以在线模式执行,这消除了大的存储器规格。此外,根据本公开的某些方面的校准不涉及任何附加测试设备,因此没有引入与其相关联的错误。
图10是根据本公开的某些方面的用于校准可调谐有源滤波器的示例操作1000的流程图。操作1000可以由可以包括可调谐有源滤波器、数字硬件和/或限幅器的电路来执行。
在框1002处,操作1000可以开始于可调谐有源滤波器生成振荡信号。在框1004处,可以调节可调谐有源滤波器中的部件的值,直到振荡信号的频率基本上匹配可调谐有源滤波器的期望中心频率。在框1006处,可以计算可调谐有源滤波器中的放大器的相移。该相移计算可以基于可调谐有源滤波器的初始校准中心频率、与初始校准中心频率相关联的初始校准品质因数、以及与初始校准中心频率和初始校准品质因数相关联的放大器的单位增益带宽。在框1008处,可以基于计算出的相移来调节可调谐有源滤波器中的另一部件的另一值以调节期望中心频率的可调谐有源滤波器的品质因数。
根据某些方面,该部件包括可编程电容器(例如,C1),并且该部件的值包括可编程电容器的电容。对于某些方面,另一部件包括可编程电阻器(例如,R1),而另一部件的另一值包括可编程电阻器的电阻。
根据某些方面,在框1002处生成振荡信号需要通过启用耦合到可调谐有源滤波器的限幅器来限制振荡信号的幅度。
根据某些方面,在框1002处生成振荡信号涉及通过断开耦合在放大器的输入与输出之间的至少一个开关来启用可调谐有源滤波器的振荡模式。
根据某些方面,操作1000进一步包括初始地校准与初始校准中心频率相关联的品质因数。品质因数的初始校准可以包括:将可调谐有源滤波器设置为初始校准中心频率;在一定频率范围内扫描施加到设置的可调谐有源滤波器的输入信号;基于扫描来计算初始校准中心频率的可调谐有源滤波器的品质因数;以及基于计算出的品质因数和初始校准中心频率的期望品质因数来调节可调谐有源滤波器中的另一部件的另一值以获取初始校准品质因数。对于某些方面,操作1000进一步涉及初始地校准中心频率。中心频率的初始校准可以包括:确定用于初始校准的可调谐有源滤波器的初始中心频率;利用可调谐有源滤波器生成振荡信号;以及调节可调谐有源滤波器中的部件的值,直到振荡信号的频率基本上匹配初始中心频率。
根据某些方面,操作1000在包括可调谐有源滤波器的装置的上电期间被执行。
根据某些方面,可调谐有源滤波器包括Tow-Thomas双二阶滤波器。
根据某些方面,操作1000在对施加到设置为期望中心频率的可调谐有源滤波器的输入信号进行滤波之前被执行。
图11是根据本公开的某些方面的用于校准包括至少一个放大器的可调谐有源滤波器的示例操作1100的流程图。操作1100可以由可以包括可调谐有源滤波器、限幅电路(例如,限幅器902)和/或数字硬件的电路来执行。
在框1102处,操作1100可以开始于可调谐有源滤波器生成振荡信号。对于某些方面,可调谐有源滤波器通过断开耦合在至少一个放大器的输入与输出之间的第一反馈路径中的至少一个第一开关来生成振荡信号。在框1104处,电路可以限制由可调谐有源滤波器生成的振荡信号的幅度。
根据某些方面,框1104处的限制涉及启用耦合到可调谐有源滤波器的限幅电路。对于某些方面,限幅电路包括设置在耦合在至少一个放大器的输入与输出之间的第二反馈路径中的至少一个晶体管。在这种情况下,启用限幅电路可能需要闭合耦合在设置在第二反馈路径中的至少一个晶体管与偏置电路之间的至少一个第二开关。对于某些方面,启用限幅电路进一步包括断开耦合在至少一个晶体管与至少一个电压轨之间的至少一个第三开关。对于某些方面,操作1100进一步涉及利用偏置电路生成至少一个偏置电压。在这种情况下,限幅电路的至少一个晶体管可以包括n沟道金属氧化物半导体(NMOS)晶体管和p沟道金属氧化物半导体(PMOS)晶体管。NMOS晶体管的漏极可以耦合到PMOS晶体管的漏极,NMOS晶体管的源极可以耦合到PMOS晶体管的源极,并且偏置电路可以耦合到NMOS晶体管的栅极和PMOS晶体管的栅极。在这种情况下,利用偏置电路生成至少一个偏置电压可以涉及生成用于偏置NMOS晶体管的栅极的第一偏置电压和/或生成用于偏置PMOS晶体管的栅极的第二偏置电压。对于某些方面,操作1100可以进一步需要利用缓冲电路来缓冲可调谐有源滤波器的共模电压。在这种情况下,生成至少一个偏置电压可以包括通过耦合到缓冲电路的输出的至少一个电阻元件提供电流。
根据某些方面,操作1100在包括可调谐有源滤波器的装置(例如,接入点110或用户终端120)的上电期间被执行。
根据某些方面,可调谐有源滤波器是双二阶滤波器(例如,Tow-Thomas双二阶滤波器)。
根据某些方面,操作1100进一步涉及电路调节可调谐有源滤波器中的部件的值,直到振荡信号的频率基本上匹配可调谐有源滤波器的期望中心频率;基于可调谐有源滤波器的初始校准中心频率、与初始校准中心频率相关联的初始校准品质因数、以及与初始校准中心频率和初始校准品质因数相关联的放大器的单位增益带宽,计算可调谐有源滤波器中的放大器的相移;以及根据计算出的相移来调节可调谐有源滤波器中的另一部件的另一值,以调节期望中心频率的可调谐有源滤波器的品质因数。对于某些方面,该部件包括可编程电容器,该部件的值包括可编程电容器的电容,另一部件包括可编程电阻器,而另一部件的另一值包括可编程电阻器的电阻。对于某些方面,操作1100进一步需要电路通过以下方式来初始地校准与初始校准中心频率相关联的品质因数:将可调谐有源滤波器设置为初始校准中心频率;在一定频率范围内扫描施加到设置的可调谐有源滤波器的输入信号;基于扫描来计算初始校准中心频率的可调谐有源滤波器的品质因数;以及基于计算出的品质因数和初始校准中心频率的期望品质因数来调节可调谐有源滤波器中的另一部件的另一值以获取初始校准品质因数。对于某些方面,操作1100进一步涉及电路通过以下方式来初始地校准中心频率:确定用于初始校准的可调谐有源滤波器的初始中心频率;利用可调谐有源滤波器生成振荡信号;以及调节可调谐有源滤波器中的部件的值,直到振荡信号的频率基本上匹配初始中心频率。
上述方法的各种操作可以由能够执行相应功能的任何合适的装置执行。该装置可以包括各种硬件和/或软件部件和/或模块,包括但不限于电路、专用集成电路(ASIC)或处理器。通常,在存在图中示出的操作的情况下,这些操作可以具有相应的对应装置加功能部件,该部件具有相似的编号。
例如,用于发射的装置可以包括发射器(例如,图2中描绘的用户终端120的收发器前端254、图2中示出的接入点110的收发器前端222、或者图3中示出的收发器前端300)和/或天线(例如,图2中描绘的用户终端120m的天线252ma至252mu、图2中示出的接入点110的天线224a至224ap、或者图3中示出的收发器前端300的天线303)。用于接收的装置可以包括接收器(例如,图2中描绘的用户终端120的收发器前端254、图2中示出的接入点110的收发器前端222、或者图3中示出的收发器前端300)和/或天线(例如,图2中描绘的用户终端120m的天线252ma至252mu、图2中示出的接入点110的天线224a至224ap、或者图3中描绘的收发器前端300的天线303)。用于处理的装置、用于确定的装置和用于操作的装置可以包括处理系统,该处理系统可以包括一个或多个处理器(例如,图2中示出的接入点110的TX数据处理器210、RX数据处理器242和/或控制器230、或者图2中示出的用户终端120的RX数据处理器270、TX数据处理器288和/或控制器280)。
如本文中使用的,术语“确定”包括各种各样的动作。例如,“确定”可以包括计算、运算、处理、导出、调查、查找(例如,在表格、数据库或其他数据结构中查找)、确认等。而且,“确定”可以包括接收(例如,接收信息)、访问(例如,访问存储器中的数据)等。而且,“确定”可以包括解析、选择、挑选、建立等。
如本文中使用,引用项目列表“中的至少一个”的短语是指这些项目的任何组合,包括单个成员。作为示例,“a、b或c中的至少一个”旨在涵盖:a、b、c、a-b、a-c、b-c和a-b-c、以及与相同要素的倍数的任何组合(例如,a-a、a-a-a、a-a-b、a-a-c、a-b-b、a-c-c、b-b、b-b-b、b-b-c、c-c和c-c-c或a、b和c的任何其他排序)。
结合本公开所描述的各种说明性逻辑块、模块和电路可以用被设计为执行本文中描述的功能的通用处理器、数字信号处理器(DSP)、ASIC、现场可编程门阵列(FPGA)或其他可编程逻辑器件(PLD)、离散门或晶体管逻辑、分立硬件部件或其任何组合来实现或执行。通用处理器可以是微处理器,但是在替代方案中,处理器可以是任何商用处理器、控制器、微控制器或状态机。处理器还可以实现为计算设备的组合,例如DSP和微处理器的组合、多个微处理器、一个或多个微处理器结合DSP核或任何其他这样的配置。
本文中公开的方法包括用于实现所描述的方法的一个或多个步骤或动作。在不脱离权利要求的范围的情况下,方法步骤和/或动作可以彼此互换。换言之,除非指定了特定的步骤或动作顺序,否则可以在不脱离权利要求的范围的情况下修改特定步骤和/或动作的顺序和/或使用。
所描述的功能可以用硬件、软件、固件或其任何组合来实现。如果以硬件实现,则示例硬件配置可以包括无线节点中的处理系统。处理系统可以用总线架构来实现。总线可以包括任何数目的互连总线和桥接器,这取决于处理系统的具体应用和总体设计约束。总线可以将各种电路链接在一起,包括处理器、机器可读介质和总线接口。总线接口可以用于经由总线将网络适配器等连接到处理系统。网络适配器可以用于实现物理(PHY)层的信号处理功能。在用户终端的情况下,用户接口(例如,键盘、显示器、鼠标、操纵杆等)也可以连接到总线。总线还可以链接各种其他电路,诸如定时源、外围设备、电压调节器、电源管理电路等,这些是本领域公知的并且因此将不再进一步描述。
处理系统可以被配置作为通用处理系统,其中一个或多个微处理器提供处理器功能并且外部存储器提供至少一部分机器可读介质,所有这些都通过外部总线架构与其他支持电路链接在一起。可替代地,处理系统可以用ASIC实现,该ASIC具有处理器、总线接口、用户接口(在接入终端的情况下)、支持电路、以及集成到单个芯片中的至少一部分机器可读介质,或者可以用一个或多个FPGA、PLD、控制器、状态机、门控逻辑、分立硬件部件或任何其他合适的电路、或者可以执行贯穿本公开描述的各种功能的电路的任何组合来实现。本领域技术人员将认识到如何根据特定应用和强加于整个系统的总体设计约束来最好地实现处理系统的所描述的功能。
应当理解,权利要求不限于上面说明的准确配置和部件。在不脱离权利要求的范围的情况下,可以对上述方法和装置的布置、操作和细节进行各种修改、改变和变化。

Claims (20)

1.一种滤波器电路,包括:
可调谐有源滤波器,包括至少一个放大器和耦合在所述至少一个放大器的输入与输出之间的第一反馈路径,所述第一反馈路径包括至少一个开关;以及
限幅器,耦合到所述可调谐有源滤波器并且包括至少一个晶体管,所述至少一个晶体管设置在耦合在所述至少一个放大器的所述输入与所述输出之间的第二反馈路径中,
其中所述限幅器的所述至少一个晶体管包括n沟道金属氧化物半导体NMOS晶体管和p沟道金属氧化物半导体PMOS晶体管,
所述NMOS晶体管的漏极耦合到所述PMOS晶体管的漏极,以及
所述NMOS晶体管的源极耦合到所述PMOS晶体管的源极。
2.根据权利要求1所述的滤波器电路,其中所述可调谐有源滤波器被配置为在所述至少一个开关断开时生成振荡信号。
3.根据权利要求2所述的滤波器电路,其中所述限幅器被配置为限制由所述可调谐有源滤波器生成的所述振荡信号的幅度。
4.根据权利要求1所述的滤波器电路,其中所述可调谐有源滤波器包括Tow-Thomas双二阶滤波器。
5.根据权利要求1所述的滤波器电路,其中所述限幅器进一步包括耦合到所述NMOS晶体管的栅极和所述PMOS晶体管的栅极的偏置电路,所述偏置电路被配置为生成用于偏置所述NMOS晶体管的栅极的第一偏置电压和用于偏置所述PMOS晶体管的栅极的第二偏置电压。
6.根据权利要求5所述的滤波器电路,其中所述偏置电路包括:
缓冲电路,具有被配置为接收所述滤波器电路的共模电压的输入;
串联连接的第一电流源和第一电阻元件,耦合到所述缓冲电路的输出,并且被配置为生成所述第一偏置电压;以及
串联连接的第二电流源和第二电阻元件,耦合到所述缓冲电路的所述输出,并且被配置为生成所述第二偏置电压。
7.根据权利要求6所述的滤波器电路,其中所述第一电阻元件或所述第二电阻元件中的至少一个电阻元件包括可编程电阻器。
8.根据权利要求6所述的滤波器电路,其中所述限幅器进一步包括:
第一开关,耦合在所述NMOS晶体管的栅极与第一节点之间,所述第一节点在所述第一电流源与所述第一电阻元件之间,所述第一开关被配置为选择性地将所述NMOS晶体管的栅极耦合到所述第一节点以接收所述第一偏置电压;以及
第二开关,耦合在所述PMOS晶体管的栅极与第二节点之间,所述第二节点在所述第二电流源与所述第二电阻元件之间,所述第二开关被配置为选择性地将所述PMOS晶体管的栅极耦合到所述第二节点以接收所述第二偏置电压。
9.根据权利要求8所述的滤波器电路,其中所述限幅器进一步包括:
第三开关,耦合在所述NMOS晶体管的栅极与第一电压轨之间,并且被配置为选择性地将所述NMOS晶体管的栅极耦合到所述第一电压轨;以及
第四开关,耦合在所述PMOS晶体管的栅极与第二电压轨之间,并且被配置为选择性地将所述PMOS晶体管的栅极耦合到所述第二电压轨。
10.根据权利要求1所述的滤波器电路,其中所述可调谐有源滤波器进一步包括:
至少一个可编程电容器,耦合在所述至少一个放大器的所述输入与所述输出之间,所述至少一个可编程电容器被配置为调谐所述滤波器电路的中心频率;以及
至少一个可编程电阻器,耦合在所述至少一个放大器的所述输入与所述输出之间,所述至少一个可编程电阻器被配置为调谐所述滤波器电路的品质因数。
11.根据权利要求10所述的滤波器电路,其中所述至少一个可编程电阻器与所述至少一个开关在所述第一反馈路径中串联连接。
12.根据权利要求10所述的滤波器电路,其中所述至少一个可编程电容器设置在第三反馈路径中。
13.根据权利要求1所述的滤波器电路,其中:
所述可调谐有源滤波器包括具有至少一个差分放大器的差分可调谐有源滤波器,所述至少一个差分放大器具有第一输入和第二输入以及第一输出和第二输出;
所述限幅器包括第一限幅电路和第二限幅电路;
所述第一限幅电路耦合在所述至少一个差分放大器的所述第一输入与所述第一输出之间;以及
所述第二限幅电路耦合在所述至少一个差分放大器的所述第二输入与所述第二输出之间。
14.一种用于校准包括至少一个放大器的可调谐有源滤波器的方法,所述方法包括:
通过断开耦合在所述至少一个放大器的输入与输出之间的第一反馈路径中的至少一个第一开关,利用所述可调谐有源滤波器生成振荡信号;以及
限制由所述可调谐有源滤波器生成的所述振荡信号的幅度,
其中所述限制包括:启用耦合到所述可调谐有源滤波器的限幅电路,
所述限幅电路包括设置在耦合在所述至少一个放大器的所述输入与所述输出之间的第二反馈路径中的至少一个晶体管,以及
启用所述限幅电路包括:闭合耦合在偏置电路与设置在所述第二反馈路径中的所述至少一个晶体管之间的至少一个第二开关。
15.根据权利要求14所述的方法,其中启用所述限幅电路进一步包括:断开耦合在所述至少一个晶体管与至少一个电压轨之间的至少一个第三开关。
16.根据权利要求14所述的方法,进一步包括:利用所述偏置电路生成至少一个偏置电压。
17.根据权利要求16所述的方法,其中:
所述限幅电路的所述至少一个晶体管包括n沟道金属氧化物半导体(NMOS)晶体管和p沟道金属氧化物半导体(PMOS)晶体管;
所述NMOS晶体管的漏极耦合到所述PMOS晶体管的漏极;
所述NMOS晶体管的源极耦合到所述PMOS晶体管的源极;
所述偏置电路耦合到所述NMOS晶体管的栅极和所述PMOS晶体管的栅极;以及
利用所述偏置电路生成所述至少一个偏置电压包括:
生成用于偏置所述NMOS晶体管的栅极的第一偏置电压;以及
生成用于偏置所述PMOS晶体管的栅极的第二偏置电压。
18.根据权利要求16所述的方法,进一步包括:利用缓冲电路缓冲所述可调谐有源滤波器的共模电压,其中生成所述至少一个偏置电压包括:通过耦合到所述缓冲电路的输出的至少一个电阻元件提供电流。
19.根据权利要求14所述的方法,其中所述方法在包括所述可调谐有源滤波器的装置的上电期间被执行。
20.根据权利要求14所述的方法,其中所述可调谐有源滤波器包括Tow-Thomas双二阶滤波器。
CN201780049938.4A 2016-08-16 2017-07-19 通过基于限幅振荡的校准的双二阶滤波器的中心频率和q调谐 Active CN109565291B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US15/238,176 US9673782B1 (en) 2016-08-16 2016-08-16 Center frequency and Q tuning of biquad filter by amplitude-limited oscillation-based calibration
US15/238,176 2016-08-16
PCT/US2017/042817 WO2018034779A1 (en) 2016-08-16 2017-07-19 Center frequency and q tuning of biquad filter by amplitude-limited oscillation-based calibration

Publications (2)

Publication Number Publication Date
CN109565291A CN109565291A (zh) 2019-04-02
CN109565291B true CN109565291B (zh) 2020-10-30

Family

ID=58776476

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201780049938.4A Active CN109565291B (zh) 2016-08-16 2017-07-19 通过基于限幅振荡的校准的双二阶滤波器的中心频率和q调谐

Country Status (4)

Country Link
US (1) US9673782B1 (zh)
EP (1) EP3501110B1 (zh)
CN (1) CN109565291B (zh)
WO (1) WO2018034779A1 (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9991875B2 (en) * 2016-08-12 2018-06-05 Qualcomm Incorporated Reconfigurable radio frequency (RF) bandstop/intermediate frequency (IF) bandpass filter
JP6640688B2 (ja) * 2016-09-15 2020-02-05 株式会社東芝 無線通信装置および無線通信方法
US10965261B2 (en) 2017-12-05 2021-03-30 Qualcomm Incorporated Power amplifier circuit
US11405022B2 (en) * 2017-12-22 2022-08-02 Mediatek Singapore Pte. Ltd. Filter networks for driving capacitive loads
US10432242B1 (en) * 2018-05-09 2019-10-01 Morse Micro Pty Ltd Low noise broadband amplifier with resistive matching
CN109150116A (zh) * 2018-08-09 2019-01-04 西安邮电大学 一种射频信号接收机芯片中的低噪声放大器
US10461768B1 (en) * 2018-12-04 2019-10-29 Qualcomm Incorporated Digital-to-analog converter (DAC) design with reduced settling time
CN110048589B (zh) * 2019-04-24 2020-08-04 苏州浪潮智能科技有限公司 一种电源纹波的控制系统以及服务器
EP4366165A1 (en) * 2022-11-07 2024-05-08 Nxp B.V. Active rc-type filter and method of implementing an active rc-type filter

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1638275A (zh) * 2004-01-06 2005-07-13 松下电器产业株式会社 滤波器和通信仪器的自动调谐装置
CN101741346A (zh) * 2008-11-19 2010-06-16 中国科学院微电子研究所 用于实现零极点型高阶滤波器的跨导-电容双二阶单元
CN101854151A (zh) * 2010-05-31 2010-10-06 广州市广晟微电子有限公司 一种跨导-电容滤波器的频率调谐方法与系统
CN102067448A (zh) * 2008-06-19 2011-05-18 高通股份有限公司 用于调谐Gm-C滤波器的装置和方法
CN103227620A (zh) * 2013-05-09 2013-07-31 重庆西南集成电路设计有限责任公司 可重配置的Gm_C滤波器电路
CN103956989A (zh) * 2014-05-23 2014-07-30 武汉大学 一种多模多频可重构Gm-C复数滤波器
CN104660216A (zh) * 2015-03-02 2015-05-27 东南大学 一种用于Gm-C滤波器的高精度频率校准电路
CN104953981A (zh) * 2015-07-15 2015-09-30 广西师范大学 差分时钟增益提高型n通道有源带通滤波器

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008017300A (ja) * 2006-07-07 2008-01-24 Nec Electronics Corp 半導体集積回路装置および入力回路
US7692484B2 (en) 2006-10-26 2010-04-06 Stmicroelectronics Belgium Nv Bandwidth calibration of active filter
US7994870B2 (en) * 2008-10-20 2011-08-09 Qualcomm, Incorporated Tunable filter with gain control circuit
US8816761B2 (en) 2010-09-23 2014-08-26 Lsi Corporation Tunable biquad filter circuit including phase shift detection and methods for using such
WO2013094081A1 (ja) * 2011-12-22 2013-06-27 パナソニック株式会社 共振フィルタ、デルタシグマa/d変換器、および半導体装置

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1638275A (zh) * 2004-01-06 2005-07-13 松下电器产业株式会社 滤波器和通信仪器的自动调谐装置
CN102067448A (zh) * 2008-06-19 2011-05-18 高通股份有限公司 用于调谐Gm-C滤波器的装置和方法
CN101741346A (zh) * 2008-11-19 2010-06-16 中国科学院微电子研究所 用于实现零极点型高阶滤波器的跨导-电容双二阶单元
CN101854151A (zh) * 2010-05-31 2010-10-06 广州市广晟微电子有限公司 一种跨导-电容滤波器的频率调谐方法与系统
CN103227620A (zh) * 2013-05-09 2013-07-31 重庆西南集成电路设计有限责任公司 可重配置的Gm_C滤波器电路
CN103956989A (zh) * 2014-05-23 2014-07-30 武汉大学 一种多模多频可重构Gm-C复数滤波器
CN104660216A (zh) * 2015-03-02 2015-05-27 东南大学 一种用于Gm-C滤波器的高精度频率校准电路
CN104953981A (zh) * 2015-07-15 2015-09-30 广西师范大学 差分时钟增益提高型n通道有源带通滤波器

Also Published As

Publication number Publication date
EP3501110B1 (en) 2020-03-04
EP3501110A1 (en) 2019-06-26
CN109565291A (zh) 2019-04-02
WO2018034779A1 (en) 2018-02-22
US9673782B1 (en) 2017-06-06

Similar Documents

Publication Publication Date Title
CN109565291B (zh) 通过基于限幅振荡的校准的双二阶滤波器的中心频率和q调谐
US20150118980A1 (en) Transmitter (tx) residual sideband (rsb) and local oscillator (lo) leakage calibration using a reconfigurable tone generator (tg) and lo paths
US9088471B1 (en) Quadrature combining and adjusting
US10608601B2 (en) Active biquad filter with oscillator circuit
CN107771373B (zh) 具有副本偏置的高速的ac耦合的基于反相器的缓冲器
US9685931B2 (en) High accuracy millimeter wave/radio frequency wideband in-phase and quadrature generation
US10033340B1 (en) Low-noise amplifier (LNA) with capacitive attenuator
US9847772B2 (en) N-path filters with flatter frequency response
US9991897B1 (en) Sampling phase-locked loop (PLL)
US10298187B2 (en) Selective high and low power amplifier switch architecture
CN111527694A (zh) 具有互补单元结构的差分放大器
US10673411B2 (en) Large-signal GM3 cancellation technique for highly-linear active mixers
US9520846B2 (en) Current-driven baseband filter with reduced adjacent channel leakage ratio (ACLR)
US20200091955A1 (en) Second-order harmonic reduction for radio frequency transmitter
US20230403022A1 (en) Digital-to-analog converter (dac) with adaptive calibration scheme
US9793861B1 (en) Amplification systems
US9577576B1 (en) Biased passive mixer
US11296678B1 (en) Complementary current-mode biquad with high linearity
WO2018071153A2 (en) Duty cycle control buffer circuit

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant