CN109561599B - 一种高精细线路pcb的线路修补方法 - Google Patents

一种高精细线路pcb的线路修补方法 Download PDF

Info

Publication number
CN109561599B
CN109561599B CN201811514783.XA CN201811514783A CN109561599B CN 109561599 B CN109561599 B CN 109561599B CN 201811514783 A CN201811514783 A CN 201811514783A CN 109561599 B CN109561599 B CN 109561599B
Authority
CN
China
Prior art keywords
circuit
repairing
wire
pcb
gold
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201811514783.XA
Other languages
English (en)
Other versions
CN109561599A (zh
Inventor
王欣
曾祥福
周刚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Guangdong Kexiang Electronic Technology Co ltd
Original Assignee
Guangdong Kexiang Electronic Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Guangdong Kexiang Electronic Technology Co ltd filed Critical Guangdong Kexiang Electronic Technology Co ltd
Priority to CN201811514783.XA priority Critical patent/CN109561599B/zh
Publication of CN109561599A publication Critical patent/CN109561599A/zh
Application granted granted Critical
Publication of CN109561599B publication Critical patent/CN109561599B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/22Secondary treatment of printed circuits
    • H05K3/225Correcting or repairing of printed circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/17Post-manufacturing processes
    • H05K2203/173Adding connections between adjacent pads or conductors, e.g. for modifying or repairing

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Pressure Welding/Diffusion-Bonding (AREA)
  • Manufacturing Of Printed Wiring (AREA)

Abstract

本发明涉及PCB线路修补技术领域,具体公开了一种高精细线路PCB的线路修补方法,包括步骤:增大PCB待补线路表面与修补金线的接触面积;将所述修补金线焊接在所述PCB待补线路表面,合成为补线板;在所述补线板的修补金线表面施加压力;以第一预设抽样比例抽取完成上一步骤的所述补线板进行AOI扫描,并在检测所述修补金线是否存在脱落,增大第一步的粗化程度与/或增大第三步施加的压力。本发明具有以下显著优点:粗化待补线路表面与金线表面,使金线与线路的焊接接触面积增大,能够有效地降低焊接处的电阻,减少其通电发热量,提高产品在使用当中的可靠性;粗化线路与金线表面,提高金线与线路之间的结合力,防止其在后工序中脱落,降低了产品内开比例。

Description

一种高精细线路PCB的线路修补方法
技术领域
本发明涉及PCB线路修补技术领域,尤其涉及一种高精细线路PCB的线路修补方法。
背景技术
通常高精细线路PCB线宽线距通常在3mil(中文译音:密耳,一密耳等于千分之一英寸,等于0.0254毫米)左右,原有采用先补线后压脚的补线工艺在修补线路时容易导致以下问题:
1)线路修补金线宽度过细,人为搬动过程中容易脱落,容易走位,形成内开;
2)线路修补后,过水平清洗线与阻焊前处理时容易脱落,造成内开;
3)脱落后的金线容易与其他线路搭线形成内短;
4)后续难以发现修补不良的线路,继续流入下工序造成成本的浪费;
5)线路的开路与缺口都会进行补线,通常开口修补时,修补线会高于线路,在进行后序加工时,容易受到外力造成脱落;
6)修补线路后,修补处与金线之间接触点过小造成电阻过大,在后期使用过程中容易引发烧线问题,增加客诉隐患。
发明内容
本发明提供一种高精细线路PCB的线路修补方法,解决的技术问题是,现有先补线后压脚的补线工艺,因焊接面积小、加压不充分容易导致脱落。
为解决以上技术问题,本发明提供一种高精细线路PCB的线路修补方法,包括以下步骤:
S1.增大PCB待补线路表面与修补金线的接触面积;
S2.将所述修补金线焊接在所述PCB待补线路表面,合成为补线板;
S3.在所述补线板的修补金线表面施加压力;
S4.以第一预设抽样比例抽取完成上一步骤的所述补线板进行AOI扫描,并在检测所述修补金线是否存在脱落,增大所述步骤S1的粗化程度与/或增大所述步骤S3中施加的压力。
进一步地,所述步骤S1具体为:
S11.采用下表面设有凸起的第一压脚对所述PCB待补线路表面施加压力;所述凸起配合所述PCB待补线路表面设有均匀分布的多排多列;
S12.粗化修补金线的焊接面。
进一步地,所述步骤S3具体为,采用下表面平整的第二压脚在所述补线板的修补金线表面施加压力。
优选地,在所述步骤S4中,所述第一预设抽样比例设置为不低于10%。
进一步地,所述步骤S4还包括:在检测到所述修补金线不存在脱落时,在评估的补线效果不达标时增大所述步骤S3施加的压力,在评估的补线效果达标时不操作。
进一步地,还包括步骤:
S5.以第二预设抽样比例抽取完成上一步骤的所述补线板进行耐高压测试,将测试结果不达标的补线板退回到所述步骤S3,并增大所述步骤S3施加的压力。
本发明提供的一种高精细线路PCB的线路修补方法,具有以下显著优点:
1、粗化待补线路表面与金线表面,使金线与线路的焊接接触面积增大,能够有效地降低焊接处的电阻,减少其通电发热量,提高产品在使用当中的可靠性;
2、粗化线路与金线表面,提高金线与线路之间的结合力,防止其在后工序当中脱落,降低了产品内开比例;
3、增加阻焊前处理与后续耐高压测试,不断修正压脚压力范围,使其适应不同的产品,提高产品可靠性,减轻使用风险。
附图说明
图1是本发明实施例提供的一种高精细线路PCB的线路修补方法的工作流程图;
图2是本发明实施例提供的现有金线与本实施例中修补金线的侧面对比视图;
图3是本发明实施例提供的现有金线与本实施例中修补金线的正面对比视图;
图4是本发明实施例提供的第一压脚的侧面视图;
图5是本发明实施例提供的第二压脚的侧面视图。
具体实施方式
下面结合附图具体阐明本发明的实施方式,实施例的给出仅仅是为了说明目的,并不能理解为对本发明的限定,包括附图仅供参考和说明使用,不构成对本发明专利保护范围的限制,因为在不脱离本发明精神和范围基础上,可以对本发明进行许多改变。
本发明实施例提供的一种高精细线路PCB的线路修补方法,其工作流程如图1所示,包括以下步骤:
S1.增大PCB待补线路表面与修补金线的接触面积(线路补线前,增加线路进一步粗化流程,提高线路表面的粗化水平);
S2.将所述修补金线焊接在所述PCB待补线路表面,合成为补线板;
S3.在所述补线板的修补金线表面施加压力;
S4.以第一预设抽样比例抽取完成上一步骤的所述补线板进行AOI扫描,并在检测所述修补金线是否存在脱落,增大所述步骤S1的粗化程度与/或增大所述步骤S3中施加的压力(可二择一也可同时调整,图中1以同时调整为例)。
进一步地,所述步骤S1具体为:
S11.采用下表面设有凸起的第一压脚对所述PCB待补线路表面施加压力;所述凸起配合所述PCB待补线路表面设有均匀分布的多排多列;
S12.粗化修补金线的焊接面。
所述步骤S11中的第一压脚,可参见图4,其设置有较为尖锐且密集的凸起,为了在每处保有一致的焊接效果,可将所述凸起设置为均匀分布,但考虑到周围的区域更容易脱落,则可将第一压脚周围一圈的凸起设置为相同高度但更为密集一些。
所述步骤S12中的焊接面,可参见图2、图3示出的现有金线与本实施例中修补金线的侧面对比视图和正面对比视图,本申请中的修补金线设置有较为尖锐且密集的凸起,为了在每处保有一致的焊接效果,可将所述凸起设置为均匀分布,但考虑到周围的区域更容易脱落,则可将修补金线周围一圈的凸起设置为相同高度但更为密集一些。本实施例采用单面粗化金线进行补线,配合已经粗化的线路表面,提高两者之间的接触面积与结合力。
进一步地,所述步骤S3具体为,采用下表面平整的第二压脚在所述补线板的修补金线表面施加压力。也即是,在完成焊接后,需要进一步对焊接位置施加压力,使得焊接处更为牢固,不容易脱落。
所述步骤S3中的第二压脚,可参见图5,可见得其底面设置为平整。
优选地,在所述步骤S4中,所述第一预设抽样比例设置为不低于10%,以10%为例,如抽样样本为50块补线板,则需要抽取5块进行AOI扫描。
进一步地,所述步骤S4还包括:在检测到所述修补金线不存在脱落时,在评估的补线效果不达标时增大所述步骤S3施加的压力,在评估的补线效果达标时不操作。也即是,通过不断的测试,而不断修正地压脚压力范围。
进一步地,还包括步骤:
S5.以第二预设抽样比例抽取完成上一步骤的所述补线板进行耐高压测试,将测试结果不达标的补线板退回到所述步骤S3,并增大所述步骤S3施加的压力(与此同时,还增大下一次步骤S1的粗化程度与/或步骤S3中的压力)。也即是,通过进一步的测试,最后可将压力值固定在某一值或一范围内。第二预设抽样比例根据实际情况可设置为与所述第一预设抽样比例一致,即不低于10%,以10%为例,如抽样样本为50块补线板,则需要抽取5块(并非AOI扫描中抽取的5块)进行耐高压测试,
需要注意的是:电源等高可靠性使用印制电路板,需要评估与客户沟通后才能进行补线;正片流程制作印制电路板,表面可以用第一压脚进行多次粗化以后然后进行补线;使用第一压脚和第二压脚可以根据具体情况调整压合次数,根据后续的AOI扫描和耐高压测试(补线板采用AOI扫描和耐高压测试,进一步检测补线效果),可最后制定出一具体策略:针对同一规格的高精细线路PCB,采用某一规格的第一压脚,施加某一大小的压力并压制一固定次数→采用某一规格的修补金线进行焊接→施加某一大小的压力并压制一固定次数→AOI扫描和耐高压测试(检验)。
本发明实施例提供的一种高精细线路PCB的线路修补方法,具有以下显著优点:
1、粗化待补线路表面与金线表面,使金线与线路的焊接接触面积增大,能够有效地降低焊接处的电阻,减少其通电发热量,提高产品在使用当中的可靠性;
2、粗化线路与金线表面,提高金线与线路之间的结合力,防止其在后工序当中脱落,降低了产品内开比例;
3、增加阻焊前处理与后续耐高压测试,不断修正压脚压力范围,使其适应不同的产品,提高产品可靠性,减轻使用风险。
上述实施例为本发明较佳的实施方式,但本发明的实施方式并不受上述实施例的限制,其他的任何未背离本发明的精神实质与原理下所作的改变、修饰、替代、组合、简化,均应为等效的置换方式,都包含在本发明的保护范围之内。

Claims (4)

1.一种高精细线路PCB的线路修补方法,其特征在于,包括以下步骤:
S1.增大PCB待补线路表面与修补金线的接触面积;具体为,S11.采用下表面设有凸起的第一压脚对所述PCB待补线路表面施加压力;所述凸起配合所述PCB待补线路表面设有均匀分布的多排多列;S12.粗化修补金线的焊接面;
S2.将所述修补金线焊接在所述PCB待补线路表面,合成为补线板;
S3.在所述补线板的修补金线表面施加压力;具体为,采用下表面平整的第二压脚在所述补线板的修补金线表面施加压力;
S4.以第一预设抽样比例抽取完成上一步骤的所述补线板进行AOI扫描,并在检测所述修补金线是否存在脱落,增大所述步骤S1的粗化程度与/或增大所述步骤S3中施加的压力。
2.如权利要求1所述的一种高精细线路PCB的线路修补方法,其特征在于:在所述步骤S4中,所述第一预设抽样比例设置为不低于10%。
3.如权利要求2所述的一种高精细线路PCB的线路修补方法,其特征在于,所述步骤S4还包括:在检测到所述修补金线不存在脱落时,在评估的补线效果不达标时增大所述步骤S3施加的压力,在评估的补线效果达标时不操作。
4.如权利要求3所述的一种高精细线路PCB的线路修补方法,其特征在于,还包括步骤:
S5.以第二预设抽样比例抽取完成上一步骤的所述补线板进行耐高压测试,将测试结果不达标的补线板退回到所述步骤S3,并增大所述步骤S3施加的压力。
CN201811514783.XA 2018-12-12 2018-12-12 一种高精细线路pcb的线路修补方法 Active CN109561599B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201811514783.XA CN109561599B (zh) 2018-12-12 2018-12-12 一种高精细线路pcb的线路修补方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811514783.XA CN109561599B (zh) 2018-12-12 2018-12-12 一种高精细线路pcb的线路修补方法

Publications (2)

Publication Number Publication Date
CN109561599A CN109561599A (zh) 2019-04-02
CN109561599B true CN109561599B (zh) 2020-08-11

Family

ID=65869923

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811514783.XA Active CN109561599B (zh) 2018-12-12 2018-12-12 一种高精细线路pcb的线路修补方法

Country Status (1)

Country Link
CN (1) CN109561599B (zh)

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01144697A (ja) * 1987-11-30 1989-06-06 Aisin Seiki Co Ltd 回路基板の配線パターン修復方法
JPH04146685A (ja) * 1990-10-09 1992-05-20 Fujitsu Ltd 修復パッド及びその製造方法
JPH08222834A (ja) * 1995-02-13 1996-08-30 Toppan Printing Co Ltd 配線回路の形成方法および多層配線回路基板の製造方法
JP3615661B2 (ja) * 1998-06-30 2005-02-02 京セラ株式会社 アルミニウム薄膜配線の補修方法
CN102036480B (zh) * 2010-07-30 2012-07-25 北大方正集团有限公司 电路修补贴片结构及其制作方法、电路板及修补方法
CN104684266B (zh) * 2015-02-04 2018-03-09 江门崇达电路技术有限公司 一种线路板哑金线路的制作方法

Also Published As

Publication number Publication date
CN109561599A (zh) 2019-04-02

Similar Documents

Publication Publication Date Title
US9772533B2 (en) Method and device for repairing metal wire
CN105489596B (zh) 一种阵列基板及制作方法
CN109561599B (zh) 一种高精细线路pcb的线路修补方法
WO2013046859A1 (ja) 配線検査方法、配線検査装置、配線検査プログラムおよび記録媒体
CN109493799A (zh) 显示面板otp调节的辅助方法及装置
KR100207994B1 (ko) 내전압 검사장치 및 자동 검사방법
EP3163984A1 (en) Pre-tin shaping system and method
CN105572561A (zh) 通用型芯片失效分析的测试设备
US7453278B2 (en) Methods of using a blade probe for probing a node of a circuit
KR101055507B1 (ko) 패턴부의 리페어 구조 및 리페어 방법
CN103091247A (zh) 一种焊盘与基材结合力的测试方法及设备
US20180122769A1 (en) Fog Bonding Device and Method Thereof
CN102950349A (zh) 一种pcb板插件焊接工艺
US9435854B2 (en) Electrical contactor and contact method for the same
CN108231619B (zh) 用于功率半导体芯片的检测方法
KR102549792B1 (ko) 커넥터 핀 이탈 검사 시스템
CN205255688U (zh) 一种预热式pcb板自动热压装置
CN205790881U (zh) 一种三芯插头装配自动化流水线的上锡装置
CN105323582A (zh) 智能高低温测试装置及测试方法
KR101461418B1 (ko) 영상 정보를 이용한 회로의 불량 검출 방법 및 그 제어 시스템
US20130288533A1 (en) Terminal manufacturing method and board connector
JPH01176955A (ja) 圧着不良端子検出方法
CN104198659B (zh) 焊针耐焊性自动检测装置
KR102016504B1 (ko) 회로기판 검사용 지그
US20240095900A1 (en) Defect detection method and terminal device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
CB02 Change of applicant information

Address after: 516083 No. 9, Longshan Eighth Road, Daya Bay West District, Huizhou City, Guangdong Province

Applicant after: Guangdong Kexiang Electronic Technology Co., Ltd.

Address before: 516083 No. 9, Longshan Eighth Road, Daya Bay West District, Huizhou City, Guangdong Province

Applicant before: Guangdong Kexiang Electronic Technology Co., Ltd.

CB02 Change of applicant information
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant