CN109284247B - 一种多fpga的多通道采集系统存储同步方法 - Google Patents
一种多fpga的多通道采集系统存储同步方法 Download PDFInfo
- Publication number
- CN109284247B CN109284247B CN201811080886.XA CN201811080886A CN109284247B CN 109284247 B CN109284247 B CN 109284247B CN 201811080886 A CN201811080886 A CN 201811080886A CN 109284247 B CN109284247 B CN 109284247B
- Authority
- CN
- China
- Prior art keywords
- trigger
- fpga
- delay
- synchronization
- slave
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4004—Coupling between buses
- G06F13/4027—Coupling between buses using bus bridges
- G06F13/405—Coupling between buses using bus bridges where the bridge performs a synchronising function
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05B—CONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
- G05B19/00—Programme-control systems
- G05B19/02—Programme-control systems electric
- G05B19/04—Programme control other than numerical control, i.e. in sequence controllers or logic controllers
- G05B19/042—Programme control other than numerical control, i.e. in sequence controllers or logic controllers using digital processors
- G05B19/0423—Input/output
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/4068—Electrical coupling
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Automation & Control Theory (AREA)
- Logic Circuits (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
本发明公开了一种多FPGA的多通道采集系统存储同步方法,利用FPGA之间的互联线建立FPGA之间的互联关系,根据触发源选择FPGA主从触发属性,通过主控FPGA同步采集从FPGA写使能、数字触发精准定位,数字触发定位值同步实现多FPGA多通道采集系统下的存储读写同步。
Description
技术领域
本发明属于高速采集系统存储同步技术领域,更为具体地讲,涉及一种多 FPGA的多通道采集系统存储同步方法。
背景技术
多通道同步是多通道采集系统中十分重要的指标。在多通道采集系统,特别是在测试系统中,不仅要求能分析出通道输入信号本身的特性,还需要对通道间的信号进行相关性分析,这就需要对采集系统进行同步。
电子技术日新月异的发展,对采集系统的指标提出了更高的要求。传统的单ADC+单FPGA结构已经远远不能满足高速采集系统采样率的需求,而多 ADC+单FPGA的架构虽然解决了采样率的问题,但往往会导致FPGA内部资源紧张,甚至无法达到FPGA内部的时序要求。出于成本以及灵活性的考虑,多 ADC+多FPGA的架构成为了高速数据采集系统的主流选择。
在采集系统中,模拟信号经ADC量化后传入FPGA进行存储,再进行后续的信号处理。因此,采集系统同步的前提是波形采集以及存储的同步,即ADC 的同步和FPGA内存储的同步。在多ADC+多FPGA框架下,存储的同步由于 FPGA之间互联线的增多却变得十分复杂,随着系统器件的增加,如何实现多 ADC+多FPGA框架下存储的同步成为了高速采集系统的一大难点。
发明内容
本发明的目的在于克服现有技术的不足,提供一种多FPGA的多通道采集系统存储同步方法,实现多ADC+多FPGA架构下的多通道采集系统存储的同步。
为实现上述发明目的,本发明一种多FPGA的多通道采集系统存储同步方法,其特征在于,包括以下步骤:
(1)、多通道采集系统的FIFO写使能同步
主控FPGA在每次采集开始时向N个从FPGA发送数据采集复位信号Data_acqusition_reset,使各个FPGA完成采集系统复位,复位结束后开启FIFO写使能;
(2)、多通道采集系统的触发同步
(2.1)、FPGA的主从触发属性选择
利用FPGA的三态门IOBUF,将主从信号放置在同一FPGA引脚上,再根据触发源的设置,选择FPGA的主从触发属性:当三态门的控制端T为低电平时,FPGA的IO口作为输入口,即FPGA从管脚接收信号,此时FPGA为从触发FPGA;当三态门的控制端T为高电平时,FPGA的IO口状态为输出,即从 FPGA向外部输出信号,此时为FPGA为主触发FPGA;
(2.2)、模拟触发同步
将模拟触发信号输入至主控FPGA,主控FPGA再通过1:N驱动将模拟触发信号驱动为N路的触发信号,并发送给N个从FPGA,作为各自的触发信号;
(2.3)、利用触发点完成并行数据的数字触发
(2.3.1)、设置数字触发的双触发电平TrigerCompareVoltagemin和TrigerCompareVoltagemax,两个电平之间的差值大小代表不同的触发灵敏度;
(2.3.2)、当FIFO存满预触发深度后,开启FIFO的读使能,使各个FIFO 处于边读边写的状态,等待触发信号;
(2.3.3)、确定并行数据的精确触发点
对M路并行数据D0-DM-1延迟一个数据时钟sclk,得到延迟后的数据D0_DELAY ~DM-1_DELAY , 其中,sclk为FPGA的系统时钟;
以上升沿触发有效,当模拟触发信号到来时,如果 D0_DELAY,…,D2n_DELAY,…,DM-2_DELAY均小于TrigerCompareVoltagemin,且 D0_DELAY…<D2n_DELAY<…<DM-2_DELAY,n为正整数,则认为M路并行采样数据具有上升趋势,开启触发定位使能DATA_CMP_EN;
将D0_DELAY,D1_DELAY,…DM-1_DELAY分别与TrigerCompareVoltagemax进行比较,找出 D0_DELAY,D1_DELAY,…DM-1_DELAY中大于TrigerCompareVoltagemax的第一个采样点 Dn_DELAY记为精确的触发点,作为主触发FPGA的数字触发定位值n,此时关闭FIFO读使能,使FIFO处于只写不读的状态,完成一次数字触发;
(2.4)、触发点同步
(2.4.1)、读使能的同步
将主触发FPGA的读使能由1:N驱动发送给各个从触发FPGA;
(2.4.2)、触发点定位同步
根据主触发FPGA的数字触发定位值n产生一个宽度为n×sclk的脉冲信号,其中Tsclk为主FPGA系统时钟周期,主控FPGA将脉冲信号由1:N驱动发送给各从触发FPGA,从触发FPGA接收到脉冲信号后,用各自的系统时钟sclki对脉冲长度进行计数所得到的计数值作为主触发通道的精确定位值,各从FPGA根据主触发FPGA的数字触发定位值n进行丢点处理,实现触发点同步;
(3)、固定相位差消除
将信号源输出信号经过功分器后,用两根完全等长的同轴线接入采集系统的两个通道中,调节软件中的丢点数,使两个通道波形完全重合,即完成两个通道间相位差的校正,然后以第一个通道为基准,依次校准各个通道,从而消除固定的相位差,最终到达多通道采集系统存储同步。
本发明的发明目的是这样实现的:
本发明一种多FPGA的多通道采集系统存储同步方法,利用FPGA之间的互联线建立FPGA之间的互联关系,根据触发源选择FPGA主从触发属性,通过主控FPGA同步采集从FPGA写使能、数字触发精准定位,数字触发定位值同步实现多FPGA多通道采集系统下的存储读写同步。
同时,本发明一种多FPGA的多通道采集系统存储同步方法还具有以下有益效果:
(1)、根据数字触发定位值产生相应的脉冲长度,使得FPGA之间数字触发定位值的传递的互联线由并行连换为串行,极大地节约了FPGA的管脚资源。
(2)、利用FPGA的三态门,根据触发源的选择设置对应通道FPGA的主从触发属性,将主/从控制信号接到同一个FPGA管脚上,通过管脚复用,使得需要的FPGA管脚数在(1)的基础上再缩减一半。
(3)、通过数字触发精确定位,使得高速并行数据下触发波形得以稳定显示。消除了由于并行多路数据触发导致的触发晃动问题。
附图说明
图1是FIFO写使能未同步时序图;
图2是具有预触发功能FIFO的存储示意图;
图3是触发不同步下的FIFO存储示意图;
图4是并行数据下写使能不同步时序图;
图5是多路采集信号的触发时序图;
图6是一种多FPGA的多通道采集系统存储同步方法流程图;
图7是采集系统FPGA的拓扑结构图;
图8是采集系统FIFO写使能同步时序图;
图9是三态门结构图;
图10是数字触发精确定位触发点示意图;
图11是数字触发同步原理图。
具体实施方式
下面结合附图对本发明的具体实施方式进行描述,以便本领域的技术人员更好地理解本发明。需要特别提醒注意的是,在以下的描述中,当已知功能和设计的详细描述也许会淡化本发明的主要内容时,这些描述在这里将被忽略。
实施例
模拟信号经ADC量化成数字信号后,需要对波形数据进行存储,通常使用 FPGA内部的FIFO(先入先出)资源作为采集数据的缓存区域,而FIFO的读写使能在不同的FPGA之间相位关系是随机的,这样在波形存储时,由于读写使能的不一致,导致了在不同FPGA之间的FIFO存储不同步。
同步后的ADC采样数据送入FPGA中,不同FPGA之间FIFO的写使能开启时间的不同步,将会导致波形存储的不同步。
图1中,DCLK是ADC同步后的数据时钟,ADC1_DATA、ADC2_DATA 分别是两片ADC同步后的采样数据,FPGA1_FIFO_WEN和FPGA2_FIFO_WEN 分别是两片FPGA内的FIFO写使能,由图1可以看出,同步后的采样数据送入不同的FPGA,FIFO的写使能将会影响采集数据存储的同步。在FPGA1中,FIFO 存储的数据是{3,4,5…22},而FPGA2中FIFO存储的数据是{5,6,7…24},产生了数据的错位,而在实际应用当中,FPAG之间FIFO写使能的相位随机性,将导致存储数据之间的间隔不固定,严重影响采集系统的存储同步。
触发是采集系统中十分重要的概念,触发的作用在于稳定显示波形以及捕获用户感兴趣的信号。单个FPGA中,把触发信号作为数据存储的标志,即写使能的开启,使得系统的存储具有统一的标准,在这种情况下,只需要控制触发信号同时到达各个FPGA便可以实现存储的同步。而在实际应用中,往往需要对触发点前后的信号同时进行观测,为此引入了预触发的概念。
预触发是在实际触发信号到来之前,预先存储一段波形,存储的波形长度称为预触发深度,等待触发信号到来后再将存储器写满,从而保证触发点之前的信号可以被存储下来。
实际应用中,往往使用FIFO来实现具有预触发功能的采集系统。采集系统复位以后,开启FIFO的写使能写入采集数据,同时开启预触发深度的计数,当预触发深度满时(采集状态为READY),开启FIFO的读使能边读边写,等待触发信号的到来。触发信号到来后,关闭FIFO的读使能,写满FIFO,完成一次采集存储过程,存储过程如图2所示。
根据图2,触发的实质是通过控制FIFO的读写使能来控制波形在FIFO中的存储位置,因此触发点的位置将影响采集系统的波形存储。
如图3所示,在ADC采集数据和FIFO写使能已经同步情况下,由于两片 FPGA的触发信号FPGA1_TRIGER和FPGA2_TRIGER的不同步,导致FIFO内存储波形的不同步。FIFO写使能的同步保证了两片FPGA同时达到READY状态,而FPGA2的触发信号FPGA2_TRIGER较FPGA1_TRIGER信号晚了一个 DCLK时钟,导致FPGA2的FIFO在READY状态较FPGA1多读了一个数据出来,进而使得两片FPGA内存储数据发生了错位。最终,FPGA1中所存储的数据是{6,7,…24,},FPGA2中存储的数据是{7,8,…,25},产生了数据的偏差。因此由PCB布线延迟等原因导致的多FPGA之间响应触发信号时间的不一致,会对采集系统的同步产生影响。
在高速采集系统中,由于FPGA芯片时钟速率的限制,采集数据通常要从高速的串行数据经过降速转换为并行的慢速信号,以满足FPGA内部时钟和电路的要求,在这种情况下,FPGA间FIFO读写使能随机性所带来的不同步现象尤为严重。
采集数据并行处理后,FIFO位宽和个数增加,读写使能往往对应着多路的信号,如图4所示。图4中,ADC采样后的数据由图1的一路数据变成了四路并行的数据,此时,写使能发生了一个DCLK时钟的相位差,相差的数据间隔从一个采样点变成了四个采样点,对多FPGA间的存储同步产生了严重的影响,使得两个FPGA的采集数据之间引入了一个相位差:
Tdelay=FIFO_WENdelay×CLK_PERIODsample×Nmultiplexdata
其中,FIFO_WENdelay是FPGA之间的FIFO写使能相隔的DCLK时钟个数, Nmultiplexdata是FPGA中并行数据的路数,CLK_PERIODsample是采集系统的采样点时间间隔。
如图4所示,假设系统采样率为1.25G,则相差一个DCLK周期的写使能的错位将会引入一个1×800*4=3.2ns的相位差。
对于采集系统,特别是测试系统,FIFO存储写使能的不同步使得两个通道间引入了一个Tdelay的相位差,给用户带来了错误的测量信息,高速采集系统并行的数据流同样为触发的同步带来了困难。
在单路数据系统中,数据与同步时钟DCLK是一一对应的,触发点位置即为触发信号到来后的第一个点。随着采集系统采样率的提升,数据由单路串行数据转换为多路并行数据,每一个DCLK时钟对应着多路的采样数据,如图5 所示。触发信号到来时,真正的触发点是该时刻对应的四个点N、N+1、N+2、 N+3,但无法准确判断触发点在四路数据的哪一路数据,使得触发无法稳定。影响了采集系统的存储同步。
根据以上分析,单路数据采集系统存储同步需要对多FPGA之间的FIFO写使能以及模拟触发信号进行同步,多路数据采集系统除此之外还需要对触发点的准确位置进行同步。
本发明通过控制采集系统复位信号的同步来实现FIFO写使能的同步,提出了一种多FPGA的多通道采集系统存储同步方法进行详细说明,如图6所示,具体包括以下步骤:
S1、多通道采集系统的FIFO写使能同步
单路数据采集系统存储同步需要对多FPGA之间的FIFO写使能以及模拟触发信号进行同步,多路数据采集系统除此之外还需要对触发点的准确位置进行同步。
如图7所示,将采集系统的FPGA划分主从结构。主控FPGA (FPGA_MASTER)在每次采集开始时向从FPGA(FPGA_SLAVE)发送数据采集复位信号Data_acqusition_reset,各个FPGA采集系统复位后,开启FIFO写使能,从而达到通过控制采集系统复位来控制FIFO写使能的同步,采集系统 FIFO写使能同步时序图如图8所示,其中,Data_acqusition_reset是主FPGA产生的复位信号,分别发送给N个从FPGA,从FPGA在接收到复位信号以后,等待复位信号结束后产生各自的FIFIO写使能(FPGAx_FIFO_WEN,其中x代表从FPGA的编号)。这样便保证了多片FPGA同时开启FIFO的写使能。
S2、多通道采集系统的触发同步
S2.1、FPGA的主从触发属性选择
利用FPGA的三态门IOBUF,将主从信号放置在同一FPGA引脚上,再根据触发源的设置,选择FPGA的主从触发属性:当三态门的控制端T为低电平时,FPGA的IO口作为输入口,即FPGA从管脚接收信号,此时FPGA为从触发FPGA;当三态门的控制端T为高电平时,FPGA的IO口状态为输出,即从 FPGA向外部输出信号,此时为FPGA为主触发FPGA;
如图9所示,FPGA的IO默认的状态时输入,即FPGA从管脚接收信号,此时FPGA工作在从触发模式下。当三态门的控制端T为高时,FPGA的IO口状态为输出,即从FPGA向外部输出信号,此时为主触发模式。利用上述的方法,将触发源选择作为三态门的控制端来控制FPGA的主从属性,只需要原来一半IO口,就可以完成同样的功能,极大地减小了系统的成本,提高了系统的效率。
S2.2、模拟触发同步
将模拟触发信号输入至主控FPGA,主控FPGA再通过1:N驱动将模拟触发信号驱动为N路的触发信号,并发送给N个从FPGA,作为各自的触发信号;
S2.3、利用触发点完成并行数据的数字触发
S2.3.1、设置数字触发的双触发电平TrigerCompareVoltagemin和TrigerCompareVoltagemax,如图10所示,TrigerCompareVoltagemax设为128,TrigerCompareVoltagemin设为126,两个电平之间的差值大小代表不同的触发灵敏度;
S2.3.2、当FIFO存满预触发深度后,开启FIFO的读使能,使各个FIFO处于边读边写的状态,等待触发信号;
S2.3.3、确定并行数据的精确触发点
对M路并行数据D0-DM-1延迟一个数据时钟sclk,得到延迟后的数据D0_DELAY ~DM-1_DELAY , 其中,sclk为FPGA的系统时钟;
以上升沿触发有效,当模拟触发信号到来时,如果 D0_DELAY,…,D2n_DELAY,…,DM-2_DELAY均小于TrigerCompareVoltagemin,且 D0_DELAY…<D2n_DELAY<…<DM-2_DELAY,n为正整数,则认为M路并行采样数据具有上升趋势,开启触发定位使能DATA_CMP_EN;
将D0_DELAY,D1_DELAY,…DM-1_DELAY分别与TrigerCompareVoltagemax进行比较,找出 D0_DELAY,D1_DELAY,…DM-1_DELAY中大于TrigerCompareVoltagemax的第一个采样点 Dn_DELAY记为精确的触发点,作为主触发FPGA的数字触发定位值n,此时关闭FIFO读使能,使FIFO处于只写不读的状态,完成一次数字触发;在图10 中,触发点定位在D5路,输出数字触发定位的位置为6。关闭FIFO读使能,将数字触发定位值发送至后端波形处理模块进行丢点,保证触发点的稳定显示,完成一次数字触发的精确定位。
S2.4、触发点同步
S2.4.1、读使能的同步
将主触发FPGA的读使能由1:N驱动发送给各个从触发FPGA;
S2.4.2、触发点定位同步
如图11所示,根据主触发FPGA的数字触发定位值n产生一个宽度为n×sclk 的脉冲信号,其中Tsclk为主FPGA系统时钟周期,主控FPGA将脉冲信号由1: N驱动发送给各从触发FPGA,从触发FPGA接收到脉冲信号后,用各自的系统时钟sclki对脉冲长度进行计数所得到的计数值作为主触发通道的精确定位值,各从FPGA根据主触发FPGA的数字触发定位值n进行丢点处理,实现触发点同步;
S3、固定相位差消除
将信号源输出信号经过功分器后,用两根完全等长的同轴线接入采集系统的两个通道中,调节软件中的丢点数,使两个通道波形完全重合,即完成两个通道间相位差的校正,然后以第一个通道为基准,依次校准各个通道,从而消除固定的相位差,最终到达多通道采集系统存储同步。
尽管上面对本发明说明性的具体实施方式进行了描述,以便于本技术领域的技术人员理解本发明,但应该清楚,本发明不限于具体实施方式的范围,对本技术领域的普通技术人员来讲,只要各种变化在所附的权利要求限定和确定的本发明的精神和范围内,这些变化是显而易见的,一切利用本发明构思的发明创造均在保护之列。
Claims (1)
1.一种多FPGA的多通道采集系统存储同步方法,其特征在于,包括以下步骤:
(1)、多通道采集系统的FIFO写使能同步
主控FPGA在每次采集开始时向N个从FPGA发送数据采集复位信号Data_acqusition_reset,使各个FPGA完成采集系统复位,复位结束后开启FIFO写使能;
(2)、多通道采集系统的触发同步
(2.1)、FPGA的主从触发属性选择
利用FPGA的三态门IOBUF,将主从信号放置在同一FPGA引脚上,再根据触发源的设置,选择FPGA的主从触发属性:当三态门的控制端T为低电平时,FPGA的IO口作为输入口,即FPGA从管脚接收信号,此时FPGA为从触发FPGA;当三态门的控制端T为高电平时,FPGA的IO口状态为输出,即从FPGA向外部输出信号,此时为FPGA为主触发FPGA;
(2.2)、模拟触发同步
将模拟触发信号输入至主控FPGA,主控FPGA再通过1:N驱动将模拟触发信号驱动为N路的触发信号,并发送给N个从FPGA,作为各自的触发信号;
(2.3)、利用触发点完成并行数据的数字触发
(2.3.1)、设置数字触发的双触发电平TrigerCompareVoltagemin和TrigerCompareVoltagemax,两个电平之间的差值大小代表不同的触发灵敏度;
(2.3.2)、当FIFO存满预触发深度后,开启FIFO的读使能,使各个FIFO处于边读边写的状态,等待触发信号;
(2.3.3)、确定并行数据的精确触发点
对M路并行数据D0-DM-1延迟一个数据时钟sclk,得到延迟后的数据D0_DELAY ~ DM-1_DELAY , 其中,sclk为FPGA的系统时钟;
以上升沿触发有效,当模拟触发信号到来时,如果D0_DELAY,…,D2n_DELAY,…,DM-2_DELAY均小于TrigerCompareVoltagemin,且D0_DELAY…<D2n_DELAY<…<DM-2_DELAY,n为正整数,则认为M路并行采样数据具有上升趋势,开启触发定位使能DATA_CMP_EN;
将D0_DELAY,D1_DELAY,…DM-1_DELAY分别与TrigerCompareVoltagemax进行比较,找出D0_DELAY,D1_DELAY,…DM-1_DELAY中大于TrigerCompareVoltagemax的第一个采样点Dn_DELAY记为精确的触发点,作为主触发FPGA的数字触发定位值n,此时关闭FIFO读使能,使FIFO处于只写不读的状态,完成一次数字触发;
(2.4)、触发点同步
(2.4.1)、读使能的同步
将主触发FPGA的读使能由1:N驱动发送给各个从触发FPGA;
(2.4.2)、触发点定位同步
根据主触发FPGA的数字触发定位值n产生一个宽度为n×sclk的脉冲信号,其中Tsclk为主FPGA系统时钟周期,主控FPGA将脉冲信号由1:N驱动发送给各从触发FPGA,从触发FPGA接收到脉冲信号后,用各自的系统时钟sclki对脉冲长度进行计数Tsclki=Tsclk,所得到的计数值作为主触发通道的精确定位值,各从FPGA根据主触发FPGA的数字触发定位值n进行丢点处理,实现触发点同步;
(3)、固定相位差消除
将信号源输出信号经过功分器后,用两根完全等长的同轴线接入采集系统的两个通道中,调节软件中的丢点数,使两个通道波形完全重合,即完成两个通道间相位差的校正,然后以第一个通道为基准,依次校准各个通道,从而消除固定的相位差,最终到达多通道采集系统存储同步。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810695157 | 2018-06-29 | ||
CN2018106951579 | 2018-06-29 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109284247A CN109284247A (zh) | 2019-01-29 |
CN109284247B true CN109284247B (zh) | 2021-07-13 |
Family
ID=65180888
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811080886.XA Active CN109284247B (zh) | 2018-06-29 | 2018-09-17 | 一种多fpga的多通道采集系统存储同步方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109284247B (zh) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110134365B (zh) * | 2019-05-21 | 2022-10-11 | 合肥工业大学 | 一种多通道并行读出fifo的方法及装置 |
CN110658884B (zh) * | 2019-09-24 | 2021-01-15 | 浪潮集团有限公司 | 一种基于fpga多通道信号发生器波形同步方法及系统 |
CN111077498A (zh) * | 2019-11-28 | 2020-04-28 | 北京航天控制仪器研究所 | 一种基于光纤水听器阵的同步信号采集处理装置 |
CN111064862B (zh) * | 2019-12-27 | 2021-06-01 | 中国科学院长春光学精密机械与物理研究所 | 高速大面阵多通道cmos图像传感器数据训练方法 |
CN112099389B (zh) * | 2020-06-16 | 2021-07-13 | 中国人民解放军战略支援部队航天工程大学 | 基于1pps的上下行前端机同步采集方法及系统 |
CN111865312B (zh) * | 2020-08-19 | 2022-06-14 | 电子科技大学 | 一种数字带宽交替系统模数本振同步方法 |
CN113466522B (zh) * | 2021-07-09 | 2022-04-19 | 电子科技大学 | 一种数据采集系统的触发点偏移动态校正方法 |
CN113741620A (zh) * | 2021-09-14 | 2021-12-03 | 北京坤驰科技有限公司 | 一种多通道信号发生器波形同步方法及系统 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104644156A (zh) * | 2015-02-11 | 2015-05-27 | 清华大学深圳研究生院 | 基于fpga和高速串口的多通道心内电信号采集系统 |
CN104734913A (zh) * | 2015-02-26 | 2015-06-24 | 北京奥普维尔科技有限公司 | 一种多业务集成装置及其智能匹配业务测试方法 |
CN107453755A (zh) * | 2017-07-11 | 2017-12-08 | 电子科技大学 | 一种基于混合架构的高速高精度多通道并行采集系统 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101191819B (zh) * | 2006-11-21 | 2012-05-23 | 国际商业机器公司 | Fpga、fpga配置、调试系统和方法 |
US8638792B2 (en) * | 2010-01-22 | 2014-01-28 | Synopsys, Inc. | Packet switch based logic replication |
-
2018
- 2018-09-17 CN CN201811080886.XA patent/CN109284247B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104644156A (zh) * | 2015-02-11 | 2015-05-27 | 清华大学深圳研究生院 | 基于fpga和高速串口的多通道心内电信号采集系统 |
CN104734913A (zh) * | 2015-02-26 | 2015-06-24 | 北京奥普维尔科技有限公司 | 一种多业务集成装置及其智能匹配业务测试方法 |
CN107453755A (zh) * | 2017-07-11 | 2017-12-08 | 电子科技大学 | 一种基于混合架构的高速高精度多通道并行采集系统 |
Non-Patent Citations (2)
Title |
---|
"The design of multi-channel data acquisition system based on FPGA";Su Shujing;Wang Zenggang;《2011 International Conference on Consumer Electronics, Communications and Networks (CECNet)》;20110418;第5361-5364页 * |
"基于FPGA的多通道声发射同步数据采集系统研究与应用";韩肖靖;《中国优秀硕士学位论文全文数据库 信息科技辑》;20180131;I135-376 * |
Also Published As
Publication number | Publication date |
---|---|
CN109284247A (zh) | 2019-01-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109284247B (zh) | 一种多fpga的多通道采集系统存储同步方法 | |
CN113535620A (zh) | 一种多通道同步高速数据采集装置 | |
CN106253902B (zh) | 具有多器件同步复位识别校正功能的多通道并行采集系统 | |
CN108804371B (zh) | 一种多通道高速数据接收的同步自校正方法 | |
CN109032498B (zh) | 一种多fpga的多通道采集系统的波形量化同步方法 | |
EP0258062A2 (en) | Digital data buffer and variable shift register | |
CN113615088B (zh) | 跨时钟域同步电路以及方法 | |
CN113533815B (zh) | 一种基于时间戳的多通道采样同步方法 | |
CN106385256A (zh) | 具有存储同步识别功能的多通道并行采集系统 | |
CN103364602A (zh) | 一种可产生多路同步时钟的示波器 | |
US9369363B2 (en) | Apparatus and methods for determining latency of a network port | |
CN110166046B (zh) | 基于相位延迟的顺序等效采样系统 | |
CN112968690B (zh) | 一种高精度低抖动延时脉冲发生器 | |
CN109104260A (zh) | 板卡式多通道数据采集系统的同步方法 | |
EP3907886A3 (en) | Methods and apparatus for data synchronization in systems having multiple clock and reset domains | |
CN110955179B (zh) | 一种基于pci总线的双通道共享时钟触发调延装置 | |
CN108880544B (zh) | 一种多器件数据同步的自校正方法 | |
CN104297543A (zh) | 一种具有通道同步功能的混合示波器 | |
CN102651685B (zh) | 信号延迟装置和方法 | |
US10680792B1 (en) | Systems and methods for timing a signal | |
CN113491082B (zh) | 一种数据处理装置 | |
US5526301A (en) | High-speed analog acquisition including signal processing | |
US20130002315A1 (en) | Asynchronous clock adapter | |
US20070255867A1 (en) | Early HSS Rx Data Sampling | |
WO2022105059A1 (zh) | 示波器的触发系统、触发方法、示波器以及存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |