CN109212951B - 一种电子表及其驱动芯片 - Google Patents
一种电子表及其驱动芯片 Download PDFInfo
- Publication number
- CN109212951B CN109212951B CN201810588895.3A CN201810588895A CN109212951B CN 109212951 B CN109212951 B CN 109212951B CN 201810588895 A CN201810588895 A CN 201810588895A CN 109212951 B CN109212951 B CN 109212951B
- Authority
- CN
- China
- Prior art keywords
- gate
- input end
- output end
- trigger
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000003825 pressing Methods 0.000 claims description 9
- 230000008030 elimination Effects 0.000 claims 2
- 238000003379 elimination reaction Methods 0.000 claims 2
- 230000000694 effects Effects 0.000 abstract description 5
- 238000004519 manufacturing process Methods 0.000 abstract description 3
- 101100397045 Xenopus laevis invs-b gene Proteins 0.000 description 4
- HCUOEKSZWPGJIM-YBRHCDHNSA-N (e,2e)-2-hydroxyimino-6-methoxy-4-methyl-5-nitrohex-3-enamide Chemical compound COCC([N+]([O-])=O)\C(C)=C\C(=N/O)\C(N)=O HCUOEKSZWPGJIM-YBRHCDHNSA-N 0.000 description 3
- MZAGXDHQGXUDDX-JSRXJHBZSA-N (e,2z)-4-ethyl-2-hydroxyimino-5-nitrohex-3-enamide Chemical compound [O-][N+](=O)C(C)C(/CC)=C/C(=N/O)/C(N)=O MZAGXDHQGXUDDX-JSRXJHBZSA-N 0.000 description 3
- 101100162200 Aspergillus parasiticus (strain ATCC 56775 / NRRL 5862 / SRRC 143 / SU-1) aflD gene Proteins 0.000 description 3
- 101100397044 Xenopus laevis invs-a gene Proteins 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 102100029469 WD repeat and HMG-box DNA-binding protein 1 Human genes 0.000 description 2
- 101710097421 WD repeat and HMG-box DNA-binding protein 1 Proteins 0.000 description 2
- 230000003111 delayed effect Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G04—HOROLOGY
- G04G—ELECTRONIC TIME-PIECES
- G04G3/00—Producing timing pulses
-
- G—PHYSICS
- G04—HOROLOGY
- G04G—ELECTRONIC TIME-PIECES
- G04G5/00—Setting, i.e. correcting or changing, the time-indication
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Electric Clocks (AREA)
Abstract
本发明属于电子电路技术领域,提供了电子表及其驱动芯片,通过按键解码模块对脉冲信号进行判断,当脉冲信号的周期小于基准频率信号的周期时,将脉冲信号传输给短脉冲处理模块进行信号处理后输出第一进位信号给进位芯片;当脉冲信号的周期大于基准频率信号的周期时,将脉冲信号传输给长脉冲处理模块进行信号处理后输出第二进位信号给进位芯片。由此通过按键解码模块根据按键输入脉冲时间的长短来区分电子表的D按键和S按键,实现了一个按键具有控制两种不同按键功能的作用,即是一个按键进行多样化控制,减少生产成本,解决了现有的电子表存在着采用三个按键进行控制时间,导致驱动芯片的面积增大、成本增加,而且造成使用操作不方便的问题。
Description
技术领域
本发明属于电子电路技术领域,尤其涉及一种电子表及其驱动芯片。
背景技术
在科技发展迅速的今天,电子表已经成为了人们生活中的必需品。然而,普通的电子表基本上采用三个按键进行控制时间,包括M按键、S按键以及D按键,这不仅导致驱动芯片的面积增大、成本增加,而且造成使用操作不方便等问题。其中,M按键为模式按键,S按键为开始按键以及D按键为切换按键。
因此,现有的电子表存在着采用三个按键进行控制时间,导致驱动芯片的面积增大、成本增加,而且造成使用操作不方便的问题。
发明内容
本发明的目的在于提供一种电子表及其驱动芯片,旨在解决现有的电子表存在着采用三个按键进行控制时间,导致驱动芯片的面积增大、成本增加,而且造成使用操作不方便的问题。
本发明第一方面提供了一种电子表的驱动芯片,与进位芯片相连接,所述驱动芯片包括:
按键解码模块、短脉冲处理模块、长脉冲处理模块以及时基分频模块;
所述按键解码模块的第一输出端接所述短脉冲处理模块的输入端,所述按键解码模块的第二输出端接所述长脉冲处理模块的输入端,所述按键解码模块的输入端接所述时基分频模块的输出端,所述时基分频模块的第一发送端接所述短脉冲处理模块的接收端,所述时基分频模块的第二发送端接所述长脉冲处理模块的接收端;
所述时基分频模块用于生成基准频率信号,所述按键解码模块用于将人体手指的按压信号转换成脉冲信号,并对所述脉冲信号进行判断;
当所述脉冲信号的周期小于所述基准频率信号的周期时,所述按键解码模块将所述脉冲信号传输给所述短脉冲处理模块进行信号处理后输出第一进位信号给所述进位芯片;
当所述脉冲信号的周期大于所述基准频率信号的周期时,所述按键解码模块将所述脉冲信号传输给所述长脉冲处理模块进行信号处理后输出第二进位信号给所述进位芯片。
本发明第二方面提供了一种电子表,包括驱动芯片和进位芯片,所述驱动芯片包括:
按键解码模块、短脉冲处理模块、长脉冲处理模块以及时基分频模块;
所述按键解码模块的第一输出端接所述短脉冲处理模块的输入端,所述按键解码模块的第二输出端接所述长脉冲处理模块的输入端,所述按键解码模块的输入端接所述时基分频模块的输出端,所述时基分频模块的第一发送端接所述短脉冲处理模块的接收端,所述时基分频模块的第二发送端接所述长脉冲处理模块的接收端;
所述时基分频模块用于生成基准频率信号,所述按键解码模块用于将人体手指的按压信号转换成脉冲信号,并对所述脉冲信号进行判断;
当所述脉冲信号的周期小于所述基准频率信号的周期时,所述按键解码模块将所述脉冲信号传输给所述短脉冲处理模块进行信号处理后输出第一进位信号给所述进位芯片;
当所述脉冲信号的周期大于所述基准频率信号的周期时,所述按键解码模块将所述脉冲信号传输给所述长脉冲处理模块进行信号处理后输出第二进位信号给所述进位芯片。
本发明提供的一种电子表及其驱动芯片,通过按键解码模块对脉冲信号进行判断,当脉冲信号的周期小于基准频率信号的周期时,将脉冲信号传输给短脉冲处理模块进行信号处理后输出第一进位信号给进位芯片;当脉冲信号的周期大于基准频率信号的周期时,将脉冲信号传输给长脉冲处理模块进行信号处理后输出第二进位信号给进位芯片。由此通过按键解码模块根据按键输入脉冲时间的长短来区分电子表的D按键和S按键,实现了一个按键具有控制两种不同按键功能的作用,即是一个按键进行多样化控制,减少生产成本,解决了现有的电子表存在着采用三个按键进行控制时间,导致驱动芯片的面积增大、成本增加,而且造成使用操作不方便的问题。
附图说明
图1是本发明提供的一种电子表的驱动芯片的模块结构示意图。
图2是本发明提供的一种电子表的驱动芯片中按键解码模块和短脉冲处理模块的示例电路图。
图3是本发明提供的一种电子表的驱动芯片中长脉冲处理模块的示例电路图。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
上述的一种电子表及其驱动芯片,通过按键解码模块根据按键输入脉冲时间的长短来区分电子表的D按键和S按键,实现了一个按键具有控制两种不同按键功能的作用
图1示出了本发明提供的一种电子表的驱动芯片的模块结构,为了便于说明,仅示出了与本实施例相关的部分,详述如下:
上述一种电子表的驱动芯片,与进位芯片相连接,该驱动芯片包括按键解码模块101、短脉冲处理模块102、长脉冲处理模块103以及时基分频模块104。
按键解码模块101的第一输出端接短脉冲处理模块102的输入端,按键解码模块101的第二输出端接长脉冲处理模块103的输入端,按键解码模块101的输入端接时基分频模块104的输出端,时基分频模块104的第一发送端接短脉冲处理模块102的接收端,时基分频模块104的第二发送端接长脉冲处理模块103的接收端。
时基分频模块104用于生成基准频率信号,按键解码模块101用于将人体手指的按压信号转换成脉冲信号,并对脉冲信号进行判断。具体地,当按键被按压时,按键将与GND或VDD导通,此时脉冲由高电平变为低电平或者由低电平变为高电平,并且将信号输入到按键解码模块101中,按键解码模块101将判断脉冲的时间是否大于按键消抖的时间,若大于,则直接将脉冲信号输出。
当脉冲信号的周期小于基准频率信号的周期时,按键解码模块101将脉冲信号传输给短脉冲处理模块102进行信号处理后输出第一进位信号给进位芯片。
当脉冲信号的周期大于基准频率信号的周期时,按键解码模块101将脉冲信号传输给长脉冲处理模块103进行信号处理后输出第二进位信号给进位芯片。
作为本发明一实施例,上述基准频率信号的周期为2秒,也可根据实际需要进行设置。具体地,当脉冲信号的周期小于2秒时,判断为短脉冲信号;当脉冲信号的周期大于2秒时,判断为长脉冲信号。
图2示出了本发明提供的一种电子表的驱动芯片中按键解码模块和短脉冲处理模块的示例电路,为了便于说明,仅示出了与本实施例相关的部分,详述如下:
作为本发明一实施例,上述按键解码模块101包括一解码芯片U1,该解码芯片U1的输入端A、第一输出端Y以及第二输出端Y3分别为按键解码模块101的输入端、第一输出端以及第二输出端。
在本实施例中,解码芯片U1采用了型号为74LS165的解码芯片,当然,解码芯片的型号不做限定,只要能达到与本实施例解码芯片U1所述的功能作用亦可。并且,按键解码模块101也可由按键解码电路构成,只要其所起的功能作用与上述解码芯片U1所述的功能作用一致即可。
作为本发明一实施例,上述短脉冲处理模块102包括第一与非门nand1、第一或非门nor1、第一非门inv1以及第二非门inv2。
第一与非门nand1的第一输入端和第二输入端接按键解码模块101,第一与非门nand1的输出端接第一或非门nor1的第一输入端,第一或非门nor1的输出端接第一非门inv1的输入端,第一非门inv1的输出端接第二非门inv2的输入端,第二非门inv2的输出端接进位芯片。
图3示出了本发明提供的一种电子表的驱动芯片中长脉冲处理模块的示例电路,为了便于说明,仅示出了与本实施例相关的部分,详述如下:
作为本发明一实施例,长脉冲处理模块包括第一触发器D1、第二触发器D2、第三触发器D3、第四触发器D4、第三非门inv3、第四非门inv4、第五非门inv5、第六非门inv6、第七非门inv7、第八非门inv8、第九非门inv9、第十非门inv10、第十一非门inv11、第十二非门inv12、第二与非门nand2、第三与非门nand3、第二或非门nor2、第三或非门nor3以及第一与门and1;
第三非门inv3的输出端接第四非门inv4的输入端,第四非门inv4的输出端接第一触发器D1的输入端A,第一触发器D1的输出端E接第一与门and1的第一输入端,第一与门and1的输出端接第三或非门nor3的第一输入端,第三或非门nor3的输出端接第九非门inv9的输入端,第九非门inv9的输出端接第三触发器D3的第三输入端C,第七非门inv7的输出端接第二或非门nor2的第一输入端,第二或非门nor2的输出端接第八非门inv8的输入端,第八非门inv8的输出端接第二触发器D2的第三输入端C,第五非门inv5的输出端、第六非门inv6的输入端、第二触发器D2的第二输入端B以及第三触发器D3的第二输入端B共接,第六非门inv6的输出端与第二触发器D2的第一输入端A以及第三触发器D3的第一输入端A共接,第二触发器D2的输出端D与第二与非门nand2的第一输入端以及第三与非门nand3的第一输入端共接,第二与非门nand2的输出端接第十非门inv10的输入端,第十非门inv10的输出端接第十一非门inv11的输入端,第十一非门inv11的输出端接进位芯片,第三触发器D3的第一输出端D接第三与非门nand3的第二输入端,第三触发器D3的第二输出端E接第四触发器D4的第三输入端C,第十二非门inv12的输入端接第四触发器D4的第二输入端B,第十二非门inv12的输出端接第四触发器D4的第一输入端A。
具体地,上述第一触发器D1、第二触发器D2、第三触发器D3以及第四触发器D4都是D触发器。其中,第一触发器D1是对波形进行过滤,使波形输出达到稳定的效果,第二触发器D2和第三触发器D3是对长脉冲信号进行2秒延时处理,第四触发器D4是对复位信号进行处理。
本发明还提供了一种电子表,包括驱动芯片和进位芯片,该驱动芯片如上述所述。该电子表可以是双键13位的电子手表,只需要按键编码模块即可根据按键输入脉冲时间的长短进行区分电子手表的D按键和S按键,起到一个按键具有控制两种不同按键功能的作用。
以下结合图1-图3对上述一种电子表及其驱动芯片的工作原理进行描述:
针对短脉冲处理模块102,当按键信号从低电平变为高电平输入时,并且输入高电平信号大于按键延时信号时,解码芯片U1的输出端X31_Y将从低电平变为高电平,X31_Y信号主要是由按键输入按键信号为高电平时并且检测到NG_8信号从低电平变为高电平时,X31_Y信号将开始变为高电平输出,并且X31_Y持续为高电平,直到按键输入信号结束时,按键信号从高电平变为低电平,X31_Y将从高电平变为低电平,X31_Y信号主要是由按键输入按键信号为低电平时并且检测到NG_8信号从低电平变为高电平时,X31_Y信号将开始变为低电平输出。
当按键信号从低电平变为高电平输入时,并且输入高电平信号大于按键延时信号时,解码芯片U1的输出端X31_Y3将从低电平变为高电平,X31_Y3信号主要是由按键输入按键信号为高电平时并且检测到X47_Y信号从低电平变为高电平时,X31_Y3信号将开始变为高电平输出,并且X31_Y3持续为高电平,直到按键输入信号结束时,按键信号从高电平变为低电平,X31_Y3将从高电平变为低电平,X31_Y3信号主要是由按键输入按键信号为低电平时并且检测到X47_Y信号从低电平变为高电平时,X31_Y3信号将开始变为低电平输出。
在按键解码模块101中,N20_G是上电复位信号,其中按键解码模块101中NG_8和X47_Y是延时信号,高低电平占空比为1/3波形,并且NG_8和X47_Y出现高电平的时间不一样,所以导致X31_Y3和X31_Y输出信号不一样,并且经过与非门组合后输出YYY信号,使每次按键信号输入结束时都会产生固定低电平时间的YYY信号,YYY信号再与YYY2信号或非门组合,其中YYY2信号是按键长短脉冲经过出来的信号,按键信号为长脉冲时,YYY2为高电平输出,否则为低电平输出,而达到控制YYY信号的输出,只有按键输入为短脉冲时YYY才有信号输出,并且经过两个非门最终输出OUT1信号,达到按键短脉冲的控制效果,X31_Y2是按键信号的输出端。
针对长脉冲处理模块103,当按键解码模块101有信号进入时,并且输入按键信号大于按键延时时间,按键解码模块101中X32_Y2将有脉冲输出,并且与长脉冲处理模块103相连接,其中N20_G是上电复位电路,X99_Y是分频信号,周期为1秒。其中D触发器中F是复位信号,并且与按键解码模块101输出信号X32_Y2相连接,当输入按键信号有输入时,D触发器中F端将为低电平,使D触发器能正常工作,当按键输入时间大于一秒时,X90_D信号将由低电平变为高电平,并且与X92_D信号与非门组合输出X91_Y信号,并且与D触发器的G端连接,使X91_Y信号高电平时间大于1秒时,D触发器的D和E端将有低脉冲输出,D触发器输出端X92_E信号与D触发器输入端G连接,最后输出YYY2是X92_E信号经过D触发器进行延时X111_E信号的一个周期时间(X111_E信号是分频信号),最终输出YYY2信号来控制长短脉冲进位信号的输出。
YYY信号经过非门后与D触发器的A和B端连接,其中X94_Y信号是当长脉冲信号输入结束后将给D触发器进位复位,使D触发器从新开始计时,X92_E是长脉冲大于2秒处理产生的高脉冲信号,并且与X94_Y信号经过D触发器处理后而产生X95_E复位信号,在与信号X92_E进行逻辑组合,使输出最终信号X94_Y对D触发器进行复位。
综上,本发明实施例提供的一种电子表及其驱动芯片,通过按键解码模块对脉冲信号进行判断,当脉冲信号的周期小于基准频率信号的周期时,将脉冲信号传输给短脉冲处理模块进行信号处理后输出第一进位信号给进位芯片;当脉冲信号的周期大于基准频率信号的周期时,将脉冲信号传输给长脉冲处理模块进行信号处理后输出第二进位信号给进位芯片。由此通过按键解码模块根据按键输入脉冲时间的长短来区分电子表的D按键和S按键,实现了一个按键具有控制两种不同按键功能的作用,即是一个按键进行多样化控制,减少生产成本,解决了现有的电子表存在着采用三个按键进行控制时间,导致驱动芯片的面积增大、成本增加,而且造成使用操作不方便的问题。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。
Claims (6)
1.一种电子表的驱动芯片,与进位芯片相连接,其特征在于,所述驱动芯片包括:
按键解码模块、短脉冲处理模块、长脉冲处理模块以及时基分频模块;
所述按键解码模块的第一输出端接所述短脉冲处理模块的输入端,所述按键解码模块的第二输出端接所述长脉冲处理模块的输入端,所述按键解码模块的输入端接所述时基分频模块的输出端,所述时基分频模块的第一发送端接所述短脉冲处理模块的接收端,所述时基分频模块的第二发送端接所述长脉冲处理模块的接收端;
所述时基分频模块用于生成基准频率信号,所述按键解码模块用于将按压信号转换成脉冲信号,并在所述脉冲信号的脉冲时间大于按键的消抖时间时,将所述脉冲信号输出,其中,所述按压信号通过人体手指按压按键获得;
当所述脉冲信号的周期小于所述基准频率信号的周期时,所述按键解码模块将所述脉冲信号传输给所述短脉冲处理模块进行信号处理后输出第一进位信号给所述进位芯片;
当所述脉冲信号的周期大于所述基准频率信号的周期时,所述按键解码模块将所述脉冲信号传输给所述长脉冲处理模块进行信号处理后输出第二进位信号给所述进位芯片;
所述长脉冲处理模块包括第一触发器、第二触发器、第三触发器、第四触发器、第三非门、第四非门、第五非门、第六非门、第七非门、第八非门、第九非门、第十非门、第十一非门、第十二非门、第二与非门、第三与非门、第二或非门、第三或非门以及第一与门;
所述第三非门的输出端接所述第四非门的输入端,所述第四非门的输出端接所述第一触发器的输入端,所述第一触发器的输出端接所述第一与门的第一输入端,所述第一与门的输出端接所述第三或非门的第一输入端,所述第三或非门的输出端接所述第九非门的输入端,所述第九非门的输出端接所述第三触发器的第三输入端,所述第七非门的输出端接所述第二或非门的第一输入端,所述第二或非门的输出端接所述第八非门的输入端,所述第八非门的输出端接所述第二触发器的第三输入端,所述第五非门的输出端、所述第六非门的输入端、所述第二触发器的第二输入端以及所述第三触发器的第二输入端共接,所述第六非门的输出端与所述第二触发器的第一输入端以及所述第三触发器的第一输入端共接,所述第二触发器的输出端与所述第二与非门的第一输入端以及所述第三与非门的第一输入端共接,所述第二与非门的输出端接所述第十非门的输入端,所述第十非门的输出端接所述第十一非门的输入端,所述第十一非门的输出端接所述进位芯片,所述第三触发器的第一输出端接所述第三与非门的第二输入端,所述第三触发器的第二输出端接所述第四触发器的第三输入端,所述第十二非门的输入端接所述第四触发器的第二输入端,所述第十二非门的输出端接所述第四触发器的第一输入端。
2.如权利要求1所述的驱动芯片,其特征在于,所述按键解码模块包括一解码芯片;
所述解码芯片的输入端、第一输出端以及第二输出端分别为所述按键解码模块的输入端、第一输出端以及第二输出端。
3.如权利要求1所述的驱动芯片,其特征在于,所述短脉冲处理模块包括:
第一与非门、第一或非门、第一非门以及第二非门;
所述第一与非门的第一输入端和第二输入端接所述按键解码模块,所述第一与非门的输出端接所述第一或非门的第一输入端,所述第一或非门的输出端接所述第一非门的输入端,所述第一非门的输出端接所述第二非门的输入端,所述第二非门的输出端接所述进位芯片。
4.一种电子表,包括驱动芯片和进位芯片,其特征在于,所述驱动芯片包括:按键解码模块、短脉冲处理模块、长脉冲处理模块以及时基分频模块;
所述按键解码模块的第一输出端接所述短脉冲处理模块的输入端,所述按键解码模块的第二输出端接所述长脉冲处理模块的输入端,所述按键解码模块的输入端接所述时基分频模块的输出端,所述时基分频模块的第一发送端接所述短脉冲处理模块的接收端,所述时基分频模块的第二发送端接所述长脉冲处理模块的接收端;
所述时基分频模块用于生成基准频率信号,所述按键解码模块用于将按压信号转换成脉冲信号,并在所述脉冲信号的脉冲时间大于按键的消抖时间时,将所述脉冲信号输出,其中,所述按压信号通过人体手指按压按键获得;
当所述脉冲信号的周期小于所述基准频率信号的周期时,所述按键解码模块将所述脉冲信号传输给所述短脉冲处理模块进行信号处理后输出第一进位信号给所述进位芯片;
当所述脉冲信号的周期大于所述基准频率信号的周期时,所述按键解码模块将所述脉冲信号传输给所述长脉冲处理模块进行信号处理后输出第二进位信号给所述进位芯片;
所述长脉冲处理模块包括第一触发器、第二触发器、第三触发器、第四触发器、第三非门、第四非门、第五非门、第六非门、第七非门、第八非门、第九非门、第十非门、第十一非门、第十二非门、第二与非门、第三与非门、第二或非门、第三或非门以及第一与门;
所述第三非门的输出端接所述第四非门的输入端,所述第四非门的输出端接所述第一触发器的输入端,所述第一触发器的输出端接所述第一与门的第一输入端,所述第一与门的输出端接所述第三或非门的第一输入端,所述第三或非门的输出端接所述第九非门的输入端,所述第九非门的输出端接所述第三触发器的第三输入端,所述第七非门的输出端接所述第二或非门的第一输入端,所述第二或非门的输出端接所述第八非门的输入端,所述第八非门的输出端接所述第二触发器的第三输入端,所述第五非门的输出端、所述第六非门的输入端、所述第二触发器的第二输入端以及所述第三触发器的第二输入端共接,所述第六非门的输出端与所述第二触发器的第一输入端以及所述第三触发器的第一输入端共接,所述第二触发器的输出端与所述第二与非门的第一输入端以及所述第三与非门的第一输入端共接,所述第二与非门的输出端接所述第十非门的输入端,所述第十非门的输出端接所述第十一非门的输入端,所述第十一非门的输出端接所述进位芯片,所述第三触发器的第一输出端接所述第三与非门的第二输入端,所述第三触发器的第二输出端接所述第四触发器的第三输入端,所述第十二非门的输入端接所述第四触发器的第二输入端,所述第十二非门的输出端接所述第四触发器的第一输入端。
5.如权利要求4所述的电子表,其特征在于,所述按键解码模块包括一解码芯片;
所述解码芯片的输入端、第一输出端以及第二输出端分别为所述按键解码模块的输入端、第一输出端以及第二输出端。
6.如权利要求4所述的电子表,其特征在于,所述短脉冲处理模块包括:
第一与非门、第一或非门、第一非门以及第二非门;
所述第一与非门的第一输入端和第二输入端接所述按键解码模块,所述第一与非门的输出端接所述第一或非门的第一输入端,所述第一或非门的输出端接所述第一非门的输入端,所述第一非门的输出端接所述第二非门的输入端,所述第二非门的输出端接所述进位芯片。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810588895.3A CN109212951B (zh) | 2018-06-08 | 2018-06-08 | 一种电子表及其驱动芯片 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810588895.3A CN109212951B (zh) | 2018-06-08 | 2018-06-08 | 一种电子表及其驱动芯片 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109212951A CN109212951A (zh) | 2019-01-15 |
CN109212951B true CN109212951B (zh) | 2023-10-27 |
Family
ID=64991459
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810588895.3A Active CN109212951B (zh) | 2018-06-08 | 2018-06-08 | 一种电子表及其驱动芯片 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109212951B (zh) |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1920705A (zh) * | 2006-09-01 | 2007-02-28 | 海信集团有限公司 | 具有状态检测和记忆功能的电器设备 |
CN204331312U (zh) * | 2014-12-17 | 2015-05-13 | 周莫威 | 一种多功能时钟 |
JP2016156779A (ja) * | 2015-02-26 | 2016-09-01 | カシオ計算機株式会社 | 電子時計 |
CN106253882A (zh) * | 2016-10-12 | 2016-12-21 | 成都卓创科微电子有限公司 | 带模式切换功能的宽范围时间延迟电路 |
CN106354005A (zh) * | 2016-11-07 | 2017-01-25 | 深圳智能表芯科技有限公司 | 一种可切换模式的单按键智能手表控制方法及其智能手表 |
CN106530774A (zh) * | 2017-01-21 | 2017-03-22 | 郑海雁 | Led信号灯 |
CN107317579A (zh) * | 2017-07-10 | 2017-11-03 | 宗仁科技(平潭)有限公司 | 一种芯片的功能切换控制电路及芯片 |
CN208239817U (zh) * | 2018-06-08 | 2018-12-14 | 宗仁科技(平潭)有限公司 | 一种电子表的驱动芯片及电子表 |
-
2018
- 2018-06-08 CN CN201810588895.3A patent/CN109212951B/zh active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1920705A (zh) * | 2006-09-01 | 2007-02-28 | 海信集团有限公司 | 具有状态检测和记忆功能的电器设备 |
CN204331312U (zh) * | 2014-12-17 | 2015-05-13 | 周莫威 | 一种多功能时钟 |
JP2016156779A (ja) * | 2015-02-26 | 2016-09-01 | カシオ計算機株式会社 | 電子時計 |
CN106253882A (zh) * | 2016-10-12 | 2016-12-21 | 成都卓创科微电子有限公司 | 带模式切换功能的宽范围时间延迟电路 |
CN106354005A (zh) * | 2016-11-07 | 2017-01-25 | 深圳智能表芯科技有限公司 | 一种可切换模式的单按键智能手表控制方法及其智能手表 |
CN106530774A (zh) * | 2017-01-21 | 2017-03-22 | 郑海雁 | Led信号灯 |
CN107317579A (zh) * | 2017-07-10 | 2017-11-03 | 宗仁科技(平潭)有限公司 | 一种芯片的功能切换控制电路及芯片 |
CN208239817U (zh) * | 2018-06-08 | 2018-12-14 | 宗仁科技(平潭)有限公司 | 一种电子表的驱动芯片及电子表 |
Also Published As
Publication number | Publication date |
---|---|
CN109212951A (zh) | 2019-01-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6989695B2 (en) | Apparatus and method for reducing power consumption by a data synchronizer | |
US20090267809A1 (en) | Method and apparatus for high performance key detection with key debounce | |
AU2003233131A1 (en) | Electronic circuit with asynchronously operating components | |
CN104238627A (zh) | 一种使用硬件线路实现服务器上下电时序控制的方法 | |
CN109212951B (zh) | 一种电子表及其驱动芯片 | |
US7185212B2 (en) | Method for PCI express power management using a PCI PM mechanism in a computer system | |
CN208239817U (zh) | 一种电子表的驱动芯片及电子表 | |
US6424179B1 (en) | Logic unit and integrated circuit for clearing interrupts | |
US7042267B1 (en) | Gated clock circuit with a substantially increased control signal delay | |
CN103873031A (zh) | 非时钟触发寄存器 | |
US3870962A (en) | Means to control pulse width and repetition rate of binary counter means | |
US7185213B2 (en) | Method for PCI Express power management using a PCI PM mechanism in a computer system | |
US7057468B2 (en) | Crystal oscillator circuit with activation control | |
CN220947579U (zh) | 休眠唤醒电路及汽车、车载电子设备 | |
KR970705120A (ko) | 액정 디스플레이(LCD) 보호 회로(Liquid Crystal Display(LCD) Protection Circuit) | |
GB2393001A (en) | A method for determining event occurrence | |
CN217955097U (zh) | 一种时钟检测电路 | |
TW200731670A (en) | Inverting dynamic register with data-dependent hold time reduction mechanism | |
TWI399925B (zh) | 濾波電路及具有濾波電路之系統晶片 | |
CN208128606U (zh) | 指示灯控制电路 | |
KR100487923B1 (ko) | 파워 절약형 클럭 신호 발생 회로 | |
CN1332288C (zh) | 电脑装置的中央处理器时脉速度实时调整方法 | |
KR940008853B1 (ko) | 워치독 타이밍 회로 | |
SU1599972A1 (ru) | Формирователь серий импульсов | |
SU1651382A2 (ru) | Преобразователь кода в широтно-модулированный импульсный сигнал |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
CB02 | Change of applicant information | ||
CB02 | Change of applicant information |
Address after: 350400 2nd floor, building 9, Taiwan Pioneer Park, jinjingwan 2nd Road, beicuo Town, Pingtan County, Fuzhou City, Fujian Province Applicant after: Zongren Technology (Pingtan) Co.,Ltd. Address before: 350400 area B, 6th floor, building 17, Taiwan Pioneer Park, beicuo Town, Pingtan County, Fuzhou City, Fujian Province Applicant before: ZONGREN TECHNOLOGY (PINGTAN) Co.,Ltd. |
|
GR01 | Patent grant | ||
GR01 | Patent grant |