SU1651382A2 - Преобразователь кода в широтно-модулированный импульсный сигнал - Google Patents
Преобразователь кода в широтно-модулированный импульсный сигнал Download PDFInfo
- Publication number
- SU1651382A2 SU1651382A2 SU894654471A SU4654471A SU1651382A2 SU 1651382 A2 SU1651382 A2 SU 1651382A2 SU 894654471 A SU894654471 A SU 894654471A SU 4654471 A SU4654471 A SU 4654471A SU 1651382 A2 SU1651382 A2 SU 1651382A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- counter
- code
- register
- converter
- input
- Prior art date
Links
Landscapes
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Abstract
Изобретение относитс к автоматике и вычислительной технике и может быть использовано дл преобразовани двоичного кода в сигнал управлени исполнительными механизмами. Целью изобретени вл етс расширение области применени преобразовател за счет обеспечени посто нного периода преобразовани . Преобразователь содержит регистр 1, триггер 2, элементы И 3, 4, генератор 5 тактовых импульсов , счетчик 6, элемент 7 задержки и элемент ИЛИ 8. 1 ил.
Description
•Изобретение относится к автоматике и вычислительной технике, может быть использовано для преобразования двоичного кода в сигнал управления исполнительными механизмами и является усовершенствованием изобретения по арт.св, № 890554,
Целью изобретения является расширение области применения преобразователя за счет обеспечения постоянного периода преобразования»
На чертеже представлена функциональная схема преобразователя.
Преобразователь содержит регистр 1, триггер 2, элементы И 3 и 4, генератор 5 тактовых импульсов, счетчик 6, элемент 7 задержки и элемент ИЛИ 8.
Преобразователь работает следующим образом. ·.
С учетом периодичности характера преобразователя описание работы производится с момента времени, когда на выходе прямого переноса реверсивного счетчика 6 формируется сигнал уровня логической единицы, определяющий начальную фазу периода преобразования Т» Передний фронт сигнала прямого переноса Р поступает на синхровход регистра 1, и в него записывается текущее значение кода входного сигнала с входа устройства. Сигнал прямого переноса Р счетчика 6 через элементы 8 и 7 поступает на соответствующий вход реверсивного счетчика 6 и переписывает в него код с выходов регистра 1, Элемент 7 задержки выбирается таким образом, что'бы сигнал на вход реверсивного счетчика 6 поступил после того, как в регистр 1 запишется значение кода входного сигнала, т„е.
срг ьили + На8 Тги»
Кроме того, сигнал логической единицы с выхода прямого переноса Р счетчика 6 поступает на S-вход RSтриггера 2, устанавливает состояние логической единицы на прямом выходе Q и далее, поступая на соответствующий вход элемента И 3, разрешает прохождение импульсов с генератора 5 на вход обратного счета реверсивного счетчика 6, который вычитает· по единице из значения входного кода до момента появления уровня логической единицы на выходе обратного переноса Р счетчика 6, который, поступая на
R-вход RS-триггера 2, переключает его в состояние О, при этом на инверсном выходе Q формируется уровень логической единицы. Одновременно логическая единица с выхода обратного переноса Р через элементы 7 и 8 поступает на соответствующий вход счетчика 6 и переписывает в него код входного сигнала с регистра 1, т.е. Ν{, хотя код входного сигнала уже принял значение Ng.
Таким образом, на протяжении периода преобразования Т (между двумя сигналами прямого переноса Р счетчика 6) значение кода входного сигнала для предустановки счетчика 6 остается постоянным. Уровень логической единицы с выхода обратного переноса Р счетчика 6, перекидывая триггер 2, разрешает прохождение импульсов с выхода генератора 5 на вход прямого счета реверсивного счетчика 6, который начинает прямой счет от значения N, кода входного сигнала до максимального значения когда на выходе прямого переноса Р реверсивного счетчика 6 вновь появляется сигнал логической единицы, и цикл повторяется сначала.
Таким образом, для предлагаемого преобразователя время между появлениями сигнала логической единицы на выходе прямого переноса Р (периода преобразования Т) для любого значения кода входного сигнала N · будет состоять из двух частей: время обратного счета от N, до 0 и время прямого счета от N; до NMqKe- TN м « “ ТНмоке- Tn:
Т - + (-Имокс- = Т(\|макс» т„е. период преобразования всегда постоянен и равен Тцмакс'1
Claims (1)
- Формула изобретенияПреобразователь кода в широтномодулировэнный импульсный сигнал по авт о св, № 890554, отличающийся тем, что, с целью расширения области применения преобразователя путем обеспечения постоянного периода преобразования, в него введены регистр и между выходом элемента ИЛИ и входом предварительной задержки счетчика элемент задержки, выходы разрядов регистра соединены с соответствующими информационными входами счетчика, тактовый вход регистра под5 ключей к выходу прямого переноса счетчика, входы разрядов регистра яв ляются информационными входами преобразователя.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894654471A SU1651382A2 (ru) | 1989-02-22 | 1989-02-22 | Преобразователь кода в широтно-модулированный импульсный сигнал |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894654471A SU1651382A2 (ru) | 1989-02-22 | 1989-02-22 | Преобразователь кода в широтно-модулированный импульсный сигнал |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU890554 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1651382A2 true SU1651382A2 (ru) | 1991-05-23 |
Family
ID=21430530
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU894654471A SU1651382A2 (ru) | 1989-02-22 | 1989-02-22 | Преобразователь кода в широтно-модулированный импульсный сигнал |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1651382A2 (ru) |
-
1989
- 1989-02-22 SU SU894654471A patent/SU1651382A2/ru active
Non-Patent Citations (1)
Title |
---|
. Авторское свидетельство СССР 890554, кл. Н 03 К 13/02, 1980 * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1257066A (ru) | ||
SU1651382A2 (ru) | Преобразователь кода в широтно-модулированный импульсный сигнал | |
JPH02209008A (ja) | クロック信号変換回路 | |
US4827261A (en) | Clock-controlled pulse width modulator | |
US4249119A (en) | Digital drive circuit for electric motor or the like | |
GB1462617A (en) | Analogue to digital converters | |
JPS6359570B2 (ru) | ||
SU1368992A1 (ru) | Преобразователь кодов | |
SU1751845A1 (ru) | Широтно-импульсный модул тор | |
SU1438008A1 (ru) | Преобразователь кодов | |
SU450162A1 (ru) | Перестраиваемый фазо-импульсный многоустойчивый элемент | |
RU2079206C1 (ru) | Формирователь серий импульсов | |
JPH052016B2 (ru) | ||
SU1474847A1 (ru) | Рециркул ционный преобразователь кода во временной интервал | |
SU1647903A2 (ru) | Преобразователь кода в период повторени импульсов | |
KR0131431Y1 (ko) | 신호 디바운스회로 | |
SU1631509A1 (ru) | Многотактный рециркул ционный преобразователь врем - код | |
SU1315973A2 (ru) | Преобразователь временного интервала в двоичный код | |
SU372675A1 (ru) | Генератор импульсов | |
SU1465950A1 (ru) | Устройство дл парафазной временной прив зки импульсов | |
SU572900A1 (ru) | Триггер -типа | |
SU1615893A1 (ru) | Устройство дл преобразовани последовательного кода в параллельный | |
SU1218470A1 (ru) | Устройство дл преобразовани кодов | |
SU445047A1 (ru) | Функциональный преобразователь напр жени в длительность импульса | |
SU470922A1 (ru) | Устройство дл счета импульсов |