CN109165001A - 编码方法、装置及显示装置 - Google Patents
编码方法、装置及显示装置 Download PDFInfo
- Publication number
- CN109165001A CN109165001A CN201810979269.7A CN201810979269A CN109165001A CN 109165001 A CN109165001 A CN 109165001A CN 201810979269 A CN201810979269 A CN 201810979269A CN 109165001 A CN109165001 A CN 109165001A
- Authority
- CN
- China
- Prior art keywords
- din
- data
- enc
- bit
- bit data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2092—Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G3/2096—Details of the interface to the display terminal specific for a flat panel
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/38—Synchronous or start-stop systems, e.g. for Baudot code
- H04L25/40—Transmitting circuits; Receiving circuits
- H04L25/49—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
- H04L25/4906—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes
- H04L25/4908—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes using mBnB codes
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/14—Digital output to display device ; Cooperation and interconnection of the display device with other functional units
- G06F3/147—Digital output to display device ; Cooperation and interconnection of the display device with other functional units using display panels
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/14—Digital output to display device ; Cooperation and interconnection of the display device with other functional units
- G06F3/1407—General aspects irrespective of display type, e.g. determination of decimal point position, display with fixed or driving decimal point, suppression of non-significant zeros
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/38—Synchronous or start-stop systems, e.g. for Baudot code
- H04L25/40—Transmitting circuits; Receiving circuits
- H04L25/49—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
- H04L25/4906—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes
- H04L25/4915—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes using pattern inversion or substitution
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/08—Details of image data interface between the display device controller and the data line driver circuit
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/38—Synchronous or start-stop systems, e.g. for Baudot code
- H04L25/40—Transmitting circuits; Receiving circuits
- H04L25/49—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
- H04L25/4906—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Human Computer Interaction (AREA)
- General Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Spectroscopy & Molecular Physics (AREA)
- Dc Digital Transmission (AREA)
Abstract
本申请是关于一种编码方法、装置及显示装置,属于面板制造领域。包括:将待传输数据的待编码字节对应的8比特数据编码为备选10比特数据,所述待传输数据包括至少一个待编码字节;当所述待编码字节不是所述待传输数据的首个字节时,检测所述备选10比特数据的第一位数据与所述第一位数据相邻的前一位数据是否相同;当所述第一位数据与所述前一位数据的数值相同时,将所述备选10比特数据取反,得到目标10比特数据;当所述第一位数据与所述前一位数据的数值不同时,将所述备选10比特数据确定为目标10比特数据;其中,所述目标10比特数据为二进制数据。本申请实现了PLL和DLL的兼容。本申请用于信号传输系统的信道编码。
Description
技术领域
本申请涉及面板制造领域,特别涉及一种编码方法、装置及显示装置。
背景技术
液晶显示面板驱动部分通常包含控制器(英文Timing Controller)、源极驱动器(英文Source Driver)和栅极驱动器(英文Gate Driver),其中,控制器的主要功能是对每一帧图像数据进行处理,生成每一帧图像数据对应的数据信号和控制信号,数据信号被传送到源极驱动器,源极驱动器将所接收的数据信号转换成数据电压,以写入液晶显示面板上相对应的像素。
随着液晶显示面板分辨率的提升,液晶显示面板中控制器和源极驱动器之间数据传输的速率越来越高,目前有一种8b/10b(即将8比特(bit)数据编码成10比特数据)的编码方法来进行数据的高速传输,具体的,将8比特的原始数据划分成两部分,其前5位进行5b/6b(即将5比特(bit)数据编码成6比特数据)编码,后3位则进行3b/4b(即将3比特(bit)数据编码成4比特数据)编码。
但是,随着编解码技术的发展,目前的时序控制领域,信号传输通常有锁相环(英文:Phase Locked Loop;简称:PLL)和延迟锁相环(英文:Delay—lockedLoop;简称:DLL)两种方式,其中PLL较为常见,DLL要求传输过程中需要出现跳变沿,而上述编码方法,只支持PLL的传输方式,并不支持DLL的传输方式。
发明内容
为了解决现有的8b/10b编码方法无法兼容PLL和DLL的问题,本申请实施例提供了一种编码方法、装置及显示装置。所述技术方案如下:
第一方面,提供一种编码方法,包括:
将待传输数据的待编码字节对应的8比特数据编码为备选10比特数据,所述待传输数据包括至少一个待编码字节;
当所述待编码字节不是所述待传输数据的首个字节时,检测所述备选10比特数据的第一位数据与所述第一位数据相邻的前一位数据是否相同;
当所述第一位数据与所述前一位数据的数值相同时,将所述备选10比特数据取反,得到目标10比特数据;
当所述第一位数据与所述前一位数据的数值不同时,将所述备选10比特数据确定为目标10比特数据;
其中,所述目标10比特数据为二进制数据。
可选的,所述备选10比特数据满足:
enc[k1]=~din[m];
enc[k2]=~din[m]^F;
其中,enc[k1]为所述备选10比特数据中的指定位数据,enc[k2]为所述备选10比特数据中除所述指定位数据之外的数据,所述din[m]为所述8比特数据中的指定位数据,所述F为基于所述8比特数据中的其他位数据中的至少一者确定的数据,~表示执行取反操作,^表示执行异或操作。
可选的,所述将待传输数据的待编码字节对应的8比特数据编码为备选10比特数据,包括:
按照如下方式将所述8比特数据编码为所述备选10比特数据:
enc[9]=~din[3];
enc[8]=~din[3]^din[7];
enc[7]=~din[3]^din[4];
enc[6]=~din[3]^((~din[2]&~din[1]&~din[4])|(din[2]&din[0])|(din[1]&din[0]));
enc[5]=~din[3]^((~din[2]&~din[1]&~din[4])|(din[2]&~din[0])|(din[1]&~din[0]));
enc[4]=~din[3]^din[6];
enc[3]=~din[3]^din[5];
enc[2]=~din[3]^((din[2]&~din[1])|(din[2]&din[1]&~din[3])|(~din[1]&din[0]));
enc[1]=~din[3]^((~din[2]&din[1])|(din[2]&din[1]&~din[3])|(~din[2]&~din[0]));
enc[0]=~din[3]^din[3];
其中,enc[i]为所述备选10比特数据中的第i+1位数据,9≥i≥0,且i为整数;din[j]为所述8比特数据中的第j+1位数据,7≥j≥0,且j为整数;&表示执行与操作,|表示执行或操作。
可选的,所述备选10比特数据的第一位数据为第一数值,
所述检测所述备选10比特数据的第一位数据与所述第一位数据相邻的前一位数据是否相同,包括:
检测与所述前一位数据是否为所述第一数值;
当所述前一位数据为所述第一数值,确定所述第一位数据与所述前一位数据相同;
当所述前一位数据为所述第一数值,确定所述第一位数据与所述前一位数据不同。
可选的,所述方法还包括:
在编码后的所述待传输数据的预设位置添加第一标识码得到目标数据,所述第一标识码为预设的10比特数据,所述第一标识码包括至少连续6位相同的数据,所述第一标识码用于标识传输内容、传输开始或传输结束,所述编码后的所述待传输数据包括由所述待编码字节对应的8比特数据编码得到的目标10比特数据;
发送所述目标数据。
可选的,在编码后的所述待传输数据前添加第一标识码得到目标数据,包括:
将所述第一标识码和第二标识码拼接得到组合码,所述第二标识码为预设的10比特数据,所述第二标识码包括至少连续6位相同的数据,所述第二标识码与所述第一标识码不同;
在编码后的所述待传输数据的预设位置添加所述组合码得到所述目标数据。
第二方面,提供一种编码方法,包括:
按照如下方式将待传输数据的待编码字节对应的8比特数据编码为目标10比特数据:
enc[9]=~din[3];
enc[8]=~din[3]^din[7];
enc[7]=~din[3]^din[4];
enc[6]=~din[3]^((~din[2]&~din[1]&~din[4])|(din[2]&din[0])|(din[1]&din[0]));
enc[5]=~din[3]^((~din[2]&~din[1]&~din[4])|(din[2]&~din[0])|(din[1]&~din[0]));
enc[4]=~din[3]^din[6];
enc[3]=~din[3]^din[5];
enc[2]=~din[3]^((din[2]&~din[1])|(din[2]&din[1]&~din[3])|(~din[1]&din[0]));
enc[1]=~din[3]^((~din[2]&din[1])|(din[2]&din[1]&~din[3])|(~din[2]&~din[0]));
enc[0]=~din[3]^din[3];
其中,enc[i]为所述10比特数据中的第i+1位数据,9≥i≥0,且i为整数;din[j]为所述8比特数据中的第j+1位数据,7≥j≥0,且j为整数;~表示执行取反操作,&表示执行与操作,|表示执行或操作,^表示执行异或操作,所述目标10比特数据为二进制数据。
第三方面,提供一种编码装置,包括:
编码模块,用于将待传输数据的待编码字节对应的8比特数据编码为备选10比特数据,所述待传输数据包括至少一个待编码字节;
检测模块,用于当所述待编码字节不是所述待传输数据的首个字节时,检测所述备选10比特数据的第一位数据与所述第一位数据相邻的前一位数据是否相同;
所述编码模块,还用于:
当所述第一位数据与所述前一位数据的数值相同时,将所述备选10比特数据取反,得到目标10比特数据;
当所述第一位数据与所述前一位数据的数值不同时,将所述备选10比特数据确定为目标10比特数据;
其中,所述目标10比特数据为二进制数据。
可选的,所述备选10比特数据满足:
enc[k1]=~din[m];
enc[k2]=~din[m]^F;
其中,enc[k1]为所述备选10比特数据中的指定位数据,enc[k2]为所述备选10比特数据中除所述指定位数据之外的数据,所述din[m]为所述8比特数据中的指定位数据,所述F为基于所述8比特数据中的其他位数据中的至少一者确定的数据,~表示执行取反操作,^表示执行异或操作。
可选的,所述编码模块,用于:
按照如下方式将所述8比特数据编码为所述备选10比特数据:
enc[9]=~din[3];
enc[8]=~din[3]^din[7];
enc[7]=~din[3]^din[4];
enc[6]=~din[3]^((~din[2]&~din[1]&~din[4])|(din[2]&din[0])|(din[1]&din[0]));
enc[5]=~din[3]^((~din[2]&~din[1]&~din[4])|(din[2]&~din[0])|(din[1]&~din[0]));
enc[4]=~din[3]^din[6];
enc[3]=~din[3]^din[5];
enc[2]=~din[3]^((din[2]&~din[1])|(din[2]&din[1]&~din[3])|(~din[1]&din[0]));
enc[1]=~din[3]^((~din[2]&din[1])|(din[2]&din[1]&~din[3])|(~din[2]&~din[0]));
enc[0]=~din[3]^din[3];
其中,enc[i]为所述备选10比特数据中的第i+1位数据,9≥i≥0,且i为整数;din[j]为所述8比特数据中的第j+1位数据,7≥j≥0,且j为整数;&表示执行与操作,|表示执行或操作。
可选的,所述备选10比特数据的第一位数据为第一数值,
所述检测模块,用于:
检测与所述前一位数据是否为所述第一数值;
当所述前一位数据为所述第一数值,确定所述第一位数据与所述前一位数据相同;
当所述前一位数据为所述第一数值,确定所述第一位数据与所述前一位数据不同。
可选的,所述装置还包括:
处理模块,用于在编码后的所述待传输数据的预设位置添加第一标识码得到目标数据,所述第一标识码为预设的10比特数据,所述第一标识码包括至少连续6位相同的数据,所述第一标识码用于标识传输内容、传输开始或传输结束,所述编码后的所述待传输数据包括由所述待编码字节对应的8比特数据编码得到的目标10比特数据;
发送模块,用于发送所述目标数据。
可选的,处理模块,用于:
将所述第一标识码和第二标识码拼接得到组合码,所述第二标识码为预设的10比特数据,所述第二标识码包括至少连续6位相同的数据,所述第二标识码与所述第一标识码不同;
在编码后的所述待传输数据的预设位置添加所述组合码得到所述目标数据。
第四方面,提供一种编码装置,包括:
编码模块,用于按照如下方式将待传输数据的待编码字节对应的8比特数据编码为目标10比特数据:
enc[9]=~din[3];
enc[8]=~din[3]^din[7];
enc[7]=~din[3]^din[4];
enc[6]=~din[3]^((~din[2]&~din[1]&~din[4])|(din[2]&din[0])|(din[1]&din[0]));
enc[5]=~din[3]^((~din[2]&~din[1]&~din[4])|(din[2]&~din[0])|(din[1]&~din[0]));
enc[4]=~din[3]^din[6];
enc[3]=~din[3]^din[5];
enc[2]=~din[3]^((din[2]&~din[1])|(din[2]&din[1]&~din[3])|(~din[1]&din[0]));
enc[1]=~din[3]^((~din[2]&din[1])|(din[2]&din[1]&~din[3])|(~din[2]&~din[0]));
enc[0]=~din[3]^din[3];
其中,enc[i]为所述10比特数据中的第i+1位数据,9≥i≥0,且i为整数;din[j]为所述8比特数据中的第j+1位数据,7≥j≥0,且j为整数;~表示执行取反操作,&表示执行与操作,|表示执行或操作,^表示执行异或操作,所述目标10比特数据为二进制数据。
第五方面,提供一种显示装置,包括:
控制器和源极驱动芯片,包括控制器及多个源极驱动芯片,所述控制器和每个所述源极驱动芯片均包括第三方面和第四方面任一所述的编码装置。
可选的,所述显示装置为液晶显示装置或OLED显示装置,所述控制器为时序控制器、SOC和MCU中的至少一种。
第六方面,提供一种编码装置,包括:
处理器;
用于存储所述处理器的可执行指令的存储器;
其中,所述处理器在执行所述可执行指令时,能够实现第一方面任一所述的编码方法。
第七方面,提供一种计算机可读存储介质,当所述计算机可读存储介质中的指令由处理组件执行时,使得处理组件能够执行第一方面任一所述的编码方法。
本申请的实施例提供的技术方案可以包括以下有益效果:
本发明实施例提供的编码方法、装置及显示装置,在数据编码时,先将8比特数据编码为备选10比特数据,然后基于该备选10比特数据中的第十位数据确定是否对该备选10比特数据进行取反操作以得到最终的目标10比特数据,这样在每两个相邻的10比特数据间设置一个跳变沿,且基于该第十位数据可以确定该目标10比特数据是否为经过取反操作得到的数据,能有效保证待传输数据在接收端能够被正确复原,且跳变沿可以有效减少传输错误。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性的,并不能限制本申请。
附图说明
为了更清楚地说明本申请的实施例,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是是本发明实施例提供的一种编码方法和解码方法的应用环境示意图。
图2是根据一示例性实施例示出的一种编码方法的流程示意图。
图3是根据一示例性实施例示出的另一种编码方法的流程示意图。
图4是根据一示例性实施例示出的一种待编码字节与其前一字节的关系示意图。
图5是根据一示例性实施例示出的一种备选10比特数据与其前一10比特数据的关系示意图。
图6是根据一示例性实施例示出的另一种待编码字节与其前一字节的关系示意图。
图7是根据一示例性实施例示出的一种备选10比特数据与其前一10比特数据的关系示意图。
图8是根据一示例性实施例示出的一种在编码后的待传输数据前添加第一标识码得到目标数据的流程示意图。
图9是根据一示例性实施例示出的一种解码方法的流程示意图。
图10是根据一示例性实施例示出的一种9b/8b的解码方式示意图。
图11是根据一示例性实施例示出的又一种编码方法的流程示意图。
图12是根据一示例性实施例示出的另一种解码方法的流程示意图。
图13是根据一示例性实施例示出的一种编码装置的结构示意图。
图14是根据一示例性实施例示出的另一种编码装置的结构示意图。
图15是根据一示例性实施例示出的一种显示装置的结构示意图。
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本申请的实施例,并与说明书一起用于解释本申请的原理。
具体实施方式
为了使本申请的目的、技术方案和优点更加清楚,下面将结合附图对本申请作进一步地详细描述,显然,所描述的实施例仅仅是本申请一部份实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本申请保护的范围。
请参考图1,图1是本发明实施例提供的一种编码方法的应用环境示意图,如图1所示,该编码方法应用于显示装置中,该显示装置包括控制器01和多个源极驱动芯片02,该控制器01的多个第一信号线H与多个源极驱动芯片02一一对应连接,该控制器还连接有一第二信号线L,多个源极驱动芯片02并联,且与第二信号线L连接。第一信号线的信号传输速率小于第二信号线,该第一信号线可称为低速信号线,通常用于标识电平状态,第二信号线可称为高速信号线,通常用于传输高速差分信号。控制器01可以为时序控制器,系统芯片(英文:System on Chip;简称:SOC)以及集成在时序控制器中的微控制单元(英文:Microcontroller Unit;MCU)中的任一种。
需要说明的是,本发明实施例提供的编码方法还可以应用于其他实施环境,图1只是示意性说明,且图1中控制器与源极驱动芯片的连接关系也只是示意性说明,实际上两者的连接关系只要保证两者之间能够进行有效的数据传输即可。
在本发明实施例中,提供一种新的8b/10b(即将8比特(bit)数据编码成10比特数据)的编码方法,其中,编码前的8比特数据和编码后得到的目标10比特数据均为二进制数据,控制器01和源极驱动芯片02之间传输的数据可以采用该编码方法进行编码,该控制器01和源极驱动芯片02之间传输的数据可以是第一信号线中传输的数据,也可以是第二信号线中传输的数据。本发明实施例对此不做限定。
如图2所示,本发明实施例提供一种编码方法的流程示意图,可以应用于图1所示的环境,该方法包括:
步骤201、将待传输数据的待编码字节对应的8比特数据编码为备选10比特数据,该待传输数据包括至少一个待编码字节。
步骤202、当待编码字节不是待传输数据的首个字节时,检测备选10比特数据的第一位数据与第一位数据相邻的前一位数据是否相同。
步骤203、当第一位数据与前一位数据的数值相同时,将备选10比特数据取反,得到目标10比特数据。
步骤204、当第一位数据与前一位数据的数值不同时,将备选10比特数据确定为目标10比特数据。
其中,目标10比特数据为二进制数据。
本发明实施例提供的编码方法,在数据编码时,先将8比特数据编码为备选10比特数据,然后在每两个相邻的10比特数据间设置一个跳变沿,该跳变沿可以有效减少传输错误。并且上述编码方式符合PLL和DLL的要求,使得接收端能够兼容PLL和DLL的信号传输方式。
实际应用中,传输的数据中连续且相同的数据越少,抖动性能越好,而抖动性能越好,传输错误的概率越低。传统的8b/10b的编码算法,最少能够保证编码得到的10比特数据中任意连续6位中至少有一位与其他位不相同。
本发明实施例提供另一种编码方法的流程示意图,可以应用于图1所示的环境,该方法包括:
按照如下方式将待传输数据的待编码字节对应的8比特数据编码为目标10比特数据:
enc[9]=~din[3];
enc[8]=~din[3]^din[7];
enc[7]=~din[3]^din[4];
enc[6]=~din[3]^((~din[2]&~din[1]&~din[4])|(din[2]&din[0])|(din[1]&din[0]));
enc[5]=~din[3]^((~din[2]&~din[1]&~din[4])|(din[2]&~din[0])|(din[1]&~din[0]));
enc[4]=~din[3]^din[6];
enc[3]=~din[3]^din[5];
enc[2]=~din[3]^((din[2]&~din[1])|(din[2]&din[1]&~din[3])|(~din[1]&din[0]));
enc[1]=~din[3]^((~din[2]&din[1])|(din[2]&din[1]&~din[3])|(~din[2]&~din[0]));
enc[0]=~din[3]^din[3];
其中,enc[i]为10比特数据中的第i+1位数据,9≥i≥0,且i为整数;din[j]为8比特数据中的第j+1位数据,7≥j≥0,且j为整数;~表示执行取反操作,&表示执行与操作,|表示执行或操作,^表示执行异或操作,目标10比特数据为二进制数据。
本发明实施例提供的编码方法,采用上述方式将8比特数据编码为目标10比特数据,得到的目标10比特数据中任意连续5位中至少有一位与其他位不相同,相较于传统的编码方法,能够减少每10比特数据(即编码后的每个字节)中连续且相同的数据的个数,可以保证编码后的数据在后续传输过程中有较好的抖动性能,从而降低传输错误的概率。
本发明实施例提供一种编码方法,如图3所示,该方法可以应用于图1所示的环境,该方法包括:
步骤301、将待传输数据的待编码字节对应的8比特数据编码为备选10比特数据。执行步骤302或步骤305。
在进行数据传输前,需要将待传输数据进行编码,待传输数据包括至少一个待编码字节,每个待编码字节为8比特数据。需要说明的是,本发明实施例中,在数据的发送端,数据的比特位是按照从低位到高位的顺序排列的,例如,数据10000010的排列顺序为从右到左,也即是其第一位数据为0,末位数据为1,“1000”为其高4位数据,“0010”为其低四位。
在本发明实施例中,备选10比特数据中每位数据的编码依据均包括8比特数据中的同一位数据din[m],该din[m]为8比特数据中的一个指定位数据,7≥m≥0,这样备选10比特数据中每位数据均与该同一位数据din[m]关联。本发明实施例中,在该备选10比特数据中,可以设置一指定位数据,该指定位数据与前述同一位数据din[m]强相关。由于备选10比特数据中每位数据均与该同一位数据din[m]关联,而该指定位数据又与该同一位数据din[m]强相关,则该指定位数据可以反映备选10比特数据的状态,例如,反映该备选10比特数据后续是否经过取反操作。则解码端可以基于该指定位数据的数值进行相应的处理。
示例的,该备选10比特数据满足:
enc[k1]=~din[m];
enc[k2]=~din[m]^F;
其中,enc[k1]为备选10比特数据中的指定位数据,该指定位数据为第k1+1位数据,enc[k2]为备选10比特数据中除指定位数据之外的数据,也即是除了第k1+1位数据之外的数据,F为基于8比特数据中的其他位数据中的至少一者确定的数据,~表示取反操作,^表示执行异或操作。取反操作表示:对二进制位取反,例如,1取反为0,0取反为1;异或操作表示两个二进制位异或,其规则为前后只要不相同就为真,其中真为1,假为0,则1^1=0,1^0=1,0^1=1,0^0=0。
由上述公式可知,enc[k2]=enc[k1]^F,显然可以看出,其他位数据与该指定位数据存在关系。假设对备选10比特数据中所有位数据进行取反得到目标10比特数据,则可以看出:
dout[k1]=~enc[k1]=~(~din[m])=din[m];
dout[k2]=~enc[k2]=~(~din[m]^F)=din[m]^F;
其中,dout[k1]为备选10比特数据中的指定位数据dout[k1]取反得到的目标10比特数据中的指定位数据,该指定位数据为第k1+1位数据,dout[k2]为备选10比特数据中除指定位数据之外的数据取反得到的目标10比特数据中的数据。
由此可知,dout[k2]=dout[k1]^F,其与上述enc[k2]=enc[k1]^F的关系是一致的。因此,在本发明实施例中,采用上述编码方法,无论备选10比特数据是否进行取反,最终获取的目标10比特数据中各个数据之间的关系均相对于备选10比特数据保持不变。因此,当解码端获取该目标10比特数据后,无论是否对其进行取反操作,也可以解码得到相应的8比特数据。这样可以实现本发明实施例提供的编码方法与现有的解码方法的兼容。且在解码时,无需考量待解码的10比特数据与前一10比特数据的关系,能够减少运算代价。
示例的,假设指定数据为备选10位数据的第十位数据,也即是上述k1=9,din[m]为8位数据的第四位数据,即m=3,则将待传输数据的待编码字节对应的8比特数据编码为备选10比特数据的过程包括:
按照如下方式将8比特数据编码为备选10比特数据:
enc[9]=~din[3];
enc[8]=~din[3]^din[7];
enc[7]=~din[3]^din[4];
enc[6]=~din[3]^((~din[2]&~din[1]&~din[4])|(din[2]&din[0])|(din[1]&din[0]));
enc[5]=~din[3]^((~din[2]&~din[1]&~din[4])|(din[2]&~din[0])|(din[1]&~din[0]));
enc[4]=~din[3]^din[6];
enc[3]=~din[3]^din[5];
enc[2]=~din[3]^((din[2]&~din[1])|(din[2]&din[1]&~din[3])|(~din[1]&din[0]));
enc[1]=~din[3]^((~din[2]&din[1])|(din[2]&din[1]&~din[3])|(~din[2]&~din[0]));
enc[0]=~din[3]^din[3]。
其中,enc[i]为备选10比特数据中的第i+1位数据,9≥i≥0,且i为整数;din[j]为8比特数据中的第j+1位数据,7≥j≥0,且j为整数;~表示执行取反操作,&表示执行与操作,|表示执行或操作,^表示执行异或操作。
上述与操作表示:两个二进制位相与,其规则为前后都为1的时候为真,其他都为假,其中真为1,假为0,则1&1=1,1&0=0,0&1=0,0&0=0;或操作表示两个二进制位相或,其规则为前后只要有一个为1的时候就为真,其中真为1,假为0,则1|1=1,1|0=1,0|1=1,0|0=0。
示例的,如图4所示,假设待编码的8比特数据为:00000000,其第一位数据到第八位数据依次为0、0、0、0、0、0、0、0,则如图5所示,根据上述编码方式可以编码得到备选10比特数据:1110011101其中,在该备选10比特数据中:
第一位数据enc[0]=~din[3]^din[3]=1;
第二位数据enc[1]=~din[3]^((~din[2]&din[1])|(din[2]&din[1]&~din[3])|(~din[2]&~din[0]))=0;
第三位数据enc[2]=~din[3]^((din[2]&~din[1])|(din[2]&din[1]&~din[3])|(~din[1]&din[0]))=1;
第四位数据enc[3]=~din[3]^din[5]=1;
第五位数据enc[4]=~din[3]^din[6]=1;
第六位数据enc[5]=~din[3]^((~din[2]&~din[1]&~din[4])|(din[2]&~din[0])|(din[1]&~din[0]))=0;
第七位数据enc[6]=~din[3]^((~din[2]&~din[1]&~din[4])|(din[2]&din[0])|(din[1]&din[0]))=1^(0|0|0)=0;
第八位数据enc[7]=~din[3]^din[4]=1;
第九位数据enc[8]=~din[3]^din[7]=1;
第十位数据enc[9]=~din[3]=1。
通过上述编码方式可以保证得到的备选10比特数据的任意连续6位中至少有一位与其他位不相同,也即是该备选10比特数据中不会出现连续的6个0,或者连续的6个1。
步骤302、当待编码字节不是待传输数据的首个字节时,检测备选10比特数据的第一位数据与第一位数据相邻的前一位数据是否相同。
由于待传输数据可能包括多个字节,对于待编码的字节是首个字节和不是首个字节的情况,其编码方式可能不同,所以在编码时,可以先检测待编码字节是否为待传输数据的首个字节,如果不是的话,由于数据是按序编码的,说明在该待编码字节前至少存在一个已完成编码的字节,也即是已完成8b/10b编码的字节,一个已完成8b/10b编码的字节实际上是将原有的8比特位数据转换成10比特位数据,因此,一个已完成编码的字节对应10比特数据。针对待编码的备选10比特数据,可以检测该备选10比特数据的第一位数据,以及与该第一位数据相邻的前一位数据(也即是前10比特数据的末位),以便比较两者是否相同。
在本发明实施例中,为了快速检测备选10比特数据的第一位数据与第一位数据相邻的前一位数据是否相同,可以将备选10比特数据的第一位数据设置为固定的第一数值,这样就可以通过判断第一位数据相邻的前一位数据是否等于该第一数值来判断备选10比特数据的第一位数据与第一位数据相邻的前一位数据是否相同。
则步骤302包括:
检测与前一位数据是否为第一数值;当前一位数据为第一数值,确定第一位数据与前一位数据相同;当前一位数据为第一数值,确定第一位数据与前一位数据不同。示例的,请参考上述编码方式,第十位数据enc[9]=~din[m]^din[m]=1,例如enc[9]=~din[3]^din[3]=1,此时第一数值为1。当然,上述第一数值也可以设置为0,只要保证编码后的数据能够被解码端解码即可,本发明实施例对此不作限定。
若第一位数据与前一位数据相同可以执行步骤303,若第一位数据与前一位数据不同,可以执行步骤304。
步骤303、当第一位数据与前一位数据的数值相同时,将备选10比特数据取反,得到目标10比特数据。执行步骤306。
示例的,请参考图4,图4以待传输数据的2个相邻字节为例,其中,待编码字节的第一位数据到第八位数据din[0]-din[7]分别为:0、0、0、0、0、0、0和0。待编码字节的前一个字节的第一位数据到第八位数据din[0]-din[7]分别为:0、0、0、0、0、0、0和0。
请参考图5,对该两个字节进行编码得到的备选10比特数据的第一位数据到第十位数据enc[0]-enc[9]分别为:1、0、1、1、1、0、0、1、1和1。该备选10比特数据的前一个字节对应的10比特数据,即前一目标10比特数据(已编码完成的10比特数据)的第一位数据到第十位数据enc[0]-enc[9]分别为:1、0、1、1、1、0、0、1、1和1。由于备选10比特数据的第一位数据为1,其前一位数据也为1,两者相同,对备选10比特数据进行取反得到目标10比特数据,该目标10比特数据的dout[0]-dout[9]分别为:0、1、0、0、0、1、1、0、0和0。
步骤304、当第一位数据与前一位数据的数值不同时,将备选10比特数据确定为目标10比特数据。执行步骤306。
示例的,请参考图6,图6以待传输数据的2个相邻字节为例,其中,待编码字节的第一位数据到第八位数据din[0]-din[7]分别为:1、1、1、1、1、1、1和1。待编码字节的前一个字节的第一位数据到第八位数据din[0]-din[7]分别为:1、1、1、1、1、1、1和1。
请参考图7,对该两个字节进行编码得到的备选10比特数据的第一位数据到第十位数据enc[0]-enc[9]分别为:1、0、0、1、1、0、1、1、1和0。该备选10比特数据的前一个字节对应的10比特数据,即前一目标10比特数据(已编码完成的10比特数据)的第一位数据到第十位数据enc[0]-enc[9]分别为:1、0、0、1、1、0、1、1、1和0。由于备选10比特数据的第一位数据为1,其前一位数据也为0,两者不同,可以将备选10比特数据enc[0]-enc[9]直接作为目标10比特数据dout[0]-dout[9]。
上述步骤302至304可以保证每两个相邻的编码后的字节(也即是每两个10比特数据)之间存在跳变沿,这样便于接收端明确区分每两个相邻的编码后的字节,实现准确解码。
步骤305、当待编码字节是待传输数据的首个字节时,假设9比特数据的第一位数据的前一位数据为0,对备选10比特数据进行处理,得到目标10比特数据。执行步骤306。
在本发明实施例中,由于待编码字节是待传输数据的首个字节,因此该备选10比特数据的第一位数据的前一位数据是不存在的,本发明实施例可以假设该前一位数据为0,其他过程可以参考上述步骤302至304。
实际应用中,当待编码字节是待传输数据的首个字节时,还可以采用其他方式将备选10比特数据进行处理得到目标10比特数据,只要保证接收端能够有效解码即可。
例如,当待编码字节是待传输数据的首个字节时,其第一位数据之前不存在前一位数据,可以假设备选10比特数据的第一位数据与前一位数据存在跳变沿,将备选10比特数据直接作为目标10比特数据,具体过程可以参考上述步骤304。
实际应用中,当待编码字节是待传输数据的首个字节时,也可以假设备选10比特数据的第一位数据与前一位数据不存在跳变沿,可以将备选10比特数据取反后得到目标10比特数据。具体过程可以参考上述步骤303。
还需要说明的是,当待编码字节是待传输数据的首个字节时,还可以假设其第一位数据的前一位数据为1,然后再执行上述步骤302至304,本发明实施例对此不作限定。
步骤306、在编码后的待传输数据的预设位置添加第一标识码得到目标数据。
上述编码后的待传输数据包括由上述待编码字节对应的8比特数据编码得到的目标10比特数据。可选的,为了保证接收端以每10个比特为一个单位接收数据,发送端也需要以每10个比特位一个单位发送数据,因此第一标识码需要为10比特数据,且其可以为预设的数据,起到标识作用即可。
在本发明实施例中,步骤301至306所提供的8b/10b的编码算法可以保证10比特数据的任意连续5位中至少有一位与其他位不相同。因此,第一标识码可以包括至少连续6位相同的数据,以与正常传输的10比特数据区分开,示例的,该标识位可以包括连续6个0或者连续6个1,该第一标识码用于标识传输内容、传输开始或传输结束。
示例的,该第一标识码可以为K,其具体码值可以参考表1。
表1
K1 | 0b0111111010 | 0b1000000101 |
K2 | 0b0111111011 | 0b1000000100 |
K3 | 0b0111111001 | 0b1000000110 |
K4 | 0b0111111000 | 0b1000000111 |
其中,0b表示2进制,K1至K4中每个标识码分别对应两种表示方式,其第一位数据是根据前一位数据而确定的,保证与前一位数据形成翻转沿,例如,当K1码的第一位数据的前一位数据为0,则采用第一位数据为1的K1码,也即是1000000101,当K1码的第一位数据的前一位数据为1,则采用第一位数据为0的K1码,也即是0111111010,这样可以保证第一标识码的有效识别。示例的,表1中,K1用于指示传输开始,K2用于指示传输截止,K3用于指示行信号的截止位置,还可以用于指示线性反馈寄存器执行复位操作,K4用于指示传输结束。
例如,当第一标识码用于指示传输开始时,第一标识码可以直接添加在待传输数据之前,也可以以组合码的形式添加在待传输数据之前,示例的,如图8所示,当第一标识码以组合码的形式添加在待传输数据之前,在编码后的待传输数据前添加第一标识码得到目标数据的过程可以包括:
步骤3061、将第一标识码和第二标识码拼接得到组合码,第二标识码为预设的10比特数据,第二标识码包括至少连续6位相同的数据,第二标识码与第一标识码不同。
在本发明实施例中,组合码可以包括至少一个第一标识码和至少一个第二标识码,同一个组合码中不同位置的第一标识码的数值可以不同,不同位置的第二标识码的数值可以不同,发送端和接收端可以预先约定组合码的排列方式,并采用组合码表的方式进行记录,当组合码中存在至少一个标识码传输正确时,接收端可以通过查询组合码表来恢复出正确的组合码,例如,第一标识码为K1,第二标识码为G1,则组合码可以为K1G1G1K1,当K1传输错误时,接收端可以根据G1查表恢复出K1G1G1K1。
示例的,该第二标识码可以为G,该G可以有G1,G2,G3和G4共4种形式,其具体码值可以参考表2,其中,0b表示2进制。
表2
G1 | 0b0101010111 | 0b1010101000 |
G2 | 0b0100011111 | 0b1011100000 |
G3 | 0b0110001111 | 0b1001110000 |
G4 | 0b0111000111 | 0b1000111000 |
示例的,假设组合码由第一标识码K和第二标识码G按照KGKG的方式组合得到,则组合码表可以参考表3。假设接收到的组合码为依次排布的0111111010,1010101000,1000000101和1111111111,采用该组合码查询如表3所示的组合码表,可以发现该组合码的前3个10比特数据均与表3中的第一行组合码中的前3个10比特数据相同,因此可以确定正确的组合码为依次排布的0111111010,1010101000,1000000101和0101010111,相应可提取的第一标识码为K1。
表3
步骤3062、在编码后的待传输数据的预设位置添加组合码得到目标数据。
可选的,上述预设位置是根据第一标识码指示的内容来确定的,例如,当第一标识码指示传输开始时,该预设位置为待传输数据之前的位置,也即是第一组10比特数据的第一位数据之前;当第一标识码指示传输结束时,该预设位置为待传输数据之后的位置,也即是待传输数据的最后一组10比特数据的末位数据之后;当第一标识码用于标识传输内容时,该预设位置可以为待传输数据的指定的两组10比特数据之间。
步骤307、发送目标数据。
在本发明实施例中,数据的发送端是控制器时,数据的接收端可以是源极驱动芯片,数据的发送端是源极驱动芯片时,数据的接收端是可以控制器。示例的,请参考图1,控制器可以通过第一信号线(例如高速差分信号线)或第二信号线将该目标数据发送至相应的源极驱动芯片,本发明实施例对此不作限定。
本发明实施例中,在将待传输数据编码后,可以将该编码后的待传输数据发送至解码端,步骤306和307只是以对编码后的待传输数据处理得到目标数据,然后再传输至解码端为例进行示意性说明,实际实现时,还可以对该编码后的待传输数据进行其他处理或者不进行处理,本发明实施例对此不做限定。
需要说明的是,本发明实施例提供的编码方法步骤的先后顺序可以进行适当调整,步骤也可以根据情况进行相应增减,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化的方法,都应涵盖在本发明的保护范围之内,因此不再赘述。
本发明实施例提供的编码方法,在数据编码时,先将8比特数据编码为备选10比特数据,然后基于该备选10比特数据中的第十位数据确定是否对该备选10比特数据进行取反操作以得到最终的目标10比特数据,这样在每两个相邻的10比特数据间设置一个跳变沿,且基于该第十位数据可以确定该目标10比特数据是否为经过取反操作得到的数据,能有效保证待传输数据在接收端能够被正确复原,且跳变沿可以有效减少传输错误。
值得说明的是,目前的时序控制领域,信号传输通常有PLL和DLL两种方式,其中PLL较为常见,DLL要求传输过程中需要出现跳变沿,而上述编码方法,由于能够保证前后两个相邻的编码后的字节(也即是相邻的两组10比特数据)之间出现一个跳变沿,可以有效降低错误传输的概率,符合PLL和DLL的要求,使得接收端能够兼容PLL和DLL的信号传输方式。
实际应用中,传输的数据中连续且相同的数据越少,抖动性能越好,由于步骤301所提供的8b/10b的编码算法可以保证10比特数据的任意连续5位中至少有一位与其他位不相同,相较于传统的编码方法,能够减少每10比特数据(即编码后的每个字节)中连续且相同的数据的个数,可以保证编码后的数据在后续传输过程中有较好的抖动性能,从而降低传输错误的概率。
请参考步骤301,由于无论在解码端是否对待解码的10比特数据进行取反操作,最终获取的10比特数据的各个数据之间的关系均保持不变,因此,为了适配于相关技术中的解码方法,本发明实施例假设待解码的10比特数据中的指定位数据为用于指示是否取反的指示位,提供一种解码方法,该解码方法和本发明实施例中图3所提供的编码方法对应,如图9所示,该方法可以应用于图1所示的环境,假设该指定位数据为第十位数据,该方法包括:
步骤401、接收目标数据。
上述目标数据包括至少一组10比特数据,该10比特数据为二进制数据。可选的,该目标数据通常包括至少两组10比特数据,其中,可以包括第一标识码,第一标识码可以标识传输内容、传输开始或传输结束,便于更好地识别待解码数据。
在本发明实施例中,数据的发送端是控制器时,数据的接收端可以是源极驱动芯片,数据的发送端是源极驱动芯片时,数据的接收端是可以控制器。示例的,如图1所示,源极驱动芯片可以通过第一信号线(例如高速差分信号线)或第二信号线将该目标数据发送至相应的控制器,本发明实施例对此不作限定。
步骤402、当检测到目标数据中包括组合码时,根据组合码确定第一标识码,并根据第一标识码确定待解码数据。
在本发明实施例中,组合码是第一标识码和第二标识码拼接得到的,第一标识码为预设的10比特数据,第一标识码包括至少连续6位相同的数据。第二标识码为预设的10比特数据,第二标识码包括至少连续6位相同的数据,第二标识码与第一标识码不同。
组合码可以包括至少一个第一标识码和至少一个第二标识码,同一个组合码中不同位置的第一标识码的数值可以不同,不同位置的第二标识码的数值可以不同,发送端和接收端可以预先约定组合码的排列方式,并采用组合码表的方式进行记录,当组合码中存在至少一个标识码传输正确时,接收端可以根据通过查询组合码表来恢复出正确的组合码。
当检测到目标数据中包括组合码时,接收端可以根据组合码确定第一标识码,再根据第一标识码确定待解码数据。具体的,接收端可以根据组合码查询组合码表,当组合码中存在至少一个标识码在组合码表中可以查询到,则说明组合码中存在至少一个标识码传输正确时,通过查表即可恢复出正确的组合码,然后再从组合码的预设位置提取第一标识码,以确定待解码数据。
需要说明的是,当组合码中任意的一个标识码都无法在组合码表中查询到,说明组合码错误,相应的待解码数据也传输有误,可以不对待解码数据进行后续处理。
由于第一标识码用于标识传输内容、传输开始或传输结束,根据具体的第一标识码确定该第一标识码在目标数据中的位置,然后将第一标识码及其位置确定待解码数据。
在本发明实施例中,通过组合码的形式来携带第一标识码,可以提高第一标识码的解码的准确率。
步骤403、当检测到目标数据中包括第一标识码时,根据第一标识码确定待解码数据。
待解码数据包括至少一组待解码的10比特数据,第一标识码为预设的10比特数据,第一标识码包括至少连续6位相同的数据。
由于第一标识码用于标识传输内容、传输开始或传输结束,可以根据具体的第一标识码确定该第一标识码在目标数据中的位置,然后将第一标识码及其位置确定待解码数据。此处可以参考步骤402中的相关内容。
步骤404、检测待解码的10比特数据的第十位数据,该第十位数据用于指示待解码的10比特数据中前9比特数据是否经过取反操作。
在本发明实施例中,假设当待解码的10比特数据中的第十位数据为第一数值,指示目标10比特数据是待解码的10比特数据经过取反操作确定的,也即是可以认为待解码的10比特数据的前9比特数据经过取反操作,当待解码的10比特数据中的第十位数据不为第一数值,指示目标10比特数据不是对待解码的10比特数据经过取反操作确定的,也即是可以认为待解码的10比特数据的前9比特数据未经过取反操作。
步骤405、当第十位数据指示前9比特数据经过取反操作,将前9比特数据取反,得到预解码的9比特数据。
示例的,假设第十位数据为1时可以指示9比特数据经过取反操作,第十位数据为0时可以指示9比特数据未经过取反操作。假设,待解码的10比特数据为1010111101,其第十位为1,说明前9比特数据:010111101经过取反操作,则对该9比特数据:010111101取反得到预解码的9比特数据:101000010。
步骤406、当第十位数据指示前9比特数据未经过取反操作,将前9比特数据作为预解码的9比特数据。
示例的,假设第十位数据为1时可以指示9比特数据经过取反操作,第十位数据为0时可以指示9比特数据未经过取反操作。假设,待解码的10比特数据为0010111101,其第十位为0,说明前9比特数据:010111101未经过取反操作,则将前9比特数据:010111101作为预解码的9比特数据:010111101。
步骤407、将预解码的9比特数据解码为8比特数据。
预解码的9比特数据的任意连续5位中至少有一位与其他位不相同,也即是该9比特数据中不会出现连续的5个0,或者连续的5个1。将预解码的9比特数据解码为8比特数据,包括:
按照如下方式预解码的9比特数据解码为8比特数据:
Dout[7]=d_code[8];
Dout[6]=d_code[4];
Dout[5]=d_code[3];
Dout[4]=d_code[7];
Dout[3]=d_code[0];
Dout[2]=(d_code[6]^d_code[5])&~(~d_code[2]&d_code[1]);
Dout[1]=(d_code[6]^d_code[5])&~(d_code[2]&~d_code[1]);
Dout[0]=(d_code[6]&~d_code[5])|(d_code[6]&d_code[5]&d_code[2])|(~d_code[6]&~d_code[5]&d_code[2]);
其中,d_code[i]为9比特数据中的第i+1位数据,8≥i≥0,且i为整数;Dout[j]为8比特数据中的第j+1位数据,7≥j≥0,且j为整数;^表示执行异或操作、~表示执行取反操作,&表示执行与操作,和|表示执行或操作。其中,取反操作、与操作、或操作以及异或操作的解释可以参考上述步骤301。
示例的,如图10所示,假设预解码的9比特数据为:101000010,其第一位数据到第九位数据依次为0、1、0、0、0、0、1、0、1,则根据上述解码方式可以解码得到8比特数据:10000011,其中,在该8比特数据中:
第八位数据Dout[7]=d_code[8]=1;
第七位数据Dout[6]=d_code[4]=0;
第六位数据Dout[5]=d_code[3]=0;
第五位数据Dout[4]=d_code[7]=0;
第四位数据Dout[3]=d_code[0]=0;
第三位数据Dout[2]=(d_code[6]^d_code[5])&~(~d_code[2]&d_code[1])=(1^0)&~(~0&1)=1&~(1&1)=1&~1=1&0=0;
第二位数据Dout[1]=(d_code[6]^d_code[5])&~(d_code[2]&~d_code[1])=(1^0)&~(0&~1)=1&~(0&0)=1&~0=1&1=1;
第一位数据Dout[0]=(d_code[6]&~d_code[5])|(d_code[6]&d_code[5]&d_code[2])|(~d_code[6]&~d_code[5]&d_code[2])=(1&~0)|(1&0&0)|(~1&~0&0)=(1&1)|0|(0&1&0)=1|0|0=1。
需要说明的是,本发明实施例提供的解码方法步骤的先后顺序可以进行适当调整,步骤也可以根据情况进行相应增减,例如上述步骤404至406可以不执行,可以在步骤403之后直接将前9比特数据作为预解码的9比特数据。任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化的方法,都应涵盖在本发明的保护范围之内,因此不再赘述。
并且上述解码方法只是以第十位数据为指定位数据为例进行说明,实际应用中,指定位数据还可以为其他位数据,相应的解码方法可以参考上述实施例进行简单变化,本发明实施例对此不再赘述。
本发明实施例提供的解码方法,在数据解码时,先根据第十位数据将10比特数据解码为9比特数据,然后将9比特数据解码为8比特数据,能有效保证传输的数据在接收端能够被正确复原,且跳变沿可以有效减少传输错误。由于相关技术中也可以采用该解码方法,因此,本发明实施例提供的编码方法可以与相关技术中的解码方法兼容,无需调整解码方法。
本发明实施例提供一种编码方法,如图11所示,该方法可以应用于图1所示的环境,该方法包括:
步骤501、将待传输数据的待编码字节对应的8比特数据编码为目标10比特数据,待传输数据包括至少一个待编码字节。
步骤501的编码过程可以参考上述步骤301将待传输数据的待编码字节对应的8比特数据编码为备选10比特数据的过程,本发明实施例对此不再赘述。
步骤502、在编码后的待传输数据的预设位置添加第一标识码得到目标数据。
步骤502可以参考上述步骤306。
步骤503、发送目标数据。
步骤503可以参考上述步骤307。
本发明实施例中,在将待传输数据编码后,可以将该编码后的待传输数据发送至解码端,步骤502和503只是以对编码后的待传输数据处理得到目标数据,然后再传输至解码端为例进行示意性说明,实际实现时,还可以对该编码后的待传输数据进行其他处理或者不进行处理,本发明实施例对此不做限定。
本发明实施例提供的编码方法,采用上述方式将8比特数据编码为目标10比特数据,得到的目标10比特数据中任意连续5位中至少有一位与其他位不相同,相较于传统的编码方法,能够减少每10比特数据(即编码后的每个字节)中连续且相同的数据的个数,可以保证编码后的数据在后续传输过程中有较好的抖动性能,从而降低传输错误的概率。
本发明实施例提供一种解码方法,该解码方法该解码方法和本发明实施例中图11所提供的编码方法对应,如图12所示,该方法可以应用于图1所示的环境,该方法包括:
步骤601、接收目标数据。
步骤601可以参考上述步骤401。
步骤602、当检测到目标数据中包括组合码时,根据组合码确定第一标识码,并根据第一标识码确定待解码数据。
步骤602可以参考上述步骤402。
步骤603、当检测到目标数据中包括第一标识码时,根据第一标识码确定待解码数据。
步骤603可以参考上述步骤403。
步骤604、将待解码的10比特数据解码为8比特数据。
在本发明实施例中,由于在编码端未执行如上述步骤302至步骤305的步骤,在解码端无需执行上述404至406的动作,在解码端可以删除待解码的10比特数据的第十位数据,得到预解码的9比特数据,然后将该预解码的9比特数据解码为8比特数据,该过程可以参考上述步骤407。
当然,解码端还可以采用其他解码方式,例如解码端的解码过程直接采用上述步骤501的逆过程,本发明实施例对此不做赘述。
本发明实施例提供的解码方法,可以有效实现前述编码数据的解码。
本发明实施例提供一种编码装置,如图13所示,该装置包括:
编码模块701,用于将待传输数据的待编码字节对应的8比特数据编码为备选10比特数据,所述待传输数据包括至少一个待编码字节;
检测模块702,用于当所述待编码字节不是所述待传输数据的首个字节时,检测所述备选10比特数据的第一位数据与所述第一位数据相邻的前一位数据是否相同;
所述编码模块701,还用于:
当所述第一位数据与所述前一位数据的数值相同时,将所述备选10比特数据取反,得到目标10比特数据;
当所述第一位数据与所述前一位数据的数值不同时,将所述备选10比特数据确定为目标10比特数据;
其中,所述目标10比特数据为二进制数据。
本发明实施例提供的编码装置,在数据编码时,编码模块先将8比特数据编码为备选10比特数据,然后在每两个相邻的10比特数据间设置一个跳变沿,该跳变沿可以有效减少传输错误。并且上述编码方式符合PLL和DLL的要求,使得接收端能够兼容PLL和DLL的信号传输方式。
可选的,所述备选10比特数据满足:
enc[k1]=~din[m];
enc[k2]=~din[m]^F;
其中,enc[k1]为所述备选10比特数据中的指定位数据,enc[k2]为所述备选10比特数据中除所述指定位数据之外的数据,所述din[m]为所述8比特数据中的指定位数据,所述F为基于所述8比特数据中的其他位数据中的至少一者确定的数据,~表示执行取反操作,^表示执行异或操作。
可选的,所述编码模块701,用于:
按照如下方式将所述8比特数据编码为所述备选10比特数据:
enc[9]=~din[3];
enc[8]=~din[3]^din[7];
enc[7]=~din[3]^din[4];
enc[6]=~din[3]^((~din[2]&~din[1]&~din[4])|(din[2]&din[0])|(din[1]&din[0]));
enc[5]=~din[3]^((~din[2]&~din[1]&~din[4])|(din[2]&~din[0])|(din[1]&~din[0]));
enc[4]=~din[3]^din[6];
enc[3]=~din[3]^din[5];
enc[2]=~din[3]^((din[2]&~din[1])|(din[2]&din[1]&~din[3])|(~din[1]&din[0]));
enc[1]=~din[3]^((~din[2]&din[1])|(din[2]&din[1]&~din[3])|(~din[2]&~din[0]));
enc[0]=~din[3]^din[3];
其中,enc[i]为所述备选10比特数据中的第i+1位数据,9≥i≥0,且i为整数;din[j]为所述8比特数据中的第j+1位数据,7≥j≥0,且j为整数;&表示执行与操作,|表示执行或操作。
可选的,所述备选10比特数据的第一位数据为第一数值,
所述检测模块702,用于:
检测与所述前一位数据是否为所述第一数值;
当所述前一位数据为所述第一数值,确定所述第一位数据与所述前一位数据相同;
当所述前一位数据为所述第一数值,确定所述第一位数据与所述前一位数据不同。
进一步的,如图14所示,编码装置还包括:
处理模块703,用于在编码后的所述待传输数据的预设位置添加第一标识码得到目标数据,所述第一标识码为预设的10比特数据,所述第一标识码包括至少连续6位相同的数据,所述第一标识码用于标识传输内容、传输开始或传输结束,所述编码后的所述待传输数据包括由所述待编码字节对应的8比特数据编码得到的目标10比特数据;
发送模块704,用于发送所述目标数据。
可选的,处理模块703,用于:
将所述第一标识码和第二标识码拼接得到组合码,所述第二标识码为预设的10比特数据,所述第二标识码包括至少连续6位相同的数据,所述第二标识码与所述第一标识码不同;
在编码后的所述待传输数据的预设位置添加所述组合码得到所述目标数据。
本发明实施例提供的编码装置,在数据编码时,先将8比特数据编码为备选10比特数据,然后基于该备选10比特数据中的第十位数据确定是否对该备选10比特数据进行取反操作以得到最终的目标10比特数据,这样在每两个相邻的10比特数据间设置一个跳变沿,且基于该第十位数据可以确定该目标10比特数据是否为经过取反操作得到的数据,能有效保证待传输数据在接收端能够被正确复原,且跳变沿可以有效减少传输错误。
值得说明的是,目前的时序控制领域,信号传输通常有PLL和DLL两种方式,其中PLL较为常见,DLL要求传输过程中需要出现跳变沿,而上述编码方法,由于能够保证前后两个相邻的编码后的字节(也即是相邻的两组10比特数据)之间出现一个跳变沿,可以有效降低错误传输的概率,符合PLL和DLL的要求,使得接收端能够兼容PLL和DLL的信号传输方式。
实际应用中,传输的数据中连续且相同的数据越少,抖动性能越好,由于步骤301所提供的8b/10b的编码算法可以保证10比特数据的任意连续5位中至少有一位与其他位不相同,相较于传统的编码方法,能够减少每10比特数据(即编码后的每个字节)中连续且相同的数据的个数,可以保证编码后的数据在后续传输过程中有较好的抖动性能,从而降低传输错误的概率。
本发明实施例提供一种编码装置,包括:
编码模块,用于按照如下方式将待传输数据的待编码字节对应的8比特数据编码为目标10比特数据:
enc[9]=~din[3];
enc[8]=~din[3]^din[7];
enc[7]=~din[3]^din[4];
enc[6]=~din[3]^((~din[2]&~din[1]&~din[4])|(din[2]&din[0])|(din[1]&din[0]));
enc[5]=~din[3]^((~din[2]&~din[1]&~din[4])|(din[2]&~din[0])|(din[1]&~din[0]));
enc[4]=~din[3]^din[6];
enc[3]=~din[3]^din[5];
enc[2]=~din[3]^((din[2]&~din[1])|(din[2]&din[1]&~din[3])|(~din[1]&din[0]));
enc[1]=~din[3]^((~din[2]&din[1])|(din[2]&din[1]&~din[3])|(~din[2]&~din[0]));
enc[0]=~din[3]^din[3];
其中,enc[i]为所述10比特数据中的第i+1位数据,9≥i≥0,且i为整数;din[j]为所述8比特数据中的第j+1位数据,7≥j≥0,且j为整数;~表示执行取反操作,&表示执行与操作,|表示执行或操作,^表示执行异或操作,所述目标10比特数据为二进制数据。
本发明实施例提供的编码装置,采用上述方式将8比特数据编码为目标10比特数据,得到的目标10比特数据中任意连续5位中至少有一位与其他位不相同,相较于传统的编码方法,能够减少每10比特数据(即编码后的每个字节)中连续且相同的数据的个数,可以保证编码后的数据在后续传输过程中有较好的抖动性能,从而降低传输错误的概率。
本发明实施例提供一种显示装置,包括:
控制器和源极驱动芯片,包括控制器及多个源极驱动芯片。
其中,控制器可以包括编码装置,该编码装置可以为图12或图13所示的编码装置,所述源极驱动芯片可以包括解码装置,该解码装置可以执行本发明上述实施例提供的解码方法。
或者,所述控制器可以包括解码装置,该解码装置可以执行本发明上述实施例提供的解码方法,所述源极驱动芯片可以包括编码装置,该编码装置可以为图12或图13所示的编码装置。
实际应用中,由于控制器和源极驱动芯片的数据是可以进行双向传输的,因此,控制器和源极驱动芯片可以均进行数据的编码,所述控制器和每个所述源极驱动芯片均包括本发明实施例提供的编码装置。
所述显示装置为液晶显示装置或有机发光二极管(英文:Organic Light-Emitting Diode;简称:OLED)显示装置,所述控制器为时序控制器、SOC和MCU中的至少一种。可选的,该显示装置还可以为电子纸、面板、手机、平板电脑、电视机、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
本发明实施例提供一种编码装置,包括:
处理器;
用于存储所述处理器的可执行指令的存储器;
其中,所述处理器在执行所述可执行指令时,能够实现本发明实施例提供的编码方法。
本发明实施例提供一种计算机可读存储介质,当所述计算机可读存储介质中的指令由处理组件执行时,使得处理组件能够执行本发明实施例提供的编码方法。
图15示出了本发明一个示例性实施例提供的显示装置1000的结构框图。该装置1000可以是液晶面板、电子纸、OLED面板、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。该显示装置包括控制器及多个源极驱动芯片,控制器为时序控制器、SOC和MCU中的至少一种。通常,装置1000还包括有:处理器1001和存储器1002。
处理器1001可以包括一个或多个处理核心,比如4核心处理器、8核心处理器等。处理器1001可以采用DSP(Digital Signal Processing,数字信号处理)、FPGA(Field-Programmable Gate Array,现场可编程门阵列)、PLA(Programmable Logic Array,可编程逻辑阵列)中的至少一种硬件形式来实现。处理器1001也可以包括主处理器和协处理器,主处理器是用于对在唤醒状态下的数据进行处理的处理器,也称CPU(Central ProcessingUnit,中央处理器);协处理器是用于对在待机状态下的数据进行处理的低功耗处理器。在一些实施例中,处理器1001可以在集成有GPU(Graphics Processing Unit,图像处理器),GPU用于负责显示屏所需要显示的内容的渲染和绘制。一些实施例中,处理器1001还可以包括AI(Artificial Intelligence,人工智能)处理器,该AI处理器用于处理有关机器学习的计算操作。
存储器1002可以包括一个或多个计算机可读存储介质,该计算机可读存储介质可以是非暂态的。存储器1002还可包括高速随机存取存储器,以及非易失性存储器,比如一个或多个磁盘存储设备、闪存存储设备。在一些实施例中,存储器1002中的非暂态的计算机可读存储介质用于存储至少一个指令,该至少一个指令用于被处理器1001所执行以实现本申请中方法实施例提供的数据传输方法。
在一些实施例中,装置1000还可选包括有:外围设备接口1003和至少一个外围设备。处理器1001、存储器1002和外围设备接口1003之间可以通过总线或信号线相连。各个外围设备可以通过总线、信号线或电路板与外围设备接口1003相连。具体地,外围设备包括:射频电路1004、显示屏1005、摄像头1006、音频电路1007、定位组件1008和电源1009中的至少一种。
外围设备接口1003可被用于将I/O(Input/Output,输入/输出)相关的至少一个外围设备连接到处理器1001和存储器1002。在一些实施例中,处理器1001、存储器1002和外围设备接口1003被集成在同一芯片或电路板上;在一些其他实施例中,处理器1001、存储器1002和外围设备接口1003中的任意一个或两个可以在单独的芯片或电路板上实现,本实施例对此不加以限定。
射频电路1004用于接收和发射RF(Radio Frequency,射频)信号,也称电磁信号。射频电路1004通过电磁信号与通信网络以及其他通信设备进行通信。射频电路1004将电信号转换为电磁信号进行发送,或者,将接收到的电磁信号转换为电信号。可选地,射频电路1004包括:天线系统、RF收发器、一个或多个放大器、调谐器、振荡器、数字信号处理器、编解码芯片组、用户身份模块卡等等。射频电路1004可以通过至少一种无线通信协议来与其它装置进行通信。该无线通信协议包括但不限于:万维网、城域网、内联网、各代移动通信网络(2G、3G、4G及5G)、无线局域网和/或WiFi(Wireless Fidelity,无线保真)网络。在一些实施例中,射频电路1004还可以包括NFC(Near Field Communication,近距离无线通信)有关的电路,本申请对此不加以限定。
显示屏1005用于显示UI(User Interface,用户界面)。该UI可以包括图形、文本、图标、视频及其它们的任意组合。当显示屏1005是触摸显示屏时,显示屏1005还具有采集在显示屏1005的表面或表面上方的触摸信号的能力。该触摸信号可以作为控制信号输入至处理器1001进行处理。此时,显示屏1005还可以用于提供虚拟按钮和/或虚拟键盘,也称软按钮和/或软键盘。在一些实施例中,显示屏1005可以为一个,设置装置1000的前面板;在另一些实施例中,显示屏1005可以为至少两个,分别设置在装置1000的不同表面或呈折叠设计;在再一些实施例中,显示屏1005可以是柔性显示屏,设置在装置1000的弯曲表面上或折叠面上。甚至,显示屏1005还可以设置成非矩形的不规则图形,也即异形屏。显示屏1005可以采用LCD(Liquid Crystal Display,液晶显示屏)、OLED(Organic Light-Emitting Diode,有机发光二极管)等材质制备。
摄像头组件1006用于采集图像或视频。可选地,摄像头组件1006包括前置摄像头和后置摄像头。通常,前置摄像头设置在装置的前面板,后置摄像头设置在装置的背面。在一些实施例中,后置摄像头为至少两个,分别为主摄像头、景深摄像头、广角摄像头、长焦摄像头中的任意一种,以实现主摄像头和景深摄像头融合实现背景虚化功能、主摄像头和广角摄像头融合实现全景拍摄以及VR(Virtual Reality,虚拟现实)拍摄功能或者其它融合拍摄功能。在一些实施例中,摄像头组件1006还可以包括闪光灯。闪光灯可以是单色温闪光灯,也可以是双色温闪光灯。双色温闪光灯是指暖光闪光灯和冷光闪光灯的组合,可以用于不同色温下的光线补偿。
音频电路1007可以包括麦克风和扬声器。麦克风用于采集用户及环境的声波,并将声波转换为电信号输入至处理器1001进行处理,或者输入至射频电路1004以实现语音通信。出于立体声采集或降噪的目的,麦克风可以为多个,分别设置在装置1000的不同部位。麦克风还可以是阵列麦克风或全向采集型麦克风。扬声器则用于将来自处理器1001或射频电路1004的电信号转换为声波。扬声器可以是传统的薄膜扬声器,也可以是压电陶瓷扬声器。当扬声器是压电陶瓷扬声器时,不仅可以将电信号转换为人类可听见的声波,也可以将电信号转换为人类听不见的声波以进行测距等用途。在一些实施例中,音频电路1007还可以包括耳机插孔。
定位组件1008用于定位装置1000的当前地理位置,以实现导航或LBS(LocationBased Service,基于位置的服务)。定位组件1008可以是基于美国的GPS(GlobalPositioning System,全球定位系统)、中国的北斗系统或俄罗斯的伽利略系统的定位组件。
电源1009用于为装置1000中的各个组件进行供电。电源1009可以是交流电、直流电、一次性电池或可充电电池。当电源1009包括可充电电池时,该可充电电池可以是有线充电电池或无线充电电池。有线充电电池是通过有线线路充电的电池,无线充电电池是通过无线线圈充电的电池。该可充电电池还可以用于支持快充技术。
在一些实施例中,装置1000还包括有一个或多个传感器1010。该一个或多个传感器1010包括但不限于:加速度传感器1011、陀螺仪传感器1012、压力传感器1013、指纹传感器1014、光学传感器1015以及接近传感器1016。
加速度传感器1011可以检测以装置1000建立的坐标系的三个坐标轴上的加速度大小。比如,加速度传感器1011可以用于检测重力加速度在三个坐标轴上的分量。处理器1001可以根据加速度传感器1011采集的重力加速度信号,控制触摸显示屏1005以横向视图或纵向视图进行用户界面的显示。加速度传感器1011还可以用于游戏或者用户的运动数据的采集。
陀螺仪传感器1012可以检测装置1000的机体方向及转动角度,陀螺仪传感器1012可以与加速度传感器1011协同采集用户对装置1000的3D动作。处理器1001根据陀螺仪传感器1012采集的数据,可以实现如下功能:动作感应(比如根据用户的倾斜操作来改变UI)、拍摄时的图像稳定、游戏控制以及惯性导航。
压力传感器1013可以设置在装置1000的侧边框和/或触摸显示屏1005的下层。当压力传感器1013设置在装置1000的侧边框时,可以检测用户对装置1000的握持信号,由处理器1001根据压力传感器1013采集的握持信号进行左右手识别或快捷操作。当压力传感器1013设置在触摸显示屏1005的下层时,由处理器1001根据用户对触摸显示屏1005的压力操作,实现对UI界面上的可操作性控件进行控制。可操作性控件包括按钮控件、滚动条控件、图标控件、菜单控件中的至少一种。
指纹传感器1014用于采集用户的指纹,由处理器1001根据指纹传感器1014采集到的指纹识别用户的身份,或者,由指纹传感器1014根据采集到的指纹识别用户的身份。在识别出用户的身份为可信身份时,由处理器1001授权该用户执行相关的敏感操作,该敏感操作包括解锁屏幕、查看加密信息、下载软件、支付及更改设置等。指纹传感器1014可以被设置装置1000的正面、背面或侧面。当装置1000上设置有物理按键或厂商Logo时,指纹传感器1014可以与物理按键或厂商Logo集成在一起。
光学传感器1015用于采集环境光强度。在一个实施例中,处理器1001可以根据光学传感器1015采集的环境光强度,控制触摸显示屏1005的显示亮度。具体地,当环境光强度较高时,调高触摸显示屏1005的显示亮度;当环境光强度较低时,调低触摸显示屏1005的显示亮度。在另一个实施例中,处理器1001还可以根据光学传感器1015采集的环境光强度,动态调整摄像头组件1006的拍摄参数。
接近传感器1016,也称距离传感器,通常设置在装置1000的前面板。接近传感器1016用于采集用户与装置1000的正面之间的距离。在一个实施例中,当接近传感器1016检测到用户与装置1000的正面之间的距离逐渐变小时,由处理器1001控制触摸显示屏1005从亮屏状态切换为息屏状态;当接近传感器1016检测到用户与装置1000的正面之间的距离逐渐变大时,由处理器1001控制触摸显示屏1005从息屏状态切换为亮屏状态。
本领域技术人员可以理解,图15中示出的结构并不构成对装置1000的限定,可以包括比图示更多或更少的组件,或者组合某些组件,或者采用不同的组件布置。
本发明实施例提供一种芯片,所述芯片包括可编程逻辑电路和/或程序指令,当所述芯片运行时,用于实现本发明实施例提供的编码方法。
本发明实施例提供一种计算机程序产品,所述计算机程序产品中存储有指令,当其在计算机上运行时,使得计算机执行本发明实施例提供的编码方法。
关于上述实施例中的装置,其中各个模块执行操作的具体方式已经在有关该方法的实施例中进行了详细描述,此处将不做详细阐述说明。并且,本发明实施例中,“/”可以表示转化,例如,8b/10b表示将8比特数据转化为10比特数据。
本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本申请的其它实施方案。本申请旨在涵盖本申请的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本申请的一般性原理并包括本申请未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本申请的真正范围和精神由权利要求指出。
应当理解的是,本申请并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本申请的范围仅由所附的权利要求来限制。
Claims (18)
1.一种编码方法,其特征在于,包括:
将待传输数据的待编码字节对应的8比特数据编码为备选10比特数据,所述待传输数据包括至少一个待编码字节;
当所述待编码字节不是所述待传输数据的首个字节时,检测所述备选10比特数据的第一位数据与所述第一位数据相邻的前一位数据是否相同;
当所述第一位数据与所述前一位数据的数值相同时,将所述备选10比特数据取反,得到目标10比特数据;
当所述第一位数据与所述前一位数据的数值不同时,将所述备选10比特数据确定为目标10比特数据;
其中,所述目标10比特数据为二进制数据。
2.根据权利要求1所述的方法,其特征在于,
所述备选10比特数据满足:
enc[k1]=~din[m];
enc[k2]=~din[m]^F;
其中,enc[k1]为所述备选10比特数据中的指定位数据,enc[k2]为所述备选10比特数据中除所述指定位数据之外的数据,所述din[m]为所述8比特数据中的指定位数据,所述F为基于所述8比特数据中的其他位数据中的至少一者确定的数据,~表示执行取反操作,^表示执行异或操作。
3.根据权利要求2所述的方法,其特征在于,
所述将待传输数据的待编码字节对应的8比特数据编码为备选10比特数据,包括:
按照如下方式将所述8比特数据编码为所述备选10比特数据:
enc[9]=~din[3];
enc[8]=~din[3]^din[7];
enc[7]=~din[3]^din[4];
enc[6]=~din[3]^((~din[2]&~din[1]&~din[4])|(din[2]&din[0])|(din[1]&din[0]));
enc[5]=~din[3]^((~din[2]&~din[1]&~din[4])|(din[2]&~din[0])|(din[1]&~din[0]));
enc[4]=~din[3]^din[6];
enc[3]=~din[3]^din[5];
enc[2]=~din[3]^((din[2]&~din[1])|(din[2]&din[1]&~din[3])|(~din[1]&din[0]));
enc[1]=~din[3]^((~din[2]&din[1])|(din[2]&din[1]&~din[3])|(~din[2]&~din[0]));
enc[0]=~din[3]^din[3];
其中,enc[i]为所述备选10比特数据中的第i+1位数据,9≥i≥0,且i为整数;din[j]为所述8比特数据中的第j+1位数据,7≥j≥0,且j为整数;&表示执行与操作,|表示执行或操作。
4.根据权利要求1至3任一所述的方法,其特征在于,所述备选10比特数据的第一位数据为第一数值,
所述检测所述备选10比特数据的第一位数据与所述第一位数据相邻的前一位数据是否相同,包括:
检测与所述前一位数据是否为所述第一数值;
当所述前一位数据为所述第一数值,确定所述第一位数据与所述前一位数据相同;
当所述前一位数据为所述第一数值,确定所述第一位数据与所述前一位数据不同。
5.根据权利要求1至3任一所述的方法,其特征在于,所述方法还包括:
在编码后的所述待传输数据的预设位置添加第一标识码得到目标数据,所述第一标识码为预设的10比特数据,所述第一标识码包括至少连续6位相同的数据,所述第一标识码用于标识传输内容、传输开始或传输结束,所述编码后的所述待传输数据包括由所述待编码字节对应的8比特数据编码得到的目标10比特数据;
发送所述目标数据。
6.根据权利要求5所述的方法,其特征在于,在编码后的所述待传输数据前添加第一标识码得到目标数据,包括:
将所述第一标识码和第二标识码拼接得到组合码,所述第二标识码为预设的10比特数据,所述第二标识码包括至少连续6位相同的数据,所述第二标识码与所述第一标识码不同;
在编码后的所述待传输数据的预设位置添加所述组合码得到所述目标数据。
7.一种编码方法,其特征在于,包括:
按照如下方式将待传输数据的待编码字节对应的8比特数据编码为目标10比特数据:
enc[9]=~din[3];
enc[8]=~din[3]^din[7];
enc[7]=~din[3]^din[4];
enc[6]=~din[3]^((~din[2]&~din[1]&~din[4])|(din[2]&din[0])|(din[1]&din[0]));
enc[5]=~din[3]^((~din[2]&~din[1]&~din[4])|(din[2]&~din[0])|(din[1]&~din[0]));
enc[4]=~din[3]^din[6];
enc[3]=~din[3]^din[5];
enc[2]=~din[3]^((din[2]&~din[1])|(din[2]&din[1]&~din[3])|(~din[1]&din[0]));
enc[1]=~din[3]^((~din[2]&din[1])|(din[2]&din[1]&~din[3])|(~din[2]&~din[0]));
enc[0]=~din[3]^din[3];
其中,enc[i]为所述10比特数据中的第i+1位数据,9≥i≥0,且i为整数;din[j]为所述8比特数据中的第j+1位数据,7≥j≥0,且j为整数;~表示执行取反操作,&表示执行与操作,|表示执行或操作,^表示执行异或操作,所述目标10比特数据为二进制数据。
8.一种编码装置,其特征在于,包括:
编码模块,用于将待传输数据的待编码字节对应的8比特数据编码为备选10比特数据,所述待传输数据包括至少一个待编码字节;
检测模块,用于当所述待编码字节不是所述待传输数据的首个字节时,检测所述备选10比特数据的第一位数据与所述第一位数据相邻的前一位数据是否相同;
所述编码模块,还用于:
当所述第一位数据与所述前一位数据的数值相同时,将所述备选10比特数据取反,得到目标10比特数据;
当所述第一位数据与所述前一位数据的数值不同时,将所述备选10比特数据确定为目标10比特数据;
其中,所述目标10比特数据为二进制数据。
9.根据权利要求8所述的装置,其特征在于,
所述备选10比特数据满足:
enc[k1]=~din[m];
enc[k2]=~din[m]^F;
其中,enc[k1]为所述备选10比特数据中的指定位数据,enc[k2]为所述备选10比特数据中除所述指定位数据之外的数据,所述din[m]为所述8比特数据中的指定位数据,所述F为基于所述8比特数据中的其他位数据中的至少一者确定的数据,~表示执行取反操作,^表示执行异或操作。
10.根据权利要求9所述的装置,其特征在于,
所述编码模块,用于:
按照如下方式将所述8比特数据编码为所述备选10比特数据:
enc[9]=~din[3];
enc[8]=~din[3]^din[7];
enc[7]=~din[3]^din[4];
enc[6]=~din[3]^((~din[2]&~din[1]&~din[4])|(din[2]&din[0])|(din[1]&din[0]));
enc[5]=~din[3]^((~din[2]&~din[1]&~din[4])|(din[2]&~din[0])|(din[1]&~din[0]));
enc[4]=~din[3]^din[6];
enc[3]=~din[3]^din[5];
enc[2]=~din[3]^((din[2]&~din[1])|(din[2]&din[1]&~din[3])|(~din[1]&din[0]));
enc[1]=~din[3]^((~din[2]&din[1])|(din[2]&din[1]&~din[3])|(~din[2]&~din[0]));
enc[0]=~din[3]^din[3];
其中,enc[i]为所述备选10比特数据中的第i+1位数据,9≥i≥0,且i为整数;din[j]为所述8比特数据中的第j+1位数据,7≥j≥0,且j为整数;&表示执行与操作,|表示执行或操作。
11.根据权利要求8至10任一所述的装置,其特征在于,所述备选10比特数据的第一位数据为第一数值,
所述检测模块,用于:
检测与所述前一位数据是否为所述第一数值;
当所述前一位数据为所述第一数值,确定所述第一位数据与所述前一位数据相同;
当所述前一位数据为所述第一数值,确定所述第一位数据与所述前一位数据不同。
12.根据权利要求8至10任一所述的装置,其特征在于,所述装置还包括:
处理模块,用于在编码后的所述待传输数据的预设位置添加第一标识码得到目标数据,所述第一标识码为预设的10比特数据,所述第一标识码包括至少连续6位相同的数据,所述第一标识码用于标识传输内容、传输开始或传输结束,所述编码后的所述待传输数据包括由所述待编码字节对应的8比特数据编码得到的目标10比特数据;
发送模块,用于发送所述目标数据。
13.根据权利要求12所述的装置,其特征在于,处理模块,用于:
将所述第一标识码和第二标识码拼接得到组合码,所述第二标识码为预设的10比特数据,所述第二标识码包括至少连续6位相同的数据,所述第二标识码与所述第一标识码不同;
在编码后的所述待传输数据的预设位置添加所述组合码得到所述目标数据。
14.一种编码装置,其特征在于,包括:
编码模块,用于按照如下方式将待传输数据的待编码字节对应的8比特数据编码为目标10比特数据:
enc[9]=~din[3];
enc[8]=~din[3]^din[7];
enc[7]=~din[3]^din[4];
enc[6]=~din[3]^((~din[2]&~din[1]&~din[4])|(din[2]&din[0])|(din[1]&din[0]));
enc[5]=~din[3]^((~din[2]&~din[1]&~din[4])|(din[2]&~din[0])|(din[1]&~din[0]));
enc[4]=~din[3]^din[6];
enc[3]=~din[3]^din[5];
enc[2]=~din[3]^((din[2]&~din[1])|(din[2]&din[1]&~din[3])|(~din[1]&din[0]));
enc[1]=~din[3]^((~din[2]&din[1])|(din[2]&din[1]&~din[3])|(~din[2]&~din[0]));
enc[0]=~din[3]^din[3];
其中,enc[i]为所述10比特数据中的第i+1位数据,9≥i≥0,且i为整数;din[j]为所述8比特数据中的第j+1位数据,7≥j≥0,且j为整数;~表示执行取反操作,&表示执行与操作,|表示执行或操作,^表示执行异或操作,所述目标10比特数据为二进制数据。
15.一种显示装置,其特征在于,包括:
控制器和源极驱动芯片,包括控制器及多个源极驱动芯片,所述控制器和每个所述源极驱动芯片均包括权利要求7至12任一所述的编码装置。
16.根据权利要求15所述的显示装置,其特征在于,
所述显示装置为液晶显示装置或OLED显示装置,所述控制器为时序控制器、系统芯片SOC和微控制单元MCU中的至少一种。
17.一种编码装置,其特征在于,包括:
处理器;
用于存储所述处理器的可执行指令的存储器;
其中,所述处理器在执行所述可执行指令时,能够实现权利要求1至7任一所述的编码方法。
18.一种计算机可读存储介质,其特征在于,
当所述计算机可读存储介质中的指令由处理组件执行时,使得处理组件能够执行权利要求1至7任一所述的编码方法。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810979269.7A CN109165001B (zh) | 2018-08-24 | 2018-08-24 | 编码方法、装置及显示装置 |
US16/640,316 US11081044B2 (en) | 2018-08-24 | 2019-08-23 | Encoding method and apparatus, display apparatus, medium and signal transmission system |
EP19852517.2A EP3842921A4 (en) | 2018-08-24 | 2019-08-23 | CODING METHOD AND DEVICE, DISPLAY DEVICE, MEDIA AND SIGNAL TRANSMISSION SYSTEM |
PCT/CN2019/102225 WO2020038459A1 (zh) | 2018-08-24 | 2019-08-23 | 编码方法、装置、显示装置、介质及信号传输系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810979269.7A CN109165001B (zh) | 2018-08-24 | 2018-08-24 | 编码方法、装置及显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109165001A true CN109165001A (zh) | 2019-01-08 |
CN109165001B CN109165001B (zh) | 2020-07-10 |
Family
ID=64896647
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810979269.7A Active CN109165001B (zh) | 2018-08-24 | 2018-08-24 | 编码方法、装置及显示装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US11081044B2 (zh) |
EP (1) | EP3842921A4 (zh) |
CN (1) | CN109165001B (zh) |
WO (1) | WO2020038459A1 (zh) |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2020038459A1 (zh) * | 2018-08-24 | 2020-02-27 | 京东方科技集团股份有限公司 | 编码方法、装置、显示装置、介质及信号传输系统 |
CN111599300A (zh) * | 2020-06-19 | 2020-08-28 | 京东方科技集团股份有限公司 | 信号处理方法、发送及接收信号装置、以及显示装置 |
CN112351107A (zh) * | 2020-11-16 | 2021-02-09 | 百度在线网络技术(北京)有限公司 | 用于编码文件的方法、装置、电子设备及可读存储介质 |
CN112492386A (zh) * | 2020-11-09 | 2021-03-12 | Tcl华星光电技术有限公司 | 解码方法、解码装置及可读存储介质 |
CN112486885A (zh) * | 2020-12-07 | 2021-03-12 | 珠海优特智厨科技有限公司 | 数据帧的生成方法、存储介质及计算机设备 |
WO2022156113A1 (zh) * | 2021-01-19 | 2022-07-28 | Tcl华星光电技术有限公司 | 解码方法、解码设备及可读存储介质 |
TWI783845B (zh) * | 2022-01-04 | 2022-11-11 | 大陸商北京集創北方科技股份有限公司 | 級聯驅動電路之資料傳輸方法、led顯示驅動電路、led顯示裝置及資訊處理裝置 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112947875B (zh) * | 2021-01-28 | 2023-02-07 | Tcl华星光电技术有限公司 | 数据编码方法、装置、存储介质及计算机设备 |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020110157A1 (en) * | 2001-02-14 | 2002-08-15 | Kestrel Solutions | Method and apparatus for providing a gigabit ethernet circuit pack |
CN101112060A (zh) * | 2004-12-29 | 2008-01-23 | 恩尼格玛半导体有限公司 | 16b/10s编码设备和方法 |
US20090213265A1 (en) * | 2008-02-22 | 2009-08-27 | Shigeyuki Yamashita | Signal inputting apparatus and signal inputting method |
CN101548505A (zh) * | 2007-01-26 | 2009-09-30 | 华为技术有限公司 | 多路复用数据流的带宽再利用 |
US20110205247A1 (en) * | 2010-02-22 | 2011-08-25 | Shigeyuki Yamashita | Transmission apparatus, transmission method, reception apparatus, reception method and signal transmission system |
CN102523436A (zh) * | 2011-11-30 | 2012-06-27 | 杭州海康威视数字技术股份有限公司 | 发送终端、接收终端、多路视频光纤传输系统及传输方法 |
CN104579583A (zh) * | 2015-02-09 | 2015-04-29 | 浪潮电子信息产业股份有限公司 | 一种对8b/10b编码方式的改进方法 |
CN106788446A (zh) * | 2016-11-25 | 2017-05-31 | 电子科技大学 | 一种新的8b/10b编码实现方法 |
CN107395539A (zh) * | 2017-08-31 | 2017-11-24 | 华南理工大学 | 一种适用于jesd204b协议中的8b10b编码器设计方法 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5387911A (en) * | 1992-02-21 | 1995-02-07 | Gleichert; Marc C. | Method and apparatus for transmitting and receiving both 8B/10B code and 10B/12B code in a switchable 8B/10B transmitter and receiver |
US5304996A (en) * | 1992-02-21 | 1994-04-19 | Advanced Micro Devices, Inc. | 8B/10B encoder providing one of pair of noncomplementary, opposite disparity codes responsive to running disparity and selected commands |
US7813271B2 (en) | 2006-09-25 | 2010-10-12 | Futurewei Technologies, Inc. | Aggregated link traffic protection |
US7852242B2 (en) * | 2008-05-15 | 2010-12-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Increasing 8B/10B coding speed using a disparity look-ahead table |
CN102014037B (zh) * | 2010-12-07 | 2013-05-01 | 深圳市普方科技有限公司 | 存储转发设备中实现9位数据字节的传输方法及装置 |
CN103957083B (zh) * | 2014-05-16 | 2018-05-15 | 江苏中兴微通信息科技有限公司 | 一种提高信令帧传输鲁棒性的方法及装置 |
CN104052577B (zh) * | 2014-06-23 | 2017-11-24 | 硅谷数模半导体(北京)有限公司 | 信号传输的处理方法和装置及视频数据的传输方法和系统 |
CN108694918B (zh) * | 2017-06-09 | 2021-09-28 | 京东方科技集团股份有限公司 | 编码方法及装置、解码方法及装置及显示装置 |
CN109165001B (zh) * | 2018-08-24 | 2020-07-10 | 京东方科技集团股份有限公司 | 编码方法、装置及显示装置 |
-
2018
- 2018-08-24 CN CN201810979269.7A patent/CN109165001B/zh active Active
-
2019
- 2019-08-23 US US16/640,316 patent/US11081044B2/en active Active
- 2019-08-23 EP EP19852517.2A patent/EP3842921A4/en active Pending
- 2019-08-23 WO PCT/CN2019/102225 patent/WO2020038459A1/zh unknown
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020110157A1 (en) * | 2001-02-14 | 2002-08-15 | Kestrel Solutions | Method and apparatus for providing a gigabit ethernet circuit pack |
CN101112060A (zh) * | 2004-12-29 | 2008-01-23 | 恩尼格玛半导体有限公司 | 16b/10s编码设备和方法 |
CN101548505A (zh) * | 2007-01-26 | 2009-09-30 | 华为技术有限公司 | 多路复用数据流的带宽再利用 |
US20090213265A1 (en) * | 2008-02-22 | 2009-08-27 | Shigeyuki Yamashita | Signal inputting apparatus and signal inputting method |
US20110205247A1 (en) * | 2010-02-22 | 2011-08-25 | Shigeyuki Yamashita | Transmission apparatus, transmission method, reception apparatus, reception method and signal transmission system |
CN102523436A (zh) * | 2011-11-30 | 2012-06-27 | 杭州海康威视数字技术股份有限公司 | 发送终端、接收终端、多路视频光纤传输系统及传输方法 |
CN104579583A (zh) * | 2015-02-09 | 2015-04-29 | 浪潮电子信息产业股份有限公司 | 一种对8b/10b编码方式的改进方法 |
CN106788446A (zh) * | 2016-11-25 | 2017-05-31 | 电子科技大学 | 一种新的8b/10b编码实现方法 |
CN107395539A (zh) * | 2017-08-31 | 2017-11-24 | 华南理工大学 | 一种适用于jesd204b协议中的8b10b编码器设计方法 |
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2020038459A1 (zh) * | 2018-08-24 | 2020-02-27 | 京东方科技集团股份有限公司 | 编码方法、装置、显示装置、介质及信号传输系统 |
US11081044B2 (en) | 2018-08-24 | 2021-08-03 | Beijing Boe Display Technology Co., Ltd. | Encoding method and apparatus, display apparatus, medium and signal transmission system |
CN111599300A (zh) * | 2020-06-19 | 2020-08-28 | 京东方科技集团股份有限公司 | 信号处理方法、发送及接收信号装置、以及显示装置 |
CN112492386A (zh) * | 2020-11-09 | 2021-03-12 | Tcl华星光电技术有限公司 | 解码方法、解码装置及可读存储介质 |
US11817882B2 (en) | 2020-11-09 | 2023-11-14 | Tcl China Star Optoelectronics Technology Co., Ltd. | Decoding method, decoding device, and readable storage medium |
CN112351107A (zh) * | 2020-11-16 | 2021-02-09 | 百度在线网络技术(北京)有限公司 | 用于编码文件的方法、装置、电子设备及可读存储介质 |
CN112351107B (zh) * | 2020-11-16 | 2023-10-03 | 百度在线网络技术(北京)有限公司 | 用于编码文件的方法、装置、电子设备及可读存储介质 |
CN112486885A (zh) * | 2020-12-07 | 2021-03-12 | 珠海优特智厨科技有限公司 | 数据帧的生成方法、存储介质及计算机设备 |
CN112486885B (zh) * | 2020-12-07 | 2024-06-07 | 珠海优特智厨科技有限公司 | 数据帧的生成方法、存储介质及计算机设备 |
WO2022156113A1 (zh) * | 2021-01-19 | 2022-07-28 | Tcl华星光电技术有限公司 | 解码方法、解码设备及可读存储介质 |
TWI783845B (zh) * | 2022-01-04 | 2022-11-11 | 大陸商北京集創北方科技股份有限公司 | 級聯驅動電路之資料傳輸方法、led顯示驅動電路、led顯示裝置及資訊處理裝置 |
Also Published As
Publication number | Publication date |
---|---|
WO2020038459A1 (zh) | 2020-02-27 |
US20210174732A1 (en) | 2021-06-10 |
CN109165001B (zh) | 2020-07-10 |
EP3842921A1 (en) | 2021-06-30 |
US11081044B2 (en) | 2021-08-03 |
EP3842921A4 (en) | 2022-06-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109165001A (zh) | 编码方法、装置及显示装置 | |
CN109800877B (zh) | 神经网络的参数调整方法、装置及设备 | |
CN113347435B (zh) | 预测模式的解码、编码方法及装置 | |
CN109976570A (zh) | 数据传输方法、装置及显示装置 | |
WO2019165786A1 (zh) | 数据传输方法、装置及系统、显示装置 | |
WO2019192244A1 (zh) | 参数配置方法、装置及显示装置 | |
CN110830819B (zh) | 编码、解码方法、编码端和解码端 | |
CN109616058B (zh) | 数据传输方法及装置、液晶显示装置 | |
CN108491748B (zh) | 图形码的识别及生成方法、装置及计算机可读存储介质 | |
CN110459180A (zh) | 驱动控制方法、装置及显示装置 | |
CN109276895A (zh) | 积木系统、拓扑结构识别的方法、装置及系统 | |
CN110535890A (zh) | 文件上传的方法和装置 | |
CN113192519B (zh) | 音频编码方法和装置以及音频解码方法和装置 | |
CN106230581A (zh) | Sm3消息处理方法和装置 | |
CN110377914B (zh) | 字符识别方法、装置及存储介质 | |
CN112990421B (zh) | 优化深度学习网络的运行过程的方法、装置及存储介质 | |
CN112054804A (zh) | 压缩数据、解压数据的方法及装置 | |
CN111339735A (zh) | 字符串长度计算方法及装置、计算机存储介质 | |
CN110443841A (zh) | 地面深度的测量方法、装置及系统 | |
CN110688519B (zh) | 播放媒体数据的方法、装置、系统、设备及存储介质 | |
CN114362887A (zh) | 数据发送、数据接收方法、装置、设备及存储介质 | |
CN114329539A (zh) | 加密图像的方法、校验图像的方法、装置及系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |