CN109144583A - 基于国产平台的主板信息获取方法、装置、系统及设备 - Google Patents

基于国产平台的主板信息获取方法、装置、系统及设备 Download PDF

Info

Publication number
CN109144583A
CN109144583A CN201810836319.6A CN201810836319A CN109144583A CN 109144583 A CN109144583 A CN 109144583A CN 201810836319 A CN201810836319 A CN 201810836319A CN 109144583 A CN109144583 A CN 109144583A
Authority
CN
China
Prior art keywords
memory
mainboard
output system
basic input
mainboard information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201810836319.6A
Other languages
English (en)
Inventor
黄叶胜
王博
陈志列
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
EVOC Intelligent Technology Co Ltd
Original Assignee
EVOC Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by EVOC Intelligent Technology Co Ltd filed Critical EVOC Intelligent Technology Co Ltd
Priority to CN201810836319.6A priority Critical patent/CN109144583A/zh
Publication of CN109144583A publication Critical patent/CN109144583A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4411Configuring for operating with peripheral devices; Loading of device drivers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0796Safety measures, i.e. ensuring safe condition in the event of error, e.g. for controlling element

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Quality & Reliability (AREA)
  • Communication Control (AREA)

Abstract

一种基于国产平台的主板信息获取方法、装置、系统及设备,包括:控制基本输入输出系统与存储器通信连接;根据预设通信协议与基本输入输出系统进行通信,通过基本输入输出系统获取主板信息,得到主板信息数据并写入存储器;将存储器切换至与BMC通信连接。通过控制基本输入输出系统与存储器的通信连接,通过基本输入输出系统获取主板设备对应的主板信息数据之后,根据预设通信协议将主板信息数据写入存储器进行存储,将切换到存储器与BMC连接,BMC通过预设通信协议读取存储器中的信息数据,从而实现BMC对主板设备的访问,能够避免发生由于访问地址字节不一样而导致主板CPU、内存条以及PCIE等信息访问失败的问题。

Description

基于国产平台的主板信息获取方法、装置、系统及设备
技术领域
本申请涉及信息技术领域,特别是涉及一种基于国产平台的主板信息获取方法、装置、系统及计算机设备。
背景技术
在IPMI(Intelligent Platform Management Interface,智能平台管理接口规范)管理平台中,BMC(Baseboard Management Controller,基板管理控制器)是其核心控制器,系统管理软件均是通过与BMC通信来实现对各个被管理器的控制,BMC独立于服务器操作系统外,当服务器操作系统关机或不能正常运行时,仍能实现对服务器进行管理与访问。
传统的BMC在获取主板信息时,通过LPC(Low Pin Count,少引脚数)总线来获取CPU(Central Processing Unit,中央处理器)、内存条、PCIE(Peripheral ComponentInterconnect Express,一种高速串行计算机扩展总线标准)插口等信息。然而,LPC访问外部只支持四字节访问地址,国产平台,如基于飞腾BIOS(Basic Input Output System,基本输入输出系统)与BMC连接的IO(Input Output,输入输出)端口不是四字节地址,所以BMC不能访问到主板CPU、内存条以及PCIE等信息。
发明内容
基于此,有必要针对国产平台中基板管理控制器无法访问到主板信息的问题,提供一种基于国产平台的主板信息获取方法、装置、系统及计算机设备。
一种基于国产平台的主板信息获取方法,所述方法包括:控制基本输入输出系统与存储器通信连接;根据预设通信协议与基本输入输出系统进行通信,通过所述基本输入输出系统获取主板信息,得到主板信息数据并写入所述存储器;将所述存储器切换至与基板管理控制器通信连接,所述存储器用于所述基板管理控制器通过所述预设通信协议从所述存储器中读取所述主板信息数据。
在一个实施例中,所述控制基本输入输出系统与存储器通信连接的步骤,包括:通过I2C总线将基本输入输出系统与存储器通信连接。
在一个实施例中,所述将所述存储器切换至与基板管理控制器通信连接的步骤,包括:通过I2C总线将存储器切换至与基板管理控制器通信连接。
在一个实施例中,所述通信协议包括整体数据头、基本输入输出系统信息、设备状态、单个设备数据头和单个设备信息。
一种基于国产平台的主板信息获取装置,所述装置包括:通信连接模块,用于控制基本输入输出系统与存储器通信连接;主板信息数据获取模块,用于根据预设通信协议与基本输入输出系统进行通信,通过所述基本输入输出系统获取主板信息,得到主板信息数据并写入所述存储器;连接切换模块,用于将所述存储器切换至与基板管理控制器通信连接,所述存储器用于所述基板管理控制器通过所述预设通信协议从所述存储器中读取所述主板信息数据。
在一个实施例中,所述装置还包括:主板信息显示模块,用于控制所述基板管理控制器对所述主板信息数据进行解析得到主板信息,并通过信息显示页面显示。
一种基于国产平台的主板信息获取系统,所述系统包括:基本输入输出系统、控制装置、存储器和基板管理控制器,所述基本输入输出系统连接所述控制装置,所述存储器连接所述控制装置,所述基板管理控制器连接所述控制装置,所述基本输入输出系统用于获取主板信息,得到主板信息数据;所述控制装置用于控制基本输入输出系统与存储器通信连接后,根据预设通信协议与基本输入输出系统进行通信将所述主板信息数据写入所述存储器;所述基板管理控制器用于当控制装置将所述存储器切换至与基板管理控制器通信连接时,根据所述预设通信协议从所述存储器中读取所述主板信息数据。
在一个实施例中,所述存储器为非易失性随机访问存储器。
在一个实施例中,所述基板管理控制器对所述主板信息数据进行解析得到主板信息,并通过信息显示页面显示。
一种计算机设备,包括存储器和处理器,所述存储器存储有计算机程序,所述处理器执行所述计算机程序时实现上述任一项所述方法的步骤。
上述基于国产平台的主板信息获取方法、装置、系统及计算机设备,首先控制基本输入输出系统与存储器的通信连接,通过基本输入输出系统获取主板设备对应的主板信息数据之后,根据预设通信协议将主板信息数据写入存储器进行存储,然后将切换到存储器与基板管理控制器连接,基板管理控制器通过预设通信协议读取存储器中的信息数据,从而实现基板管理控制器对主板设备的访问,能够避免发生由于访问地址字节不一样而导致主板CPU、内存条以及PCIE等信息访问失败的问题。
附图说明
图1为一实施例中基于国产平台的主板信息获取方法流程图;
图2为另一实施例中基于国产平台的主板信息获取方法流程图;
图3为一实施例中基于国产平台的主板信息获取装置结构示意图;
图4为另一实施例中基于国产平台的主板信息获取装置结构示意图;
图5为一实施例中基于国产平台的主板信息获取系统结构示意图;
图6为一实施例中计算机设备的内部结构图。
具体实施方式
为了便于理解本申请,下面将参照相关附图对本申请进行更全面的描述。附图中给出了本申请的较佳的实施例。但是,本申请可以以许多不同的形式来实现,并不限于本文所描述的实施例。相反地,提供这些实施例的目的是使对本申请的公开内容的理解更加透彻全面。
请参阅图1,一种基于国产平台的主板信息获取方法,包括步骤S100、步骤S200和步骤S300。
步骤S100,控制基本输入输出系统与存储器通信连接。具体地,基本输入输出系统包括存储有BIOS设置程序的BIOS芯片,通过基本输入输出系统能够访问到跟硬件设备的设备信息,得到相应的信息数据。通过控制基本输入输出系统与存储器通信连接,使基本输入输出系统能够与存储器进行通信,从而将基本输入输出系统获取的信息数据传输到存储器。
进一步地,在一个实施例中,请参阅图2,步骤S100具体包括步骤S110。
步骤S110,通过I2C总线将基本输入输出系统与存储器通信连接。具体地,I2C(Inter-Integrated Circuit)总线是一种双向二线制同步串行总线,包括串行数据线和串行时钟线,只需要两根线即可在连接于总线上的器件之间传送信息。通过I2C总线将基本输入输出系统和存储器连接,具有结构简单、消耗资源少的优点。可以理解,在其它实施例中,还可以采用其它总线来实现基本输入输出系统和存储器之间的通信,例如SPI(SerialPeripheral Interface,串行外设接口)总线等,只要能够实现基本输入输出系统与存储器之间的通信连接即可。
步骤S200,根据预设通信协议与基本输入输出系统进行通信,通过基本输入输出系统获取主板信息,得到主板信息数据并写入存储器。
具体地,控制基本输入输出系统与存储器通信连接之后,基本输入输出系统能够获取主板信息,得到相应的主板信息数据,并且通过预设的通信协议将所获取的主板信息数据写入存储器进行存储。应当指出的是,主板信息包括CPU信息、内存条信息和PCIE信息等。基本输入输出系统获取主板信息之后,进行处理得到相应的主板信息数据,通过预设的通信协议写入存储器进行存储,以便于其它设备需要访问主板信息时,能够直接从存储器进行读取,具有操作便利性高的优点。可以理解,在一个实施例中,还可以是在控制基本输入输出系统与存储器连接之前,基本输入输出系统已经获取相应的主板信息数据,在控制基本输入输出系统与存储器连接之后,直接将所得到主板信息数据写入存储器进行存储即可。
进一步地,在一个实施例中,通信协议包括整体数据头、基本输入输出系统信息、设备状态、单个设备数据头和单个设备信息。
具体地,在根据预设通信协议将主板信息数据写入存储器时,每一数据模块均是按照顺序进行读写的,在一个实施例中,按照整个数据头、基本输入输出系统信息、设备状态、单个设备数据头和单个设备信息的数据模块顺序将主板信息数据写入存储器。其中,整体数据头用来定义数据入口、整个数据长度以及数据校验;设备状态是指主板上知否挂有CPU、内存条或PCIE设备以及挂有的CPU、内存条或PCIE设备的数量;单个设备数据头定义了该设备的数据入口、数据长度以及设备的路径等。应当指出的是,设备路径是指挂在该设备下的设备号,例如,CPU0设备和PCIE0设备,其中CPU0设备的路径为CPU0,PCIE0设备的路径为CPU0/CPU_RP_0/PCIE SLOT1。可以理解,单个设备数据头和单个设备信息的数量并不是唯一的,具体单个设备数据头和单个设备信息的数量与主板上挂有的设备数量一致,每一设备对应有相应的单个设备数据头和单个设备信息。在一个实施例中,主板挂有的设备为CPU、内存条和PCIE,相应的单个设备数据头和单个设备信息的数量也为三个,分别与CPU、内存条和PCIE对应。进一步地,在一个实施例中,CPU、内存条和PCIE所对应的单个设备数据头和单个设备信息的顺序为:CPU设备数据头与CPU设备信息-内存条数据头与内存条设备信息-PCIE设备数据头与PCIE设备信息。可以理解,CPU、内存条和PCIE所对应的单个设备数据头和单个设备信息的顺序并不是唯一的,在其它实施例中,还可以是以另外的顺序进行排列,相应的在进行主板信息数据写入时,数据模块的写入顺序也不一致,同样能够实现将所获取的主板信息数据写入存储器。
步骤S300,将存储器切换至基板管理控制器通信连接。具体地,存储器用于BMC通过预设通信协议从存储器中读取主板信息数据。当基本输入输出系统将主板信息数据根据预设的通信协议写入存储器之后,切断存储器与基本输入输出系统的通信连接,控制存储器与BMC通信连接,以便于BMC能够根据预设的通信协议及时从存储器获取存储器所存储的主板信息数据。可以理解,在一个实施例中,当BMC需要获取主板信息数据时,控制存储器与BMC通信连接之后,BMC根据预设的通信协议读取存储器存储的主板信息数据,基本输入输出系统仍然与存储器进行通信连接,实时地将主板信息数据写入存储器进行存储。应当指出的是,预设通信协议与上述基本输入输出系统将主板信息写入存储器使得预设通信协议一致,这里不再赘述。
进一步地,在一个实施例中,请参阅图2,步骤S300具体包括步骤S310。
步骤S310,通过I2C总线将存储器切换至与基板管理控制器通信连接。具体地,当BMC需要获取主板信息时,通过I2C总线将BMC与存储器通信连接,然后BMC根据预设的通信协议从存储器中读取所需要获取的主板信息数据。通过I2C总线将BMC和存储器连接,具有结构简单、消耗资源少的优点。可以理解,在其它实施例中,还可以采用其它总线来实现基本输入输出系统和存储器之间的通信,例如SPI总线等,只要能够实现基本输入输出系统与存储器之间的通信连接即可。
应该理解的是,虽然图1-2的流程图中的各个步骤按照箭头的指示依次显示,但是这些步骤并不是必然按照箭头指示的顺序依次执行。除非本文中有明确的说明,这些步骤的执行并没有严格的顺序限制,这些步骤可以以其它的顺序执行。而且,图1-2中的至少一部分步骤可以包括多个子步骤或者多个阶段,这些子步骤或者阶段并不必然是在同一时刻执行完成,而是可以在不同的时刻执行,这些子步骤或者阶段的执行顺序也不必然是依次进行,而是可以与其它步骤或者其它步骤的子步骤或者阶段的至少一部分轮流或者交替地执行。
上述基于国产平台的主板信息获取方法,首先控制基本输入输出系统与存储器的通信连接,通过基本输入输出系统获取主板设备对应的主板信息数据之后,根据预设通信协议将主板信息数据写入存储器进行存储,然后将切换到存储器与基板管理控制器连接,基板管理控制器通过预设通信协议读取存储器中的信息数据,从而实现基板管理控制器对主板设备的访问,能够避免发生由于访问地址字节不一样而导致主板CPU、内存条以及PCIE等信息访问失败的问题。
请参阅图3,一种基于国产平台的主板信息获取装置,包括:通信连接模块100、主板信息数据获取模块200和连接切换模块300。
通信连接模块100,用于控制基本输入输出系统与存储器通信连接。具体地,基本输入输出系统包括存储有BIOS设置程序的BIOS芯片,通过基本输入输出系统能够访问到跟硬件设备的设备信息,得到相应的信息数据。通过控制基本输入输出系统与存储器通信连接,使基本输入输出系统能够与存储器进行通信,从而将基本输入输出系统获取的信息数据传输到存储器。
进一步地,在一个实施例中,可以通过I2C总线将基本输入输出系统与存储器通信连接,I2C总线是一种双向二线制同步串行总线,包括串行数据线和串行时钟线,只需要两根线即可在连接于总线上的器件之间传送信息。通过I2C总线将基本输入输出系统和存储器连接,具有结构简单、消耗资源少的优点。
主板信息数据获取模块200,用于根据预设通信协议与基本输入输出系统进行通信,通过基本输入输出系统获取主板信息,得到主板信息数据并写入存储器。
具体地,控制基本输入输出系统与存储器通信连接之后,基本输入输出系统能够获取主板信息,得到相应的主板信息数据,并且通过预设的通信协议将所获取的主板信息数据写入存储器进行存储。应当指出的是,主板信息包括CPU信息、内存条信息和PCIE信息等。基本输入输出系统获取主板信息之后,进行处理得到相应的主板信息数据,通过预设的通信协议写入存储器进行存储,以便于其它设备需要访问主板信息时,能够直接从存储器进行读取,具有操作便利性高的优点。可以理解,在一个实施例中,还可以是在控制基本输入输出系统与存储器连接之前,基本输入输出系统已经获取相应的主板信息数据,在控制基本输入输出系统与存储器连接之后,直接将所得到主板信息数据写入存储器进行存储即可。
连接切换模块300,用于将存储器切换至基板管理控制器通信连接。具体地,存储器用于BMC通过预设通信协议从存储器中读取主板信息数据。当基本输入输出系统将主板信息数据根据预设的通信协议写入存储器之后,切断存储器与基本输入输出系统的通信连接,控制存储器与BMC通信连接,以便于BMC能够根据预设的通信协议及时从存储器获取存储器所存储的主板信息数据。进一步地,在一个实施例中,通过I2C总线将存储器切换至与BMC通信连接。具体地,当BMC需要获取主板信息时,通过I2C总线将BMC与存储器通信连接,然后BMC根据预设的通信协议从存储器中读取所需要获取的主板信息数据。通过I2C总线将基本输入输出系统和存储器连接,具有结构简单、消耗资源少的优点。
在一个实施例中,请参阅图4,基于国产平台的主板信息获取装置还包括信息展示模块400。
信息展示模块400,用于控制基板管理控制器对主板信息数据进行解析得到主板信息,并通过信息显示页面显示。具体地,主板信息数据以二进制的形式存储于存储器,BMC获取主板信息时,从存储器获取的时表征主板信息的一些二进制数据,为了方便用户获取对应的主板信息,将主板信息数据发送到BMC的信息显示页面进行解析并显示,得到相对应的主板信息。
上述基于国产平台的主板信息获取装置,首先控制基本输入输出系统与存储器的通信连接,通过基本输入输出系统获取主板设备对应的主板信息数据之后,根据预设通信协议将主板信息数据写入存储器进行存储,然后将切换到存储器与基板管理控制器连接,基板管理控制器通过预设通信协议读取存储器中的信息数据,从而实现基板管理控制器对主板设备的访问,能够避免发生由于访问地址字节不一样而导致主板CPU、内存条以及PCIE等信息访问失败的问题。
请参阅图5,一种基于国产平台的主板信息获取系统,包括:基本输入输出系统110、控制装置130、存储器120和基板管理控制器140,基本输入输出系统110连接控制装置130,存储器120连接控制装置130,基板管理控制器140连接控制装置130,基本输入输出系统110用于获取主板信息,得到主板信息数据;控制装置130用于控制基本输入输出系统110与存储器120通信连接后,根据预设通信协议与基本输入输出系统110进行通信将主板信息数据写入存储器120;基板管理控制器140用于当控制装置130将存储器120切换至与基板管理控制器140通信连接时,根据预设通信协议从存储器120中读取主板信息数据。
具体地,控制装置130能够控制基本输入输出系统110与存储器120之间通信连接,从而使得基本输入输出系统110能够将获取的主板信息数据按照预设的通信协议写入存储器120进行存储;当基板管理控制器140需要获取主板信息数据时,控制器130还能控制存储器120切换至与基板管理控制器140通信连接,从而使基板管理控制器140按照预设的通信协议从存储器120中读取相应的主板信息数据。进一步地,控制装置130控制基板管理控制器140与存储器120通信连接,并从存储器120中读取主板信息数据之后,还控制基板管理控制器140将主板信息数据发送至基板管理控制器140的信息显示页面进行解析,得到主板信息并显示,以便于工作人员能够及时获取相应的主板信息。
在一个实施例中,BMC对主板信息数据进行解析得到主板信息,并通过信息显示页面显示。具体地,主板信息数据以二进制的形式存储于存储器,BMC获取主板信息时,从存储器获取的时表征主板信息的一些二进制数据,为了方便用户获取对应的主板信息,将主板信息数据发送到BMC的信息显示页面进行解析并显示,得到相对应的主板信息。
进一步地,在一个实施例中,控制装置120通过I2C总线控制基本输入输出系统110与存储器120通信连接。具体地,I2C总线是一种双向二线制同步串行总线,包括串行数据线和串行时钟线,只需要两根线即可在连接于总线上的器件之间传送信息。通过I2C总线将基本输入输出系统110和存储器120连接,具有结构简单、消耗资源少的优点。可以理解,在其它实施例中,还可以采用其它总线来实现基本输入输出系统110和存储器120之间的通信,例如SPI总线等,只要能够实现基本输入输出系统110与存储器之间120的通信连接即可。
更进一步地,在一个实施例中,控制装置130通过I2C总线控制存储器120切换至与基板管理控制器140通信连接。具体地,当基板管理控制器140需要获取主板信息时,通过I2C总线将基板管理控制器140与存储器120通信连接,然后基板管理控制器140根据预设的通信协议从存储器中读取所需要获取的主板信息数据。通过I2C总线将基板管理控制器140和存储器120连接,具有结构简单、消耗资源少的优点。应当指出的是,控制装置140与I2C总线构成一控制系统,通过该控制系统控制基本输入输出系统110与存储器120通信连接,使基本输入输出系统110按照预设的通信协议将主板信息数据写入存储器120进行存储,并且还能控制存储器120与基板管理控制器140通信连接,从而使基板管理控制器140按照预设的通信协议从存储器120读取主板信息数据,进而间接实现基板管理控制器140对主板的访问。
在一个实施例中,存储器为非易失性随机访问存储器(Nvram,Non-VolatileRandom Access Memory)。具体地,非易失性随机访问存储器是指断电之后,所存储的数据不丢失的随机访问存储器。NVRAM主要有两种,分别是多层式存储(MLC,Multi Level Cell)及单层式存储(SLC,Single Level Cell)。两者读取速度差异不大,使用MLC颗粒的固态硬盘成本较使用SLC的低,但是写入速度较低、使用寿命也较短。具体采用哪一种形式的非易失性随机访问存储器,应当根据实际情况进行确定。通过采用非易失性随机访问存储器来对主板信息数据进行存储,具有数据传输速度快、容量大和存储稳定的优点。可以理解,在其它实施例中,还可以选用其它类型的存储器来对主板信息数据进行存储,例如RAM等,只要能够实现对主板信息数据的读写以及存储即可。
上述基于国产平台的主板信息获取系统,首先控制基本输入输出系统与存储器的通信连接,通过基本输入输出系统获取主板设备对应的主板信息数据之后,根据预设通信协议将主板信息数据写入存储器进行存储,然后将切换到存储器与基板管理控制器连接,基板管理控制器通过预设通信协议读取存储器中的信息数据,从而实现基板管理控制器对主板设备的访问,能够避免发生由于访问地址字节不一样而导致主板CPU、内存条以及PCIE等信息访问失败的问题。
在一个实施例中,提供了一种计算机设备,该计算机设备可以是服务器,其内部结构图可以如图6所示。该计算机设备包括通过系统总线连接的处理器、存储器、网络接口和数据库。其中,该计算机设备的处理器用于提供计算和控制能力。该计算机设备的存储器包括非易失性存储介质、内存条储器。该非易失性存储介质存储有操作系统、计算机程序和数据库。该内存条储器为非易失性存储介质中的操作系统和计算机程序的运行提供环境。该计算机设备的数据库用于存储主板信息数据。该计算机设备的网络接口用于与外部的终端通过网络连接通信。该计算机程序被处理器执行时以实现一种基于国产平台的主板信息获取方法。
本领域技术人员可以理解,图6中示出的结构,仅仅是与本申请方案相关的部分结构的框图,并不构成对本申请方案所应用于其上的计算机设备的限定,具体的计算机设备可以包括比图中所示更多或更少的部件,或者组合某些部件,或者具有不同的部件布置。
在一个实施例中,提供了一种计算机设备,包括存储器和处理器,存储器中存储有计算机程序,该处理器执行计算机程序时实现以下步骤:控制基本输入输出系统与存储器通信连接;根据预设通信协议与基本输入输出系统进行通信,通过基本输入输出系统获取主板信息,得到主板信息数据并写入存储器;将存储器切换至与BMC通信连接,存储器用于BMC通过预设通信协议从存储器中读取主板信息数据。
在一个实施例中,处理器执行计算机程序时还实现以下步骤:将主板信息数据发送到信息显示页面进行解析,得到对应主板信息并显示。
在一个实施例中,处理器执行计算机程序时还实现以下步骤:通过I2C总线将基本输入输出系统与存储器通信连接。
在一个实施例中,处理器执行计算机程序时还实现以下步骤:通过I2C总线将存储器切换至与BMC通信连接。
上述计算机设备,首先控制基本输入输出系统与存储器的通信连接,通过基本输入输出系统获取主板设备对应的主板信息数据之后,根据预设通信协议将主板信息数据写入存储器进行存储,然后将切换到存储器与基板管理控制器连接,基板管理控制器通过预设通信协议读取存储器中的信息数据,从而实现基板管理控制器对主板设备的访问,能够避免发生由于访问地址字节不一样而导致主板CPU、内存条以及PCIE等信息访问失败的问题。
以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本申请的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对申请专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本申请构思的前提下,还可以做出若干变形和改进,这些都属于本申请的保护范围。因此,本申请专利的保护范围应以所附权利要求为准。

Claims (10)

1.一种基于国产平台的主板信息获取方法,其特征在于,所述方法包括:
控制基本输入输出系统与存储器通信连接;
根据预设通信协议与基本输入输出系统进行通信,通过所述基本输入输出系统获取主板信息,得到主板信息数据并写入所述存储器;
将所述存储器切换至与基板管理控制器通信连接,所述存储器用于所述基板管理控制器通过所述预设通信协议从所述存储器中读取所述主板信息数据。
2.根据权利要求1所述的基于国产平台的主板信息获取方法,其特征在于,所述控制基本输入输出系统与存储器通信连接的步骤,包括:
通过I2C总线将基本输入输出系统与存储器通信连接。
3.根据权利要求2所述的基于国产平台的主板信息获取方法,其特征在于,所述将所述存储器切换至与基板管理控制器通信连接的步骤,包括:
通过I2C总线将所述存储器切换至与基板管理控制器通信连接。
4.根据权利要求1所述的基于国产平台的主板信息获取方法,其特征在于,所述通信协议包括整体数据头、基本输入输出系统信息、设备状态、单个设备数据头和单个设备信息。
5.一种基于国产平台的主板信息获取装置,其特征在于,所述装置包括:
通信连接模块,用于控制基本输入输出系统与存储器通信连接;
主板信息数据获取模块,用于根据预设通信协议与基本输入输出系统进行通信,通过所述基本输入输出系统获取主板信息,得到主板信息数据并写入所述存储器;
连接切换模块,用于将所述存储器切换至与基板管理控制器通信连接,所述存储器用于所述基板管理控制器通过所述预设通信协议从所述存储器中读取所述主板信息数据。
6.根据权利要求5所述的基于国产平台的主板信息获取装置,其特征在于,所述装置还包括:
主板信息显示模块,用于控制所述基板管理控制器对所述主板信息数据进行解析得到主板信息,并通过信息显示页面显示。
7.一种基于国产平台的主板信息获取系统,其特征在于,所述系统包括:基本输入输出系统、控制装置、存储器和基板管理控制器,所述基本输入输出系统连接所述控制装置,所述存储器连接所述控制装置,所述基板管理控制器连接所述控制装置,
所述基本输入输出系统用于获取主板信息,得到主板信息数据;所述控制装置用于控制基本输入输出系统与存储器通信连接后,根据预设通信协议与基本输入输出系统进行通信将所述主板信息数据写入所述存储器;所述基板管理控制器用于当控制装置将所述存储器切换至与基板管理控制器通信连接时,根据所述预设通信协议从所述存储器中读取所述主板信息数据。
8.根据权利要求7所述的基于国产平台的主板信息获取系统,其特征在于,所述存储器为非易失性随机访问存储器。
9.根据权利要求7所述的基于国产平台的主板信息获取系统,其特征在于,所述基板管理控制器对所述主板信息数据进行解析得到主板信息,并通过信息显示页面显示。
10.一种计算机设备,包括存储器和处理器,所述存储器存储有计算机程序,其特征在于,所述处理器执行所述计算机程序时实现权利要求1至4中任一项所述方法的步骤。
CN201810836319.6A 2018-07-26 2018-07-26 基于国产平台的主板信息获取方法、装置、系统及设备 Pending CN109144583A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810836319.6A CN109144583A (zh) 2018-07-26 2018-07-26 基于国产平台的主板信息获取方法、装置、系统及设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810836319.6A CN109144583A (zh) 2018-07-26 2018-07-26 基于国产平台的主板信息获取方法、装置、系统及设备

Publications (1)

Publication Number Publication Date
CN109144583A true CN109144583A (zh) 2019-01-04

Family

ID=64798887

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810836319.6A Pending CN109144583A (zh) 2018-07-26 2018-07-26 基于国产平台的主板信息获取方法、装置、系统及设备

Country Status (1)

Country Link
CN (1) CN109144583A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111143256A (zh) * 2019-11-29 2020-05-12 苏州浪潮智能科技有限公司 一种读取现场可更换单元信息的方法和装置
CN116126409A (zh) * 2023-02-27 2023-05-16 宁畅信息产业(北京)有限公司 系统配置信息的获取、修改方法、装置、设备以及介质

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102323905A (zh) * 2011-07-21 2012-01-18 曙光信息产业股份有限公司 一种龙芯主板的远程监控系统
CN105677500A (zh) * 2016-01-05 2016-06-15 浪潮电子信息产业股份有限公司 一种实时服务器故障诊断的方法
CN107239359A (zh) * 2017-06-07 2017-10-10 济南浪潮高新科技投资发展有限公司 一种通过bmc查看服务器主板内存信号质量的方法
US20180107558A1 (en) * 2015-05-07 2018-04-19 Dell Products, Lp System and Method for Self-Healing Basic Input/Output System Boot Image and Secure Recovery

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102323905A (zh) * 2011-07-21 2012-01-18 曙光信息产业股份有限公司 一种龙芯主板的远程监控系统
US20180107558A1 (en) * 2015-05-07 2018-04-19 Dell Products, Lp System and Method for Self-Healing Basic Input/Output System Boot Image and Secure Recovery
CN105677500A (zh) * 2016-01-05 2016-06-15 浪潮电子信息产业股份有限公司 一种实时服务器故障诊断的方法
CN107239359A (zh) * 2017-06-07 2017-10-10 济南浪潮高新科技投资发展有限公司 一种通过bmc查看服务器主板内存信号质量的方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111143256A (zh) * 2019-11-29 2020-05-12 苏州浪潮智能科技有限公司 一种读取现场可更换单元信息的方法和装置
CN116126409A (zh) * 2023-02-27 2023-05-16 宁畅信息产业(北京)有限公司 系统配置信息的获取、修改方法、装置、设备以及介质

Similar Documents

Publication Publication Date Title
CN107977217B (zh) 在线加载xilinx-fpga多版本更新程序的方法
CN101405708B (zh) 自动计算机器的存储器系统
US11775454B2 (en) Mechanism to autonomously manage SSDs in an array
WO2018064885A1 (zh) 一种对可编程逻辑器件进行配置或更新的装置和方法
WO2022148072A1 (zh) PCIe switch工作模式更新方法及相关组件
US20020016897A1 (en) Use of a microcontroller to process memory configuration information and configure a memory controller
US20020056063A1 (en) Power saving feature during memory self-test
CN113127302A (zh) 一种板卡gpio的监控方法和装置
CN103246628B (zh) Smi接口管理方法及可编程逻辑器件
CN110765032A (zh) 基于系统管理总线接口对i2c存储器进行读写的方法
US10964405B2 (en) Memory initialization reporting and control
CN101872308A (zh) 内存条控制系统及其控制方法
US10911259B1 (en) Server with master-slave architecture and method for reading and writing information thereof
CN109144583A (zh) 基于国产平台的主板信息获取方法、装置、系统及设备
CN112835516A (zh) 一种raid卡监控管理方法、系统及装置
CN115129249A (zh) Sas链路拓扑识别管理方法、系统、终端及存储介质
CN208907999U (zh) 一种新型Raid扣卡
CN110554881A (zh) 一种基于cpld的交换芯片工作模式远程切换系统及方法
CN109507991A (zh) 一种双轴伺服控制平台调试系统及方法
CN216647349U (zh) 一种大容量存储器及存储设备
TWI740276B (zh) 一種主從架構伺服器及其資訊讀寫方法
TWI715294B (zh) 基於系統管理匯流排界面對i2c記憶體進行讀寫的方法
CN115442207B (zh) 一种基于BMC+SoC+网络交换模块的硬件运维管理系统
US20240211332A1 (en) Techniques to sustain error information for crash data error harvesting
CN117950919A (zh) 一种PCIe拓扑的切换方法及服务器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20190104

RJ01 Rejection of invention patent application after publication