CN109062836A - 一种低成本的数据串并行转换电路及方法 - Google Patents

一种低成本的数据串并行转换电路及方法 Download PDF

Info

Publication number
CN109062836A
CN109062836A CN201810941611.4A CN201810941611A CN109062836A CN 109062836 A CN109062836 A CN 109062836A CN 201810941611 A CN201810941611 A CN 201810941611A CN 109062836 A CN109062836 A CN 109062836A
Authority
CN
China
Prior art keywords
parallel
serial
shift register
mcu
transformation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201810941611.4A
Other languages
English (en)
Inventor
赵晓明
俞玉春
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Etron Polytron Technologies Inc
Original Assignee
Suzhou Etron Polytron Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Etron Polytron Technologies Inc filed Critical Suzhou Etron Polytron Technologies Inc
Priority to CN201810941611.4A priority Critical patent/CN109062836A/zh
Publication of CN109062836A publication Critical patent/CN109062836A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开了一种低成本的数据串并行转换电路及方法,包括并行转串行移位寄存器、串行转并行移位寄存器和MCU,所述并行转串行移位寄存器和串行转并行移位寄存器共用使能线、时钟线,有各自独立的数据线。在使能线为低电平时,并行转串行移位寄存器采集外部信号并缓存芯片内部;在使能线为低电平时,MCU将待输出的信号缓存于串行转并行移位寄存器内部;在使能线的上升沿时,串行转并行移位寄存器将芯片内部缓存的信号输出;在使能线为高电平时,并行转串行移位寄存器将缓存于芯片内部的信号传送给MCU。本发明通过改进并行转串行移位寄存器,串行转并行移位寄存器与MCU的连接方式及MCU控制算法,节省MCU管脚资源,达到降低产品成本的目的。

Description

一种低成本的数据串并行转换电路及方法
技术领域
本发明涉及串并行转换,特别涉及一种低成本的数据串并行转换电路及方法。
背景技术
在传统的自动控制方案中,大量使用“并行转串行移位寄存器”来采集数据,使用“串行转并行移位寄存器”来输出数据。移位寄存器与MCU的连接需有使能线、时钟线、数据线三根;现有技术方案为了满足“并行转串行移位寄存器”和“串行转并行移位寄存器”可以分别独立控制,必须占用MCU六个管脚,常常导致MCU管脚不足,只能提升MCU档次,以致产品成本增加。
发明内容
本发明目的是:改善“并行转串行移位寄存器”、“串行转并行移位寄存器”与MCU的连接方式及MCU控制算法,达到即可以分别独立控制“并行转串行移位寄存器”和“串行转并行移位寄存器”,又可节省MCU管脚资源,降低产品成本的目的。
本发明的技术方案是:
一种低成本的数据串并行转换电路,包括并行转串行移位寄存器、串行转并行移位寄存器和MCU,所述并行转串行移位寄存器和串行转并行移位寄存器共用使能线、时钟线连接到MCU,各自用独立的数据线连接到MCU。
一种低成本的数据串并行转换方法,使用上述数据串并行转换电路,包括:
S1、在使能线为低电平时,并行转串行移位寄存器采集外部信号并缓存芯片内部;
S2、在使能线为低电平时,MCU将待输出的信号缓存于串行转并行移位寄存器内部;
S3、在使能线的上升沿时,串行转并行移位寄存器将芯片内部缓存的信号输出;
S4、在使能线为高电平时,并行转串行移位寄存器将缓存于芯片内部的信号传送给MCU。
本发明的优点是:
本发明通过改进并行转串行移位寄存器,串行转并行移位寄存器与MCU的连接方式及MCU控制算法,仅使用MCU四个管脚,便可通过并行转串行移位寄存器采集外部信号,并可通过串行转并行移位寄存器将内部信号输出,节省MCU管脚资源,达到降低产品成本的目的。
附图说明
下面结合附图及实施例对本发明作进一步描述:
图1为本发明的数据串并行转换电路的原理图。
具体实施方式
在LED显示屏、LED彩灯或多通道开关控制系统中,大量使用“并行转串行移位寄存器”和“串行转并行移位寄存器”,此类控制系统中,对MCU性能要求较低,故选用的MCU一般管脚很少,现有技术方案常常因为MCU管脚不足而不得已提高MCU档次,以致产品成本增加;通过本发明可很大程度节省MCU管脚的占用比例,节省产品资源,降低开发难度。
如图1所示,本发明的数据串并行转换电路,包括并行转串行移位寄存器、串行转并行移位寄存器和MCU,所述并行转串行移位寄存器和串行转并行移位寄存器共用使能线EN、时钟线CLK连接到MCU,各自用独立的数据线DATA连接到MCU。
具体的数据串并行转换方法,包括:
S1、在使能线为低电平时,并行转串行移位寄存器采集外部信号并缓存芯片内部;
S2、在使能线为低电平时,MCU将待输出的信号缓存于串行转并行移位寄存器内部;
S3、在使能线的上升沿时,串行转并行移位寄存器将芯片内部缓存的信号输出;
S4、在使能线为高电平时,并行转串行移位寄存器将缓存于芯片内部的信号传送给MCU。
如此,仅使用MCU四个管脚,便可通过并行转串行移位寄存器采集外部信号,并可通过串行转并行移位寄存器将内部信号输出。
上述实施例只为说明本发明的技术构思及特点,其目的在于让熟悉此项技术的人能够了解本发明的内容并据以实施,并不能以此限制本发明的保护范围。凡根据本发明主要技术方案的精神实质所做的修饰,都应涵盖在本发明的保护范围之内。

Claims (2)

1.一种低成本的数据串并行转换电路,包括并行转串行移位寄存器、串行转并行移位寄存器和MCU,其特征在于:所述并行转串行移位寄存器和串行转并行移位寄存器共用使能线、时钟线连接到MCU,各自用独立的数据线连接到MCU。
2.一种低成本的数据串并行转换方法,使用权利要求1所述的数据串并行转换电路,其特征在于,包括:
S1、在使能线为低电平时,并行转串行移位寄存器采集外部信号并缓存芯片内部;
S2、在使能线为低电平时,MCU将待输出的信号缓存于串行转并行移位寄存器内部;
S3、在使能线的上升沿时,串行转并行移位寄存器将芯片内部缓存的信号输出;
S4、在使能线为高电平时,并行转串行移位寄存器将缓存于芯片内部的信号传送给MCU。
CN201810941611.4A 2018-08-17 2018-08-17 一种低成本的数据串并行转换电路及方法 Pending CN109062836A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810941611.4A CN109062836A (zh) 2018-08-17 2018-08-17 一种低成本的数据串并行转换电路及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810941611.4A CN109062836A (zh) 2018-08-17 2018-08-17 一种低成本的数据串并行转换电路及方法

Publications (1)

Publication Number Publication Date
CN109062836A true CN109062836A (zh) 2018-12-21

Family

ID=64687289

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810941611.4A Pending CN109062836A (zh) 2018-08-17 2018-08-17 一种低成本的数据串并行转换电路及方法

Country Status (1)

Country Link
CN (1) CN109062836A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114582298A (zh) * 2022-03-17 2022-06-03 上海新相微电子股份有限公司 串行转并行的伽马寄存器配置电路

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN201657186U (zh) * 2010-03-31 2010-11-24 康佳集团股份有限公司 一种低频信号传输电路
CN201828910U (zh) * 2010-10-11 2011-05-11 重庆工商大学 串行口联络线管理的8路传感器4组家用电器接线座
CN204496211U (zh) * 2015-01-23 2015-07-22 安徽白鹭电子科技有限公司 一种带有标准spi总线接口的扩展io口电路
CN105677051A (zh) * 2016-01-05 2016-06-15 湖南工业大学 独立式键盘扫描电路及编码电路

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN201657186U (zh) * 2010-03-31 2010-11-24 康佳集团股份有限公司 一种低频信号传输电路
CN201828910U (zh) * 2010-10-11 2011-05-11 重庆工商大学 串行口联络线管理的8路传感器4组家用电器接线座
CN204496211U (zh) * 2015-01-23 2015-07-22 安徽白鹭电子科技有限公司 一种带有标准spi总线接口的扩展io口电路
CN105677051A (zh) * 2016-01-05 2016-06-15 湖南工业大学 独立式键盘扫描电路及编码电路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114582298A (zh) * 2022-03-17 2022-06-03 上海新相微电子股份有限公司 串行转并行的伽马寄存器配置电路

Similar Documents

Publication Publication Date Title
CN103471656B (zh) 一种实现传感器多级级联装置及方法
CN105786741A (zh) 一种soc高速低功耗总线及转换方法
CN109062836A (zh) 一种低成本的数据串并行转换电路及方法
CN204515764U (zh) 一种spi接口总线结构
CN208538120U (zh) 一种低成本的数据串并行转换电路
CN107390600B (zh) 具有多种链路模式的数据采集装置及数据采集方法
CN206805525U (zh) 一种ssd和mini‑pcie自适应电路
CN203118230U (zh) 实时自控交通信号灯
CN202632525U (zh) 微波交通状态检测器
CN209517572U (zh) 一种新型智能led灯
CN205486976U (zh) 一种基于stm32单片机的学习开发装置
CN204926076U (zh) 一种适用于flash mcu的io接口模块
CN203825400U (zh) 一种面向传感器和通讯的多功能接口模块
CN104915313A (zh) 一种采用fpga实现电平转换的fmc板卡
CN203232283U (zh) 协议转换与信息采集功能于一体的总线控制器
CN204215541U (zh) 一种无线传感器网络节点的硬件电路
CN202372978U (zh) 一种基于nlas323芯片的通信模块
CN208314767U (zh) 基于国产飞腾处理器的新型外设接口扩展系统
CN208400119U (zh) 一种usb转多路rs485串口模块
CN204466014U (zh) 一种光采集电路
CN204330854U (zh) 一种用于电能表的提高光耦传输可靠性电路
CN204389958U (zh) 一种扩展模拟数字转换接口的单片机装置
CN204043739U (zh) M-meter 远传水表板系统
CN204904800U (zh) Led显示屏驱动电路
CN206835066U (zh) 短波信号中频采集处理回收卡

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination