CN109062829A - 一种硬盘扩展设备 - Google Patents

一种硬盘扩展设备 Download PDF

Info

Publication number
CN109062829A
CN109062829A CN201810818659.6A CN201810818659A CN109062829A CN 109062829 A CN109062829 A CN 109062829A CN 201810818659 A CN201810818659 A CN 201810818659A CN 109062829 A CN109062829 A CN 109062829A
Authority
CN
China
Prior art keywords
hard disk
lane
pcie
sas
connector
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201810818659.6A
Other languages
English (en)
Inventor
柳强
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Guangdong Inspur Smart Computing Technology Co Ltd
Original Assignee
Guangdong Inspur Big Data Research Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Guangdong Inspur Big Data Research Co Ltd filed Critical Guangdong Inspur Big Data Research Co Ltd
Priority to CN201810818659.6A priority Critical patent/CN109062829A/zh
Publication of CN109062829A publication Critical patent/CN109062829A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • G06F13/1694Configuration of memory controller to different memory types

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Information Transfer Systems (AREA)

Abstract

本申请公开了一种硬盘扩展设备,包括:PCIE X24总线通道,用于输出PCIE X8 lane和PCIE X16 lane;RAID控制器与总线通道相连,用于将PCIE X8 lane转换为SAS X8 lane并输出,以及接收PCIE X16 lane并输出;SAS扩展芯片用于将SAS X8 lane扩展为SAS X24 lane;PCIE switch芯片与RAID控制器相连,用于将PCIE X16 lane扩展为PCIE X96 lane;支持SAS/SATA/NVME的硬盘连接器。本发明中的硬盘扩展设备,支持扩展三种协议的硬盘,客户可以根据物料成本和硬盘速度选择扩展方案,为实际应用需求提供了更多的选择方式和更好的兼容扩展性。

Description

一种硬盘扩展设备
技术领域
本发明涉及服务器设计领域,特别涉及一种硬盘扩展设备。
背景技术
在目前现有的服务器设计领域中,用于存储数据的硬盘通常满足以下三种协议,它们分别是传统的SAS(Serial Attached SCSI,串行连接SCSI)、SATA(Serial AdvancedTechnology Attachment,串行高级技术附件)和近几年新推出的NVME(Non-VolatileMemory express,非易失性内存主机控制器接口规范)协议,它们的传输速率分别是:SAS-12Gb/s per lane;SATA-6Gb/s per lane;NVME-8Gb/s per lane。支持这三种协议的硬盘,在市场上的销售比重较为平均,其中满足SATA协议的硬盘数量最多,占据55%,而其它两种硬盘也各占据20%以上。根据市场预测,SAS和NVME硬盘在未来几年的市场占有率会显著提升,这就意味着支持这三种协议的硬盘在未来的市场中将会呈现出三足鼎立之势。
而在当前常见的服务器中,由于NVME协议在物理层支持PCIE总线通信,它的速率相较于SAS/SATA有比较明显的优势,但是在价格上NVME硬盘也明显的高于前两者。目前,用于扩展存储硬盘的设计通常采用的是单独扩展SAS/SATA或者单独扩展NVME硬盘,其中由于SAS/SATA协议的共通性,这两者的兼容比较常见,但是NVME硬盘的扩展相对固定,还没有与前二者兼容的设计。因此为了满足客户的不同需求,需要设计独立的两套扩展方案,最终导致产品的物料价值较高,性价比低,应用扩展不够灵活造成浪费。
因此,如何提供一种解决上述技术问题的方案是目前本领域技术人员需要解决的问题。
发明内容
有鉴于此,本发明的目的在于提供一种硬盘扩展设备,以便于对多种协议的硬盘进行扩展。其具体方案如下:
一种硬盘扩展设备,包括:
PCIE X24总线通道,用于输出PCIE X8 lane和PCIE X16 lane;
同时支持SAS/SATA/NVME的RAID控制器,与所述PCIE X24总线通道相连,用于接收所述PCIE X8 lane,然后将其转换为SAS X8 lane并输出,以及接收所述PCIE X16 lane并输出;
SAS扩展芯片,与所述RAID控制器相连,用于接收所述SAS X8 lane并将其扩展为SAS X24 lane;
PCIE switch芯片,与所述RAID控制器相连,用于接收所述PCIE X16 lane并将其扩展为PCIE X96 lane;
同时支持SAS/SATA/NVME的硬盘连接器,用于接收所述SAS X24 lane或PCIE X96lane。
优选的,所述PCIE X24总线通道和所述RAID控制器位于主板上;所述SAS扩展芯片、所述PCIE switch芯片和所述硬盘连接器位于背板上。
优选的,所述主板上还包括:
在所述RAID控制器与所述SAS扩展芯片之间传递所述SAS X8 lane的SAS信号连接器;
在所述RAID控制器和所述PCIE switch芯片之间传递所述PCIE X16 lane的PCIE信号连接器。
优选的,所述硬盘扩展设备包括24个所述硬盘连接器。
优选的,所述硬盘连接器具体为SFF8639连接器。
优选的,所述硬盘扩展设备还包括:
BMC,用于通过I2C协议访问所述RAID控制器,以对挂载在所述硬盘连接器上的硬盘进行信息读取。
优选的,所述硬盘扩展设备还包括:
用于解析所述硬盘连接器的信号以监测所述硬盘连接器的状态的CPLD。
优选的,所述硬盘扩展设备还包括:
由所述CPLD驱动,显示所述硬盘连接器的状态的LED。
本发明公开了一种硬盘扩展设备,包括:PCIE X24总线通道,用于输出PCIE X8lane和PCIE X16 lane;同时支持SAS/SATA/NVME的RAID控制器,与所述PCIE X24总线通道相连,用于接收所述PCIE X8 lane,然后将其转换为SAS X8 lane并输出,以及接收所述PCIE X16 lane并输出;SAS扩展芯片,与所述RAID控制器相连,用于接收所述SAS X8 lane并将其扩展为SAS X24 lane;PCIE switch芯片,与所述RAID控制器相连,用于接收所述PCIE X16 lane并将其扩展为PCIE X96 lane;同时支持SAS/SATA/NVME的硬盘连接器,用于接收所述SAS X24 lane或PCIE X96 lane。本发明中的硬盘扩展设备,支持扩展SAS/SATA/NVME中任一种协议的硬盘,客户可以权衡物料成本和硬盘速度以选择不同的扩展方案,从而为实际应用需求提供了更多的选择方式和更好的兼容扩展性。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本发明实施例中一种硬件扩展设备的结构示意图;
图2为本发明实施例中一种具体的硬件扩展设备的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在目前现有的服务器设计领域中,用于存储数据的硬盘通常满足以下三种协议,它们分别是传统的SAS、SATA和近几年新推出的NVME协议,它们的传输速率分别是:SAS-12Gb/s per lane;SATA-6Gb/s per lane;NVME-8Gb/s per lane。支持这三种协议的硬盘,在市场上的销售比重较为平均,其中满足SATA协议的硬盘数量最多,占据55%,而其它两种硬盘也各占据20%以上。根据市场预测,SAS和NVME硬盘在未来几年的市场占有率会显著提升,这就意味着支持这三种协议的硬盘在未来的市场中将会呈现出三足鼎立之势。
而在当前常见的服务器中,由于NVME协议在物理层支持PCIE总线通信,它的速率相较于SAS/SATA有比较明显的优势,但是在价格上NVME硬盘也明显的高于前两者。目前,用于扩展存储硬盘的设计通常采用的是单独扩展SAS/SATA或者单独扩展NVME硬盘,其中由于SAS/SATA协议的共通性,这两者的兼容比较常见,但是NVME硬盘的扩展相对固定,还没有与前二者兼容的设计。因此为了满足客户的不同需求,需要设计独立的两套扩展方案,最终导致产品的物料价值较高,性价比低,应用扩展不够灵活造成浪费。
本发明中的硬盘扩展设备,支持扩展SAS/SATA/NVME中任一种协议的硬盘,客户可以权衡物料成本和硬盘速度以选择不同的扩展方案,从而为实际应用需求提供了更多的选择方式和更好的兼容扩展性。
本发明实施例公开了一种硬盘扩展设备,参见图1所示,包括:
PCIE X24总线通道01,用于输出PCIE X8 lane和PCIE X16 lane;
同时支持SAS/SATA/NVME的RAID控制器02(Redundant Arrays of IndependentDisks,磁盘阵列),与所述PCIE X24总线通道01相连,用于接收所述PCIE X8 lane,然后将其转换为SAS X8 lane并输出,以及接收所述PCIE X16 lane并输出;
SAS扩展芯片03,与所述RAID控制器02相连,用于接收所述SAS X8 lane 并将其扩展为SAS X24 lane;
PCIE switch芯片04,与所述RAID控制器02相连,用于接收所述PCIE X16 lane并将其扩展为PCIE X96 lane;
同时支持SAS/SATA/NVME的硬盘连接器05,用于接收所述SAS X24 lane或PCIEX96 lane。
可以看出,在PCIE X24总线通道01由一个CPU扩展出两路信号,分别经过以下路径:
一路为PCIE X8 lane,通过RAID控制器02转换为SAS X8 lane,然后由SAS扩展新片03扩展为SAS X24 lane,接着由硬盘连接器05接收;
另一路为PCIE X16 lane,通过RAID控制器02传输到PCIE switch芯片04上,然后由PCIE switch芯片04扩展为PCIE X96 lane,最后由硬盘连接器05接收。
可以看出的是,因为RAID控制器02和最后的硬盘连接器05均同时支持三种协议SAS/SATA/NVME,且每一路协议相关的信号都具有完整的传输通路,因此使用本实施例中的硬盘扩展设备,可以对SAS/SATA/NVME三种协议中任一协议对应的硬盘进行扩展应用。
本发明实施例公开了一种硬盘扩展设备,包括:PCIE X24总线通道,用于输出PCIEX8 lane和PCIE X16 lane;同时支持SAS/SATA/NVME的RAID控制器,与所述PCIE X24总线通道相连,用于接收所述PCIE X8 lane,然后将其转换为SAS X8 lane并输出,以及接收所述PCIE X16 lane并输出;SAS扩展芯片,与所述RAID控制器相连,用于接收所述SAS X8 lane并将其扩展为SAS X24 lane;PCIE switch芯片,与所述RAID控制器相连,用于接收所述PCIE X16 lane并将其扩展为PCIE X96 lane;同时支持SAS/SATA/NVME的硬盘连接器,用于接收所述SAS X24 lane或PCIE X96 lane。本发明中的硬盘扩展设备,支持扩展SAS/SATA/NVME中任一种协议的硬盘,客户可以权衡物料成本和硬盘速度以选择不同的扩展方案,从而为实际应用需求提供了更多的选择方式和更好的兼容扩展性。
本发明实施例公开了一种具体的硬盘扩展设备,相对于上一实施例,本实施例对技术方案作了进一步的说明和优化。具体的参见图2所示:
所述PCIE X24总线通道01和所述RAID控制器02位于主板1上;
所述SAS扩展芯片03、所述PCIE switch芯片04和所述硬盘连接器05位于背板2上。
进一步的,所述主板1上还包括:
在所述RAID控制器02与所述SAS扩展芯片03之间传递所述SAS X8 lane的SAS信号连接器06;
在所述RAID控制器02和所述PCIE switch芯片04之间传递所述PCIE X16 lane的PCIE信号连接器07。
可以理解的是,SAS信号连接器06和PCIE信号连接器本质上都是用于在主板和背板之间传递信号的高速信号连接器。
进一步的,所述硬盘扩展设备包括24个所述硬盘连接器05。
可以理解的是,本实施例中硬盘连接器05的个数与相连的信号通路的数量相关。除了本实施例中设置的具体的信号通路的个数外,还可以将信号通路及其扩展数目设置为其他数字。
具体的,硬盘连接器05在接收SAS X24 lane时可以挂载24个X1的SAS/SATA硬盘,在接收PCIE X96 lane时可以挂载24个X4的PCIE硬盘。
进一步的,所述硬盘连接器05具体为SFF8639连接器。
具体的,SFF8639连接器是一种用于2.5英寸盘存储固态硬盘或机械硬盘的接口,它涵盖了SAS/SATA/NVME三种协议,每一个SFF8639连接器上包括6个通道,其中4个PCIE通道支持连接NVME硬盘,另外两个通道可以连接SAS/SATA硬盘。
另外,所述硬盘扩展设备还可以包括:
BMC 08,用于通过I2C协议访问所述RAID控制器02,以对挂载在所述硬盘连接器05上的硬盘进行信息读取。
具体的,这里需要预先打开RAID控制器02的I2C通道。RAID控制器02本身可以通过SAS协议或PCIE协议解析SAS/SATA硬盘或NVME硬盘,从而读取到下游挂载的硬盘的相关信息,并保存到RAID控制器02的寄存器中,BMC 08通过I2C协议来访问RAID控制器02的寄存器,就可以对挂载在硬盘连接器05上的硬盘进行信息读取。
进一步的,所述硬盘扩展设备还可以包括:
用于解析所述硬盘连接器05的信号以监测所述硬盘连接器05的状态的CPLD 09。
其中,CPLD 09解析的硬盘连接器05的信号包括I2C信号和SPGIO信号,以此检测该硬盘连接器05是否有挂载硬盘以及挂载的硬盘类型是什么。
进一步的,所述硬盘扩展设备还可以包括:
由所述CPLD 09驱动,显示所述硬盘连接器05的状态的LED 010。
最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上对本发明所提供的一种硬盘扩展设备进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。

Claims (8)

1.一种硬盘扩展设备,其特征在于,包括:
PCIE X24总线通道,用于输出PCIE X8 lane和PCIE X16 lane;
同时支持SAS/SATA/NVME的RAID控制器,与所述PCIE X24总线通道相连,用于接收所述PCIE X8 lane,然后将其转换为SAS X8 lane并输出,以及接收所述PCIE X16 lane并输出;
SAS扩展芯片,与所述RAID控制器相连,用于接收所述SAS X8 lane并将其扩展为SASX24 lane;
PCIE switch芯片,与所述RAID控制器相连,用于接收所述PCIE X16 lane并将其扩展为PCIE X96 lane;
同时支持SAS/SATA/NVME的硬盘连接器,用于接收所述SAS X24 lane或PCIE X96lane。
2.根据权利要求1所述硬盘扩展设备,其特征在于,
所述PCIE X24总线通道和所述RAID控制器位于主板上;
所述SAS扩展芯片、所述PCIE switch芯片和所述硬盘连接器位于背板上。
3.根据权利要求2所述硬盘扩展设备,其特征在于,所述主板上还包括:
在所述RAID控制器与所述SAS扩展芯片之间传递所述SAS X8 lane的SAS信号连接器;
在所述RAID控制器和所述PCIE switch芯片之间传递所述PCIE X16 lane的PCIE信号连接器。
4.根据权利要求3所述硬盘扩展设备,其特征在于,所述硬盘扩展设备包括24个所述硬盘连接器。
5.根据权利要求4所述硬盘扩展设备,其特征在于,所述硬盘连接器具体为SFF8639连接器。
6.根据权利要求1至5任一项所述硬盘扩展设备,其特征在于,还包括:
BMC,用于通过I2C协议访问所述RAID控制器,以对挂载在所述硬盘连接器上的硬盘进行信息读取。
7.根据权利要求6所述硬盘扩展设备,其特征在于,还包括:
用于解析所述硬盘连接器的信号以监测所述硬盘连接器的状态的CPLD。
8.根据权利要求7所述硬盘扩展设备,其特征在于,还包括:
由所述CPLD驱动,显示所述硬盘连接器的状态的LED。
CN201810818659.6A 2018-07-24 2018-07-24 一种硬盘扩展设备 Pending CN109062829A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810818659.6A CN109062829A (zh) 2018-07-24 2018-07-24 一种硬盘扩展设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810818659.6A CN109062829A (zh) 2018-07-24 2018-07-24 一种硬盘扩展设备

Publications (1)

Publication Number Publication Date
CN109062829A true CN109062829A (zh) 2018-12-21

Family

ID=64836119

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810818659.6A Pending CN109062829A (zh) 2018-07-24 2018-07-24 一种硬盘扩展设备

Country Status (1)

Country Link
CN (1) CN109062829A (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110377546A (zh) * 2019-06-26 2019-10-25 苏州浪潮智能科技有限公司 一种存储扩展板及服务器存储架构
CN112433971A (zh) * 2020-11-26 2021-03-02 浪潮电子信息产业股份有限公司 实现处理器自适应sata和nvme m.2的结构、方法及介质
CN112860606A (zh) * 2019-11-28 2021-05-28 浙江宇视科技有限公司 一种接口转换装置及设备
CN113849045A (zh) * 2021-08-25 2021-12-28 苏州浪潮智能科技有限公司 一种背板以及计算机设备
CN114968885A (zh) * 2022-05-31 2022-08-30 山东云海国创云计算装备产业创新中心有限公司 一种多融合扩展设备
CN115509981A (zh) * 2022-11-04 2022-12-23 苏州浪潮智能科技有限公司 一种存储服务器及其PCIe扩展系统

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106970866A (zh) * 2017-03-13 2017-07-21 郑州云海信息技术有限公司 一种磁盘监控系统及方法
US20170371814A1 (en) * 2016-06-24 2017-12-28 Avago Technologies General IP (Singapore) Pte. Ltd . Nvme drive detection from a sas/sata connector
CN107577419A (zh) * 2017-07-20 2018-01-12 郑州云海信息技术有限公司 一种外置高端存储卡
CN107688376A (zh) * 2017-09-28 2018-02-13 郑州云海信息技术有限公司 一种支持自适应硬盘接口的硬盘背板
CN107729220A (zh) * 2017-09-27 2018-02-23 郑州云海信息技术有限公司 一种实现多NVMe硬盘背板点灯的设计方法
CN108090014A (zh) * 2017-12-22 2018-05-29 郑州云海信息技术有限公司 一种兼容NVMe的存储IO箱系统及其设计方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20170371814A1 (en) * 2016-06-24 2017-12-28 Avago Technologies General IP (Singapore) Pte. Ltd . Nvme drive detection from a sas/sata connector
CN106970866A (zh) * 2017-03-13 2017-07-21 郑州云海信息技术有限公司 一种磁盘监控系统及方法
CN107577419A (zh) * 2017-07-20 2018-01-12 郑州云海信息技术有限公司 一种外置高端存储卡
CN107729220A (zh) * 2017-09-27 2018-02-23 郑州云海信息技术有限公司 一种实现多NVMe硬盘背板点灯的设计方法
CN107688376A (zh) * 2017-09-28 2018-02-13 郑州云海信息技术有限公司 一种支持自适应硬盘接口的硬盘背板
CN108090014A (zh) * 2017-12-22 2018-05-29 郑州云海信息技术有限公司 一种兼容NVMe的存储IO箱系统及其设计方法

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110377546A (zh) * 2019-06-26 2019-10-25 苏州浪潮智能科技有限公司 一种存储扩展板及服务器存储架构
CN112860606A (zh) * 2019-11-28 2021-05-28 浙江宇视科技有限公司 一种接口转换装置及设备
CN112433971A (zh) * 2020-11-26 2021-03-02 浪潮电子信息产业股份有限公司 实现处理器自适应sata和nvme m.2的结构、方法及介质
CN113849045A (zh) * 2021-08-25 2021-12-28 苏州浪潮智能科技有限公司 一种背板以及计算机设备
CN113849045B (zh) * 2021-08-25 2023-06-16 苏州浪潮智能科技有限公司 一种背板以及计算机设备
CN114968885A (zh) * 2022-05-31 2022-08-30 山东云海国创云计算装备产业创新中心有限公司 一种多融合扩展设备
CN115509981A (zh) * 2022-11-04 2022-12-23 苏州浪潮智能科技有限公司 一种存储服务器及其PCIe扩展系统

Similar Documents

Publication Publication Date Title
CN109062829A (zh) 一种硬盘扩展设备
US8601198B2 (en) Controllable transaction synchronization for merging peripheral devices
US7640378B2 (en) Method and apparatus for improving the performance of USB mass storage devices in the presence of long transmission delays
Budruk et al. PCI express system architecture
US7356636B2 (en) Virtualized PCI switch
TWI344087B (en) Serial ata port addressing
US7191268B2 (en) Combined host interface controller for conducting communication between a host system and multiple devices in multiple protocols
WO2019062218A1 (zh) 一种实现多NVMe硬盘背板点灯的设计方法
CN211427190U (zh) 一种基于飞腾处理器2000+的服务器电路和主板
US8949509B2 (en) Mass storage systems and methods using solid-state storage media and ancillary interfaces for direct communication between memory cards
CN1598755A (zh) 磁盘驱动器组子系统及用于其中的外部模拟控制器
US20100070673A1 (en) High pci express signal transmission apparatus and control method thereof
TWI570570B (zh) 記憶卡擴充技術
TWI512477B (zh) 組配記憶體組件之資料寬度的方法、記憶體組件及相關之非暫時性電腦可讀取儲存媒體
CN103403667A (zh) 数据处理方法和设备
CN102420719A (zh) 一种测试PCIe总线带宽的装置和方法
CN103176913B (zh) 硬盘动态映射方法与应用其的服务器
US9542251B2 (en) Error detection on a low pin count bus
CN210639614U (zh) 一种支持多种带宽的nvme硬盘背板系统
CN107577624A (zh) 一种数据处理方法及电子设备
CN201725323U (zh) 独立冗余磁盘阵列
US10002093B1 (en) Configuring multi-line serial computer expansion bus communication links using bifurcation settings
US11882038B2 (en) Transaction analyzer for communication bus traffic
US8427941B2 (en) Redundant storage virtualization subsystem having data path branching functionality
US9870373B2 (en) Daisy-chain storage synchronization system and method

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20181221

RJ01 Rejection of invention patent application after publication