CN108831932B - 一种氮化镓横向mis-肖特基混合阳极二极管 - Google Patents

一种氮化镓横向mis-肖特基混合阳极二极管 Download PDF

Info

Publication number
CN108831932B
CN108831932B CN201810678927.9A CN201810678927A CN108831932B CN 108831932 B CN108831932 B CN 108831932B CN 201810678927 A CN201810678927 A CN 201810678927A CN 108831932 B CN108831932 B CN 108831932B
Authority
CN
China
Prior art keywords
layer
schottky
algan
mis
gan
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201810678927.9A
Other languages
English (en)
Other versions
CN108831932A (zh
Inventor
陈万军
李茂林
施宜军
崔兴涛
信亚杰
李佳
刘超
周琦
张波
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
University of Electronic Science and Technology of China
Original Assignee
University of Electronic Science and Technology of China
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by University of Electronic Science and Technology of China filed Critical University of Electronic Science and Technology of China
Priority to CN201810678927.9A priority Critical patent/CN108831932B/zh
Publication of CN108831932A publication Critical patent/CN108831932A/zh
Application granted granted Critical
Publication of CN108831932B publication Critical patent/CN108831932B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/872Schottky diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/2003Nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/201Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds including two or more compounds, e.g. alloys
    • H01L29/205Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds including two or more compounds, e.g. alloys in different semiconductor regions, e.g. heterojunctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/207Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds further characterised by the doping material

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

本发明属于半导体功率器件领域,特别涉及一种氮化镓横向MIS‑肖特基混合阳极二极管。本发明公开了一种基于具有变铝组分势垒层(Al0~0.50GaN)异质结的混合阳极二极管,具体结构是在GaN层上方生长一层薄的变铝组分Al0~0.50GaN层作为势垒层,AlGaN势垒层中Al摩尔分量从0%到50%渐变。薄的变铝组分AlGaN层能够减小肖特基阳极电极到二维电子气的距离,增加沟道二维电子气浓度,并消除AlGaN/GaN异质结处导带差,进而能够降低所提出器件的开启电压和导通压降。同时阳极部分的金属‑绝缘体‑半导体结构(MIS)能够有效降低器件反向漏电流,增加器件反向耐压。

Description

一种氮化镓横向MIS-肖特基混合阳极二极管
技术领域
本发明属于半导体功率器件技术领域,具体的说是涉及一种基于具有变铝组分势垒层(Al0~0.50GaN)异质结的氮化镓横向MIS-肖特基混合阳极二极管。
背景技术
氮化镓是第三代宽禁带半导体的代表之一,正受到人们的广泛关注,其优越的性能主要表现在:高的临界击穿电场(~3.5×106V/cm)、高电子迁移率(~2000cm2/V·s)、高的二维电子气(2DEG)浓度(~1013cm-2)、高的高温工作能力。GaN材料的禁带宽度高达3.4eV,3倍于Si材料的禁带宽度,2.5倍于GaAs材料,半导体材料的本征载流子浓度随禁带宽度和温度的增加而呈指数增长,因此,在一定的温度范围内,其半导体材料禁带宽度越大,便拥有越小的本征载流子浓度,这可以使器件具有非常低的泄漏电流。另外,氮化镓(GaN)材料化学性质稳定、耐高温、抗腐蚀,在高频、大功率、抗辐射应用领域具有先天优势。基于AlGaN/GaN异质结的高电子迁移率晶体管(HEMT)(或异质结场效应晶体管HFET,调制掺杂场效应晶体管MODFET)在半导体领域已经取得广泛应用。该类器件具有反向阻断电压高、正向导通电阻低、工作频率高等特性,因此可以满足系统对半导体器件更大功率、更高频率、更小体积工作的要求。
二极管在半导体领域占有极其重要的地位,近年来由于工艺和材料等的进步,基于氮化镓异质结材料的二极管已经取得了较大的发展。对于高效功率开关应用,开启电压和反向耐压是二极管的关键指标。传统的氮化镓异质结肖特基二极管(AlGaN/GaN SBD),由于肖特基势垒和AlGaN/GaN异质结的存在使得器件开启电压通常大于1V,并且器件的漏电非常大,耐压值很低。为减小电力电子系统的功耗,提高系统效率,有必要减小二极管的开启电压以及器件的反向漏电。
发明内容
本发明所要解决的,就是针对上述常规AlGaN/GaN SBD中存在的问题,提出了一种具有低开启电压、低导通压降、低反向漏电流、高反向耐压的新型氮化镓横向MIS-肖特基混合阳极二极管。
本发明的技术方案如下:
一种氮化镓横向MIS-肖特基混合阳极二极管,包括从下至上依次层叠设置的衬底1、GaN层2和AlGaN层3;所述AlGaN层3的Al摩尔组分从AlGaN层3底部到顶部逐渐增大,并与GaN层2形成异质结;在器件上层两端还具有阴极结构和MIS-肖特基混合阳极结构;所述阴极结构为在异质结上层形成欧姆接触的第一金属6;所述MIS-肖特基混合阳极结构包括金属-绝缘层-半导体结构和肖特基结构,所述肖特基结构为在异质结上层形成肖特基接触的第二金属7,所述金属-绝缘层-半导体结构包括一个刻蚀部分AlGaN层3的凹槽,凹槽底部和侧面覆盖一层绝缘介质5,绝缘介质5上方覆盖金属电极8,该金属电极8与第二金属7之间进行电气连接,两者之间保持相同电位;在所述AlGaN层3上表面淀积SiN层4形成钝化层;在所述钝化层上生长有绝缘介质5,部分绝缘介质5沿SiN层4和金属电极8之间的侧面延伸至AlGaN层3上构成MIS结构的绝缘层;
进一步的,所述衬底1采用的材料为硅、蓝宝石,碳化硅和氮化镓中的一种。
进一步的,所述绝缘介质5采用的材料为HfO2、SiO2、Si3N4、AlN、Al2O3、MgO或Sc2O3中的一种或多种组合,其厚度在1nm到100nm之间。
进一步的,AlGaN层3中Al、Ga、N的组分分别为x、1-x、1,从AlGaN层3底部到顶部Al组分x由0到0.5渐变。
进一步的,AlGaN层3的厚度为5nm到12nm。
上述方案中,衬底1和GaN层2之间可以存在其他的材料。
本发明的有益效果在于,本发明提出的薄的变铝组分Al0~0.50GaN/GaN异质结结构的氮化镓横向MIS-肖特基混合阳极二极管与传统的SBD二极管相比,具有低的开启电压、低的导通压降、低的反向漏电流、高的反向耐压等优点。仿真结果表明,提出的氮化镓横向MIS-肖特基混合阳极二极管,在开启电压和导通压降方面,与传统的AlGaN/GaN SBD相比,分别减小了0.3V和1.36V。在反向漏电方面与传统的AlGaN/GaN SBD二极管相比,下降了近三个数量级。
附图说明
图1为本发明提出的,一种氮化镓横向MIS-肖特基混合阳极二极管结构示意图;
图2为本发明提出的,一种氮化镓横向MIS-肖特基混合阳极二极管的制造工艺流程中,在衬底表面外延GaN层结构示意图;
图3为本发明提出的,一种氮化镓横向MIS-肖特基混合阳极二极管的制造工艺流程中,在GaN层表面外延生长一层薄的变铝组分AlGaN势垒层结构示意图;
图4为本发明提出的,一种氮化镓横向MIS-肖特基混合阳极二极管的制造工艺流程中,在AlGaN势垒层表面生长钝化层的结构示意图;
图5为本发明提出的,一种氮化镓横向MIS-肖特基混合阳极二极管的制造工艺流程中,刻蚀钝化层和AlGaN势垒层并淀积欧姆接触阴极电极的结构示意图;
图6为本发明提出的,一种氮化镓横向MIS-肖特基混合阳极二极管的制造工艺流程中,刻蚀阳极钝化层和部分AlGaN势垒层的结构示意图;
图7为本发明提出的,一种氮化镓横向MIS-肖特基混合阳极二极管的制造工艺流程中,在钝化层和部分AlGaN势垒层上生长介质层的结构示意图;
图8为本发明提出的,一种氮化镓横向MIS-肖特基混合阳极二极管的制造工艺流程中,在阳极淀积栅金属和肖特基金属的结构示意图;
图9为常规AlGaN/GaN SBD结构示意图;
图10为本发明提出的,一种氮化镓横向MIS-肖特基混合阳极二极管在势垒层厚度为10nm时,与常规AlGaN/GaN SBD势垒层在25nm和10nm时的二维电子气浓度曲线;
图11为本发明提出的,一种氮化镓横向MIS-肖特基混合阳极二极管在不同器件长度下的输出特性曲线;
图12为常规AlGaN/GaN SBD,在不同器件长度下的输出特性曲线;
图13为本发明提出的,一种氮化镓横向MIS-肖特基混合阳极二极管在不同器件长度下的反向耐压曲线;
图14为常规AlGaN/GaN SBD,在不同器件长度下的反向耐压曲线。
具体实施方式
下面将结合附图,详细描述本发明的技术方案。
本发明提出的是一种薄的变铝组分Al0~0.50GaN/GaN异质结结构的氮化镓横向MIS-肖特基混合阳极二极管,它与常规氮化镓横向MIS-肖特基混合阳极二极管不同。在本发明提出的氮化镓横向MIS-肖特基混合阳极二极管中,AlGaN层的Al摩尔组分从AlGaN层底部到顶部渐变,如图1所示。包括从下至上依次层叠设置的衬底1、GaN层2和AlGaN层3、阴极结构、MIS-肖特基混合阳极结构、钝化层、绝缘介质;所述AlGaN层3的Al摩尔组分从AlGaN层3底部到顶部渐变,并与GaN层2形成异质结;所述阴极结构和MIS-肖特基混合阳极结构分别位于器件两端;所述阴极结构是由在异质结上层形成欧姆接触的金属6构成;所述MIS-肖特基混合阳极结构包括金属-绝缘层-半导体结构和肖特基结构,所述肖特基结构由在异质结上层形成肖特基接触的金属7构成,所述金属-绝缘层-半导体结构包括一个刻蚀部分AlGaN层3的凹槽,凹槽底部和侧面覆盖一层具有一定厚度的绝缘介质5,绝缘介质5上方覆盖金属电极7,该金属电极8与肖特基接触的金属7之间进行电气连接,两者之间保持相同电位;所述钝化层由淀积在AlGaN层3表面的SiN层4构成;所述绝缘介质5生长在钝化层上,部分绝缘介质5生长在AlGaN层3上构成MIS结构的绝缘层。
本发明的工作原理为:
提出一种氮化镓横向MIS-肖特基混合阳极二极管由于采用了薄的变铝组分势垒层(Al0~0.50GaN)异质结结构,能够减小肖特基阳极电极到二维电子气的距离,有效增加AlGaN/GaN异质结处的二维电子气浓度,并消除AlGaN/GaN异质结处导带差。进而能够降低肖特基结的开启电压和导通压降。同时阳极部分的金属-绝缘体-半导体结构(MIS)能够有效降低器件反向漏电流,增加器件反向耐压。仿真结果表明,提出的氮化镓横向MIS-肖特基混合阳极二极管,在开启电压和导通压降方面,与传统的AlGaN/GaN SBD相比,分别减小了0.3V和1.36V。在反向漏电方面与传统的AlGaN/GaN SBD相比,下降了近三个数量级。
图2-图8为本发明,一种氮化镓横向MIS-肖特基混合阳极二极管的制造工艺示意图。图2所示为硅基氮化镓外延片;图3所示为在GaN层上生长一层变铝组分AlGaN势垒层;图4所示为在AlGaN势垒层上生长一层钝化层;图5为刻蚀钝化层和阴极下方部分AlGaN势垒层,并淀积欧姆接触金属的阴极电极结构示意图;图6所示为刻蚀阳极钝化层和部分AlGaN势垒层的结构示意图;图7所示为在钝化层和部分AlGaN势垒层上生长介质层的结构示意图;图8所示为在阳极淀积栅金属和肖特基金属的结构示意图;并且栅金属和肖特基金属形成有效的电气连接;
图9为常规AlGaN/GaN SBD结构示意图;
图10为本发明提出的,一种薄的变铝组分Al0~0.50GaN/GaN异质结结构的氮化镓横向MIS-肖特基混合阳极二极管,与常规AlGaN/GaN SBD和氮化镓横向MIS-肖特基混合阳极二极管,在势垒层下方在垂直于势垒层方向上的二维电子气浓度曲线。其中10nm厚Al组分渐变AlGaN势垒层结构的新型器件的二维电子气浓度明显高于10nm厚Al组分为0.23AlGaN势垒层结构的传统AlGaN/GaN SBD,并且浓度接近于25nm厚Al组分0.23AlGaN势垒层结构的传统AlGaN/GaN SBD。说明新型器件结构的势垒层能够在减薄势垒层的同时增加二维电子气浓度。
图11和图12所示为本发明提出的,一种薄的变铝组分Al0~0.50GaN/GaN异质结结构的,与常规AlGaN/GaN SBD,在器件长度分别为5um、10um和20um时的输出特性曲线。可以得到提出的薄的变铝组分Al0~0.50GaN/GaN异质结结构的氮化镓横向MIS-肖特基混合阳极二极管,在开启电压和导通压降方面,与传统的AlGaN/GaN SBD相比,分别减小了0.3V和1.36V。
图13和图14所示为本发明提出的,一种薄的变铝组分Al0~0.50GaN/GaN异质结结构的氮化镓横向MIS-肖特基混合阳极二极管,与常规AlGaN/GaN SBD,在器件长度分别为5um、10um和20um时的耐压特性曲线。可以得到提出的薄的变铝组分Al0~0.50GaN/GaN异质结结构的氮化镓横向MIS-肖特基混合阳极二极管,在反向漏电方面与传统的AlGaN/GaN SBD相比,下降了近三个数量级。上述结果说明本发明提出的一种氮化镓横向MIS-肖特基混合阳极二极管的有效性和可实施性。

Claims (2)

1.一种氮化镓横向MIS-肖特基混合阳极二极管,包括从下至上依次层叠设置的衬底(1)、GaN层(2)和AlGaN层(3);所述AlGaN层(3)的Al摩尔组分从AlGaN层(3)底部到顶部逐渐增大,AlGaN层(3)与GaN层(2)形成异质结;在器件上层两端还分别具有阴极结构和MIS-肖特基混合阳极结构;所述阴极结构为在异质结上层形成欧姆接触的第一金属(6);所述MIS-肖特基混合阳极结构包括金属-绝缘层-半导体结构和肖特基结构,所述肖特基结构为在异质结上层形成肖特基接触的第二金属(7),所述金属-绝缘层-半导体结构包括一个刻蚀部分AlGaN层(3)的凹槽,凹槽底部和侧面覆盖一层绝缘介质(5),绝缘介质(5)上方覆盖金属电极(8),该金属电极(8)与第二金属(7)之间进行电气连接,两者之间保持相同电位;在所述AlGaN层(3)上表面淀积SiN层(4)形成钝化层;在所述钝化层上生长有绝缘介质(5),部分绝缘介质(5)沿SiN层(4)和金属电极(8)之间的侧面延伸至AlGaN层(3)上表面构成MIS结构的绝缘层;AlGaN层(3)中Al、Ga、N的组分分别为x、1-x、1,从AlGaN层(3)底部到顶部Al组分x由0到0.5渐变。
2.根据权利要求1所述的氮化镓横向MIS-肖特基混合阳极二极管,其特征在于,AlGaN层(3)的厚度为5nm到12nm。
CN201810678927.9A 2018-06-27 2018-06-27 一种氮化镓横向mis-肖特基混合阳极二极管 Active CN108831932B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810678927.9A CN108831932B (zh) 2018-06-27 2018-06-27 一种氮化镓横向mis-肖特基混合阳极二极管

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810678927.9A CN108831932B (zh) 2018-06-27 2018-06-27 一种氮化镓横向mis-肖特基混合阳极二极管

Publications (2)

Publication Number Publication Date
CN108831932A CN108831932A (zh) 2018-11-16
CN108831932B true CN108831932B (zh) 2021-07-02

Family

ID=64139174

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810678927.9A Active CN108831932B (zh) 2018-06-27 2018-06-27 一种氮化镓横向mis-肖特基混合阳极二极管

Country Status (1)

Country Link
CN (1) CN108831932B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114843226B (zh) * 2021-02-02 2024-05-17 北京大学 一种集成MIS-HEMT器件和GaN混合阳极二极管的方法及应用
CN114744076B (zh) * 2022-03-21 2023-12-08 复旦大学 基于氮化镓异质结薄膜的双极型光电二极管及其制备方法

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102097492A (zh) * 2010-12-24 2011-06-15 中山大学 异质结构场效应二极管及制造方法
JP2011210779A (ja) * 2010-03-29 2011-10-20 Oki Electric Industry Co Ltd ショットキダイオードおよびその製造方法
CN102280494A (zh) * 2011-08-16 2011-12-14 电子科技大学 常关型场控沟道GaN异质结二极管
CN103400864A (zh) * 2013-07-31 2013-11-20 中国电子科技集团公司第十三研究所 基于极化掺杂的GaN横向肖特基二极管
CN103872145A (zh) * 2014-03-07 2014-06-18 电子科技大学 一种GaN异质结功率二极管
CN104241400A (zh) * 2014-09-05 2014-12-24 苏州捷芯威半导体有限公司 场效应二极管及其制备方法
CN104952938A (zh) * 2015-05-07 2015-09-30 电子科技大学 一种氮化镓异质结mis栅控功率二极管及其制造方法

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011210779A (ja) * 2010-03-29 2011-10-20 Oki Electric Industry Co Ltd ショットキダイオードおよびその製造方法
CN102097492A (zh) * 2010-12-24 2011-06-15 中山大学 异质结构场效应二极管及制造方法
CN102280494A (zh) * 2011-08-16 2011-12-14 电子科技大学 常关型场控沟道GaN异质结二极管
CN103400864A (zh) * 2013-07-31 2013-11-20 中国电子科技集团公司第十三研究所 基于极化掺杂的GaN横向肖特基二极管
CN103872145A (zh) * 2014-03-07 2014-06-18 电子科技大学 一种GaN异质结功率二极管
CN104241400A (zh) * 2014-09-05 2014-12-24 苏州捷芯威半导体有限公司 场效应二极管及其制备方法
CN104952938A (zh) * 2015-05-07 2015-09-30 电子科技大学 一种氮化镓异质结mis栅控功率二极管及其制造方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Over 1.1 kV Breakdown Low Turn-on voltage GaN-on-Si Power diode with MIS-Gated hybrid Anode;Qi Zhou;《Proceedings of the 27th International Symposium on Power Semiconductor Devices&IC"s》;20150630;第369-372页 *

Also Published As

Publication number Publication date
CN108831932A (zh) 2018-11-16

Similar Documents

Publication Publication Date Title
CN107851663B (zh) 半导体器件和用于制造半导体器件的方法
US11362205B2 (en) Group III nitride enhancement-mode HEMT based on composite barrier layer structure and manufacturing method thereof
US9876102B2 (en) Semiconductor device with multiple carrier channels
CN108028273B (zh) 半导体装置和制造半导体装置的方法
CN108807510B (zh) 一种逆阻型氮化镓高电子迁移率晶体管
CN104813479B (zh) 具有部分凹陷阳极的GaN基肖特基二极管
US20150123139A1 (en) High electron mobility transistor and method of manufacturing the same
CN107978642B (zh) 一种GaN基异质结二极管及其制备方法
CN111370470B (zh) 氮化镓mis栅控混合沟道功率场效应晶体管及其制造方法
JP4474292B2 (ja) 半導体装置
KR20110067409A (ko) 인헨스먼트 노말리 오프 질화물 반도체 소자 및 그 제조방법
CN104916679A (zh) 半导体装置
KR20160062795A (ko) 4원계 질화물 전력반도체소자 및 이의 제조 방법
US20150034958A1 (en) Hemt-compatible lateral rectifier structure
US12034067B2 (en) GaN-HEMT device with sandwich structure and method for preparing the same
CN108831932B (zh) 一种氮化镓横向mis-肖特基混合阳极二极管
Wang et al. Lateral AlGaN/GaN Schottky barrier diode with arrayed p-GaN islands termination
CN113555429B (zh) 高击穿电压和低导通电阻的常开hfet器件及其制备方法
CN114530492A (zh) 具有混合高k介质场板的横向氮化镓肖特基二极管结构
CN210897283U (zh) 一种半导体器件
KR100857683B1 (ko) 질화물 반도체 소자 및 그 제조방법
CN115332334A (zh) 具有反向续流能力的集成二极管的GaN HEMT纵向器件
CN114843337A (zh) 双栅结构氮化镓高电子迁移率晶体管及其制作方法
CN110265485B (zh) 具有肖特基势垒AlGaN/GaN异质结的横向晶体管及其制作方法
KR102067596B1 (ko) 질화물 반도체 소자 및 그 제조 방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant