CN108763720B - 采样率可任意下调的ddc的实现方法 - Google Patents

采样率可任意下调的ddc的实现方法 Download PDF

Info

Publication number
CN108763720B
CN108763720B CN201810500853.XA CN201810500853A CN108763720B CN 108763720 B CN108763720 B CN 108763720B CN 201810500853 A CN201810500853 A CN 201810500853A CN 108763720 B CN108763720 B CN 108763720B
Authority
CN
China
Prior art keywords
filter
decimation
sampling rate
frequency
extraction
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201810500853.XA
Other languages
English (en)
Other versions
CN108763720A (zh
Inventor
王江
庞豪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chengdu Jiujin Technology Co ltd
Original Assignee
Chengdu Jiujin Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chengdu Jiujin Technology Co ltd filed Critical Chengdu Jiujin Technology Co ltd
Priority to CN201810500853.XA priority Critical patent/CN108763720B/zh
Publication of CN108763720A publication Critical patent/CN108763720A/zh
Application granted granted Critical
Publication of CN108763720B publication Critical patent/CN108763720B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D7/00Transference of modulation from one carrier to another, e.g. frequency-changing
    • H03D7/16Multiple-frequency-changing

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Complex Calculations (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

本发明特别涉及一种采样率可任意下调的DDC的实现方法,包括如下步骤:(A)将采样信号通过CIC滤波器进行整数倍抽取;(B)再依次通过三个HB滤波器进行1~8倍的整数倍抽取;(C)再通过64阶段的FIR滤波器进行滤波;(D)最后采用NEWTON拟合算法实现1~2倍小数抽取完成抽取重采样。通过对输入的中频信号进行正交混频、然后级联CIC、HB以及FIR滤波器、最后巧妙应用了NEWTON插值算法并将之转换为了小数倍抽取重采样算法,最终实现采样率可以任意向下调节,该方法非常适合FPGA实时实现,也适合软件实现;同时本方法可以兼容当输入为基带采样信号下的下采样,即将输入基带信号不经过正交混频,直接进入后级即可实现。

Description

采样率可任意下调的DDC的实现方法
技术领域
本发明涉及电子测试测量行业仪器仪表技术领域,特别涉及一种采样率可任意下调的DDC的实现方法。
背景技术
目前的DDC(Direct Digital Control,即直接数字控制)主要采用CIC+HB+FIR结构,由于CIC抽取因子为整数,而HB中的每一级抽取因子都为2,因此该结构只能完成一定范围内的整数倍抽取,不能满足目前的采样率可任意转换的需求。
为了实现采样率任意可调的数字正交下变频,有的方案采用sinc直接拟合抽取+FIR滤波的方式,其降采样的抽取主要由sinc滤波器完成,它的工作原理主要是采用拟合方式在原始序列基础上直接进行重采样,这对于窄带理想单频信号是不存在问题,但通常接收端接收到的信号是带有噪声或者杂散的非理想信号,未经滤波器而直接拟合抽取会导致频谱混叠,因此会将带外噪声或者杂散引入带内,从而随着抽取倍数增加而导致带内信噪比恶化更加严重。
发明内容
本发明的目的在于提供一种采样率可任意下调的DDC的实现方法,保证了带内信噪比不恶化的同时使得采样率在一定范围内任意可调。
为实现以上目的,本发明采用的技术方案为:一种采样率可任意下调的DDC的实现方法,包括如下步骤:(A)将采样信号通过CIC滤波器进行整数倍抽取,其抽取范围为1~8192的整数;(B)将经过CIC滤波器滤波后的信号依次通过三个HB滤波器进行1~8倍的整数倍抽取;(C)将经过HB滤波器滤波后的信号通过64阶段的FIR滤波器进行滤波,该FIR滤波器的通带截止频率等于解调带宽和基带采样率的比值,其阻带截止频率为通带截止频率加上0.2;(D)将经过FIR滤波器进行滤波后的信号采用NEWTON拟合算法实现1~2倍小数抽取完成抽取重采样。
与现有技术相比,本发明存在以下技术效果:通过对输入的中频信号进行正交混频、然后级联CIC、HB以及FIR滤波器、最后巧妙应用了NEWTON插值算法并将之转换为了小数倍抽取重采样算法,最终实现采样率可以任意向下调节,该方法非常适合FPGA实时实现,也适合软件实现;同时本方法可以兼容当输入为基带采样信号下的下采样,即将输入基带信号不经过正交混频,直接进入后级即可实现。
附图说明
图1是本系统的原理框图;
图2是本系统的工作流程框图;
图3是正交混频流程框图;
图4是HB滤波器的幅频特性;
图5是64阶FIR滤波器的频率响应特性;
图6是累加器工作流程图;
图7是累加器采样时刻确定示意图;
图8是0-k阶差分计算示意图;
图9是Nk(x)运算流程框图。
具体实施方式
下面结合图1至图9,对本发明做进一步详细叙述。
参阅图1、图2,一种采样率可任意下调的DDC的实现方法,包括如下步骤:(A)将采样信号通过CIC滤波器进行整数倍抽取,其抽取范围为1~8192的整数;(B)将经过CIC滤波器滤波后的信号依次通过三个HB滤波器进行1~8倍的整数倍抽取;(C)将经过HB滤波器滤波后的信号通过64阶段的FIR滤波器进行滤波,该FIR滤波器的通带截止频率等于解调带宽和基带采样率的比值,其阻带截止频率为通带截止频率加上0.2;(D)将经过FIR滤波器进行滤波后的信号采用NEWTON拟合算法实现1~2倍小数抽取完成抽取重采样,从而补偿整数抽取过程中不能覆盖的采样率范围,也就实现了采样率任意向下调节。进行基带采样信号下的采样率变换时,直接将输入的基带信号依次经过级联的CIC、HB以及FIR滤波器,最后巧妙应用了NEWTON插值算法并将之转换为了小数倍抽取重采样算法,最终实现采样率可以任意向下调节,该方法非常适合FPGA实时实现,也适合软件实现。
CIC(Cascaded integrator-comb),简称积分梳状滤波器,主要用于小带宽信号的整数倍抽取,其抽取范围为1~8192的整数。由于其实现上只需要加/减法器、寄存器,而不需要乘法器,因此能高效实现。本发明中优选地,所述的步骤A中,CIC滤波器的传递函数如下:
Figure BDA0001670271850000031
HB滤波器(也称半带滤波器)是一种特殊的FIR滤波器,其通带带宽等于阻带带宽,所以比较适用于抽取。而且,其相对于一般的FIR滤波器而言,其系数有一半为0,因此大大降低了对乘法器数量的需求,因此适合高效计算。本实施例中采用3级HB滤波器级联,可以提供最大抽取为8的抽取滤波器。图4所示的是HB滤波器的幅频特性,HB滤波器的主要特点如下:(1)半带滤波的特点:通带和阻带对称,通带误差和阻带误差相同;(2)滤波器的系数具有偶对称性,且滤波器的长度为偶数(必须为偶数,阶数为奇数)。滤波器大于0的偶数序列号的冲激响应的值均为0,减少了一半的乘法次数。(3)信号经过半带滤波器后将通带镜像位置处的杂散及噪声信号抑制,抽取后这部分便不会混叠到通带内;(4)由于输入的信号过度带上可能会有杂散,而半带滤波器无法对其进行抑制,因此在某些应用中还需要额外的滤波器滤除。
经过CIC以及HB抽取滤波器只能进行有限的整数倍抽取,并不能保证抽取之后的信号带宽与信号采样率之比是定值,这里的FIR滤波器的截止频率必须可调整。前级抽取后的信号过渡带较宽里面可能会混叠有杂散信号,这里必须使用一个具有较大矩形系数的FIR滤波器,这样才能对带外杂散及噪声形成有效的抑制,为后续解调等处理提供保证。另外,由于原始采样率是固定的,经过滤波器抽取后的基带采样率是原始采样率的2的N次方分频,解调带宽也是任意的,为了保证最大程度抑制带外噪声,保证解调信噪比,这里通过重配FIR滤波器的系数来完成最佳接收。故本实施例中,采用64阶段的FIR滤波器进行滤波,图5即为64阶FIR滤波器的频率响应特性,该FIR滤波器的通带截止频率等于解调带宽和基带采样率的比值,其阻带截止频率为通带截止频率加上0.2,这里所述的解调带宽就是用户使用时需要的带宽,基带采样率指经过任意下调后的采样率。通过这样设计,可以保证在滤波器阶数不变的条件下,不同的截止频率其通带内纹波特性,过渡带特性,阻带衰减特性等都几乎保持不变。该滤波器的实现通常采用等纹波设计方法,工程中,可以将其系数保持在一个文件中,通过不同的通带截止频率进行选择,从而大大降低滤波器设计的复杂度。
参阅图6-图9,作为本发明的优选方案,所述的步骤D中,重采样后的值Nk(x)通过按以下步骤计算得出:(D1)根据输入采样周期T1和输出采样周期T2计算累加步进step=T2/T1-1;(D2)通过DDS信号发生器进行相位累加得到偏移值x和溢出标志;(D3)将输入信号依次进行k次差分运算得到y0、Δy0、Δ2y0、...、Δky0;(D4)将偏移值x和y0、Δy0、Δ2y0、...、Δky0值代入下列公式中:
Figure BDA0001670271850000041
根据溢出标志将采样后的值Nk(x)输出即完成抽取重采样。
一般来说,NEWTON拟合的k阶插值多项式见下式所示:(其中h为步进)
Figure BDA0001670271850000051
假设输入序列为y(x),其中x为表示采样时刻,可将其采样间隔归一化,此时h=1,hk=1。另外原始序列的采样时刻为从0开始,并采用k阶拟合,因此输入点索引及其对应的值为:
x0=0、x1=1、x2=2…、xk=k
y0、y1、y2、…、yk
因此输入数据的其0~k阶差分为:
零阶:y0、y1、y2、…、yk
一阶:Δy0=y1-y0、Δy1=y2-y1、...、Δyk-1=yk-yk-1
二阶:
Δ2y0=Δy1-Δy0、Δ2y1=Δy2-Δy1、...、Δ2yk-2=Δyk-1-Δyk-2
……
k-1阶:Δk-1y0=Δk-2y1k-2y0、Δk-1y1=Δk-2y2k-2y1
k阶:Δky0=Δk-1y1k-1y0
假设输入采样周期为T1,输出采样周期为T2,且很显然抽取因子
Figure BDA0001670271850000052
将输入采样周期归一化为1,即输入步进为h1=1,输出采样周T2=T1·d,此时输入步进为h2=d。因此,累加步进step=h2-1即为其小数部分,采用DDS进行相位累加,其溢出时刻恰好为重采样时刻,此时偏移值为x,且x∈[0,1),其累加过程中的偏置x和溢出标志关系如图7所示,累加流程图如图6所示。
图8所示的是将输入信号依次进行k次差分运算的示意图,运算后可以得到y0、Δy0、Δ2y0、...、Δky0
至此,NEWTON拟合的k阶插值多项式中所有参数已知,将以上参数代入即可得到步骤D4中的公式。
参阅图3,作为本发明的优选方案,当输入的信号不是基带采样信号、而是中频采样信号时,需要先进性正交混频处理,故所述的步骤A之前,还包括以下步骤:(S1)通过数字振荡器产生两路正交的单频信号,其频率为f0;(S2)将输入的中频采样信号和数字振荡器产生的单频信号进行混频处理后再执行步骤A-D。
优选地,所述的CIC滤波器以及三个HB滤波器的抽取倍数根据输入的中频采样率fs以及所需的下调后采样率fbase来确定:
当fbase∈[fs/2,fs]时,CIC滤波器和三个HB滤波器的抽取倍数均配置为1;
当fbase∈[fs/4,fs/2]时,CIC滤波器的抽取倍数配置为1,三个HB滤波器的抽取倍率分别配置为1、1、2;
当fbase∈[fs/8,fs/4]时,CIC滤波器的抽取倍数配置为1,三个HB滤波器的抽取倍率分别配置为1、2、2;
当fbase∈[fs/16,fs/8]时,CIC滤波器的抽取倍数配置为1,三个HB滤波器的抽取倍率均配置2;
当fbase∈[fs/2k+4,fs/2k+3]时,CIC滤波器的抽取倍数配置为2k,三个HB滤波器的抽取倍率均配置为2,其中k=1、2、3、...、13。
为了更清楚的示意图上述关系,下面给出了任意采样率下调时各级滤波器设置关系表供参考,由于FIR滤波器只滤波不抽取,因此在下表中省略。
Figure BDA0001670271850000071
在实际硬件实现中,假设fs=100MHz,则其基带采样率范围为fs/217~fs,即763sps~100MHz,很显然通过选取合适的级联方式及内插因子可以完全覆盖该范围内的任意采样率变换。若要获得更低的采样率,则增加CIC滤波器的抽取因子即可,而要获得更高的采样率,则可以通过提高中频采样率来实现。

Claims (4)

1.一种采样率可任意下调的DDC的实现方法,包括如下步骤:
(A)将采样信号通过CIC滤波器进行整数倍抽取,其抽取范围为1~8192的整数;
(B)将经过CIC滤波器滤波后的信号依次通过三个HB滤波器进行1~8倍的整数倍抽取;
(C)将经过HB滤波器滤波后的信号通过64阶段的FIR滤波器进行滤波,该FIR滤波器的通带截止频率等于解调带宽和基带采样率的比值,其阻带截止频率为通带截止频率加上0.2;FIR滤波器的截止频率为可调整;
(D)将经过FIR滤波器进行滤波后的信号采用NEWTON拟合算法实现1~2倍小数抽取完成抽取重采样;
所述的步骤D中,重采样后的值 N k (x)通过按以下步骤计算得出:
(D1)根据输入采样周期T1和输出采样周期T2计算累加步进step=T2/T1-1;
(D2)通过DDS信号发生器进行相位累加得到偏移值x和溢出标志;
(D3)将输入信号依次进行k次差分运算得到
Figure 419103DEST_PATH_IMAGE002
(D4)将偏移值x和
Figure 876629DEST_PATH_IMAGE002
值代入下列公式中:
Figure 691001DEST_PATH_IMAGE004
根据溢出标志将采样后的值N k (x)输出即完成抽取重采样。
2.如权利要求1所述的采样率可任意下调的DDC的实现方法,其特征在于:所述的步骤A之前,还包括以下步骤:
(S1)通过数字振荡器产生两路正交的单频信号,其频率为f0;
(S2)将输入的中频采样信号和数字振荡器产生的单频信号进行混频处理后再执行步骤A-D。
3.如权利要求2所述的采样率可任意下调的DDC的实现方法,其特征在于:所述的CIC滤波器以及三个HB滤波器的抽取倍数根据输入的中频采样率f s 以及所需的下调后采样率f base 来确定:
Figure 575781DEST_PATH_IMAGE006
时,CIC滤波器和三个HB滤波器的抽取倍数均配置为1;
Figure 842814DEST_PATH_IMAGE008
时,CIC滤波器的抽取倍数配置为1,三个HB滤波器的抽取倍率分别配置为1、1、2;
Figure 41714DEST_PATH_IMAGE010
时,CIC滤波器的抽取倍数配置为1,三个HB滤波器的抽取倍率分别配置为1、2、2;
Figure 772910DEST_PATH_IMAGE012
时,CIC滤波器的抽取倍数配置为1,三个HB滤波器的抽取倍率均配置2;
Figure 766274DEST_PATH_IMAGE014
时,CIC滤波器的抽取倍数配置为2 k ,三个HB滤波器的抽取倍率均配置为2,其中k=1、2、3、…、13。
4.如权利要求3所述的采样率可任意下调的DDC的实现方法,其特征在于:所述的步骤A中,CIC滤波器的传递函数如下:
Figure DEST_PATH_IMAGE015
CN201810500853.XA 2018-05-23 2018-05-23 采样率可任意下调的ddc的实现方法 Active CN108763720B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810500853.XA CN108763720B (zh) 2018-05-23 2018-05-23 采样率可任意下调的ddc的实现方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810500853.XA CN108763720B (zh) 2018-05-23 2018-05-23 采样率可任意下调的ddc的实现方法

Publications (2)

Publication Number Publication Date
CN108763720A CN108763720A (zh) 2018-11-06
CN108763720B true CN108763720B (zh) 2022-08-26

Family

ID=64004830

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810500853.XA Active CN108763720B (zh) 2018-05-23 2018-05-23 采样率可任意下调的ddc的实现方法

Country Status (1)

Country Link
CN (1) CN108763720B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112039544A (zh) * 2020-07-31 2020-12-04 西安凌北电子科技有限公司 一种三通道直采射频模块
CN111835314B (zh) * 2020-08-06 2023-06-13 四川安迪科技实业有限公司 用于1~2倍间任意倍数抽取的抗干扰抽取器及其设计方法
CN114389626A (zh) * 2021-12-30 2022-04-22 北京力通通信有限公司 一种高速数字信号通道解调系统
CN116915215B (zh) * 2023-09-12 2023-12-08 青岛艾诺仪器有限公司 高采样率可变截止频率数字滤波器的实现方法
CN117749134A (zh) * 2024-02-19 2024-03-22 成都玖锦科技有限公司 一种基带数据和中频数据的数据回放方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101719769A (zh) * 2009-11-20 2010-06-02 中国电子科技集团公司第四十一研究所 一种任意抽取滤波装置
CN102098004A (zh) * 2010-12-16 2011-06-15 电子科技大学 一种变带宽数字下变频器及实现方法
CN102694528A (zh) * 2011-03-23 2012-09-26 美国亚德诺半导体公司 异步采样率转换器中抽取率的自适应控制方法和装置
CN105553764A (zh) * 2015-12-14 2016-05-04 上海创远仪器技术股份有限公司 基于牛顿向后插值滤波器实现通信测量仪器重采样的方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8542616B2 (en) * 2008-10-14 2013-09-24 Texas Instruments Incorporated Simultaneous multiple signal reception and transmission using frequency multiplexing and shared processing

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101719769A (zh) * 2009-11-20 2010-06-02 中国电子科技集团公司第四十一研究所 一种任意抽取滤波装置
CN102098004A (zh) * 2010-12-16 2011-06-15 电子科技大学 一种变带宽数字下变频器及实现方法
CN102694528A (zh) * 2011-03-23 2012-09-26 美国亚德诺半导体公司 异步采样率转换器中抽取率的自适应控制方法和装置
CN105553764A (zh) * 2015-12-14 2016-05-04 上海创远仪器技术股份有限公司 基于牛顿向后插值滤波器实现通信测量仪器重采样的方法

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
9k~3GHz频谱仪中频电路插值与测频方法的设计与实现;刘东海;《中国优秀博硕士学位论文全文数据库(硕士) 工程科技Ⅱ辑(月刊)》;20140115(第1期);第C042-858页 *
基于FPGA的多通道多速率信号传输研究与设计;曲春梅;《中国优秀博硕士学位论文全文数据库(硕士) 信息科技辑(月刊)》;20160415(第4期);第I135-256页 *

Also Published As

Publication number Publication date
CN108763720A (zh) 2018-11-06

Similar Documents

Publication Publication Date Title
CN108763720B (zh) 采样率可任意下调的ddc的实现方法
US7750832B2 (en) Cascaded integrated comb filter with fractional integration
CN108710027B (zh) 通道间相位差、幅度差的高精度测量方法
WO2010124523A1 (en) Methods or structures for reconstruction of substantially uniform samples from substantially nonuniform samples
JPH0828649B2 (ja) ディジタルフィルタ
Pei et al. Fractional bilinear transform for analog-to-digital conversion
JPH07202633A (ja) ディジタルフィルタ及び同ディジタルフィルタを用いたオーバサンプリング型アナログ/ディジタル変換器
JP4449007B2 (ja) サンプリング周波数変換装置
JPWO2005078925A1 (ja) デジタルフィルタの設計方法および装置、デジタルフィルタ設計用プログラム、デジタルフィルタ
KR101523738B1 (ko) 다중 대역폭을 지원하는 디지털 프론트 엔드를 갖는 신호 수신장치 및 이를 이용한 신호 수신방법
KR100454483B1 (ko) 아이/큐 복조장치 및 그의 아이/큐 신호생성방법
CN115882820A (zh) 滤波器电路和模数转换器
CN115296647A (zh) 基于frm技术的wola滤波器组及子带分割设计方法
CN112968688B (zh) 通带可选的数字滤波器实现方法
US7242326B1 (en) Sample rate conversion combined with filter
CN109327203B (zh) 一种基于二次对称滤波的数字下变频方法
Darawsheh et al. Filtering Nonuniformly Sampled Grid-Based Signals
Mehra et al. Optimized design of decimator for alias removal in multirate DSP applications
WO2004036746A1 (ja) デジタルフィルタの設計方法および装置、デジタルフィルタ設計用プログラム、デジタルフィルタ
CN115794027B (zh) 信号处理方法、装置、电子设备及存储介质
JPH0590897A (ja) オーバーサンプリングフイルタ回路
Marković et al. FPGA realization of Farrow structure for sampling rate change
Liu et al. A novel oversampling scheme for design of hybrid filter bank based ADCs
MR et al. Analysis And Implementation Of Multi-Rate Cascaded Integrator Comb (CIC) Interpolation & Decimation Filter With Compensation Filter For Software Defined Radio.
Johansson Efficient FIR filter structures based on the frequency-response masking approach for interpolation and decimation by a factor of two

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant