CN108735136A - 一种显示基板、测试电路和测试方法 - Google Patents

一种显示基板、测试电路和测试方法 Download PDF

Info

Publication number
CN108735136A
CN108735136A CN201810607251.4A CN201810607251A CN108735136A CN 108735136 A CN108735136 A CN 108735136A CN 201810607251 A CN201810607251 A CN 201810607251A CN 108735136 A CN108735136 A CN 108735136A
Authority
CN
China
Prior art keywords
node
element under
unit
signal
under test
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201810607251.4A
Other languages
English (en)
Other versions
CN108735136B (zh
Inventor
刘振定
李彦生
闫小宝
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mianyang Beijing Oriental Optoelectronic Technology Co Ltd
BOE Technology Group Co Ltd
Mianyang BOE Optoelectronics Technology Co Ltd
Original Assignee
Mianyang Beijing Oriental Optoelectronic Technology Co Ltd
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mianyang Beijing Oriental Optoelectronic Technology Co Ltd, BOE Technology Group Co Ltd filed Critical Mianyang Beijing Oriental Optoelectronic Technology Co Ltd
Priority to CN201810607251.4A priority Critical patent/CN108735136B/zh
Publication of CN108735136A publication Critical patent/CN108735136A/zh
Application granted granted Critical
Publication of CN108735136B publication Critical patent/CN108735136B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/26Testing of individual semiconductor devices
    • G01R31/2607Circuits therefor
    • G01R31/2621Circuits therefor for testing field effect transistors, i.e. FET's

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供一种显示基板、测试电路和测试方法,其中测试方法包括:将调节电路的第一节点与第一信号提供单元的输出端连接;将N组待测元件的输出端所连接的第二节点与所述第一信号提供单元的输入端连接;开启所述第一信号提供单元,获取所述N组待测元件的总电源特性取值;根据所述总电源特性取值和所述N组待测元件所包含的待测元件的总数,计算平均电源特性取值,所述平均电源特性取值即为所述N组待测元件中的每个待测元件的电源特性取值。这样,针对N组待测元件同时测量,可以有效分担测量误差,且增设的调节电路能够对测试电路进行平衡和补偿调节,即可有效提高待测元件的电源特性的测量精度。

Description

一种显示基板、测试电路和测试方法
技术领域
本发明涉及测试技术领域,特别涉及一种显示基板、测试电路和测试方法。
背景技术
随着显示技术的发展,显示器件的体积也越来越小。在需要对显示器件的显示基板上所包含的元件进行电源特性测试时,由于待测元件的体积较小,测量的单个待测元件的电源特性取值也较小。这样,就会导致待测元件的电源特性测试的误差较大,电源特性的测试准确性较低。
可见,现有针对待测元件的电源特性测试方案存在测试准确性较低的技术问题。
发明内容
本发明实施例提供一种显示基板、测试电路和测试方法,以解决现有针对待测元件的电源特性测试方案存在测试准确性较低的技术问题。
为了达到上述目的,本发明实施例提供的具体方案如下:
第一方面,本发明实施例提供了一种显示基板,包括:
衬底基板;
位于所述衬底基板的测试区的N组待测元件,N组待测元件间隔设置于所述衬底基板上,每个待测元件均包括输入端和输出端,其中,N为大于1的正整数;
位于所述衬底基板的测试区的调节电路,所述调节电路包括第一节点、第二节点和N个支路,所述N个支路并联,每个支路的输入端均连接到所述第一节点,每个支路的输出端连接到对应待测元件的输入端,每个待测元件的输出端均连接到所述第二节点。
可选的,所述待测元件为薄膜晶体管,所述薄膜晶体管包括栅极、漏极和源极,所述调节电路还包括第三节点;
每个支路的输出端连接到一组待测元件的栅极,每个待测元件的漏极均连接到所述第二节点,每个待测元件的源极均连接到所述第三节点。
可选的,所述N组待测元件的源极按照第一顺序,依次连接到所述第三节点;
所述N组待测元件的漏极按照所述第一顺序的逆序,依次连接到所述第二节点。
可选的,每个支路包括一条导线。
第二方面,本发明实施例提供了一种测试电路,用于对第一方面所述的显示基板进行测试,所述测试电路包括:
第一信号提供单元,所述第一信号提供单元的输出端用于与所述显示基板的第一节点连接,所述第一信号提供单元的输入端用于与所述显示基板的第二节点连接。
可选的,所述测试电路还包括:第二信号提供单元,所述第二信号提供单元的输出端用于与所述显示基板的第三节点连接,所述第二信号提供单元的输入端用于与所述显示基板的第二节点连接。
可选的,所述第一信号提供单元和所述第二信号提供单元均为供电电源;
在对所述显示基板进行测试时,所述第二信号提供单元的正极与所述显示基板的第三节点连接,所述第二信号提供单元的负极与所述第二节点连接;
所述第一信号提供单元的正极与所述第一节点连接,第一信号提供单元的负极与所述第二节点连接;或者
所述第一信号提供单元的负极与所述第一节点连接,所述第一信号提供单元的正极与所述第二节点连接。
第三方面,本发明实施例提供了一种测试方法,应用如第二方面所述的测试电路,所述测试方法包括:
将调节电路的第一节点与第一信号提供单元的输出端连接;
将N组待测元件的输出端所连接的第二节点与所述第一信号提供单元的输入端连接;
开启所述第一信号提供单元,获取所述N组待测元件的总电源特性取值;
根据所述总电源特性取值和所述N组待测元件所包含的待测元件的总数,计算平均电源特性取值,所述平均电源特性取值即为所述N组待测元件中的每个待测元件的电源特性取值。
可选的,所述待测元件为薄膜晶体管;
所述将调节电路的第一节点与第一信号提供单元的输出端连接,将N组待测元件的输出端所连接的第二节点与所述第一信号提供单元的输入端连接的步骤,包括:
将所述第一信号提供单元的正极与所述第一节点连接,将所述第一信号提供单元的负极与所述第二节点连接,或者,将所述第一信号提供单元的负极与所述第一节点连接,将所述第一信号提供单元的正极与所述第二节点连接;
将第二信号提供单元的正极与所述显示基板的第三节点连接;
将所述第二信号提供单元的负极与所述第二节点连接。
可选的,电源特性取值为电流值;
所述开启所述第一信号提供单元,获取所述N组待测元件的总电源特性取值的步骤,包括:
开启所述第一信号提供单元和所述第二信号提供单元;
获取所述第二节点与所述第三节点之间的总电流值;
所述根据所述总电源特性取值和所述N组待测元件所包含的待测元件的总数,计算平均电源特性取值的步骤,包括:
根据所述第二节点与所述第三节点之间的总电流值和待测元件的总数,计算每个待测元件的平均电流值。
本发明实施例中,所提供的显示基板的测试区设置有N组间隔设置的待测元件,以及用于调节电源分配的调节电路。此外,还提供测试电路,测试电路的第一信号提供单元用于为显示基板的N组待测元件提供电信号,以获得N组待测元件的总电源特性取值,然后再根据所包含的待测元件的总数,计算每个待测元件的电源特性取值。这样,针对N组待测元件同时测量,可以有效分担测量误差,且增设的调节电路能够对测试电路进行平衡和补偿调节,即可有效提高待测元件的电源特性的测量精度。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对本发明实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的一种显示基板的结构示意图;
图2为本发明实施例提供的另一种显示基板的结构示意图;
图3为本发明实施例提供的一种测试电路与显示基板连接的结构示意图;
图4为本发明实施例提供的一种测试方法的流程示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
参见图1,为本发明实施例提供的一种显示基板的结构示意图。如图1和图2所示,一种显示基板100,包括:
衬底基板110;
位于所述衬底基板110的测试区111的N组待测元件120,N组待测元件120间隔设置于所述衬底基板110上,每个待测元件120均包括输入端和输出端,其中,N为大于1的正整数;
位于所述衬底基板110的测试区111的调节电路130,所述调节电路130包括第一节点132、第二节点133和N个支路131,所述N个支路131并联,每个支路131的输入端均连接到所述第一节点132,每个支路131的输出端连接到对应待测元件120的输入端,每个待测元件120的输出端均连接到所述第二节点133。
本实施例中,所提供的显示基板100包括衬底基板110、待测元件120和调节电路130,衬底基板110为所述显示基板100的主要承载结构,待测元件120和调节电路130均设置于所述衬底基板110上的测试区111。
待测元件120为显示基板100的功能元件,将待测元件120设置于衬底基板110上之后,可以直接在该衬底基板110上在线测试待测元件120的电源特性。相较于将待测元件120拆下后放置于专用的测试系统中的实验室测试方案,本方案提供的显示基板100可以在线测试待测元件120,以有效减少待测元件120的损坏率和测试耗时。
衬底基板110上设置的待测元件120有N组,N为大于1的正整数,每组待测元件120包括至少一个待测元件120。在衬底基板110的测试区111,N组待测元件120间隔设置,相邻待测元件120之间互不接触。
调节电路130用于平衡待测元件120测试用的电路,调节电路130也可以设置于衬底基板110的测试区111。调节电路130可以包括第一节点132、第二节点133和N个支路131,每个支路131对应一组待测元件120。调节电路130的具体连接方案为:N个支路131相互并联,每个支路131的输入端均连接到第一节点132,每个支路131的输出端连接到对应组的待测元件120的输入端上,然后再将每个待测元件120的输出端均连接到第二节点133上。
其中,每个支路131用于均分所接收的电信号,并传输到对应组的待测元件120上。因此,每个支路131可以仅包括一条导线,实现基本的电信号传输功能。此外,在其他复杂测试电路中,每个支路131上还可以包括一些电阻、电容等调节元件,以更好地均衡电信号或者方便测量,在此不做限定。
上述连接关系中,所述第一节点132和/或第二节点133可以为一个独立设置的公用节点,相应支路131或者待测元件120的传输端均连接到该公用节点上。所述第一节点132和/或第二节点133也可以为相应的多个传输端并联形成的一个公用节点,不作限定。可选的,N个并联支路及所连接的待测元件,较为整齐的排列在一条直线上。然后,在将N个并联支路的传输端连接到该公用节点时,需要按照N个并联支路的排列顺序,将该公用节点连接到靠近这一排N个并联支路的中心位置,以保证N个并联支路能够均等的接入电路。
在本实施例中,所述待测元件120可以为二极管、三极管等电性元件。若待测元件120为二极管等具有两个传输端的电性元件,则上述调节电路130即可有效调节该电性元件的两个传输端之间的电源特性。若待测元件120为三极管等具有三个或者三个以上传输端的电性元件,则所述调节电路130还可以包括但不限于第三节点134,用于串接待测元件120的其他传输端。
待测元件120及调节电路130在衬底基板110上加工完成后,可以在衬底基板110上施加测试电路,为待测元件120及所连接的调节电路130提供电信号,即可获得N组待测元件120的总电源特性值,再通过计算平均值等方式,即可获得每个或者每组待测元件120的电源特性值。
本实施例的显示基板100,将衬底基板110上的N组待测元件120同时测量,可以有效分担测量误差。并且,增设调节电路130平衡和补偿调节,减少N组待测元件120连接过程中可能造成的衰减,进一步提高了待测元件120的电源特性的衰减误差。
在一种具体实施方式中,所述待测元件120可以为薄膜晶体管(thin filmtransistor,简称TFT),所述薄膜晶体管包括栅极(Gate,简称G)、漏极(Drain,简称D)和源极(Source,简称S),所述调节电路130还包括第三节点134;
每个支路131的输出端连接到一组待测元件120的栅极,每个待测元件120的漏极均连接到所述第二节点133,每个待测元件120的源极均连接到所述第三节点134。
若待测元件120为设置于衬底基板110上的薄膜晶体管,薄膜晶体管包括栅极、漏极和源极,则相应的,调节电路130还需要增设第三节点134。具体的连接过程为:
将N个支路131中的每个支路131的输入端连接均到第一节点132,将每个支路131的输出端连接到一组待测元件120中的每个待测元件120的栅极,将每个待测元件120的漏极均连接到第二节点133,将待测元件120的源极连接到第三节点134。这样,第一节点132接收到电信号后,均分到每个支路131对应组的每个待测元件120的栅极上。当第一节点接收到的电压超过预设阈值时,薄膜晶体管打开,源极与漏极之间导通,以保持薄膜晶体管的导通状态,维持薄膜晶体管的电压。
然后,全部待测元件120的漏极均连接到第二节点133,且全部元件的漏极均连接到第三节点134。将第二节点133和第三节点134串接到一个信号提供单元上,源极输入的信号可以传输到漏极,即可监测第二节点133与第三节点134之间的电源特性,进而获取全部待测元件120的总电源特性值。
进一步的,所述N组待测元件120的源极按照第一顺序,依次连接到所述第三节点134;
所述N组待测元件120的漏极按照所述第一顺序的逆序,依次连接到所述第二节点133。
本实施方式,针对待测元件120为薄膜晶体管时,调节电路130与薄膜晶体管的源极和漏极的连接方案进一步优化。定义N组待测元件120中的全部待测元件120按照第一顺序排布,并使得N组待测元件120的源极按照第一顺序,依次连接到第三节点134上,且使得该N组待测元件120的漏极按照第一顺序的逆序,依次连接到第二节点133上。
这样,全部待测元件120在测试过程中,电信号按照第一顺序,依次传输到每一个待测元件120的源极,再按照第一顺序的逆序,从待测元件120的漏极输出。电信号走向为先进后出,后进先出的排布顺序,可以有效避免电信号从一个或者部分待测元件120内经过后较大程度衰减导致测量效果较差的技术问题。
参见图3,为本发明实施例提供的一种测试电路连接显示基板100的结构示意图,用于对上述图1或者图2所示的实施例提供的显示基板100进行测试。如图3所示,一种测试电路,包括:
第一信号提供单元210,所述第一信号提供单元210的输出端用于与所述显示基板100的第一节点132连接,所述第一信号提供单元210的输入端用于与所述显示基板100的第二节点133连接。
所述测试电路包括第一信号提供单元210,用于为所测试的显示基板100上的N组待测元件120提供电信号。可以直接将该测试电路的第一信号提供单元210连接到显示基板100的测试区111,实现生产线在线测试。
具体的,将第一信号提供单元210的输出端连接到显示基板100的第一节点132,并且将第一信号提供单元210的输入端连接到显示基板100的第二节点133,这样,即可将显示基板100上的N个待测元件120和调节电路130接入到闭合测试回路中,实现对显示基板100上的待测元件120的电源特性测试。
本实施例提供的测试方法,在显示基板100上直接对N组待测元件120进行测量,提高元件测试的及时性和准确性,减少元件移动损坏的情况,节省了复杂的移动测试操作。N组待测元件120同时测量,增设调节电路130进行平衡和补偿,减少了测量误差以及直接连接可能造成的电信号衰减,极大程度地提高了测量精度。
在上述实施例的基础上,如图3所示,针对待测元件120为薄膜晶体管的情况,所述测试电路还包括:
第二信号提供单元220,所述第二信号提供单元220的输出端用于与所述显示基板100的第三节点134连接,所述第二信号提供单元220的输入端用于与所述显示基板100的第二节点133连接。
待测元件120为薄膜晶体管时,包括栅极、漏极和源极,此时需要增设第二信号提供单元220提供电信号。将第二信号提供单元220的输出端与显示基板100的第三节点134连接,将第二信号提供单元220的输入端与显示基板100的第二节点133连接。这样,即可以形成两个闭合回路:由第一信号提供单元210与显示基板100的第一节点132和第二节点133连接形成的第一闭合回路,其二是由第二信号提供单元220与显示基板100的第二节点133和第三节点134连接形成的第二闭合回路。其中,第一闭合回路的电压超过预设阈值,使得薄膜晶体管的源极与漏极之间导通,保持待测元件120本身的电源电压的稳定。第二闭合回路则用于测试待测元件120的电源特性。
在一种具体实施方式中,所述第一信号提供单元210和所述第二信号提供单元220均为供电电源;
在对所述显示基板100进行测试时,所述第二信号提供单元220的正极与所述显示基板100的第三节点134连接,所述第二信号提供单元220的负极与所述第二节点133连接;
所述第一信号提供单元210的正极与所述第一节点132连接,第一信号提供单元210的负极与所述第二节点133连接;或者
所述第一信号提供单元210的负极与所述第一节点132连接,所述第一信号提供单元210的正极与所述第二节点133连接。
若对显示基板100进行测试,所述第一信号提供单元210和所述第二信号提供单元220均为供电电源。第二闭合回路负责电源特性的测量,则该第二闭合回路中,将所述第二信号提供单元220的正极与所述显示基板100的第三节点134连接,该第三节点134与全部待测元件120的源极连接,所述第二信号提供单元220的负极与所述第二节点133连接,该第二节点133与全部待测元件120的漏极连接。
第一信号提供单元210打开薄膜晶体管的源极和漏极的信号通道,为待测元件120提供稳压信号,第一信号提供单元210的两传输端分别连接到待测元件120的栅极和漏极,具体连接方案可以有两种。
其一,将第一信号提供单元210的正极连接到第一节点132,第一节点132经由N个并联的支路131连接到全部待测元件120的栅极,将第二信号提供单元220的负极连接到第二节点133,第二节点133连接到全部待测元件120的漏极。此连接方案可以适用于沟道类型为P型的薄膜晶体管。
其二,将第二信号提供单元220的负极连接到第一节点132,第一节点132经由N个并联的支路131连接到全部待测元件120的栅极,将第二信号提供单元220的正极连接到第二节点133,第二节点133连接到全部待测元件120的漏极。此连接方案可以适用于沟道类型为N型的薄膜晶体管。
所提供的测试电路,针对显示基板100上的薄膜晶体管测试,提供一个信号提供单元保持薄膜晶体管的正常导通状态和稳压状态,另外提供一个信号提供单元连接闭合测试回路以获取电源特性取值。测量精度高,衰减较小,操作简便。
参见图4,本发明实施例还提供了一种测试方法,应用如上述图3所示的实施例提供的测试电路,对上述图1或者图2所示的显示基板100进行测试。如图4所示,所述测试方法包括:
步骤401、将调节电路的第一节点与第一信号提供单元的输出端连接;
步骤402、将N组待测元件的输出端所连接的第二节点与所述第一信号提供单元的输入端连接;
步骤403、开启所述第一信号提供单元,获取所述N组待测元件的总电源特性取值;
步骤404、根据所述总电源特性取值和所述N组待测元件所包含的待测元件的总数,计算平均电源特性取值,所述平均电源特性取值即为所述N组待测元件中的每个待测元件的电源特性取值。
应用测试电路对显示基板100上的待测元件120测试,测试电路包括第一信号提供单元210,显示基板100上设置有待测元件120和调节电路130。具体的测试过程包括:
调节电路130的第一节点132与N个并联支路131的输入端连接,将第一节点132与第一信号提供单元210的输出端连接。N个并联支路131中的每个支路131的输出端与对应组的全部待测元件120的输入端连接,且全部待测元件120的输出端均连接到第二节点133,将第二节点133与第一信号提供单元210的输入端连接,这样,即可形成一个闭合测试回路。
接着,开启第一信号提供单元210,为N组待测元件120提供电信号。待电路稳定,即可获取N组待测元件120的总电源特性取值。全部待测元件120分为N组待测元件120连接到电路,每组待测元件120接收的电信号是基本相等的,不存在较大衰减。因此,所获得的总电源特性取值,即可为全部待测元件120的电源特性取值的总和。
获取N组待测元件120所包含的待测元件120的总数,将总电源特性取值除以待测元件120的总数,即可获得平均电源特性取值,即可以将该平均电源特性取值作为每一个待测元件120的电源特性取值。
在一种具体实施方式中,所述待测元件120可以为薄膜晶体管;
上述实施例所述的步骤中,将调节电路130的第一节点132与第一信号提供单元210的输出端连接,将N组待测元件120的输出端所连接的第二节点133与所述第一信号提供单元210的输入端连接,具体实现方式可以包括:
将所述第一信号提供单元210的正极与所述第一节点132连接,将所述第一信号提供单元210的负极与所述第二节点133连接,或者,将所述第一信号提供单元210的负极与所述第一节点132连接,将所述第一信号提供单元210的正极与所述第二节点133连接;
将第二信号提供单元220的正极与所述显示基板100的第三节点134连接;
将所述第二信号提供单元220的负极与所述第二节点133连接。
本实施方式,针对待测元件120为薄膜晶体管的情况,测试电路的第一信号提供单元210为待测元件120提供稳压信号,第二信号提供单元220输出电信号至待测元件120,用于待测元件120的电源特性的测试。
将所述第二信号提供单元220的正极与所述显示基板100的第三节点134连接,该第三节点134与全部待测元件120的源极连接,所述第二信号提供单元220的负极与所述第二节点133连接,该第二节点133与全部待测元件120的漏极连接。
将第一信号提供单元210的正极连接到第一节点132,将负极连接到第二节点133,或者是将负极连接到第一节点132,将正极连接到第二节点133。
具体的,电源特性取值可以为电流值;
所述开启所述第一信号提供单元210,获取所述N组待测元件120的总电源特性取值的步骤,包括:
开启所述第一信号提供单元210和所述第二信号提供单元220;
获取所述第二节点133与所述第三节点134之间的总电流值;
所述根据所述总电源特性取值和所述N组待测元件120所包含的待测元件120的总数,计算平均电源特性取值的步骤,包括:
根据所述第二节点133与所述第三节点134之间的总电流值和待测元件120的总数,计算每个待测元件120的平均电流值。
将N组待测元件120的源极连接到第二信号提供单元220的正极,将漏极连接到第二信号提供单元220的负极,将栅极所连接的第一节点132连接到第一信号提供单元210的正极或者负极,将第一信号提供单元210的另一传输电极连接到待测元件120的漏极上,以形成完整的闭合回路,提供待测元件120的稳压信号。
开启第一信号提供单元210和第二信号提供单元220后,采集第二节点133与第三节点134之间的总电流值,再根据待测元件120的总数,计算每个待测元件120的平均电流值。当然,本实施例还可以用来计算待测元件120的高开关电流比(Ion/Ioff)等电源特性取值。
在一种具体实施方式中,设定显示基板100总共设置有100个待测元件120,可以将这100个待测元件120分为4组,即N取4,每组待测元件120包括25个。这样,调节电路130也设置为包括4个并联支路131,每个支路131的输入端经由第一节点132连接到第二信号提供单元220的正极或者负极,每个支路131的输出端连接到一组待测元件120内的全部待测元件120的栅极。然后,再将每个待测元件120的源极经由第三节点134连接到第二信号提供单元220的正极,将每个待测元件120的漏极经由第二节点133连接到第二信号提供单元220的负极,即可对N组待测元件120进行电源特性测试。
在一种具体实施方式中,考虑到现有的显示基板在测试时,所使用的测试总电路可能为排测电路,每个排测电路包括设置在一排的一共12个测试电极,这12个测试电极需要同时接入测试电路。而上述本实施例提供的一套测试电路仅包括源极、栅极和漏极这3个电极。因此,在使用这种特定的排测电路测试本实施例提供的待测元件的电源特性时,可以将四套测试电路及显示基板并排连接到该排测电路上进行测试,也可以仅将1套、2套或者3套的测试电路及显示基板连接到该排测电路上,将多余的测试电极悬空即可,不影响其他测试电路及显示基板的正常测试。若有其他类型的排测电路,可以依据类似方案进行连接,不作限定。
本实施例提供的测试方法,针对显示基板上的薄膜晶体管测试,提供一个信号提供单元保持薄膜晶体管的正常工作状态和稳压状态,另外提供一个信号提供单元连接闭合测试回路以获取电源特性取值。测量精度高,衰减较小,操作简便。本发明实施例提供的测试方法的具体实施过程可以参见上述实施例提供的显示基板和测试电路的具体实施过程,在此不再一一赘述。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以权利要求的保护范围为准。

Claims (10)

1.一种显示基板,其特征在于,包括:
衬底基板;
位于所述衬底基板的测试区的N组待测元件,N组待测元件间隔设置于所述衬底基板上,每个待测元件均包括输入端和输出端,其中,N为大于1的正整数;
位于所述衬底基板的测试区的调节电路,所述调节电路包括第一节点、第二节点和N个支路,所述N个支路并联,每个支路的输入端均连接到所述第一节点,每个支路的输出端连接到对应待测元件的输入端,每个待测元件的输出端均连接到所述第二节点。
2.根据权利要求1所述的显示基板,其特征在于,所述待测元件为薄膜晶体管,所述薄膜晶体管包括栅极、漏极和源极,所述调节电路还包括第三节点;
每个支路的输出端连接到一组待测元件的栅极,每个待测元件的漏极均连接到所述第二节点,每个待测元件的源极均连接到所述第三节点。
3.根据权利要求2所述的显示基板,其特征在于,所述N组待测元件的源极按照第一顺序,依次连接到所述第三节点;
所述N组待测元件的漏极按照所述第一顺序的逆序,依次连接到所述第二节点。
4.根据权利要求1至3中任一项所述的显示基板,其特征在于,每个支路包括一条导线。
5.一种测试电路,其特征在于,用于对权利要求1至4中任一项所述的显示基板进行测试,所述测试电路包括:
第一信号提供单元,所述第一信号提供单元的输出端用于与所述显示基板的第一节点连接,所述第一信号提供单元的输入端用于与所述显示基板的第二节点连接。
6.根据权利要求5所述的测试电路,其特征在于,所述测试电路还包括:第二信号提供单元,所述第二信号提供单元的输出端用于与所述显示基板的第三节点连接,所述第二信号提供单元的输入端用于与所述显示基板的第二节点连接。
7.根据权利要求6所述的测试电路,其特征在于,所述第一信号提供单元和所述第二信号提供单元均为供电电源;
在对所述显示基板进行测试时,所述第二信号提供单元的正极与所述显示基板的第三节点连接,所述第二信号提供单元的负极与所述第二节点连接;
所述第一信号提供单元的正极与所述第一节点连接,第一信号提供单元的负极与所述第二节点连接;或者
所述第一信号提供单元的负极与所述第一节点连接,所述第一信号提供单元的正极与所述第二节点连接。
8.一种测试方法,其特征在于,应用如权利要求5至7中任一项所述的测试电路,所述测试方法包括:
将调节电路的第一节点与第一信号提供单元的输出端连接;
将N组待测元件的输出端所连接的第二节点与所述第一信号提供单元的输入端连接;
开启所述第一信号提供单元,获取所述N组待测元件的总电源特性取值;
根据所述总电源特性取值和所述N组待测元件所包含的待测元件的总数,计算平均电源特性取值,所述平均电源特性取值即为所述N组待测元件中的每个待测元件的电源特性取值。
9.根据权利要求8所述的测试方法,其特征在于,所述待测元件为薄膜晶体管;
所述将调节电路的第一节点与第一信号提供单元的输出端连接,将N组待测元件的输出端所连接的第二节点与所述第一信号提供单元的输入端连接的步骤,包括:
将所述第一信号提供单元的正极与所述第一节点连接,将所述第一信号提供单元的负极与所述第二节点连接,或者,将所述第一信号提供单元的负极与所述第一节点连接,将所述第一信号提供单元的正极与所述第二节点连接;
将第二信号提供单元的正极与所述显示基板的第三节点连接;
将所述第二信号提供单元的负极与所述第二节点连接。
10.根据权利要求9所述的测试方法,其特征在于,电源特性取值为电流值;
所述开启所述第一信号提供单元,获取所述N组待测元件的总电源特性取值的步骤,包括:
开启所述第一信号提供单元和所述第二信号提供单元;
获取所述第二节点与所述第三节点之间的总电流值;
所述根据所述总电源特性取值和所述N组待测元件所包含的待测元件的总数,计算平均电源特性取值的步骤,包括:
根据所述第二节点与所述第三节点之间的总电流值和待测元件的总数,计算每个待测元件的平均电流值。
CN201810607251.4A 2018-06-13 2018-06-13 一种显示基板、测试电路和测试方法 Active CN108735136B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810607251.4A CN108735136B (zh) 2018-06-13 2018-06-13 一种显示基板、测试电路和测试方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810607251.4A CN108735136B (zh) 2018-06-13 2018-06-13 一种显示基板、测试电路和测试方法

Publications (2)

Publication Number Publication Date
CN108735136A true CN108735136A (zh) 2018-11-02
CN108735136B CN108735136B (zh) 2021-09-21

Family

ID=63929387

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810607251.4A Active CN108735136B (zh) 2018-06-13 2018-06-13 一种显示基板、测试电路和测试方法

Country Status (1)

Country Link
CN (1) CN108735136B (zh)

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000035442A (ja) * 1998-07-15 2000-02-02 Toshiba Corp 平面表示装置基板の電気特性測定用プローブ
US20060163571A1 (en) * 2005-01-27 2006-07-27 Samsung Electronics Co., Ltd. Test element group structures having 3 dimensional SRAM cell transistors
CN101403828A (zh) * 2007-10-01 2009-04-08 爱普生映像元器件有限公司 液晶显示装置以及电子设备
CN101473237A (zh) * 2006-06-20 2009-07-01 Nxp股份有限公司 具有测试结构的半导体器件以及半导体器件测试方法
US20120025188A1 (en) * 2010-07-27 2012-02-02 Sumitomo Electric Industries, Ltd. Semiconductor device integrated with monitoring device in center thereof
CN202948234U (zh) * 2012-07-27 2013-05-22 北京京东方光电科技有限公司 阵列基板及显示装置
CN103811372A (zh) * 2014-03-07 2014-05-21 上海华虹宏力半导体制造有限公司 晶体管的测试结构以及测试方法
CN104090389A (zh) * 2014-06-25 2014-10-08 合肥鑫晟光电科技有限公司 测试元件组、阵列基板、显示装置和测试方法
CN104392685A (zh) * 2014-12-15 2015-03-04 合肥京东方光电科技有限公司 阵列基板、显示面板和极性反转驱动方法
KR20150057738A (ko) * 2013-11-20 2015-05-28 삼성디스플레이 주식회사 유기 발광 표시 장치, 및 유기 발광 표시 장치의 리페어 방법
CN105823990A (zh) * 2015-01-04 2016-08-03 成都锐成芯微科技有限责任公司 一种用于测试soc电源的模拟负载
CN107170405A (zh) * 2017-07-24 2017-09-15 京东方科技集团股份有限公司 电路驱动方法及装置、电子装置、存储介质和显示设备

Patent Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000035442A (ja) * 1998-07-15 2000-02-02 Toshiba Corp 平面表示装置基板の電気特性測定用プローブ
US20060163571A1 (en) * 2005-01-27 2006-07-27 Samsung Electronics Co., Ltd. Test element group structures having 3 dimensional SRAM cell transistors
CN101473237A (zh) * 2006-06-20 2009-07-01 Nxp股份有限公司 具有测试结构的半导体器件以及半导体器件测试方法
CN101403828A (zh) * 2007-10-01 2009-04-08 爱普生映像元器件有限公司 液晶显示装置以及电子设备
JP5648356B2 (ja) * 2010-07-27 2015-01-07 住友電気工業株式会社 半導体装置
US20120025188A1 (en) * 2010-07-27 2012-02-02 Sumitomo Electric Industries, Ltd. Semiconductor device integrated with monitoring device in center thereof
CN202948234U (zh) * 2012-07-27 2013-05-22 北京京东方光电科技有限公司 阵列基板及显示装置
KR20150057738A (ko) * 2013-11-20 2015-05-28 삼성디스플레이 주식회사 유기 발광 표시 장치, 및 유기 발광 표시 장치의 리페어 방법
CN103811372A (zh) * 2014-03-07 2014-05-21 上海华虹宏力半导体制造有限公司 晶体管的测试结构以及测试方法
CN104090389A (zh) * 2014-06-25 2014-10-08 合肥鑫晟光电科技有限公司 测试元件组、阵列基板、显示装置和测试方法
CN104392685A (zh) * 2014-12-15 2015-03-04 合肥京东方光电科技有限公司 阵列基板、显示面板和极性反转驱动方法
CN105823990A (zh) * 2015-01-04 2016-08-03 成都锐成芯微科技有限责任公司 一种用于测试soc电源的模拟负载
CN107170405A (zh) * 2017-07-24 2017-09-15 京东方科技集团股份有限公司 电路驱动方法及装置、电子装置、存储介质和显示设备

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
盛湘远: "基于FPGA的TFT液晶显示模组测试系统的设计与实现", 《中国优秀硕士学位论文全文数据库》 *

Also Published As

Publication number Publication date
CN108735136B (zh) 2021-09-21

Similar Documents

Publication Publication Date Title
Ruan et al. A modified-electrochemical impedance spectroscopy-based multi-time-scale fractional-order model for lithium-ion batteries
Hamon A 1-100 Ω build-up resistor for the calibration of standard resistors
CN106899268A (zh) 多通道光伏组件户外发电特性与并网衰减状况测试系统
KR20060113499A (ko) Fet 특성 측정 시스템
Mc Carthy et al. Online state of health estimation of Li-ion polymer batteries using real time impedance measurements
CN109557472B (zh) 差动电池测试器
CN104901696A (zh) 用于模数转换器的宽范围输入的方法和装置
CN110806543A (zh) 一种交流阻抗频谱获取方法、装置及相关组件
CN109765475A (zh) 用于半导体器件的高温高湿反偏试验系统及试验方法
CN108735136A (zh) 一种显示基板、测试电路和测试方法
CN103837809B (zh) 测试mosfet匹配性的ic布局及测试方法
Cataliotti et al. IEEE Std. 1459 power quantities ratio approaches for simplified harmonic emissions assessment
CN108152782A (zh) 一种高供高计电能表更正系数的测试方法
RU100633U1 (ru) Устройство поверки однофазных средств измерений электрической мощности и энергии
Meinck et al. Harmonic interaction of LED lamps in islanded microgrids
CN113724655A (zh) 像素驱动电路和移动终端
Gallo et al. An instrument for the objective measurement of light flicker
CN102623413B (zh) 一种增加单位测试模块的可测器件的测试键回路
CN110895290A (zh) 一种适用于ate测试的皮安级小电流测试电路
Li et al. Interlaboratory comparison of high direct voltage resistor dividers
RU2786787C1 (ru) Способ идентификации гармонической эмиссии потребителя
Domagk et al. Impact of Renewable Generation on the harmonic distortion in distribution networks: Key Findings of the German research project NetzHarmonie
US9726699B2 (en) Disaggregation apparatus for being used in a multi-group electrical network
CN114545072B (zh) 一种无功功率补偿方法、电能表和计算机可读存储介质
Keivanfard et al. Detection of harmonic pollution ranking of non-linear load in the Hormozgan distribution power system by using new power quality index

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant