CN108614906B - 一种io接口特征库的生成方法及系统 - Google Patents
一种io接口特征库的生成方法及系统 Download PDFInfo
- Publication number
- CN108614906B CN108614906B CN201611135580.0A CN201611135580A CN108614906B CN 108614906 B CN108614906 B CN 108614906B CN 201611135580 A CN201611135580 A CN 201611135580A CN 108614906 B CN108614906 B CN 108614906B
- Authority
- CN
- China
- Prior art keywords
- interface
- information
- feature library
- generating
- process corner
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
Abstract
一种IO接口特征库的生成方法及系统,所述生成方法包括:接收输入的接口类型信息及工艺角信息;其中:所述接口类型信息为用户根据IO接口的功能及IO接口特征库的结构特点所得到;根据所述接口类型信息及工艺角信息,生成得到脚本信息;输出所述脚本信息至特征化工具,以使得所述特征化工具根据所述脚本信息生成与所述工艺角所对应的IO接口特征库采用上述方案可以降低生成IO接口特征库的复杂度、耗时及出错率。
Description
技术领域
本发明涉及集成电路设计领域,尤其涉及一种IO接口特征库的生成方法及系统。
背景技术
集成电路(Integrated Circuit,IC)是一种微型电子器件或部件。关于IC的制造,是采用一定的工艺,把一个电路中所需的晶体管、电阻、电容和电感等元件及布线互连一起,制作在一小块或几小块半导体晶片或介质基片上,然后封装在一个管壳内,成为具有所需电路功能的微型结构。
目前,当需要对IO接口进行特征化处理,以获取得到IO接口特征库时,会根据所使用的特征化工具,由用户相应地手动撰写符合特征化工具的要求的脚本,再在特征化工具上运行脚本,进而由特征化工具生成IO接口特征库。
但是,这种IO接口特征库的生成方法,存在繁琐耗时且极易出错的问题。
发明内容
本发明解决的问题是如何降低生成IO接口特征库的复杂度、耗时及出错率。
为解决上述问题,本发明实施例提了一种IO接口特征库的生成方法,所述方法包括:接收输入的接口类型信息及工艺角信息;其中:所述接口类型信息为用户根据IO接口的功能及IO接口特征库的结构特点所得到;根据所述接口类型信息及工艺角信息,生成得到脚本信息;输出所述脚本信息至特征化工具,以使得所述特征化工具根据所述脚本信息生成与所述工艺角所对应的IO接口特征库。
可选地,所述脚本信息包括:每个IO接口的时序弧及每个IO接口的运行条件信息。
可选地,所述IO接口特征库的结构特点包括:每个电源接口的名字相同,且每个接地接口的名字相同。
可选地,所述接收输入的接口类型信息及工艺角信息,包括:接收用户通过用户界面输入的接口类型信息及工艺角信息。
可选地,所述用户界面为图形化用户界面,所述图形化用户界面包括:接口类型信息输入区域及工艺角信息输入区域。
可选地,所述接收输入的接口类型信息及工艺角信息,包括:解析需求表格;其中:所述需求表格的内容与用户对集成电路的使用需求相关;根据解析结果,获取输入的接口类型信息及工艺角信息。
本发明实施例提供了一种IO接口特征库的生成系统,所述生成系统包括:接收单元,适于接收输入的接口类型信息及工艺角信息;其中:所述接口类型信息为用户根据IO接口的功能及IO接口特征库的结构特点所得到;脚本生成单元,适于根据所述接口类型信息及工艺角信息,生成得到脚本信息;输出单元,适于输出所述脚本信息至特征化工具,以使得所述特征化工具根据所述脚本信息生成与所述工艺角所对应的IO接口特征库。
可选地,所述脚本信息包括:每个IO接口的时序弧及每个IO接口的运行条件信息。
可选地,所述IO接口特征库的结构特点包括:每个电源接口的名字相同,且每个接地接口的名字相同。
可选地,所述生成系统还包括:用户界面;所述接收单元,适于接收用户通过所述用户界面输入的接口类型信息及工艺角信息。
可选地,所述用户界面为图形化用户界面,所述图形化用户界面包括:接口类型信息输入区域及工艺角信息输入区域。
可选地,所述接收单元,适于解析需求表格;其中:所述需求表格的内容与用户对集成电路的使用需求相关;根据解析结果,获取输入的接口类型信息及工艺角信息。
与现有技术相比,本发明的技术方案具有以下优点:
接收输入的接口类型信息及工艺角信息,根据所述接口类型信息及工艺角信息,生成并得到脚本信息,输出所述脚本信息至特征化工具,以使得所述特征化工具根据所述脚本信息生成与所述工艺角所对应的IO特征库,因此,对于用户而言,只需输入接口类型信息及工艺角信息至设备,无需自行手动编写脚本,即可实现IO特征库的生成,故可以降低生成IO接口特征库的复杂度、耗时及出错率。
进一步,采用上述IO接口特征库的生成系统,通过所述用户界面可以获取用户输入的接口类型信息及工艺角信息,换言之,对于用户而言,也就是用户可以直接在用户界面上输入接口类型信息及工艺角信息,故可以方便用户,提升用户体验。
附图说明
图1是本发明实施例中的一种IO接口特征库的生成方法的流程示意图;
图2是本发明实施例中的一种用户界面的结构示意图;
图3是本发明实施例中的一种IO接口特征库的生成系统的结构示意图。
具体实施方式
如上所述,目前通过用户手动撰写符合特征化工具的要求的脚本,再将脚本在特征化工具上运行,进而生成IO接口特征库。但是,这种IO接口特征库的生成方法,存在繁琐耗时且极易出错的问题。
为解决上述问题,本发明实施例接收输入的接口类型信息及工艺角信息,根据所述接口类型信息及工艺角信息,生成并得到脚本信息,输出所述脚本信息至特征化工具,以使得所述特征化工具根据所述脚本信息生成与所述工艺角所对应的IO特征库,因此,对于用户而言,只需输入接口类型信息及工艺角信息至设备,无需自行手动编写脚本,即可实现IO特征库的生成,故可以降低生成IO接口特征库的复杂度、耗时及出错率。
为使本发明的上述目的、特征和优点能够更为明显易懂,下面结合附图对本发明的具体实施例做详细的说明。
图1示出了本发明实施例中的一种IO接口特征库的生成方法的流程示意图,下面参考图1对所述方法进行分步骤详细介绍,所述方法可以包括如下步骤:
步骤S11:接收输入的接口类型信息及工艺角信息。
在具体实施中,所述接口类型信息为用户根据IO接口的功能及IO接口特征库的结构特点所得到,换言之,接口类型信息与IO接口的具体功能以及IO接口特征库所具有的结构特点有关。
在具体实施中,所述IO接口特征库的结构特点可以包括:每个电源接口的名字相同,且每个接地接口的名字相同。也就是说,在IO接口特征库中,每个电源接口具有同样的名字,且每个接地接口也有相同的名字。
详细地说,IO接口的功能可以包括提供外部信号与内部信号的输入输出。并且,IO接口特征库,自身的同类IO接口单元具备有相同的特征库结构的特点。比如用户输入的接口类型信息包括内部输入接口、内部输出接口及外部双向输入输出接口,工艺角信息包括最佳工艺角、典型工艺角及最差工艺角,具体的每个工艺角可以包括集成电路工作的不同工艺、不同电压及不同温度等。
在具体实施中,可以有多种方式来接收输入的接口类型信息及工艺角信息。
在本发明一实施例中,可以直接接收用户通过用户界面输入的接口类型信息及工艺角信息。因此,对于用户而言,仅需在用户界面上输入接口类型信息及工艺角信息即可,故可以提高IO接口特征库生成过程的便捷度。
为了进一步便于用户进行集成电路的接口类型信息及工艺角信息的输入操作,在本发明一实施例中,所述用户界面可以为图形化用户界面。
为使得本领域技术人员更好地理解和实现本发明,图2示出了本发明实施例中的一种用户界面的结构示意图,参考图2,所述图形化用户界面2可以包括:接口类型信息(PinType And Value)22的输入区域及工艺角信息(Corner Setting)21的输入区域。接口类型信息22的输入区域适于用户指定相应的管脚的类型或者性质,工艺角信息21的输入区域适于用户指定特征库的工艺角信息。并且,所述图形化用户界面2还可以包括:管脚信息列表(Cell Pin List)23,以便于用户获知集成电路的管脚的状态。
在本发明另一实施例中,还可以通过解析需求表格,进而根据解析结果,来获取输入至所述集成电路的接口类型信息及工艺角信息。需要说明的是,所述需求表格的内容与用户对集成电路的使用需求相关。
步骤S12:根据所述接口类型信息及工艺角信息,生成得到脚本信息。
在具体实施中,所述脚本信息包括:每个IO接口的时序弧及每个IO接口的运行条件信息。
在具体实施中,可以根据具体的接口类型信息,比如内部输入接口、内部输出接口或者外部双向输入输出接口,以及最佳、典型或者最差的工艺角信息中的一个,自动生成不同工艺角下的脚本信息。需要说明的是,接口类型信息可以由用户自行定义,没有严格限定。
例如,对于接口A而言,对应的接口类型信息为内部输入接口,同时对于接口PAD而言,对应的接口类型信息为外部双向输入输出接口,工艺角信息对应的是10V及21℃,根据所述接口类型信息及工艺角信息,生成该条件下的脚本信息的具体流程可以为:
set_operation_condition–voltage 10–temp 21;(设置工作条件:电压为10V,温度为21°)
define_arc–when{auto_all_conditions}–related_pin A–pin PAD$cell;(定义时序弧:根据自动给出的时序工作条件组合,使得接口A与接口PAD相关)
char_library–io$cell_list;(开始计算:按照IO接口的格式,计算所有的IO接口的特征数据)
其中,auto_all_conditions是自动给出的时序工作条件组合。
相应地,用户的时序弧需求可以自动推算为内部输入到外部双向接口以及外部双向接口到内部输出的延迟。
步骤S13:输出所述脚本信息至特征化工具,以使得所述特征化工具根据所述脚本信息生成与所述工艺角所对应的IO接口特征库。
在具体实施中,可以输出自动生成的所述脚本信息至特征化工具,特征化工具根据脚本信息,生成与所述工艺角所对应的IO接口特征库。并且,生成的库文件分别包括不同工艺角下的裕度值。根据工艺角的不同,生成的库文件通过不同的裕度值来调整库文件中的时序值、功耗值等。
目前,通过用户手动撰写符合特征化工具的要求的脚本,才可以进而生成IO接口特征库。但是,这种IO接口特征库的生成方法,存在繁琐耗时且极易出错的问题。
而本发明实施例接收输入的接口类型信息及工艺角信息,根据所述接口类型信息及工艺角信息,生成并得到脚本信息,输出所述脚本信息至特征化工具,以使得所述特征化工具根据所述脚本信息生成与所述工艺角所对应的IO特征库。
因此,对于用户而言,只需输入接口类型信息及工艺角信息至设备,无需自行手动编写脚本,即可实现IO特征库的生成,故可以降低生成IO接口特征库的复杂度、耗时及出错率。
为使得本领域技术人员更好地理解和实现本发明,图3示出了本发明实施例中的一种IO接口特征库的生成系统的结构示意图,所述生成系统可以包括:接收单元31、脚本生成单元32及输出单元33,其中:
接收单元31,适于接收输入的接口类型信息及工艺角信息;其中:所述接口类型信息为用户根据IO接口的功能及IO接口特征库的结构特点所得到;
脚本生成单元32,适于根据所述接口类型信息及工艺角信息,生成得到脚本信息;
输出单元33,适于输出所述脚本信息至特征化工具,以使得所述特征化工具根据所述脚本信息生成与所述工艺角所对应的IO接口特征库。
综上所述,本发明实施例通过接收单元接收输入的接口类型信息及工艺角信息,脚本生成单元根据所述接口类型信息及工艺角信息,生成并得到脚本信息,输出单元输出所述脚本信息至特征化工具,以使得所述特征化工具根据所述脚本信息生成与所述工艺角所对应的IO特征库。
因此,对于用户而言,只需输入接口类型信息及工艺角信息至设备,无需自行手动编写脚本,即可实现IO特征库的生成,故可以降低生成IO接口特征库的复杂度、耗时及出错率。
在具体实施中,所述脚本信息可以包括:每个IO接口的时序弧及每个IO接口的运行条件信息。
在具体实施中,所述IO接口特征库的结构特点可以包括:每个电源接口的名字相同,且每个接地接口的名字相同。
在具体实施中,所述生成系统还可以包括:用户界面(未示出);所述接收单元31,适于接收用户通过所述用户界面输入的接口类型信息及工艺角信息。
在具体实施中,所述用户界面可以为图形化用户界面,所述图形化用户界面包括:接口类型信息输入区域及工艺角信息输入区域。
在具体实施中,所述接收单元31,适于解析需求表格;其中:所述需求表格的内容与用户对集成电路的使用需求相关;根据解析结果,获取输入的接口类型信息及工艺角信息。
本领域普通技术人员可以理解上述实施例的各种方法中的全部或部分步骤是可以通过程序来指令相关的硬件来完成,该程序可以存储于以计算机可读存储介质中,存储介质可以包括:ROM、RAM、磁盘或光盘等。
虽然本发明披露如上,但本发明并非限定于此。任何本领域技术人员,在不脱离本发明的精神和范围内,均可作各种更动与修改,因此本发明的保护范围应当以权利要求所限定的范围为准。
Claims (10)
1.一种IO接口特征库的生成方法,其特征在于,包括:
接收输入的接口类型信息及工艺角信息;其中:所述接口类型信息为用户根据IO接口的功能及IO接口特征库的结构特点所得到;
根据所述接口类型信息及工艺角信息,生成得到脚本信息,所述脚本信息包括:每个IO接口的时序弧及每个IO接口的运行条件信息;
输出所述脚本信息至特征化工具,以使得所述特征化工具根据所述脚本信息生成与所述工艺角所对应的IO接口特征库。
2.根据权利要求1所述的IO接口特征库的生成方法,其特征在于,所述IO接口特征库的结构特点包括:每个电源接口的名字相同,且每个接地接口的名字相同。
3.根据权利要求1所述的IO接口特征库的生成方法,其特征在于,所述接收输入的接口类型信息及工艺角信息,包括:
接收用户通过用户界面输入的接口类型信息及工艺角信息。
4.根据权利要求3所述的IO接口特征库的生成方法,其特征在于,所述用户界面为图形化用户界面,所述图形化用户界面包括:接口类型信息输入区域及工艺角信息输入区域。
5.根据权利要求1或3所述的IO接口特征库的生成方法,其特征在于,所述接收输入的接口类型信息及工艺角信息,包括:
解析需求表格;其中:所述需求表格的内容与用户对集成电路的使用需求相关;
根据解析结果,获取输入的接口类型信息及工艺角信息。
6.一种IO接口特征库的生成系统,其特征在于,包括:
接收单元,适于接收输入的接口类型信息及工艺角信息;其中:所述接口类型信息为用户根据IO接口的功能及IO接口特征库的结构特点所得到;
脚本生成单元,适于根据所述接口类型信息及工艺角信息,生成得到脚本信息;
所述脚本信息包括:每个IO接口的时序弧及每个IO接口的运行条件信息
输出单元,适于输出所述脚本信息至特征化工具,以使得所述特征化工具根据所述脚本信息生成与所述工艺角所对应的IO接口特征库。
7.根据权利要求6所述的IO接口特征库的生成系统,其特征在于,所述IO接口特征库的结构特点包括:每个电源接口的名字相同,且每个接地接口的名字相同。
8.根据权利要求6所述的IO接口特征库的生成系统,其特征在于,还包括:
用户界面;所述接收单元,适于接收用户通过所述用户界面输入的接口类型信息及工艺角信息。
9.根据权利要求8所述的IO接口特征库的生成系统,其特征在于,所述用户界面为图形化用户界面,所述图形化用户界面包括:接口类型信息输入区域及工艺角信息输入区域。
10.根据权利要求6或8所述的IO接口特征库的生成系统,其特征在于,所述接收单元,适于解析需求表格;其中:所述需求表格的内容与用户对集成电路的使用需求相关;根据解析结果,获取输入的接口类型信息及工艺角信息。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201611135580.0A CN108614906B (zh) | 2016-12-09 | 2016-12-09 | 一种io接口特征库的生成方法及系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201611135580.0A CN108614906B (zh) | 2016-12-09 | 2016-12-09 | 一种io接口特征库的生成方法及系统 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108614906A CN108614906A (zh) | 2018-10-02 |
CN108614906B true CN108614906B (zh) | 2021-11-26 |
Family
ID=63643592
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201611135580.0A Active CN108614906B (zh) | 2016-12-09 | 2016-12-09 | 一种io接口特征库的生成方法及系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN108614906B (zh) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1866221A (zh) * | 2006-02-27 | 2006-11-22 | 华为技术有限公司 | 一种软件接口测试方法和装置 |
CN101963627A (zh) * | 2010-09-06 | 2011-02-02 | 杭州华三通信技术有限公司 | 一种以太网接口测试夹具 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI325702B (en) * | 2006-08-18 | 2010-06-01 | Hon Hai Prec Ind Co Ltd | Xdsl modem testing system and method |
-
2016
- 2016-12-09 CN CN201611135580.0A patent/CN108614906B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1866221A (zh) * | 2006-02-27 | 2006-11-22 | 华为技术有限公司 | 一种软件接口测试方法和装置 |
CN101963627A (zh) * | 2010-09-06 | 2011-02-02 | 杭州华三通信技术有限公司 | 一种以太网接口测试夹具 |
Non-Patent Citations (1)
Title |
---|
"基于 MCMM 技术快速实现 IC 时序收敛";裘武龙 等;《中国集成电路》;20140405;第22-25页 * |
Also Published As
Publication number | Publication date |
---|---|
CN108614906A (zh) | 2018-10-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105242218A (zh) | 一种直流电源全覆盖自动化测试系统 | |
US10528688B1 (en) | System and method for schematic-driven generation of input/output models | |
CN109565481B (zh) | 用于校准高速串行接收机模拟前端和相位检测器的设备和方法 | |
US20180203065A1 (en) | Apparatus and method for at-speed scan test | |
US20140282349A1 (en) | Method and apparatus for current limit test for high power switching regulator | |
US9858382B2 (en) | Computer program product for timing analysis of integrated circuit | |
CN111400169B (zh) | 一种自动化生成用于测试软硬件的网表文件的方法及系统 | |
US20110035178A1 (en) | System and method for generating a test file of a printed circuit board | |
US11170147B2 (en) | Simulation method for use in functional equivalence check | |
US10726174B2 (en) | System and method for simulating reliability of circuit design | |
US20150178417A1 (en) | Method for showing hierarchical structure for a given power intent described in a power intent description language with a design described in a hardware design description language, and associated apparatus and associated computer program product | |
CN108614906B (zh) | 一种io接口特征库的生成方法及系统 | |
CN114117985A (zh) | 集成运放的智能验证方法、系统、介质及终端设备 | |
CN113688595B (zh) | 系统级封装电路原理图设计方法及装置、可读存储介质 | |
US10255405B2 (en) | Supporting apparatus of semiconductor integrated circuit, countermeasure method of electromagnetic interference of semiconductor integrated circuit, and recording medium | |
JP2009042905A (ja) | 集積回路装置のノイズ解析方法、集積回路装置のノイズ解析システム、集積回路装置、電子機器、集積回路装置のノイズ解析プログラム及び情報記憶媒体 | |
CN211478501U (zh) | 用于无线充电测试及开发的多功能装置 | |
US8468486B2 (en) | Electronic device and method of automatically testing transmission lines | |
US10540472B2 (en) | Dynamic power integrity and simulation for PCB design | |
US10380292B1 (en) | Systems and methods for finite difference time domain simulation of an electronic design | |
US9013205B2 (en) | Testing apparatus and testing method | |
Dönmez | Towards a Distributed Low‑Noise Signal Generation System for Quantum Gas Experiments: A Scalable FPGA‑Based Design | |
Pandiev | Analysis and design of CFOA-based highspeed amplifier circuits | |
JP2012242926A (ja) | 回路改善装置、回路改善装置の回路改善方法および回路改善プログラム | |
CN110244807B (zh) | 电源时序的模拟方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |