CN108604433A - 一种像素电路及其驱动方法、显示装置 - Google Patents
一种像素电路及其驱动方法、显示装置 Download PDFInfo
- Publication number
- CN108604433A CN108604433A CN201780008037.0A CN201780008037A CN108604433A CN 108604433 A CN108604433 A CN 108604433A CN 201780008037 A CN201780008037 A CN 201780008037A CN 108604433 A CN108604433 A CN 108604433A
- Authority
- CN
- China
- Prior art keywords
- module
- transistor
- voltage
- electrically connected
- signal line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
- G09G2310/061—Details of flat display driving waveforms for resetting or blanking
- G09G2310/062—Waveforms for resetting a plurality of scan lines at a time
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
一种像素电路,包括补偿模块(20)、重置模块(30)、写入模块(40)、驱动模块(10)、发光使能模块(50)以及发光器件;其中,重置模块(30)用于对驱动模块(10)和发光器件进行重置;补偿模块(20)对驱动模块(10)进行阈值电压补偿;写入模块(40)用于将数据线输出的数据电压写入至驱动模块(10);所述发光使能模块(50)用于将第一电源电压端的电压提供至驱动模块(10);驱动模块(10)用于在第一电源电压端输出电压的作用下向发光器件提供驱动电流;发光器件用于根据驱动电流进行发光。提高了OLED的显示效果。
Description
本申请要求于2016年11月22日提交中国专利局、申请号为201611056258.9、发明名称为“一种图像补偿的方法和终端”的中国专利申请的优先权,其全部内容通过引用结合在本申请中。
本申请涉及显示技术领域,尤其涉及一种像素电路及其驱动方法、显示装置。
有机发光二极管(Organic Light Emitting Diode,OLED)作为一种电流型发光器件,因其所具有自发光、快速响应、宽视角和可制作在柔性衬底上等特点而越来越多地被应用于高性能显示领域当中。
在现有的OLED显示面板的每个亚像素中均设置有由多个晶体管以及电容构成的像素电路,该像素电路用于驱动有机发光二极管进行发光,如图1所示,该像素电路由两个晶体管M1、M2以及一个存储电容Cst构成。为了提高晶体管的载流子迁移率以降低功耗。一般采用多晶硅构成上述晶体管的主动层(Active Layer)。
然而在大面积玻璃基板上制作时,位置不同的主动层会受到制作工艺,例如激光退火(Excimer laser annealing,ELA)工艺、氢化工艺(Hydrogenation Process)以及沟道掺杂工艺(Channel Doping Process)的工艺参数以及工艺精度等的影响,使得位于不同亚像素的驱动晶体管,即上述晶体管M2彼此之间的阈值电压Vth存在差异。
此外,流过各个亚像素中有机发光二极管的驱动电流为:
Isd=1/2×μ×Cgi×W/L×(Vsg-Vth)2……公式(1);
其中,μ为驱动晶体管的载流子迁移率;Cgi为驱动晶体管的栅极与沟道之间的电容;W/L为驱动晶体管的宽长比,Vth为驱动晶体管的阈值电压。
由上述可知,驱动电流Isd与驱动晶体管的阈值电压Vth有关,因此当各个像素电路中的驱动晶体管的阈值电压Vth不一致时,会使得流过位于不同亚像素的有机发光二极管的驱动电流Isd的大小不相同。这样一来将导致各个亚像素的有机发光二极管发出光线的亮度不一致,使得显示的图像如存在亮度不均(mura)的问题,例如图2所示,以显示同一灰阶图像01为例,该图像存在亮度较低的区域。在此基础上,当设置有该像素电路的OLED显示面板显示中低灰阶值的图像时,流过有机发光二极管的驱动电流Isd位于中低电流范围内。此时,阈值电压Vth对驱动电流Isd的影响更大,驱动电流Isd的变异性较高。在此情况下,各个驱动晶体管的阈值电压Vth不一致将导致多个驱动晶体管的源漏电流Isd如图3所示,在中低电流范围C内的亚阈
值摆幅(Subthreshold Swing)不同,从而使得各个驱动晶体管的开关灵敏度不一致,即存在电性不均。所以OLED显示面板显示中低灰阶值的图像时,由于阈值电压Vth不一致导致的mura现象更为明显。
为了解决上述问题,现有技术提供了一种能够对上述阈值电压Vth进行补偿的像素电路。如图4a所示,该像素电路包括包括7个晶体管(M1、M2……M7)和一个存储电容Cst。在此情况下,如图5所示,在第一阶段①,信号端N-1输出低电压,晶体管M1和晶体管M7导通,其余截止。此时可以将驱动晶体管M4栅极的电压重置为电压端Vint的电压。在第二阶段②,信号端N输入低电压,晶体管M2和晶体管M3导通,其余截止。此时,将电压端Vdata输入的数据电压写入至驱动晶体管M4的源极。在此情况下晶体管M4源极电压Vs4=Vdata,栅极电压Vg4=Vdata-|Vth|。在第三阶段③,信号端EM输入低电压,晶体管M6、M5、M4导通,其余截止。此时晶体管M4的源栅电压Vsg4=ELVDD-(Vdata-Vth),根据上述公式(1),可知流过有机发光二极管的驱动电流I=1/2×μ×Cgi×W/L×(ELVDD-Vdata)2。由于上述电流Isd与驱动晶体管M4的阈值电压Vth无关,从而可以解决各个亚像素的驱动晶体管的阈值电压存在差异,导致出现亮度不均的现象。
基于此,随着用户对显示图像清晰度要求的不断提升,OLED显示面板的解析度(Resolution)也需随之提升。然而由于显示面板每行亚像素的扫描时间(Line Time)为垂直解析度(Vertical Resolution)的1/60,因此当解析度上升时,Line Time减小,在此情况,图5中第二阶段②的时间,即阈值电压Vth的补偿时间(Tcom)也会随之减小。其中,具有不同解析度的OLED显示面板与Line Time以及Tcom的对应关系如表1所示。
表1
解析度 | Line Time(μs) | Tcom(μs) |
1280×720 | ~11.8 | ~11.8 |
1920×1080 | ~7.9 | ~7.9 |
2560×1440 | ~5.9 | ~5.9 |
基于此,当Tcom随着解析度的不断增加而减小时,像素电路中存储电容Cst的充电时间也变短,在此情况下如图6所示,在第二阶段②驱动晶体管M4实际的栅极电压Vg4与理想的栅极电压Vg4=Vdata-|Vth|之间存在的电压差△V越大,从而使得阈值电压Vth的补偿效果变差,降低了减小显示亮度不均的效果。
发明内容
本申请的实施例提供一种像素电路及其驱动方法、显示装置,相对现有技术,能够避免解析度对补偿时间的影响。
为达到上述目的,本申请的实施例采用如下技术方案:
第一方面,提供一种像素电路包括补偿模块、重置模块、写入模块、驱动模块、发光使能模块以及发光器件。可选的,上述发光器件可以为有机发光二极管或者发光二极管。基于此,重置模块电连接于重置信号线、初始电
压端、驱动模块以及发光器件。重置模块用于在重置信号线输出信号的控制下,将初始电压端的电压输出至驱动模块和发光器件,对驱动模块和发光器件进行重置。补偿模块电连接于补偿信号线、参考电压端以及驱动模块。补偿模块用于在补偿信号线输出信号的控制下,将参考电压端的电压输出至驱动模块,对驱动模块进行阈值电压补偿。写入模块电连接于扫描信号线、数据线以及驱动模块;写入模块用于在扫描信号线输出信号的控制下,将数据线输出的数据电压写入至驱动模块。发光使能模块电连接于使能信号线、第一电源电压端以及驱动模块。发光使能模块用于在使能信号线输出信号的控制下,将第一电源电压端的电压提供至驱动模块。驱动模块还与发光器件电连接,驱动模块用于在第一电源电压端输出电压的作用下向有发光器件提供驱动电流。发光器件还与第二电源电压端电连接,发光器件用于根据驱动电流进行发光。一方面,通过补偿模块可以对驱动模块进行阈值电压的补偿,从而可以减小各个亚像素的驱动晶体管的阈值电压存在差异,导致出现亮度不均的现象的几率。另一方面,补偿信号线可以控制补偿模块的启闭,以使得该补偿模块在开启状态下进行阈值电压的补偿过程。而扫描信号线可以写入模块的启闭,以使得该写入模块在开启状态下,将数据线提供的数据电压写入至补偿模块。因此补偿信号线与写入模块分别由不同的信号线控制。在此情况下,即使随着显示面板解析度的不断提升,每行亚像素的扫描时间相应减小,只会对扫描信号线N输出信号的脉宽造成影响,而补偿信号线输出信号的脉宽可以根据需要进行调整,例如加宽补偿信号线输出信号的脉宽,以增加阈值电压补偿的时间,从而降低实际补偿值与理想补偿值之间的差距,提升阈值电压的补偿效果。
在第一方面的第一种可能的实现方式中,驱动模块包括驱动晶体管和存储电容。驱动晶体管的栅极与补偿模块和写入模块电连接,第一极与发光使能模块电连接,第二极电连接于重置模块和发光器件。存储电容的一端与驱动晶体管的第二极电连接,另一端电连接于驱动晶体管的栅极。驱动晶体管的尺寸比较大,具有一定的驱动能力。该驱动晶体管能够在第一电源电压端输出电压的作用下向发光器件提供驱动电流,以驱动该发光器件发光。
结合第一方面的第一种可能的实现方式,补偿模块包括第一晶体管。第一晶体管的栅极与补偿信号线电连接,第一极与参考电压端电连接、第二极电连接于驱动晶体管的栅极电连接。补偿信号线输出的信号可以控制第一晶体管的导通或截止,且当该第一晶体管导通时,参考电压端的电压可以通过第一晶体管输出至驱动晶体管的栅极。在此基础上,由于存储电容的另一端电连接于驱动晶体管的栅极,因此上述参考电压端的电压能够存储至存储电容中,以实现对驱动晶体管阈值电压的补偿。
结合第一方面的第二种可能的实现方式,重置模块包括第二晶体管。第二晶体管的栅极与重置信号线电连接,第一极与初始电压端电连接,第二极电连接于存储电容的一端。重置信号线输出的信号可以控制第二晶体管的导通或截止,且在第二晶体管导通时,初始电压端的电压可以通过第二晶体管
输出至驱动晶体管的第二极,从而对存储电容中以及发光器件上残留的电荷进行重置。
结合第一方面的第三种可能的实现方式,写入模块包括第三晶体管。第三晶体管的栅极与扫描信号线电连接,第一极与数据线电连接,第二极电连接于上述驱动晶体管的栅极。扫描信号线输出的信号可以控制第三晶体管的导通或截止,且在第三晶体管导通时,数据线提供的数据电压可以通过第三晶体管输出至驱动晶体管的栅极,以以写入至存储电压。由驱动电流的公式可知,流过发光器件的驱动电流与上述相关,而发光器件发出的发光亮度又与驱动电流的大小有关。因此,可以通过控制写入至驱动晶体管的数据电压的大小,达到控制发光器件发光亮度的目的,从而最终控制亚像素的灰阶。
结合第一方面的第四种可能的实现方式,发光使能模块包括第四晶体管。第四晶体管的栅极与使能信号线电连接,第一极与第一电源电压端电连接,第二极电连接于驱动晶体管的第一极。使能信号线输出的信号可以控制第四晶体管的导通或截止,且在第四晶体管时,第一电源电压端的电压可以通过该第四晶体管输出至驱动晶体管的第一极。在发光器件发光时,第四晶体管、驱动晶体管以及发光器件形成一电流通路,使得该驱动晶体管能够在第一电源电压端ELVDD输出电压的作用下向发光器件提供驱动电流,而该发光器件接收驱动电流进行发光。
可选的,第一晶体管、第二晶体管、第三晶体管以及第四晶体管可以为场效应晶体管。或者,上述晶体管中的任意一种可以为薄膜晶体管。
此外,当上述晶体管为薄膜晶体管时,该薄膜晶体管可以为N型薄膜晶体管,在此情况下,该晶体管的第一极为漏极,第二极为源极。或者该薄膜晶体管可以为P型薄膜晶体管,在此情况下,该晶体管的第一极为源极,第二极为漏极。
第二方面,提供一种显示装置,包括第一方面的像素电路。其具有与第一方面相同的技术效果,在此不再赘述。
第三方面,提供一种用于驱动第一方面的像素电路的方法,一图像帧内该驱动方法包括:在一图像帧的第一阶段,重置模块在重置信号线输出信号的控制下,将初始电压端的电压输出至驱动模块和发光器件,对驱动模块和发光器件进行重置。在一图像帧的第二阶段,补偿模块在补偿信号线输出信号的控制下,将参考电压端的电压输出至驱动模块,对驱动模块进行阈值电压补偿。在一图像帧的第三阶段,写入模块在扫描信号线输出信号的控制下,将数据线输出的数据电压写入至驱动模块。在一图像帧的第四阶段,发光使能模块在使能信号线输出信号的控制下,将第一电源电压端的电压提供至驱动模块。驱动模块在第一电源电压端输出电压的作用下向发光器件提供驱动电流。发光器件用于根据驱动电流进行发光。其具有与第一方面的像素电路相同的技术效果,在此不再赘述。
在第三方面的第一种可能的实现方式中,当驱动模块包括驱动晶体管和存储电容,补偿模块包括第一晶体管时,在一图像帧的第二阶段,驱动方法
包括:在补偿信号线输出信号的控制下,第一晶体管导通,将参考电压端的电压通过第一晶体管输出至驱动晶体管的栅极。驱动晶体管导通,存储电容将驱动晶体管的阈值电压进行存储,以实现对驱动晶体管阈值电压的补偿。
在第三方面的第二种可能的实现方式中,补偿信号线输出信号的脉宽大于扫描信号线输出信号的脉宽。基于此,当显示面板的解析度提升时,可以增大补偿信号线Co输出信号的脉宽,以增加上述第二阶段②的时长,提高阈值电压补偿的时间。所以通过补偿信号线Co可以使得阈值电压的补偿时间不会受到解析度的影响。
图1为现有技术提供的一种像素电路的结构示意图;
图2为具有亮度不均现象的一灰阶图像的示意图;
图3为设置有多个如图1所示的像素电路的各个晶体管的I/V曲线图;
图4a为现有技术提供的具有阈值电压补偿功能的一种像素电路的结构示意图;
图4b为设置有图4a所示的像素电路的多个亚像素的示意图;
图5为驱动如图4a所示的像素电路时采用的多个控制信号的时序图;
图6为采用如图4a所示的像素电路时,阈值电压的实际补偿值与理想补偿值之间存在偏差的示意图;
图7为本申请的一个实施例提供的一种像素电路的结构示意图;
图8为图7中各个模块的具体结构示意图;
图9a为本驱动如图8所示的像素电路时采用的多个控制信号的时序图的示意方式之一;
图9b为本驱动如图8所示的像素电路时采用的多个控制信号的时序图的示意方式之二;
图9c为本驱动如图8所示的像素电路时采用的多个控制信号的时序图的示意方式之三;
图9d为本驱动如图8所示的像素电路时采用的多个控制信号的时序图的示意方式之四;
图9e为本驱动如图8所示的像素电路中驱动晶体管的栅极电压、源极电压随时间变化的曲线图;
图10a为处于图9a所示的第一阶段时,图8所示的像素电路中各个晶体管的通断示意图;
图10b为处于图9b所示的第二阶段时,图8所示的像素电路中各个晶体管的通断示意图;
图10c为处于图9c所示的第三阶段时,图8所示的像素电路中各个晶体管的通断示意图;
图10d为处于图9d所示的第四阶段时,图8所示的像素电路中各个晶体管的通断示意图;
图11为采用图8所示的像素电路时,写入驱动晶体管的数据电压与流过
发光二极管的驱动电流的关系曲线图;
图12为本申请的另一个实施例,提供的一种像素电路的驱动方法流程图。
附图标记:
01-灰阶图像;10-驱动模块;20-补偿模块;30-重置模块;40-写入模块;50-发光使能模块;N-扫描信号线;Co-补偿信号线;EM-使能信号线;RE-重置信号线;Vref-参考电压端;Vint-初始电压端;ELVDD-第一电源电压端;ELVSS-第二电源电压端;Data-数据线;L-有机发光二极管。
本申请的一个方面,提供一种像素电路,如图7所示,包括驱动模块10、补偿模块20、重置模块30、写入模块40、发光使能模块50以及发光器件。
可选的,上述发光器件可以为有机发光二极管或者发光二极管(Light Emitting Diode,LED),本申请对此不做限定。以下为了方便描述,是以该发光器件为有机发光二极管为例进行说明。此外发光二极管的连接方式以及驱动发光的过程同理可得,具体不再赘述。
在此基础上,该重置模块30电连接于重置信号线RE、初始电压端Vint、驱动模块10以及有机发光二极管L的阳极。重置模块30用于在重置信号线RE输出信号的控制下,将初始电压端Vint的电压输出至驱动模块10和有机发光二极管L的阳极,对驱动模块10和有机发光二极管L的阳极进行重置。这样一来,可以避免上一图像帧残留于驱动模块10和有机发光二极管L的电荷对本图像帧的显示造成影响。
此外,补偿模块20电连接于补偿信号线Co、参考电压端Vref以及驱动模块10。该补偿模块20用于在补偿信号线Co输出信号的控制下,将参考电压端Vref的电压输出至驱动模块10,对驱动模块10进行阈值电压补偿。
写入模块40电连接于扫描信号线N、数据线Data以及驱动模块10。该写入模块40用于在扫描信号线N输出信号的控制下,将数据线Data输出的数据电压Vdata写入至驱动模块10。
发光使能模块50电连接于使能信号线EM、第一电源电压端ELVDD以及驱动模块10。该发光使能模块50用于在使能信号线EM输出信号的控制下,将第一电源电压端ELVDD的电压提供至驱动模块10。
驱动模块10还与有机发光二极管L的阳极电连接,该驱动模块10用于在第一电源电压端ELVDD输出电压的作用下向有机发光二极管L提供驱动电流。
有机发光二极管L的阴极还与第二电源电压端ELVSS电连接,该有机发光二极管L用于根据驱动电流进行发光。
由上述可知,一方面,通过补偿模块20可以对驱动模块10进行阈值电压的补偿,从而可以减小各个亚像素的驱动晶体管的阈值电压存在差异,导致出现亮度不均的现象的几率。另一方面,补偿信号线Co可以控制补偿模块20的启闭,以使得该补偿模块20在开启状态下进行阈值电压的补偿过程。而扫描信号线N可以写入模块40的启闭,以使得该写入模块40在开启状态下,
将数据线Data提供的数据电压Vdata写入至补偿模块20。因此补偿信号线Co与写入模块40分别由不同的信号线控制。在此情况下,即使随着显示面板解析度的不断提升,每行亚像素的扫描时间相应减小,只会对扫描信号线N输出信号的脉宽造成影响,而补偿信号线Co输出信号的脉宽可以根据需要进行调整,例如加宽补偿信号线Co输出信号的脉宽,以增加阈值电压补偿的时间,从而降低实际补偿值与理想补偿值之间的差距,提升阈值电压的补偿效果。
以下对图7中各个模块的具体结构进行详细的说明。
具体的,如图8所示,驱动模块10包括驱动晶体管Md和存储电容Cst。
其中,该驱动晶体管Md的栅极与补偿模块20和写入模块40电连接,第一极与发光使能模块50电连接,第二极电连接于重置模块30和有机发光二极管L的阳极。
存储电容Cst的一端与驱动晶体管Md的第二极电连接,另一端电连接于驱动晶体管Md的栅极。
需要说明的是,该驱动晶体管Md的尺寸比较大,具有一定的驱动能力,因此该驱动晶体管Md能够在第一电源电压端ELVDD输出电压的作用下向有机发光二极管L提供驱动电流,以驱动该有机发光二极管L发光。
此外,补偿模块20包括第一晶体管M1。第一晶体管M1的栅极与补偿信号线Co电连接,第一极与参考电压端Vref电连接、第二极电连接于驱动晶体管Md的栅极电连接。
在此情况下,补偿信号线Co输出的信号可以控制第一晶体管M1的导通或截止,且当该第一晶体管M1导通时,参考电压端Vref的电压可以通过第一晶体管M1输出至驱动晶体管Md的栅极。在此基础上,由于存储电容Cst的另一端电连接于驱动晶体管Md的栅极,因此上述参考电压端Vref的电压能够存储至存储电容Cst中,以实现对驱动晶体管阈值电压的补偿。
此外,重置模块30包括第二晶体管M2。第二晶体管M2的栅极与重置信号线RE电连接,第一极与初始电压端Vint电连接,第二极电连接于存储电容Cst的一端。
在此情况下,重置信号线RE输出的信号可以控制第二晶体管M2的导通或截止,且在第二晶体管M2导通时,初始电压端Vint的电压可以通过第二晶体管M2输出至驱动晶体管Md的第二极,从而对存储电容Cst中以及有机发光二极管L的阳极上残留的电荷进行重置。
写入模块40包括第三晶体管M3,该第三晶体管M3的栅极与扫描信号线N电连接,第一极与数据线Data电连接,第二极电连接于驱动晶体管Md的栅极。
在此情况下,扫描信号线N输出的信号可以控制第三晶体管M3的导通或截止,且在第三晶体管M3导通时,数据线Data提供的数据电压Vdata可以通过第三晶体管M3输出至驱动晶体管Md的栅极,以写入至存储电压Cst。由上述公式(1)可知,流过有机发光二极管L的驱动电流与上述Vdata相关,
而有机发光二极管L发出的发光亮度又与驱动电流的大小有关。因此,可以通过控制写入至驱动晶体管Md的数据电压Vdata的大小,达到控制有机发光二极管L发光亮度的目的,从而最终控制亚像素的灰阶。
此外,发光使能模块50包括第四晶体管M4,该第四晶体管M4的栅极与使能信号线EM电连接,第一极与第一电源电压端ELVDD电连接,第二极电连接于驱动晶体管Md的第一极。
在此情况下,使能信号线EM输出的信号可以控制第四晶体管M4的导通或截止,且在第四晶体管M4时,第一电源电压端ELVDD的电压可以通过该第四晶体管M4输出至驱动晶体管Md的第一极。在有机发光二极管L发光时,第四晶体管M4、驱动晶体管Md以及有机发光二极管L形成一电流通路,使得该驱动晶体管Md能够在第一电源电压端ELVDD输出电压的作用下向有机发光二极管L提供驱动电流,而该有机发光二极管L接收驱动电流进行发光。
需要说明的是,本申请中第一电源电压端ELVDD输出恒定的高电压,而第二电源电压端ELVSS输出恒定的低电压。
此外,本申请中,上述驱动晶体管Md、第一晶体管M1、第二晶体管M2、第三晶体管M3以及第四晶体管M4可以为场效应晶体管(Field Effect Transistor,FET)。或者,上述晶体管中的任意一种可以为薄膜晶体管(Thin Film Transistor,TFT)。
此外,当上述晶体管为薄膜晶体管时,该薄膜晶体管可以为N型薄膜晶体管,在此情况下,该晶体管的第一极为漏极,第二极为源极。或者该薄膜晶体管可以为P型薄膜晶体管,在此情况下,该晶体管的第一极为源极,第二极为漏极。
以下,以图8所示中上述任意一种晶体管为N型薄膜晶体管为例,结合图9a-9d所示的时序图,对图8所示的像素电路的驱动方法进行详细的说明。
如图9a所示,在一图像帧的第一阶段①,重置信号线RE输出高电压,其余信号线输出低电压。
在此情况下,像素电路中各个晶体管的通断情况如图10a所示,第二晶体管M2导通,此外可以通过控制初始电压端Vint输出电压的大小,以使得驱动晶体管Md在该阶段满足导通条件而处于导通状态。其余晶体管处于截止状态。
基于此,初始电压端Vint的电压通过第二晶体管M2输出至第二晶体管M2的源极,以对存储电容Cst中以及有机发光二极管L的阳极上残留的电荷进行重置。此时,驱动晶体管Md的源极的电压Vs=Vint。
综上所述,如图9b所示,该第一阶段①为像素电路的重置阶段。
接下来,在一图像帧的第二阶段②,补偿信号线Co和使能信号线EM输出高电压,其余信号线输出低电压。
在此情况下,像素电路中各个晶体管的通断情况如图10b所示,在补偿信号线Co输出信号的控制下,第一晶体管M1导通;在使能信号线EM的控制下,第四晶体管M4导通。驱动晶体管Md保持导通状态,其余晶体管处于截
止状态。
基于此,参考电压端Vref的电压通过第一晶体管M1输出至驱动晶体管Md的栅极,以使得该驱动晶体管Md的栅极电压Vg=Vref。由于驱动晶体管Md的栅极电压Vg和源极电压Vs如图9e所示,满足Vg-Vs=Vth,其中,图9e是以Vth等于1V为例进行的说明。因此此时该驱动晶体管Md的源极电压Vs=Vg-Vth=Vref-Vth。在此情况下,存储电容Cst两端的压差为Vth,所以该驱动晶体管Md的阈值电压Vth存储至该存储电容Cst中。
需要说明的是,在本阶段可以根据需要对补偿信号线Co输出信号的脉宽进行调节,以保证存储电容Cst具有足够的充电时间,从而可以增加阈值电压补偿的时间,降低实际补偿值与理想补偿值之间的差距,提升阈值电压的补偿效果。例如,如图9b所示,补偿信号线Co输出信号的脉宽近似为扫描信号线N输出信号脉宽的三倍。这样一来,即使OLED显示面板的解析度升高,每行亚像素的扫描时间减小,只会对扫描信号线N输出信号的脉宽造成影响,而补偿信号线Co输出信号的脉宽可以根据需要进行调节。
当然,上述以补偿信号线Co输出信号的脉宽近似为扫描信号线N输出信号脉宽的三倍为例进行的说明,本领域技术人员可以综合考虑补偿精度以及成本,将该补偿信号线Co输出信号的脉宽设置为扫描信号线N输出信号脉宽的两倍或四倍等,本申请对此不作限定。
综上所述,该第二阶段②为像素电路的阈值电压补偿阶段。
接下来,如图9c所示,在一图像帧的第三阶段③,扫描信号线N输出高电压,其余信号线输出低电压。
在此情况下,像素电路中各个晶体管的通断情况如图10c所示,在扫描信号线N的控制下第三晶体管M3导通,数据线Data提供的数据电压Vdata通过第三晶体管M3输出至驱动晶体管Md的栅极,并写入至存储电压Cst。此时,驱动晶体管Md的栅极电压Vg=Vdata。由于存储电容Cst具有自举作用,因此驱动晶体管Md的源极电压Vs=Vref-Vth+α(Vdata-Vref)。
其中,α=Cst/(Cst+Coled);Coled为有机发光二极管L的等效电容。
综上所述,该第三阶段③为像素电路的数据电压Vdata写入阶段,其中写入的数据电压Vdata与亚像素显示的灰阶值相匹配。
接下来,如图9d所示,在一图像帧的第四阶段④,使能信号线EM输出高电压,其余信号线输出低电压。
在此情况下,像素电路中各个晶体管的通断情况如图10d所示,在使能信号线EM输出信号的控制下,第四晶体管M4导通,此外驱动晶体管Md保持导通状态,其余晶体管处于截止状态。此时,第四晶体管M4、驱动晶体管Md以及有机发光二极管L形成电流通路。该驱动晶体管Md的栅源电压为:
Vgs=Vg-Vs
=Vdata-(Vref-Vth+α(Vdata-Vref))
=Vdata(1-α)-Vref(1+α)+Vth……公式(2)。
基于此,根据公式(1)可以得出驱动晶体管Md向有机发光二极管L提
供驱动电流I为:
I=Ids=β(Vgs-Vth)2
=β(Vdata(1-α)–Vref(1+α)+Vth–Vth)2
=β(Vdata(1-α)–Vref(1+α))2
其中,β=1/2×μ×W/L
综上所述,该第四阶段④为像素电路的发光阶段。
由此可知,驱动有机发光二极管L进行发光的驱动电流I与驱动晶体管Md的阈值电压Vth无关,从而可以减小各个亚像素的驱动晶体管的阈值电压存在差异,导致出现亮度不均的现象的几率。在此基础上,通过增大补偿信号线Co输出信号的脉宽,能够增加上述第二阶段②的时长,从而可以提高阈值电压补偿的时间。
为了验证本申请中如图8所示的像素电路的补偿效果,可以在OLED显示面板上选取不同亚像素的像素电路,当各个像素电路中的驱动晶体管Md具有不同的阈值电压Vth时,通过流过各个像素电路中的有机发光二极管L的驱动电流I与写入各个驱动晶体管Md的数据电压Vdata之间的变化关系,获知该像素电路的补偿效果。
具体的,例如选取三个亚像素,该三个亚像素的像素电路中驱动晶体管Md的阈值电压Vth分别为0.7V、1V以及1.3V。在此情况下,流过各个像素电路中的有机发光二极管L的驱动电流I与写入各个驱动晶体管Md的数据电压Vdata之间的变化关系如图11所示,三条曲线的收敛性较好。特别是当数据电压Vdata较小,即当设置有本申请提供的像素电路的OLED显示面板显示中低灰阶值的图像时,三条曲线的重合度较高,从而在该OLED显示面板显示中低灰阶值的图像时,有效避免了各个驱动晶体管的阈值电压不一致对流过有机发光二极管L的驱动电流I的影响。
此外,现有技术中提供的如图4a所示的像素电路具有7个晶体管和一个电容,因此如图4b所示,每个亚像素P需要具有足够的布线空间才能够使得像素电路中的每个元件以及连接线置于该亚像素内。然而,随着显示面板解析度的不断提升,亚像素P的数量逐渐增加,可用于布线的面积越来越小。因此现有技术提供的像素电路会存在无法完全布置如该亚像素P内的问题。而当采用本申请如图8所示的像素电路时,该像素电路仅具有5个晶体管和一个存储电容。因此减小的占用单个亚像素的布线空间,从而能够适用于具有较高像素密度(Pixels Per Inch,PPI)的显示面板。
本申请的另一方面,提供一种显示装置,包括如上所述的任意一种结构的像素电路。具有与前述实施例提供的像素电路相同的技术效果,此处不再赘述。
其中,该显示装置具体可以为OLED电视、OLED手机、OLED平板电脑等具有任何显示功能的产品或者部件
本申请的再一方面,提供一种用于驱动如上所述的任意一种像素电路的方法,如图12所示,一图像帧内该驱动方法包括:
S101、如图9a所示,在一图像帧的第一阶段①,重置模块30在重置信号线RE输出信号的控制下,将初始电压端Vint的电压输出至驱动模块10和有机发光二极管L的阳极,对驱动模块10和有机发光二极管L的阳极进行重置。
其中,如图8所示,重置模块30包括第二晶体管M2。具体通过第二晶体管M2对驱动模块10和有机发光二极管L的阳极进行重置的过程同上所述,此处不再赘述。
S102、如图9b所示,在一图像帧的第二阶段②,补偿模块20在补偿信号线Co输出信号的控制下,将参考电压端Vref的电压输出至驱动模块10,对驱动模块10进行阈值电压补偿。
具体的该补偿模块20如图8所示,可以包括第一晶体管M1,在此情况下上述步骤S102包括:
在补偿信号线Co输出信号的控制下,第一晶体管M1导通,将参考电压端Vref的电压通过第一晶体管M1输出至驱动晶体管Md的栅极。
接下来,该驱动晶体管Md导通,存储电容Cst将驱动晶体管Md的阈值电压Vth进行存储,以实现阈值电压Vth的补偿。具体的,通过该补偿模块20对驱动晶体管Md阈值电压Vth的补偿过程同上所述,此处不再赘述。
此外,由于该第一晶体管M1的导通和截止可以通过补偿信号线Co单独进行控制。因此当显示面板的解析度提升时,可以增大补偿信号线Co输出信号的脉宽,使得补偿信号线Co输出信号的脉宽大于扫描信号线N输出信号的脉宽,从而可以增加上述第二阶段②的时长,提高阈值电压补偿的时间。所以通过补偿信号线Co可以使得阈值电压的补偿时间不会受到解析度的影响。
S103、如图9c所示,在一图像帧的第三阶段③,写入模块40在扫描信号线N输出信号的控制下,将数据线Data输出的数据电压Vdata写入至驱动模块10。其中,如图8所示,写入模块40包括第三晶体管M3。具体通过第三晶体管M3实现数据电压Vdata写入的写入过程同上所述,此处不再赘述。
S104、如图9d所示,在一图像帧的第四阶段④,发光使能模块50在使能信号线EM输出信号的控制下,将第一电源电压端ELVDD的电压提供至驱动模块10。该驱动模块10在第一电源电压端ELVDD输出电压的作用下向有机发光二极管L提供驱动电流,而该有机发光二极管L用于根据驱动电流进行发光。
其中,如图8所示,发光使能模块50包括第四晶体管M4,驱动模块10包括驱动晶体管Md。具体的,在第四晶体管M4导通的情况下,通过驱动晶体管Md驱动有机发光二极管L发光的过程同上所述,此处不再赘述。
此外,上述像素电路的驱动方法的技术效果与前述实施例提供的像素电路的技术效果相同,此处不再赘述。以上所述,仅为本申请的具体实施方式,但本申请的保护范围并不局限于此,任何在本申请揭露的技术范围内的变化或替换,都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应以权利要求的保护范围为准。
Claims (11)
- 一种像素电路,其特征在于,包括补偿模块、重置模块、写入模块、驱动模块、发光使能模块以及发光器件;其中,所述重置模块电连接于重置信号线、初始电压端、所述驱动模块以及所述发光器件;所述重置模块用于在所述重置信号线输出信号的控制下,将所述初始电压端的电压输出至所述驱动模块和所述发光器件,对所述驱动模块和所述发光器件进行重置;所述补偿模块电连接于补偿信号线、参考电压端以及所述驱动模块;所述补偿模块用于在所述补偿信号线输出信号的控制下,将所述参考电压端的电压输出至所述驱动模块,对所述驱动模块进行阈值电压补偿;所述写入模块电连接于扫描信号线、数据线以及所述驱动模块;所述写入模块用于在所述扫描信号线输出信号的控制下,将所述数据线输出的数据电压写入至所述驱动模块;所述发光使能模块电连接于使能信号线、第一电源电压端以及所述驱动模块;所述发光使能模块用于在所述使能信号线输出信号的控制下,将所述第一电源电压端的电压提供至所述驱动模块;所述驱动模块还与所述发光器件电连接,所述驱动模块用于在所述第一电源电压端输出电压的作用下向所述发光器件提供驱动电流;所述发光器件还与所述第二电源电压端电连接,所述发光器件用于根据所述驱动电流进行发光。
- 根据权利要求1所述的像素电路,其特征在于,所述驱动模块包括驱动晶体管和存储电容;所述驱动晶体管的栅极与所述补偿模块和所述写入模块电连接,第一极与所述发光使能模块电连接,第二极电连接于所述重置模块和所述发光器件;所述存储电容的一端与所述驱动晶体管的第二极电连接,另一端电连接于所述驱动晶体管的栅极。
- 根据权利要求2所述的像素电路,其特征在于,所述补偿模块包括第一晶体管;所述第一晶体管的栅极与所述补偿信号线电连接,第一极与所述参考电压端电连接、第二极电连接于所述驱动晶体管的栅极电连接。
- 根据权利要求2所述的像素电路,其特征在于,所述重置模块包括第二晶体管;所述第二晶体管的栅极与所述重置信号线电连接,第一极与所述初始电压端电连接,第二极电连接于所述存储电容的一端。
- 根据权利要求2所述的像素电路,其特征在于,所述写入模块包括第三晶体管;所述第三晶体管的栅极与所述扫描信号线电连接,第一极与所述数据线电连接,第二极电连接于所述驱动晶体管的栅极。
- 根据权利要求2所述的像素电路,其特征在于,所述发光使能模块包括第四晶体管;所述第四晶体管的栅极与所述使能信号线电连接,第一极与所述第一电源电压端电连接,第二极电连接于所述驱动晶体管的第一极。
- 根据权利要求1所述的像素电路,其特征在于,所述发光器件为发光 二极管或有机发光二极管。
- 一种显示装置,其特征在于,包括如权利要求1-7任一项所述的像素电路。
- 一种用于驱动如权利要求1-7任一项所述的像素电路的方法,其特征在于,一图像帧内所述驱动方法包括:在所述一图像帧的第一阶段,重置模块在重置信号线输出信号的控制下,将初始电压端的电压输出至驱动模块和发光器件,对驱动模块和发光器件进行重置;在所述一图像帧的第二阶段,补偿模块在补偿信号线输出信号的控制下,将参考电压端的电压输出至所述驱动模块,对所述驱动模块进行阈值电压补偿;在所述一图像帧的第三阶段,所述写入模块在扫描信号线输出信号的控制下,将数据线输出的数据电压写入至所述驱动模块;在所述一图像帧的第四阶段,发光使能模块在使能信号线输出信号的控制下,将第一电源电压端的电压提供至所述驱动模块;所述驱动模块在所述第一电源电压端输出电压的作用下向所述发光器件提供驱动电流;所述发光器件用于根据所述驱动电流进行发光。
- 根据权利要求9所述的驱动方法,其特征在于,当所述驱动模块包括驱动晶体管和存储电容,所述补偿模块包括第一晶体管时,在所述一图像帧的第二阶段,所述驱动方法包括:在所述补偿信号线输出信号的控制下,所述第一晶体管导通,将所述参考电压端的电压通过所述第一晶体管输出至所述驱动晶体管的栅极;所述驱动晶体管导通,所述存储电容将所述驱动晶体管的阈值电压进行存储。
- 根据权利要求9所述的驱动方法,其特征在于,所述补偿信号线输出信号的脉宽大于所述扫描信号线输出信号的脉宽。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2016110562589 | 2016-11-22 | ||
CN201611056258 | 2016-11-22 | ||
PCT/CN2017/079967 WO2018094954A1 (zh) | 2016-11-22 | 2017-04-10 | 一种像素电路及其驱动方法、显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN108604433A true CN108604433A (zh) | 2018-09-28 |
Family
ID=62195734
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201780008037.0A Pending CN108604433A (zh) | 2016-11-22 | 2017-04-10 | 一种像素电路及其驱动方法、显示装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11011107B2 (zh) |
CN (1) | CN108604433A (zh) |
WO (1) | WO2018094954A1 (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113707087A (zh) * | 2021-08-26 | 2021-11-26 | 京东方科技集团股份有限公司 | 像素补偿电路及其驱动方法、显示面板和显示装置 |
CN113707086A (zh) * | 2021-08-26 | 2021-11-26 | 京东方科技集团股份有限公司 | 像素补偿电路及其驱动方法、显示面板和显示装置 |
CN114822409A (zh) * | 2022-06-24 | 2022-07-29 | 惠科股份有限公司 | 像素驱动电路、显示面板及显示装置 |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102353894B1 (ko) * | 2017-04-19 | 2022-01-21 | 삼성디스플레이 주식회사 | 유기발광 표시장치 |
US11114031B2 (en) * | 2018-03-28 | 2021-09-07 | Sharp Kabushiki Kaisha | Display device and method for driving same |
CN109448637A (zh) * | 2019-01-04 | 2019-03-08 | 京东方科技集团股份有限公司 | 一种像素驱动电路及其驱动方法、显示面板 |
TWI712021B (zh) * | 2019-05-08 | 2020-12-01 | 友達光電股份有限公司 | 可調變驅動電流脈波寬度的畫素電路和相關的顯示面板 |
CN113380195B (zh) * | 2020-02-21 | 2023-07-14 | 华为技术有限公司 | 一种显示装置和控制显示装置的方法 |
CN113380180B (zh) * | 2020-02-25 | 2022-09-23 | 华为技术有限公司 | 显示模组和电子设备 |
CN112992070B (zh) * | 2021-02-25 | 2023-04-07 | 合肥维信诺科技有限公司 | 像素电路及其驱动方法、显示面板及显示装置 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004093682A (ja) * | 2002-08-29 | 2004-03-25 | Toshiba Matsushita Display Technology Co Ltd | El表示パネル、el表示パネルの駆動方法、el表示装置の駆動回路およびel表示装置 |
US20070103419A1 (en) * | 2004-06-02 | 2007-05-10 | Sony Corporation | Pixel circuit, active matrix apparatus and display apparatus |
CN101083049A (zh) * | 2006-05-29 | 2007-12-05 | 索尼株式会社 | 图像显示装置 |
US8643576B2 (en) * | 2008-09-04 | 2014-02-04 | Seiko Epson Corporation | Pixel circuit driving method, light emitting device, and electronic apparatus |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN202110796U (zh) * | 2011-06-23 | 2012-01-11 | 华南理工大学 | 有源有机发光二极管显示器交流像素驱动电路 |
JP6074587B2 (ja) * | 2012-08-06 | 2017-02-08 | 株式会社Joled | 表示パネル、表示装置ならびに電子機器 |
TWI483233B (zh) * | 2013-02-08 | 2015-05-01 | Au Optronics Corp | 像素結構及其驅動方法 |
CN104240634B (zh) | 2013-06-17 | 2017-05-31 | 群创光电股份有限公司 | 像素结构及显示装置 |
CN104575393B (zh) * | 2015-02-03 | 2017-02-01 | 深圳市华星光电技术有限公司 | Amoled像素驱动电路及像素驱动方法 |
-
2017
- 2017-04-10 US US16/462,696 patent/US11011107B2/en active Active
- 2017-04-10 WO PCT/CN2017/079967 patent/WO2018094954A1/zh active Application Filing
- 2017-04-10 CN CN201780008037.0A patent/CN108604433A/zh active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004093682A (ja) * | 2002-08-29 | 2004-03-25 | Toshiba Matsushita Display Technology Co Ltd | El表示パネル、el表示パネルの駆動方法、el表示装置の駆動回路およびel表示装置 |
US20070103419A1 (en) * | 2004-06-02 | 2007-05-10 | Sony Corporation | Pixel circuit, active matrix apparatus and display apparatus |
US9454929B2 (en) * | 2004-06-02 | 2016-09-27 | Sony Corporation | Pixel circuit, active matrix apparatus and display apparatus with first and second reference potentials applied to source, and gate of drive transistor |
CN101083049A (zh) * | 2006-05-29 | 2007-12-05 | 索尼株式会社 | 图像显示装置 |
US8643576B2 (en) * | 2008-09-04 | 2014-02-04 | Seiko Epson Corporation | Pixel circuit driving method, light emitting device, and electronic apparatus |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113707087A (zh) * | 2021-08-26 | 2021-11-26 | 京东方科技集团股份有限公司 | 像素补偿电路及其驱动方法、显示面板和显示装置 |
CN113707086A (zh) * | 2021-08-26 | 2021-11-26 | 京东方科技集团股份有限公司 | 像素补偿电路及其驱动方法、显示面板和显示装置 |
CN113707086B (zh) * | 2021-08-26 | 2023-12-19 | 京东方科技集团股份有限公司 | 像素补偿电路及其驱动方法、显示面板和显示装置 |
CN113707087B (zh) * | 2021-08-26 | 2023-12-19 | 京东方科技集团股份有限公司 | 像素补偿电路及其驱动方法、显示面板和显示装置 |
CN114822409A (zh) * | 2022-06-24 | 2022-07-29 | 惠科股份有限公司 | 像素驱动电路、显示面板及显示装置 |
US11887543B1 (en) | 2022-06-24 | 2024-01-30 | HKC Corporation Limited | Pixel drive circuit, display panel, and display device |
Also Published As
Publication number | Publication date |
---|---|
US20190362670A1 (en) | 2019-11-28 |
US11011107B2 (en) | 2021-05-18 |
WO2018094954A1 (zh) | 2018-05-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108604433A (zh) | 一种像素电路及其驱动方法、显示装置 | |
US10395598B2 (en) | Pixel driving circuit and display apparatus thereof | |
US10916199B2 (en) | Display panel and driving method of pixel circuit | |
US20210327347A1 (en) | Pixel circuit and driving method thereof, and display panel | |
US11232749B2 (en) | Pixel circuit and driving method thereof, array substrate, and display device | |
US8368678B2 (en) | Pixel circuit, display apparatus, and pixel circuit drive control method | |
US9852687B2 (en) | Display device and driving method | |
US10783828B2 (en) | Organic light emitting diode (OLED) display device | |
US20140118328A1 (en) | Pixel driving circuit of an active-matrix organic light-emitting diode and a method of driving the same | |
KR20180004370A (ko) | 화소 및 스테이지 회로와 이를 가지는 유기전계발광 표시장치 | |
CN101976545A (zh) | Oled显示器的像素驱动电路及其驱动方法 | |
US11195464B2 (en) | Display device and driving method thereof | |
CN105679244A (zh) | Amoled像素驱动电路及像素驱动方法 | |
CN108777131B (zh) | Amoled像素驱动电路及驱动方法 | |
US10916196B2 (en) | Organic light emitting display device and method of driving the same | |
US10223972B1 (en) | OLED pixel driving circuit and OLED display device | |
CN105405402A (zh) | 像素电路及其驱动方法、oled显示面板及显示装置 | |
CN113112954A (zh) | 具有源极跟随器的tft像素阈值电压补偿电路 | |
US20150279277A1 (en) | Pixel Driving Circuit of OLED Display and the Driving Method Thereof | |
KR20240063848A (ko) | 픽셀 및 이를 포함하는 유기전계발광 표시장치 | |
CN106652910B (zh) | 像素电路及其驱动方法和有机发光显示器 | |
US8022901B2 (en) | Current control driver and display device | |
US10223967B1 (en) | OLED pixel driving circuit and pixel driving method | |
US10467953B2 (en) | Pixel driving circuit and organic light-emitting diode (OLED) display | |
KR101446679B1 (ko) | 유기전계 발광 디스플레이 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
WD01 | Invention patent application deemed withdrawn after publication | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20180928 |