CN108364575B - 包括发射层的显示设备 - Google Patents

包括发射层的显示设备 Download PDF

Info

Publication number
CN108364575B
CN108364575B CN201810036156.3A CN201810036156A CN108364575B CN 108364575 B CN108364575 B CN 108364575B CN 201810036156 A CN201810036156 A CN 201810036156A CN 108364575 B CN108364575 B CN 108364575B
Authority
CN
China
Prior art keywords
pixel
gate electrode
extension
display device
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201810036156.3A
Other languages
English (en)
Other versions
CN108364575A (zh
Inventor
崔埈源
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN108364575A publication Critical patent/CN108364575A/zh
Application granted granted Critical
Publication of CN108364575B publication Critical patent/CN108364575B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/33Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements being semiconductor devices, e.g. diodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/805Electrodes
    • H10K50/81Anodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1216Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being capacitors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/126Shielding, e.g. light-blocking means over the TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • G09G2320/0214Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display with crosstalk due to leakage current of pixel switch in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0238Improving the black level
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/352Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels the areas of the RGB subpixels being different

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Geometry (AREA)
  • Optics & Photonics (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of El Displays (AREA)

Abstract

本发明涉及一种包括发射层的显示设备。显示设备包括像素、扫描线和数据线。第一驱动栅电极被布置在显示设备的第一像素处。第二驱动栅电极被布置在显示设备的第二像素处。第一驱动电压线包括与第一驱动栅电极重叠的第一延伸部。第二驱动电压线包括与第二驱动栅电极重叠的第二延伸部。第一像素的第一像素电极与第二驱动栅电极重叠。第二延伸部包括第一凹陷部分。第一凹陷部分的中心线相对于第二驱动栅电极的中心线在远离第一像素电极的方向上偏置。

Description

包括发射层的显示设备
相关申请的交叉引用
本申请要求2017年1月26日提交到韩国知识产权局的韩国专利申请第10-2017-0012531号的优先权和权益,其全部内容通过引用被合并于此。
技术领域
本公开涉及一种显示设备,并且更具体地,涉及一种包括发射层的显示设备。
背景技术
显示设备包括用于显示图像的多个像素。显示设备的每个像素可包括发射层。例如,每个像素可包括发光二极管(LED),发光二极管(LED)具有阴极、阳极以及布置在它们之间的发射层。多个晶体管和至少一个电容器可进一步被包含在每个像素中,以驱动发光二极管(LED)。
在每个LED内部,从阴极注入的电子和从阳极注入的空穴在发光层内部彼此结合以形成激子,并且激子在释放能量时发光。
多个晶体管可包括至少一个开关晶体管和至少一个驱动晶体管。开关晶体管根据扫描信号接收设置的数据信号,从而将依赖于数据信号的电压传输到驱动晶体管。驱动晶体管直接地或间接地连接到发光二极管(LED),以控制传输到发光二极管(LED)的驱动电流的量。因此,每个像素可发射期望亮度的光。
每个像素的电容器连接到驱动晶体管的驱动栅电极,从而起保持驱动栅电极的电压的功能。
然而,如果驱动栅电极的电压没有被适当地保持,则可能出现串扰并且可能降低显示设备的质量。
发明内容
显示设备包括多个像素,多个像素包括第一像素和第二像素。多条扫描线在第一方向上延伸。多条数据线与多条扫描线相交。多条数据线传输数据信号。多条驱动电压线与多条扫描线相交。多条驱动电压线传输驱动电压。第一驱动栅电极被布置在第一像素处。第二驱动栅电极被布置在第二像素处。多条驱动电压线中的第一驱动电压线包括与第一驱动栅电极重叠的第一延伸部。多条驱动电压线中的第二驱动电压线包括与第二驱动栅电极重叠的第二延伸部。第一像素的第一像素电极与第二驱动栅电极重叠。第二延伸部包括第一凹陷部分。第一凹陷部分的中心线相对于第二驱动栅电极的中心线在远离第一像素电极的方向上偏置。
显示设备包括多条数据线、多条驱动电压线、第一像素和第二像素。第一像素和第二像素中的每个包括:发光二极管;连接到发光二极管的第六晶体管;连接到第六晶体管的第一晶体管,第一晶体管包括驱动栅电极;以及从驱动电压线延伸并且与驱动栅电极重叠以形成电容器的延伸部。第一像素的延伸部具有关于在第一方向上延伸的线不对称的形状。第二像素的延伸部具有关于在第一方向上延伸的线与第一像素的延伸部对称的形状。
显示设备包括像素和用于驱动像素的驱动电压线。用于驱动第一像素的驱动电压线包括延伸部,延伸部具有在延伸部的第一边缘上的第一凹陷部分和延伸部的第二边缘的第二凹陷部分。延伸部的第一凹陷部分从延伸部的中心偏置。
附图说明
通过参考下面结合附图所考虑的详细说明,本公开变得更好理解,本公开的更完整理解以及本公开带来的许多方面将容易获得,其中:
图1是图示根据本发明示例性实施例的显示设备的一个像素的电路图,
图2是图示根据本发明示例性实施例的施加到显示设备的像素的信号的时序图,
图3是图示根据本发明示例性实施例的显示设备的两个相邻像素的布局图,
图4和图5是图示根据本发明示例性实施例的形成显示设备的一个像素的电容器的两个电极的布局图,
图6是图示图3所示的显示设备沿线VI-VIa截取的截面图,
图7是图示图3所示的显示设备沿线VII-VIIa截取的截面图,
图8是图示图3所示的显示设备沿线VIII-VIIIa截取的截面图,并且
图9和图10是图示根据本发明示例性实施例的显示设备的相邻像素的布局图。
具体实施方式
下文中将参考其中示出了本发明示例性实施例的附图更充分地描述本发明。如本领域技术人员将认识到的那样,所描述的实施例可以以各种不同的方式来修改,所有这些都不脱离本发明的精神或范围。
因此,附图和描述在本质上应被认为是说明性的。在整个说明书和附图中,相同的附图标记可指代相同的要素。
另外,为了清楚起见,可以夸大附图中所示的层、膜、面板、区域等的尺寸和厚度。
将理解,当诸如层、膜、区域或基板的要素被称为在另一要素“上”时,其可以直接在另一要素上,或者也可以存在中间要素。下面将参考附图描述根据本发明示例性实施例的显示设备。
图1是图示根据本发明示例性实施例的显示设备的一个像素的电路图。
参考图1,根据本发明示例性实施例,显示设备包括一起显示图像的多个像素PX以及多条信号线151、152、152'、153、171和172。每个像素PX可包括多个晶体管T1、T2、T3、T4、T5、T6和T7,电容器Cst,以及连接到多条信号线151、152、152'、153、171和172的至少一个发光二极管(LED)ED。根据本发明的一个示例性实施例,每个像素PX可包括单个发光二极管(LED)ED,如所示。然而,应当理解,可存在被布置在每个像素PX内部的两个、三个、四个或任意其他数量的LED。
信号线151、152、152'、153、171和172中,可存在多条扫描线151、152和152'、多条控制线153、多条数据线171和多条驱动电压线172。
多条扫描线151、152和152'可分别传输扫描信号GWn、GIn和GI(n+1)。扫描信号GWn、GIn和GI(n+1)可传输能够导通/截止包含在像素PX中的晶体管T2、T3、T4和T7的栅导通电压和栅截止电压。
连接到一个像素PX的扫描线151、152和152'可包括传输扫描信号GWn的第一扫描线151、在与第一扫描线151的时刻不同的时刻传输具有栅导通电压的扫描信号GIn的第二扫描线152、以及传输扫描信号GI(n+1)的第三扫描线152'。根据本发明的一个示例性实施例,第二扫描线152在比第一扫描线151的时刻早的时刻传输栅导通电压(如所示)。然而,应当理解,本发明不一定局限于该布置。例如,当扫描信号GWn为在一帧期间施加的扫描信号中的第n个扫描信号Sn时(其中n为正整数),扫描信号GIn可以是先前的扫描信号,诸如第(n-1)个扫描信号S(n-1),并且扫描信号GI(n+1)可以是第n个扫描信号Sn。然而,本发明并不限于该方法,并且扫描信号GI(n+1)可以是与第n个扫描信号Sn不同的扫描信号。
控制线153可传输控制信号,并且例如,可传输控制包含在像素PX中的发光二极管(LED)ED的发射的发射控制信号EM。由控制线153传输的控制信号可传输栅导通电压和栅截止电压,并且可传输与由扫描线151、152和152'传输的扫描信号的波形不同的波形。
数据线171可传输数据信号Dm,并且驱动电压线172可传输驱动电压ELVDD。数据信号Dm可具有根据输入到显示设备的图像信号设置的其他电压电平,并且驱动电压ELVDD可具有基本恒定的电压电平。
显示设备可进一步包括将信号传输到多条信号线151、152、152'、153、171和172的驱动器。例如,驱动器可包括扫描驱动器和数据驱动器,扫描驱动器将扫描信号传输到多条扫描线151、152、152',数据驱动器将数据信号传输到数据线171。驱动器可与包含在像素PX中的多个晶体管T1-T7一起被直接形成在显示设备的显示面板上,或者驱动器可以被附接到显示面板作为驱动电路芯片的一部分。可替代地,驱动器可被布置在连接到显示面板的印刷电路膜上以将驱动信号传输到显示面板。驱动器或印刷电路膜可被布置在显示区域的周围区域中,多个像素PX被布置在显示区域中。
包含在一个像素PX中的多个晶体管T1、T2、T3、T4、T5、T6和T7可包括第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6和第七晶体管T7。
第一扫描线151可将扫描信号GWn传输到第二晶体管T2和第三晶体管T3。第二扫描线152可将扫描信号GIn传输到第四晶体管T4。第三扫描线152'可将扫描信号GI(n+1)传输到第七晶体管T7。控制线153可将发射控制信号EM传输到第五晶体管T5和第六晶体管T6。
第一晶体管T1的栅电极G1通过驱动栅节点GN连接到电容器Cst的一个端子Cst1。第一晶体管T1的源电极S1经由第五晶体管T5连接到驱动电压线172。第一晶体管T1的漏电极D1经由第六晶体管T6连接到发光二极管(LED)ED的阳极。第一晶体管T1根据第二晶体管T2的开关操作接收由数据线171传输的数据信号Dm,以向发光二极管(LED)ED供给驱动电流Id。
第二晶体管T2的栅电极G2连接到第一扫描线151。第二晶体管T2的源电极S2连接到数据线171。第二晶体管T2的漏电极D2经由第五晶体管T5连接到驱动电压线172,并且也连接到第一晶体管T1的源电极S1。第二晶体管T2根据通过第一扫描线151传输的扫描信号GWn被导通,使得从数据线171传输的数据信号Dm可被传输到第一晶体管T1的源电极S1。
第三晶体管T3的栅电极G3连接到第一扫描线151。第三晶体管T3的源电极S3经由第六晶体管T6连接到发光二极管(LED)ED的阳极,并且也连接到第一晶体管T1的漏电极D1。第三晶体管T3的漏电极D3连接到第四晶体管T4的漏电极D4、电容器Cst的一个端子Cst1、以及第一晶体管T1的栅电极G1。第三晶体管T3根据通过第一扫描线151传输的扫描信号GWn被导通,以通过将第一晶体管T1的栅电极G1和漏电极D1彼此连接来二极管连接第一晶体管T1。
第四晶体管T4的栅电极G4连接到第二扫描线152。第四晶体管T4的源电极S4连接到初始化电压Vint的一个端子。第四晶体管T4的漏电极D4通过第三晶体管T3的漏电极D3连接到电容器Cst的一个端子Cst1和第一晶体管T1的栅电极G1。第四晶体管T4根据通过第二扫描线152传输的扫描信号GIn被导通,以将初始化电压Vint传输到第一晶体管T1的栅电极G1,从而执行对第一晶体管T1的栅电极G1的电压进行初始化的初始化操作。
第五晶体管T5的栅电极G5连接到控制线153。第五晶体管T5的源电极S5连接到驱动电压线172。第五晶体管T5的漏电极D5连接到第一晶体管T1的源电极S1和第二晶体管T2的漏电极D2。
第六晶体管T6的栅电极G6连接到控制线153。第六晶体管T6的源电极S6连接到第一晶体管T1的漏电极D1和第三晶体管T3的源电极S3两者。第六晶体管T6的漏电极D6电连接到发光二极管(LED)ED的阳极。第五晶体管T5和第六晶体管T6根据通过控制线153传输的发射控制信号EM同时被导通,并且从而驱动电压ELVDD通过二极管连接的第一晶体管T1被补偿,以被传输到发光二极管(LED)ED。
第七晶体管T7的栅电极G7连接到第三扫描线152'。第七晶体管T7的源电极S7连接到第六晶体管T6的漏电极D6和发光二极管(LED)ED的阳极两者。第七晶体管T7的漏电极D7连接到初始化电压Vint的端子和第四晶体管T4的源电极S4两者。
晶体管T1、T2、T3、T4、T5、T6和T7可以是P型沟道晶体管,诸如PMOS,然而本发明并不限于此。晶体管T1、T2、T3、T4、T5、T6和T7中的至少一个可以是N型沟道晶体管。
电容器Cst的一个端子Cst1连接到第一晶体管T1的栅电极G1,如上所述。电容器Cst的另一端子Cst2连接到驱动电压线172。发光二极管(LED)ED的阴极连接到公共电压ELVSS的端子,以便接收公共电压ELVSS。
根据本发明示例性实施例,像素PX的结构可以以可替代的配置被布置成图1所示的结构。例如,在本发明的范围内,可以对包含在每个像素PX中的晶体管的数量和电容器的数量、以及这些元件相互连接的方式进行各种修改。
接下来,将参考图2以及图1描述根据本发明示例性实施例的显示设备的操作。图2是图示根据本发明示例性实施例的施加到显示设备的像素的信号的时序图。在本说明书中,描述了其中晶体管T1、T2、T3、T4、T5、T6和T7是P型沟道晶体管的示例,并且描述了一帧的操作。
参考图2,在一帧中,低电平的扫描信号S(n-2)、S(n-1)、Sn……可被依次施加到连接到多个像素PX的多条第一扫描线151。
在初始化时段期间,通过第二扫描线152供给低电平的扫描信号GIn。例如,扫描信号GIn可以是第n-1个扫描信号S(n-1)。因此,第四晶体管T4根据低电平的扫描信号GIn被导通,初始化电压Vint通过第四晶体管T4被传输到第一晶体管T1的栅电极G1,并且第一晶体管T1被初始化电压Vint初始化。
随后,在数据编程和补偿时段期间,如果低电平的扫描信号GWn通过第一扫描线151被供给,则第二晶体管T2和第三晶体管T3响应于低电平的扫描信号GWn而被导通。例如,扫描信号GWn可以是第n个扫描信号Sn。在此情形下,第一晶体管T1通过导通的第三晶体管T3被二极管连接,并且正向偏置。因此,从数据线171供给的数据信号Dm减少第一晶体管T1的阈值电压Vth的补偿电压(Dm+Vth,其中Vth是负值)被施加到第一晶体管T1的栅电极G1。例如,施加到第一晶体管T1的栅电极G1的栅电压变成补偿电压(Dm+Vth)。
驱动电压ELVDD和补偿电压(Dm+Vth)分别被施加到电容器Cst的两个端子,并且电容器Cst被充有与两个端子的电压差对应的电荷。
接下来,在发光时段期间,从控制线153供给的发射控制信号EM从高电平变成低电平。在一帧中,发射控制信号EM从高电平变成低电平的时刻可以在扫描信号GWn被施加到所有的第一扫描线151之后。因此,在发光时段期间,第五晶体管T5和第六晶体管T6通过低电平的发射控制信号EM被导通。因此,驱动电流Id根据第一晶体管T1的栅电极G1的栅电压与驱动电压ELVDD之间的电压差而产生,并且驱动电流Id通过第六晶体管T6被供给到发光二极管(LED)ED。因此,电流Ied流到发光二极管(LED)ED。在发光时段期间,第一晶体管T1的栅-源电压Vgs被电容器Cst保持为“(Dm+Vth)-ELVDD”,并且,根据第一晶体管T1的电流-电压关系,驱动电流Id可以与通过从驱动栅-源电压减去阈值电压获得的值的平方(Dm-ELVDD)2成比例。因此,无论第一晶体管T1的阈值电压Vth如何,都可以确定驱动电流Id。
在初始化时段期间,第七晶体管T7通过第三扫描线152'接收低电平的扫描信号GI(n+1),以被导通。扫描信号GI(n+1)可以是第n个扫描信号Sn。驱动电流Id的一部分通过导通的第七晶体管T7作为旁路电流Ibp流出。
接下来,将参考图3至图8连同图1和图2一起描述根据本发明示例性实施例的显示设备的详细结构。
首先将参考图3至图5描述根据本发明示例性实施例的显示设备的平面结构,并且然后将参考图6至图8描述显示设备的横截面结构。
参考图3,根据本发明示例性实施例,显示设备的一个像素可包括多个晶体管T1、T2、T3、T4、T5、T6和T7以及电容器Cst,电容器Cst连接到多条扫描线151、152和152'、控制线153、数据线171和驱动电压线172。如下面详细描述的,多条扫描线151、152和152'和控制线153被包含在第一导电层中,使得它们可被布置在同一层,如可在截面图中看到的,并且可包括相同的材料。数据线171和驱动电压线172被包含在与第一导电层不同的第二导电层中,使得它们可被布置在同一层并且可包括相同的材料。
在第一方向Dr1(被称为水平方向或左/右方向)上彼此相邻的两个像素PX1和PX2可具有关于它们之间的纵向边界轴对称的结构。然而,像素并不限于该具体配置。数据线171和驱动电压线172也可被布置成关于两个相邻的像素PX1和PX2之间的纵向边界轴对称的结构。
数据线171和驱动电压线172可基本在第二方向Dr2(被称为垂直方向或上/下方向)上延伸,如可在平面图中看到的。第二方向Dr2是与第一方向Dr1垂直的方向。
驱动电压线172包括在第一方向Dr1上延伸的多个延伸部178。延伸部178在与直接相邻于驱动电压线172的数据线171的一侧延伸。一个延伸部178可被布置在每个像素PX1或PX2的区域中。布置在第一方向Dr1上没有两条数据线171而彼此相邻的两个像素PX1和PX2中的两个延伸部178可彼此连接。因此,针对两个相邻的像素PX1和PX2,由驱动电压线172传输的驱动电压ELVDD也可通过彼此连接的延伸部178在第一方向Dr1上被传输。下面描述延伸部178的详细结构。
相邻的驱动电压线172可通过连接构件154彼此连接。连接构件154可基本在第一方向Dr1上延伸。驱动电压线172通过接触孔68连接到连接构件154。因此,驱动电压ELVDD沿驱动电压线172在第二方向Dr2上被传输,并且通过连接构件154在第一方向Dr1上被传输。驱动电压ELVDD从而沿跨显示设备的整个显示区域的网格形状被传输。连接构件154可被包含在第一导电层中,如可在截面图中看到的。
参考图3,多条扫描线151、152和152'和控制线153可分别基本上在第一方向Dr1上延伸,从而与数据线171和驱动电压线172相交。第一扫描线151可被布置在第二扫描线152和控制线153之间,如可在平面图中看到的。第三扫描线152'可在扫描信号GIn被第二扫描线152传输之后传输扫描信号GI(n+1)。例如,如上所述,当第一扫描线151传输第n个扫描信号Sn时,第三扫描线152'也可传输第n个扫描信号Sn。
如图3所示,控制线153可具有以预定循环(或间距)规则变化的形状,并且预定间距在第一方向Dr1上可以与n(其中n为正整数)个像素PX的宽度相同。图3示出了其中控制线153具有将两个像素PX1和PX2的宽度作为在第一方向Dr1上间距的规则形状的示例。下面描述控制线153的详细形状。
多个晶体管T1、T2、T3、T4、T5、T6和T7的每个沟道可被形成在一个有源图案130中,并且有源图案130可以以各种形状被弯曲。有源图案130可以由诸如非晶硅/多晶硅的半导体材料或氧化物半导体制成。
有源图案130包括半导体的沟道区131和导电区。沟道区131包括形成晶体管T1、T2、T3、T4、T5、T6和T7的每个沟道的沟道区131a、131b、131c、131d、131e、131f和131g。在有源图案130中,除了沟道区131a、131b、131c、131d、131e、131f和131g以外的部分可以是导电区。导电区具有比沟道区131a、131b、131c、131d、131e、131f和131g的载流子浓度高的载流子浓度。导电区被布置在沟道区131a、131b、131c、131d、131e、131f和131g中的每个的两侧,并且可包括对应的晶体管T1、T2、T3、T4、T5、T6和T7的源区和漏区。
参考图3,一个像素PX1或PX2的有源图案130可包括第一纵向部132和第二纵向部133,第一纵向部132和第二纵向部133通过布置在它们之间的中心的第一晶体管T1的沟道区131a彼此面对。第一纵向部132和第二纵向部133可分别基本在第二方向Dr2上延伸。
第一晶体管T1包括沟道区131a、源区和漏区,源区和漏区作为有源图案130的导电区被布置在沟道区131a的相应侧。第一晶体管T1进一步包括与沟道区131a重叠的驱动栅电极155a。沟道区131a可被弯曲至少一次。例如,第一晶体管T1的沟道区131a可具有波形形状、曲折形状或之字形形状。图3示出了其中沟道区131a形成近似“U”形状的示例。沟道区131a连接到有源图案130的第一纵向部132和第二纵向部133,第一纵向部132的导电区对应于第一晶体管T1的源区,并且第二纵向部133的导电区对应于第一晶体管T1的漏区。
驱动栅电极155a可被布置在有源图案130的第一纵向部132和第二纵向部133之间。驱动栅电极155a可被包含在第一导电层中,并且可通过接触孔61连接到连接构件174。连接构件174可被包含在第二导电层中,如可在截面图中看到的。驱动栅电极155a的平面形状可以是近似矩形,但并不限于此。
第一晶体管T1的驱动栅电极155a和沟道区131a可被布置在第一扫描线151和控制线153之间。
第二晶体管T2包括沟道区131b、源区和漏区,源区和漏区作为有源图案130的导电区被布置在沟道区131b的相应侧。第二晶体管T2进一步包括与沟道区131b重叠的栅电极155b。第一扫描线151中与沟道区131b重叠的部分可形成栅电极155b。有源图案130的导电区连接到沟道区131b,并且被布置在第一扫描线151之上。第二晶体管T2的源区通过接触孔62连接至数据线171。沟道区131b连接到有源图案130的第一纵向部132。第一纵向部132的布置在沟道区131b下方的部分对应于第二晶体管T2的漏区。
第三晶体管T3包括沟道区131c、源区和漏区,源区和漏区作为有源图案130的导电区被布置在沟道区131c的相应侧。第三晶体管T3进一步包括与沟道区131c重叠的栅电极155c。第一扫描线151中与沟道区131c重叠的部分可形成栅电极155c。栅电极155c可由两个部分形成,以防止漏电流。有源图案130的导电区被布置在第一扫描线151之上,并且连接到沟道区131c。第三晶体管T3的漏区通过接触孔63连接至连接构件174。沟道区131c连接到有源图案130的第二纵向部133。第二纵向部133的布置在沟道区131c下方的部分对应于第三晶体管T3的源区。
第四晶体管T4包括沟道区131d、源区和漏区,源区和漏区作为有源图案130的导电区被布置在沟道区131d的相应侧。第四晶体管T4进一步包括与沟道区131d重叠的栅电极155d。第二扫描线152中与沟道区131d重叠的部分可形成栅电极155d。栅电极155d可由两个部分形成,以防止漏电流。有源图案130的布置在第二扫描线152下方并且没有连接到第三晶体管T3的导电区作为第四晶体管T4的源区通过接触孔64连接到连接构件175。连接构件175可被包含在第二导电层中,如可在截面图中看到的。
第五晶体管T5包括沟道区131e、源区和漏区,源区和漏区作为有源图案130的导电区被布置在沟道区131e的相应侧。第五晶体管T5进一步包括与沟道区131e重叠的栅电极155e。控制线153中与沟道区131e重叠的部分可形成栅电极155e。有源图案130的相对于控制线153向下布置的导电区作为第五晶体管T5的源区通过接触孔65连接到驱动电压线172。沟道区131e连接到有源图案130的第一纵向部132,并且第一纵向部132的布置在沟道区131e上的部分对应于第五晶体管T5的漏区。
第六晶体管T6包括沟道区131f、源区和漏区,源区和漏区作为有源图案130的导电区被布置在沟道区131f的相应侧。第六晶体管T6进一步包括与沟道区131f重叠的栅电极155f。控制线153中与沟道区131f重叠的部分可形成栅电极155f。有源图案130的相对于控制线153向下布置的导电区作为第六晶体管T6的漏区通过接触孔66连接到连接构件179。连接构件179可被包含在第二导电层中,如可在截面图中看到的。沟道区131f连接到有源图案130的第二纵向部133。第二纵向部133的该部分被布置在沟道区131f上,并且对应于第六晶体管T6的源区。
第七晶体管T7包括沟道区131g、源区和漏区,源区和漏区作为有源图案130的导电区被布置在沟道区131g的相应侧。第七晶体管T7进一步包括与沟道区131g重叠的栅电极155g。第二扫描线152或第三扫描线152'中与沟道区131g重叠的部分可形成栅电极155g。有源图案130的相对于第二扫描线152或第三扫描线152'向下布置的导电区作为第七晶体管T7的漏区通过接触孔64连接到连接构件175。有源图案130的相对于第二扫描线152或第三扫描线152'向上布置的导电区作为第七晶体管T7的源区连接到第六晶体管T6的漏区,并且通过接触孔66连接到连接构件179。
电容器Cst可包括在平面上彼此重叠的驱动电压线172的延伸部178和驱动栅电极155a作为两个端子。电容器Cst可保持与通过驱动电压线172传输的驱动电压ELVDD和驱动栅电极155a的电压之间的差对应的电压差。
参考图3至图5,如可在平面图中看到的,布置在一个像素PX1中的延伸部178与对应像素PX1的驱动栅电极155a重叠。延伸部178的整个形状为近似矩形,然而延伸部178包括布置在延伸部178的上边缘的上凹陷部分77a和布置在延伸部178的下边缘的下凹陷部分77b。
上凹陷部分77a跨过驱动栅电极155a的上边缘,并且包括在第二方向Dr2上延伸的左侧边78a和右侧边79a。下凹陷部分77b跨过驱动栅电极155a的下边缘,并且包括在第二方向Dr2上延伸的左侧边78b和右侧边79b。上凹陷部分77a和下凹陷部分77b可具有关于延伸部178的水平中心线垂直对称的形状,并且可被布置在垂直方向上对齐的位置处。
即使在显示设备的制造工艺期间驱动栅电极155a和延伸部178之间在第二方向Dr2上产生未对齐,上凹陷部分77a和下凹陷部分77b也可将电容器Cst的电容保持在恒定的水平。例如,上凹陷部分77a和下凹陷部分77b的左侧边78a和78b以及右侧边79a和79b的长度可被适当地控制。
延伸部178具有关于在第二方向Dr2上延伸的线右/左不对称的形状。例如,像素PX1和PX2中的一个的驱动栅电极155a的纵向中心线CL1和凹陷部分77a和77b的纵向中心线CL2可以是不一致的并且是未对齐的。参考图4,在像素PX1中,凹陷部分77a和77b的纵向中心线CL2相对于驱动栅电极155a的纵向中心线CL1被向左布置,并且参考图5,在像素PX2中,凹陷部分77a和77b的纵向中心线CL2相对于驱动栅电极155a的纵向中心线CL1被向右布置。
下面详细描述延伸部178的非对称结构。参考图4,对于一个像素PX1,驱动栅电极155a的右边缘和延伸部178的右侧边(79a和79b)之间的最短距离Wa不等于驱动栅电极155a的左边缘和延伸部178的左侧边(78a和78b)之间的最短距离Wb。例如,对于一个像素PX1,驱动栅电极155a的右边缘和延伸部178的右侧边(79a和79b)之间的最短距离Wa可大于驱动栅电极155a的左边缘和延伸部178的左侧边(78a和78b)之间的最短距离Wb。
参考图5以及图3和图4,布置在像素PX2中的延伸部178的形状可与像素PX1的延伸部178的形状不同。例如,布置在像素PX2中的延伸部178可具有关于垂直方向的线与布置在像素PX1中的延伸部178对称的形状。例如,布置在像素PX2中的延伸部178可具有关于两个像素PX1和PX2的纵向边界线(或布置在两个像素PX1和PX2中的两个延伸部178之间的纵向边界线)与布置在像素PX1中的延伸部178对称的形状。因此,在像素PX2中,驱动栅电极155a的左边缘和延伸部178的左侧边78a和78b之间的最短距离Wc可大于驱动栅电极155a的右边缘和延伸部178的右侧边79a和79b之间的最短距离Wd。
即使驱动栅电极155a和延伸部178之间产生在第一方向Dr1上的未对齐,为了获得足够的裕量来将电容器Cst的电容保持在恒定的水平,最短距离Wa、Wb、Wc和Wd中的每个可以是至少预定的距离,例如,大约1.5微米或大约2.85微米。最短距离Wa和Wc大于最短距离Wb和Wd,并且例如,可以是大约4.25微米或更大。最短距离Wa、Wb、Wc和Wd中的每个小于驱动栅电极155a在第一方向Dr1上的宽度,并且可小于驱动栅电极155a在第一方向Dr1上的宽度的一半。
根据本发明示例性实施例,像素PX2可以是在第一方向Dr1或第二方向Dr2上与像素PX1相邻的像素。例如,如图3所示,当一对像素PX1和PX2具有相对于彼此右/左对称的形状时,它们的每个延伸部178连接到另一个,并且它们在第一方向Dr1上彼此相邻而没有数据线171或驱动电压线172(直接相邻),包含在两个像素PX1和PX2中的延伸部178和驱动栅电极155a可具有图4和图5所示的形状。例如,像素PX1和PX2中的每个的凹陷部分77a和77b的纵向中心线CL2可被布置成向远离与两个像素PX1和PX2相邻的纵向边界线的一侧偏置。例如,延伸部178中与相对较大的最短距离Wa和Wc对应的部分可比与相对较小的最短距离Wb和Wd对应的部分靠近两个像素PX1和PX2之间的纵向边界线。
然而,像素PX2的延伸部178可仅具有右/左不对称的形状,并且像素PX1的延伸部178可具有基本右/左对称的形状。
用像素PX1表示的颜色和用像素PX2表示的颜色可以彼此不同。例如,当像素PX1显示红色或蓝色时,像素PX2可以显示绿色。
驱动栅电极155a通过接触孔61连接到连接构件174的一个端子,并且连接构件174的另一端子通过接触孔63连接到第三晶体管T3的漏区和第四晶体管T4的漏区。连接构件174可基本在第二方向Dr2上延伸。
有源图案130进一步包括与数据线171重叠并且与数据线171平行地延伸的屏蔽部135。屏蔽部135作为导电区可以在第一方向Dr1上完全覆盖数据线171的宽度。如图3所示,一个屏蔽部135可与两条相邻的数据线171中的两者重叠。
屏蔽部135可通过连接部134连接到第一纵向部132。连接部134作为有源图案130的导电区基本在第一方向Dr1上延伸,并且通过接触孔65连接到驱动电压线172,从而接收驱动电压ELVDD。
如上所示,如果具有导电性的屏蔽部135与数据线171重叠,则数据线171被屏蔽,使得数据线171与相邻的驱动栅电极155a之间的寄生电容被屏蔽,并且因此可防止驱动栅电极155a的电压随着数据信号Dm的信号变化而被改变使得发光二极管(LED)ED的驱动电流Id被改变。例如,可防止串扰,如因数据线171与驱动栅电极155a之间的寄生电容而产生的亮度变化。
参考图3,屏蔽部135可包括在第一方向Dr1上具有比周围小的宽度的凹陷部分31。在凹陷部分31中,屏蔽部135可与数据线171不重叠。
屏蔽部135可被省略。
有源图案130的屏蔽部135和连接部134可与传输信号的信号线在第一方向Dr1上不重叠,例如,多条扫描线151、152和152'以及多条控制线153。控制线153被形成为在第一方向Dr1上与屏蔽部135相邻的信号线,并且控制线153可具有与屏蔽部135和连接部134不重叠的形状。例如,控制线153可包括多个分离的干线部53a和连接两个相邻的干线部53a的多个迂回部53b。
每个干线部53a基本在第一方向Dr1上延伸,并且穿过布置在两条数据线171之间的两个相邻像素PX,以连续延伸。因此,每个干线部53a可经由两个像素PX1和PX2被完全布置在彼此相邻的两条数据线171之间,并且可与数据线171不重叠。每个干线部53a的端部与相邻的数据线171隔开,并且可被布置在第五晶体管T5的沟道区131e与屏蔽部135或数据线171之间。干线部53a包括与有源图案130的第一纵向部132的沟道区131e重叠的部分以及与有源图案130的第二纵向部133的沟道区131f重叠的部分。干线部53a的虚构直线IML可穿过屏蔽部135,然而干线部53a与屏蔽部135实质上不重叠。
迂回部53b将两个主线部53a彼此连接,所述两个主线部53a将两条相邻的数据线171置于中间而彼此相邻。每个迂回部53b的一个端子可在干线部53a的端部的连接位置处连接到干线部53a的一个横向边。沟道区131e可被布置在连接位置JT和干线部53a的端部之间。具有井形状的迂回部53b在有源图案130的第一纵向部132的端部、接触孔65和连接部分134的周围延伸。如上所述,控制线153的迂回部53b在包括屏蔽部135和连接部134的有源图案130的下方迂回,以沿连接部134的下边缘延伸,从而与有源图案130(具体地,屏蔽部135和连接部134)不重叠。因此,除了第五晶体管T5的沟道区131e和第六晶体管T6的沟道区131f之外,控制线153与有源图案130不重叠,并且具体地,与屏蔽部135和连接部134不重叠。
然而,控制线153的形状并不限于此,并且其可以基本恒定地在第一方向Dr1上延伸。
根据本发明示例性实施例,显示设备可进一步包括第三导电层,第三导电层包括多个像素电极191a和191b以及初始化电压线192。第三导电层可被布置在第二导电层上,如可在截面图中看到的。
像素电极191a和191b中的每个通过接触孔81电连接到对应像素PX1和PX2的连接构件179,从而接收电压。
多个像素电极191a和191b可以以五片瓦矩阵结构被布置,如可在平面图中看到的,但是该结构并不限于此。连接到像素PX1的第六晶体管T6的像素电极191a的面积可大于连接到相邻像素PX2的第六晶体管T6的像素电极191b的面积。例如,像素电极191a可被包含在显示红色或蓝色的像素PX1中,并且像素电极191b可被包含在显示绿色的像素PX2中。
参考图3,像素电极191b可与相邻像素的驱动栅电极155a不重叠,如可在平面图中看到的。
像素电极191a可与不是对应的像素PX1的相邻像素PX2的驱动栅电极155a重叠。像素PX1的像素电极191a与像素PX2的驱动栅电极155a的重叠区域的大部分可与布置在像素PX2中的驱动电压线172的延伸部178重叠。
参考图3和图5,与像素PX1的像素电极191a重叠的像素PX2的延伸部178的凹陷部分77a和77b的纵向中心线CL2可在远离像素电极191a的方向上(在第一方向Dr1上)偏置。例如,与像素电极191a重叠的相邻像素PX2的驱动栅电极155a的纵向边与延伸部178的凹陷部分77a和77b的纵向边之间的最短距离Wa和Wc可大于相对侧的驱动栅电极155a的纵向边与延伸部178的凹陷部分77a和77b的纵向边之间的最短距离Wb和Wd。
初始化电压线192可沿相邻像素电极191a和191b的边缘周围被弯曲,并且传输初始化电压Vint。初始化电压线192通过接触孔82电连接到连接构件175,从而传输初始化电压Vint。
接下来,将参考图6至图8连同先前描述的附图一起描述根据本发明示例性实施例的显示设备的横截面结构的示例。
根据本发明示例性实施例,显示设备可包括基板110。基板110可包括诸如玻璃的无机绝缘材料或诸如聚酰亚胺(PI)的塑料的有机绝缘材料,并且可以是柔性的或可弯曲的。
缓冲层120可被布置在基板110上。缓冲层120阻挡杂质从基板110转移到缓冲层120的上层,并且具体地用于阻挡杂质转移到有源图案130。这可用来保持有源图案130的特性并且减小施加到半导体构件130的压力。缓冲层120可包括诸如氮化硅(SiNx)或氧化硅(SiOx)的无机绝缘材料或有机绝缘材料。缓冲层120的部分或全部可被省略。
上述有源图案130被布置在缓冲层120上,并且栅绝缘层140被布置在半导体构件130上。
包括上述多条扫描线151、152和152'、控制线153、驱动栅电极155a和连接构件154的第一导电层可被布置在栅绝缘层140上。第一导电层可包括金属,诸如铜(Cu)、铝(Al)、钼(Mo),或它们的合金。
层间绝缘层160被布置在第一导电层和栅绝缘层140上。层间绝缘层160可包括诸如氮化硅(SiNx)或氧化硅(SiOx)的无机绝缘材料或有机绝缘材料。
参考图3、图6和图7,层间绝缘层160和/或栅绝缘层140可包括:布置在驱动栅电极155a上的接触孔61(参见图10),布置在连接到有源图案130的导电区中的第二晶体管T2的沟道区131b的源区上的接触孔62,布置在连接到有源图案130的导电区中的第三晶体管T3的沟道区131c的漏区上或者布置在连接到第四晶体管T4的沟道区131d的漏区上的接触孔63(参见图10),布置在连接到有源图案130的导电区中的第四晶体管T4的沟道区131d的源区上或者布置在连接到第七晶体管T7的沟道区131g的漏区上的接触孔64(参见图10),布置在连接到有源图案130的导电区中的第五晶体管T5的沟道区131e的源区上的接触孔65,布置在连接到有源图案130的导电区中的第六晶体管T6的沟道区131f的漏区上的接触孔66,以及布置在连接构件154上的接触孔68(参见图10)。
包括数据线171、驱动电压线172和连接构件174、175和179的第二导电层被布置在层间绝缘层160上。第二导电层可包括金属,诸如铜(Cu)、铝(Al)、钼(Mo),或它们的合金。
参考图6,数据线171可通过栅绝缘层140和层间绝缘层160的接触孔62连接到源区,该源区连接到第二晶体管T2的沟道区131b。
驱动电压线172的延伸部178通过层间绝缘层160与驱动栅电极155a重叠,从而形成电容器Cst。
连接构件179可通过接触孔66连接到漏区,该漏区连接到第六晶体管T6的沟道区131f。
钝化层180被布置在第二导电层和层间绝缘层160上。钝化层180可包括有机绝缘材料,诸如聚丙烯酸酯树脂和聚酰亚胺树脂,并且钝化层180的上表面可以是基本平坦的。钝化层180可包括布置在连接构件179上的接触孔81和布置在连接构件175上的接触孔82。
包括像素电极191a和初始化电压线192的第三导电层可被布置在钝化层180上。参考图6,像素电极191a可通过接触孔81连接到连接构件179,并且初始化电压线192可通过接触孔82连接到连接构件175。
参考图3和图8,一个像素PX1的像素电极191a的边缘部分的一部分与相邻像素PX2的驱动栅电极155a通过置于它们之间的层间绝缘层160和钝化层180重叠,从而形成电容器(被称为边缘电容)Cga。像素PX1的像素电极191a和像素PX2的驱动栅电极155a彼此重叠的区域中与延伸部178重叠的区域可能对电容器Cga的面积和电容没有实际贡献,因为作为导体的延伸部178对像素电极191a和驱动栅电极155a之间的耦合起到屏蔽功能。
构成电容器Cga的一个端子的像素PX2的驱动栅电极155a的电压受像素电极191a的电压改变量影响,使得像素PX2可能不能正常显示期望的灰度。因此,随着像素PX2的驱动栅电极155a和像素PX1的像素电极191a没有延伸部178而彼此直接重叠的面积增加,像素PX2和像素PX1之间的串扰可能更严重。
因此,根据本发明示例性实施例,像素PX2的延伸部178的凹陷部分77a和77b的纵向中心线CL2(参见图5)被形成为在远离与延伸部178重叠的相邻像素PX1的像素电极191a的方向上(在第一方向Dr1上)偏置,因此像素电极191a与像素PX2的驱动栅电极155a的重叠区域中与延伸部178重叠的面积可被最大化。因此,在像素PX2中,延伸部178的凹陷部分77b的左部分可与像素电极191a尽可能多地重叠。相应地,通过像素PX1的像素电极191a与像素PX2的驱动栅电极155a直接重叠而没有插入延伸部178来形成的电容器Cga的面积和电容可被最小化,并且由可能阻止在像素中显示期望的灰度值的两个像素PX1和PX2之间的串扰引起的现象可被最小化。
如图3所示,布置在像素PX1和PX2两者中的驱动电压线172的延伸部178可被形成为左右不对称,并且两个相邻像素PX1和PX2的延伸部178的形状可被形成为彼此对称。然而,其驱动栅电极155a与另一像素的像素电极不重叠的像素的延伸部178可具有近似左右对称的形状。
像素电极191b与另一像素的驱动栅电极155a不重叠,如可在平面图中看到的,使得由于像素电极191b的电压变化而产生的像素之间的串扰可以不产生。
像素限定层(PDL)350可被布置在钝化层180、初始化电压线192和像素电极191a上。像素限定层350可包括玻璃绝缘材料,并且可具有布置在像素电极191a上的开口351。
发射层370被布置在像素电极191a上。发射层370可被布置在开口351中。发射层370可包括有机发射材料或无机发射材料。
公共电极270被布置在发射层370上。公共电极270也可被形成在像素限定层350上,从而贯穿多个像素PX延伸。
像素电极191a、有机发射层370和公共电极270一起形成发光二极管(LED)ED。
保护有机发光二极管ED的封装层可被布置在公共电极270上。封装层可包括交替沉积的无机层和有机层。
图9是根据本发明示例性实施例的显示设备的相邻像素的布局图。
根据本发明示例性实施例,图9所示的显示设备与根据图3至图8所示的布置的显示设备的大部分相同,然而四个相邻像素PX的布置可不同。
根据本发明示例性实施例,包含在显示设备中的多个像素PX可分别显示预定颜色,并且例如,像素PX可包括表示红色的红色像素R、表示绿色的绿色像素G和表示蓝色的蓝色像素B。图9示出了彼此相邻的红色像素R、绿色像素G和蓝色像素B。可替代地,红色像素R、绿色像素G和蓝色像素B中的至少一个可表示不同的颜色,诸如青色、品红色和黄色。
红色像素R的像素电极191a可小于蓝色像素B的像素电极191c,并且绿色像素G的像素电极191b可小于红色像素R的像素电极191a。绿色像素G的像素电极191b可与另一像素PX的驱动栅电极155a不重叠,如可在平面图中看到的。因此,由绿色像素G的像素电极191b的电压变化引起的相邻像素PX的灰度变化可不被注意。
红色像素R的像素电极191a或蓝色像素B的像素电极191c可与与其直接相邻(而没有数据线171或驱动电压线172,如可在平面图中看到的)的像素PX的驱动栅电极155a重叠。像素电极191a和191c与直接相邻的绿色像素G的驱动栅电极155a重叠的区域的大部分与驱动电压线172的延伸部178重叠,使得可防止大电容的电容器Cga产生,然而,像由图9中的A和B指示的部分,像素电极191a和191c的边缘部分的一部分可与相邻的绿色像素G的驱动栅电极155a重叠而没有延伸部178,以形成电容器Cga。
根据本发明示例性实施例,由于驱动电压线172的延伸部178的凹陷部分77a和77b的右部分和左部分被形成为关于包括与另一像素的像素电极重叠的驱动栅电极的像素或整个像素PX不对称,并且绿色像素G的延伸部178的凹陷部分被布置成在第一方向Dr1上向远离红色像素R或蓝色像素B的一侧偏置,因此绿色像素G中的延伸部178的凹陷部分的左部分可与红色像素R的像素电极191a或蓝色像素B的像素电极191c更大程度地重叠。因此,通过红色像素R的像素电极191a或蓝色像素B的像素电极191c与绿色像素G的驱动栅电极155a重叠而没有插入延伸部178来形成的电容器Cga的面积和电容可被最小化。因此,可降低红色像素R和绿色像素G之间的串扰,或蓝色像素B和绿色像素G之间的串扰,从而防止绿色像素G的灰度与期望的灰度不同地被显示。
参考图9,包含在蓝色像素B中的第一晶体管T1的沟道区131a的长度可比其他像素R和G的第一晶体管T1的沟道区131a的长度短。
接下来,将参考图10连同上述附图一起描述根据本发明示例性实施例的显示设备。可假定关于该结构未被描述的要素可以与上面已经描述的要素相似或相同。
根据本发明示例性实施例,显示设备可具有与上述结构相比不同的第一晶体管T1的沟道区131a的平面形状。例如,第一晶体管T1的沟道区131a可具有近似“S”形状或颠倒的“S”形状。
应当理解,该结构的其他特征和特性可与上述其他附图的对应特征和特性基本相似或相同。
本文中描述的示例性实施例是说明性的,并且在不背离本公开的精神或随附的权利要求的范围的情况下可以引入许多变型。例如,不同示例性实施例的要素和/或特征在本公开和随附权利要求的范围内可彼此结合和/或彼此替代。

Claims (23)

1.一种显示设备,包括:
包括第一像素和第二像素的多个像素;
在第一方向上延伸的多条扫描线;
与所述多条扫描线相交的多条数据线,所述多条数据线传输数据信号;
与所述多条扫描线相交的多条驱动电压线,并且所述多条驱动电压线传输驱动电压;
布置在所述第一像素处的第一驱动栅电极;以及
布置在所述第二像素处的第二驱动栅电极,
其中所述多条驱动电压线中的第一驱动电压线包括与所述第一驱动栅电极重叠的第一延伸部,
其中所述多条驱动电压线中的第二驱动电压线包括与所述第二驱动栅电极重叠的第二延伸部,
其中所述第一像素的第一像素电极与所述第二驱动栅电极重叠,
其中所述第二延伸部包括第一凹陷部分,并且
其中所述第一凹陷部分的中心线相对于所述第二驱动栅电极的中心线在远离所述第一像素电极的方向上偏置。
2.根据权利要求1所述的显示设备,其中所述第一凹陷部分的所述中心线在所述第一方向上远离所述第一像素电极隔开。
3.根据权利要求1所述的显示设备,其中所述第一像素电极和所述第二驱动栅电极重叠的区域也与所述第二延伸部重叠。
4.根据权利要求3所述的显示设备,其中所述第二延伸部被布置在所述第一像素电极和所述第二驱动栅电极之间。
5.根据权利要求1所述的显示设备,其中:
所述第一凹陷部分的第一边与所述第二驱动栅电极的第二边之间的第一最短距离大于所述第一凹陷部分的面对所述第一边的第三边与所述第二驱动栅电极的面对所述第二边的第四边之间的第二最短距离;
所述第一边、所述第二边、所述第三边和所述第四边每个在与所述第一方向垂直的第二方向上延伸;并且
所述第一边比所述第三边靠近所述第一像素。
6.根据权利要求5所述的显示设备,其中所述第二最短距离为至少2.85微米。
7.根据权利要求5所述的显示设备,其中所述第一延伸部具有与所述第二延伸部对称的形状。
8.根据权利要求5所述的显示设备,其中:
所述第一像素发射蓝色或红色的光;并且
所述第二像素发射绿色的光。
9.根据权利要求5所述的显示设备,其中:
所述第一像素和所述第二像素在所述第一方向上彼此相邻;
所述第一像素和所述第二像素被布置在所述多条数据线中的两条相邻的数据线之间的区域中;并且
所述第一延伸部和所述第二延伸部彼此连接。
10.根据权利要求1所述的显示设备,其中:
所述第二延伸部进一步包括第二凹陷部分;并且
所述第一凹陷部分和所述第二凹陷部分关于所述第二延伸部的在所述第一方向上延伸的中心线相对于彼此对称成形。
11.一种显示设备,包括:
多条数据线;
多条驱动电压线;
第一像素;以及
第二像素,
其中所述第一像素和所述第二像素中的每个包括:
发光二极管;
连接到所述发光二极管的第六晶体管;
连接到所述第六晶体管的第一晶体管,所述第一晶体管包括驱动栅电极;以及
从所述驱动电压线延伸并且与所述驱动栅电极重叠以形成电容器的延伸部,
其中所述第一像素的所述延伸部具有关于在第一方向上延伸的线不对称的形状,并且
其中所述第二像素的所述延伸部具有关于在所述第一方向上延伸的线与所述第一像素的所述延伸部对称的形状。
12.根据权利要求11所述的显示设备,其中:
所述发光二极管包括像素电极;并且
所述第一像素的所述像素电极与所述第二像素的所述驱动栅电极重叠。
13.根据权利要求12所述的显示设备,其中:
所述延伸部包括第一凹陷部分;
在所述第二像素中,所述第一凹陷部分的第一边与所述第二驱动栅电极的第二边之间的第一最短距离大于所述第一凹陷部分的面对所述第一边的第三边与所述第二驱动栅电极的面对所述第二边的第四边之间的第二最短距离;
所述第一边、所述第二边、所述第三边和所述第四边在第一方向上延伸;并且
所述第一边比所述第三边靠近所述第一像素。
14.根据权利要求13所述的显示设备,其中所述第二最短距离为至少2.85微米。
15.根据权利要求13所述的显示设备,其中:
所述延伸部进一步包括第二凹陷部分;并且
所述第一凹陷部分和所述第二凹陷部分关于所述延伸部的中心线相对于彼此对称,所述中心线在与所述第一方向垂直的第二方向上延伸。
16.根据权利要求15所述的显示设备,其中:
在所述第二像素中,所述第一凹陷部分和所述第二凹陷部分的在所述第一方向上延伸的中心线相对于所述驱动栅电极的在所述第一方向上延伸的中心线在远离所述第一像素的方向上偏置。
17.根据权利要求12所述的显示设备,其中所述第一像素的所述像素电极与所述第二像素的所述驱动栅电极重叠的区域进一步与所述第二像素的所述延伸部重叠。
18.根据权利要求17所述的显示设备,其中所述第二像素的所述延伸部被布置在所述第一像素的所述像素电极和所述第二像素的所述驱动栅电极之间。
19.根据权利要求12所述的显示设备,其中:
所述第一像素和所述第二像素在与所述第一方向垂直的第二方向上彼此相邻;
所述第一像素和所述第二像素被布置在所述多条数据线中的两条相邻的数据线之间的区域中;并且
所述第一像素的所述延伸部和所述第二像素的所述延伸部彼此连接。
20.根据权利要求12所述的显示设备,其中:
所述第一像素发射蓝色或红色的光;并且
所述第二像素发射绿色的光。
21.一种显示设备,包括:
像素;和
用于驱动所述像素的驱动电压线;
其中用于驱动所述像素的所述驱动电压线包括延伸部,所述延伸部具有在所述延伸部的第一边缘上的第一凹陷部分和在所述延伸部的第二边缘上的第二凹陷部分,并且
其中所述延伸部的所述第一凹陷部分从所述延伸部的中心偏置。
22.根据权利要求21所述的显示设备,其中所述延伸部的所述第二凹陷部分从所述延伸部的中心偏置。
23.根据权利要求21所述的显示设备,
其中所述像素为第一像素,并且所述显示设备进一步包括第二像素;并且
其中所述延伸部的所述第一凹陷部分从所述延伸部的中心在远离所述第二像素的方向上偏置。
CN201810036156.3A 2017-01-26 2018-01-15 包括发射层的显示设备 Active CN108364575B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020170012531A KR20180088550A (ko) 2017-01-26 2017-01-26 표시 장치
KR10-2017-0012531 2017-01-26

Publications (2)

Publication Number Publication Date
CN108364575A CN108364575A (zh) 2018-08-03
CN108364575B true CN108364575B (zh) 2021-10-26

Family

ID=60569763

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810036156.3A Active CN108364575B (zh) 2017-01-26 2018-01-15 包括发射层的显示设备

Country Status (4)

Country Link
US (2) US10872945B2 (zh)
EP (1) EP3355356B1 (zh)
KR (1) KR20180088550A (zh)
CN (1) CN108364575B (zh)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20180088550A (ko) 2017-01-26 2018-08-06 삼성디스플레이 주식회사 표시 장치
CN110211537B (zh) * 2018-08-22 2021-01-22 京东方科技集团股份有限公司 显示基板的驱动方法、驱动电路及显示装置
KR20200047834A (ko) * 2018-10-24 2020-05-08 삼성디스플레이 주식회사 유기 발광 표시 장치
CN113169206A (zh) * 2018-11-21 2021-07-23 三星显示有限公司 发光器件和具有该发光器件的显示装置
KR102606687B1 (ko) * 2018-12-12 2023-11-28 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
CN111490068B (zh) * 2019-01-29 2022-07-26 京东方科技集团股份有限公司 显示面板及其制造方法、显示装置
CN109903726A (zh) * 2019-03-29 2019-06-18 武汉华星光电半导体显示技术有限公司 一种像素驱动电路、驱动方法和显示面板
US11705063B2 (en) * 2019-08-08 2023-07-18 Samsung Display Co., Ltd. Display device
KR20210029330A (ko) * 2019-09-05 2021-03-16 삼성디스플레이 주식회사 유기 발광 표시 장치의 화소, 및 유기 발광 표시 장치
KR20210103015A (ko) * 2020-02-12 2021-08-23 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 제조 방법
KR20210149946A (ko) * 2020-06-02 2021-12-10 삼성디스플레이 주식회사 표시 장치
KR20220033553A (ko) * 2020-09-07 2022-03-17 삼성디스플레이 주식회사 표시 장치
US11972727B2 (en) * 2021-09-18 2024-04-30 Ordos Yuansheng Optoelectronics Co., Ltd. Display substrate and display device

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100476620B1 (ko) 1997-12-03 2005-08-29 삼성전자주식회사 액정표시장치의화소구조
KR100721943B1 (ko) * 2005-08-12 2007-05-25 삼성에스디아이 주식회사 유기전계발광표시장치
KR101158902B1 (ko) * 2005-09-03 2012-06-25 삼성전자주식회사 어레이 기판, 액정표시패널 및 이를 구비한 액정표시장치
JP5639514B2 (ja) * 2011-03-24 2014-12-10 株式会社東芝 表示装置
KR101931775B1 (ko) * 2011-10-14 2019-03-14 삼성디스플레이 주식회사 표시 장치
KR101486038B1 (ko) * 2012-08-02 2015-01-26 삼성디스플레이 주식회사 유기 발광 표시 장치
KR101982074B1 (ko) * 2012-10-08 2019-08-29 삼성디스플레이 주식회사 유기 발광 표시 장치
KR20140048731A (ko) * 2012-10-16 2014-04-24 삼성디스플레이 주식회사 나노 크리스탈 디스플레이
KR102083432B1 (ko) * 2013-05-30 2020-03-03 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102116896B1 (ko) * 2013-10-14 2020-06-01 삼성디스플레이 주식회사 유기 발광 표시 장치
KR20150054210A (ko) * 2013-11-11 2015-05-20 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102271585B1 (ko) * 2014-02-10 2021-07-01 삼성디스플레이 주식회사 표시 장치
KR102271115B1 (ko) * 2015-02-13 2021-06-30 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102289838B1 (ko) 2015-04-28 2021-08-13 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102317720B1 (ko) 2015-04-29 2021-10-26 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 제조 방법
KR20180088550A (ko) 2017-01-26 2018-08-06 삼성디스플레이 주식회사 표시 장치

Also Published As

Publication number Publication date
CN108364575A (zh) 2018-08-03
EP3355356A3 (en) 2018-09-26
EP3355356A2 (en) 2018-08-01
US11581384B2 (en) 2023-02-14
US20180212014A1 (en) 2018-07-26
EP3355356B1 (en) 2022-10-19
KR20180088550A (ko) 2018-08-06
US20210143242A1 (en) 2021-05-13
US10872945B2 (en) 2020-12-22

Similar Documents

Publication Publication Date Title
CN108364575B (zh) 包括发射层的显示设备
CN107919378B (zh) 具有发射层的显示装置
EP3355358B1 (en) Display device including an emission layer
CN110930948B (zh) 显示装置
KR102047513B1 (ko) 표시 장치
EP3392909A1 (en) Display device and manufacturing method thereof
KR101968666B1 (ko) 유기 발광 표시 장치 및 그 제조 방법
US9929225B2 (en) Display device and a manufacturing method thereof
KR20200075972A (ko) 표시 장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant