CN108320703B - 像素电路、驱动方法和显示装置 - Google Patents
像素电路、驱动方法和显示装置 Download PDFInfo
- Publication number
- CN108320703B CN108320703B CN201810289215.8A CN201810289215A CN108320703B CN 108320703 B CN108320703 B CN 108320703B CN 201810289215 A CN201810289215 A CN 201810289215A CN 108320703 B CN108320703 B CN 108320703B
- Authority
- CN
- China
- Prior art keywords
- display
- pole
- control
- transistor
- inverting
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
Abstract
本发明提供一种像素电路、驱动方法和显示装置。像素电路包括第一像素驱动子电路、第二像素驱动子电路、第一发光元件和第二发光元件;所述第一像素驱动子电路包括驱动晶体管、驱动控制单元、显示信息输出控制单元和发光控制单元;显示信息输出控制单元在所述第二扫描线的控制下,控制导通或断开驱动晶体管的第二极与输出节点之间的连接;第二像素驱动子电路包括显示信息写入单元、储能单元和反相单元;显示信息写入单元用于在第二栅线的控制下控制导通或断开输出节点和显示节点之间的连接;反相单元在输出控制线的控制下,控制对所述显示节点的电位进行反相操作。本发明能在进行双向显示时节省功耗以及驱动功能。
Description
技术领域
本发明涉及技术领域显示技术领域,尤其涉及一种像素电路、驱动方法和显示装置。
背景技术
有机发光二极管显示装置是当今平板显示器研究领域的热点之一,与液晶显示器相比,OLED具有低能耗、生产成本低、自发光、宽视角及响应速度快等优点。
在现有的OLED(Organic Light-Emitting Diode,有机发光二极管)显示器件中,采用顶发光或者底发光方式实现的都是单一方向的显示效果。现有技术中无法提供一种能够节省功耗并节省驱动功能的具有双向显示功能的OLED显示装置。
发明内容
本发明的目的在于提供一种像素电路、驱动方法和显示装置,解决现有技术中在进行双向显示时不能节省功耗以及驱动功能的问题。
为了达到上述目的,本发明提供了一种像素电路,包括第一像素驱动子电路、第二像素驱动子电路、第一发光元件和第二发光元件;所述第一像素驱动子电路包括驱动晶体管、驱动控制单元、显示信息输出控制单元和发光控制单元;所述驱动控制单元与第一扫描线、第二扫描线、复位控制线、所述驱动晶体管的栅极、所述驱动晶体管的第一极、所述驱动晶体管的第二极、电源电压输入端和数据线连接;
所述显示信息输出控制单元用于在所述第二扫描线的控制下,控制导通或断开所述驱动晶体管的第二极与输出节点之间的连接;
所述发光控制单元用于在第一栅线的控制下控制导通或断开所述输出节点与所述第一发光元件的第一极之间的连接;所述第一发光元件的第二极与第一电压输入端连接;
所述第二像素驱动子电路包括显示信息写入单元、储能单元和反相单元;
所述储能单元的第一端与显示节点连接,所述储能单元的第二端与第二电压输入端连接;所述第二发光元件的第一极与所述显示节点连接,所述第二发光元件的第二极与第三电压输入端连接;
所述显示信息写入单元用于在第二栅线的控制下控制导通或断开所述输出节点和所述显示节点之间的连接;
所述反相单元与输出控制线和所述显示节点连接,用于在输出控制线的控制下,控制对所述显示节点的电位进行反相操作。
实施时,所述反相单元包括反相模块和反相控制模块;
所述反相模块用于控制第一反相节点的电位与第二反相节点的电位反相;
所述反相控制模块用于在输出控制线的控制下,控制导通或断开所述显示节点与所述第一反相节点之间的连接,控制断开或导通所述第二反相节点与所述显示节点之间的连接。
实施时,所述储能单元包括第一电容,所述第一电容的第一端为所述储能单元的第一端,所述第一电容的第二端为所述储能单元的第二端;
所述显示信息写入单元包括:显示信息写入晶体管,栅极与所述第二栅线连接,第一极与所述输出节点连接,第二极与所述显示节点连接;
所述反相控制模块包括:
第一反相控制晶体管,栅极与所述输出控制线连接,第一极与所述显示节点连接,第二极与所述第一反相节点连接;以及,
第二反相控制晶体管,栅极与所述输出控制线连接,第一极与所述显示节点连接,第二极与所述第二反相节点连接;
所述反相模块包括第一反相晶体管、第二反相晶体管、第三反相晶体管和第四反相晶体管;
所述第一反相晶体管的栅极和所述第二反相晶体管的栅极都与所述第二反相节点连接;所述第一反相晶体管的第一极与所述第一反相节点连接,所述第一反相晶体管的第二极与低电压输入端连接,所述第二反相晶体管的第一极与所述第一反相节点连接,所述第二反相晶体管的第二极与高电压输入端连接;
所述第三反相晶体管的栅极和所述第四反相晶体管的栅极都与所述第一反相节点连接,所述第三反相晶体管的第一极与所述第二反相节点连接,所述第三反相晶体管的第二极与所述低电压输入端连接,所述第四反相晶体管的第一极与所述第二反相节点连接,所述第四反相晶体管的第二极与所述高电压输入端连接;
所述第一反相晶体管和所述第三反相晶体管都为n型晶体管,所述第二反相晶体管和所述第四反相晶体管都为p型晶体管。
实施时,所述驱动控制单元包括储能模块、复位模块、写入补偿控制模块和电源电压接入模块;
所述储能模块的第一端与所述驱动晶体管的栅极连接,所述储能模块的第二端与初始电压输入端连接;
所述复位模块与复位控制线、所述驱动晶体管的栅极和所述储能模块的第二端连接,用于在所述复位控制线的控制下,控制导通或断开所述驱动晶体管的栅极与所述初始电压输入端之间的连接;
所述写入补偿控制模块与第一扫描线、所述驱动晶体管的栅极、所述驱动晶体管的第一极、所述驱动晶体管的第二极和相应列数据线连接,用于在所述第一扫描线的控制下,控制导通或断开所述数据线与所述驱动晶体管的第一极之间的连接,控制导通或断开所述驱动晶体管的栅极与所述驱动晶体管的第二极之间的连接;
所述电源电压接入模块与所述第二扫描线、所述驱动晶体管的第一极和电源电压输入端连接,用于在所述第二扫描线的控制下,控制导通或断开所述驱动晶体管的第一极与所述电源电压输入端之间的连接。
实施时,所述显示信息输出控制单元包括:显示信息输出控制晶体管,栅极与所述第二扫描线连接,第一极与所述驱动晶体管的第二极连接,第二极与所述输出节点连接;
所述发光控制单元包括:发光控制晶体管,栅极与所述第一栅线连接,第一极与所述输出节点连接,第二极与所述第一发光元件连接;
所述储能模块包括第二电容;
所述第二电容的第一端为所述储能模块的第一端,所述第二电容的第二端为所述储能模块的第二端;
所述复位模块包括:复位晶体管,栅极与所述复位控制线连接,第一极与所述驱动晶体管的栅极连接,第二极与所述第一电压输入端连接;
所述写入补偿控制模块包括:
数据写入晶体管,栅极与所述第一扫描线连接,第一极与所述数据线连接,第二极与所述驱动晶体管的第一极连接;以及,
补偿控制晶体管,栅极与所述第一扫描线连接,第一极与所述驱动晶体管的栅极连接,第二极与所述驱动晶体管的第二极连接;
所述电源电压接入模块包括:电源电压接入晶体管,栅极与所述第二扫描线连接,第一极与所述电源电压输入端连接,第二极与所述驱动晶体管的第一极连接。
本发明还提供了一种像素电路的驱动方法,应用于上述的像素电路,一显示周期包括依次设置的第一显示阶段和第二显示阶段;所述第二显示阶段包括依次设置的显示信息生成时间段、显示信息写入时间段和显示节点电位控制时间段;所述显示节点电位控制时间段包括至少一个电位维持子时间段和至少一个电位反相子时间段,所述电位维持子时间段和所述电位反相子时间段交替设置;
所述像素电路的驱动方法包括:
在第一显示阶段,第一像素驱动子电路驱动第一发光元件发光,第二像素驱动子电路包括的显示信息写入单元在第二栅线的控制下控制断开输出节点和显示节点之间的连接;
在第二显示阶段,所述第一像素驱动子电路包括的发光控制单元在第一栅线的控制下控制断开所述输出节点与所述第一发光元件的第一极之间的连接;
在第二显示阶段中的显示信息生成时间段,第一像素驱动子电路包括的驱动控制单元控制将所述驱动晶体管的栅极的电位设置为Vdata+Vth;Vdata为数据线上的数据电压,Vth为所述驱动晶体管的阈值电压;
在第二显示阶段中的显示信息写入时间段,所述驱动控制单元控制导通所述驱动晶体管的第一极与电源电压输入端之间的连接,所述第一像素驱动子电路包括的显示信息输出控制单元在第二扫描线的控制下,控制导通所述驱动晶体管的第二极与输出节点之间的连接,所述显示信息写入单元在所述第二栅线的控制下控制导通所述输出节点和显示节点之间的连接,所述驱动晶体管导通以驱动第二发光元件发光,并将相应的点亮电压存储于所述显示节点;
在所述第二显示阶段中的显示节点电位控制时间段,所述显示信息写入单元控制断开所述输出节点和显示节点之间的连接;
在所述第二显示阶段中的显示节点电位控制时间段包括的电位维持子时间段,反相单元在输出控制线的控制下,控制对所述显示节点的电位不进行反相操作;
在所述第二显示阶段中的显示节点电位控制时间段包括的电位反相子时间段,所述反相单元在所述输出控制线的控制下,控制对所述显示节点的电位进行反相操作。
实施时,所述驱动控制单元包括储能模块、复位模块、写入补偿控制模块和电源电压接入模块;
所述在第一显示阶段,第一像素驱动子电路驱动第一发光元件发光步骤包括:
在所述第一显示阶段包括的重置时间段,复位模块在复位控制线的控制下控制导通所述驱动晶体管的栅极与初始电压输入端之间的连接;
在所述第一显示阶段包括的补偿时间段,复位模块在复位控制线的控制下控制断开所述驱动晶体管的栅极与初始电压输入端之间的连接;写入补偿控制模块在第一扫描线的控制下控制导通相应列数据线与所述驱动晶体管的第一极之间的连接,并控制导通所述驱动晶体管的栅极与所述驱动晶体管的第二极之间的连接,以控制所述驱动晶体管由导通状态进入关断状态,使得所述驱动晶体管的栅极电位变为Vdata+Vth;
在所述第一显示阶段包括的发光时间段,写入补偿控制模块在第一扫描线的控制下控制断开相应列数据线与所述驱动晶体管的第一极之间的连接,并控制断开所述驱动晶体管的栅极所述驱动晶体管的第二极之间的连接;电源电压接入模块在第二扫描线的控制下控制导通所述驱动晶体管的第一极与电源电压输入端之间的连接,显示信息输出控制单元在第二扫描线的控制下,控制导通所述驱动晶体管的第二极与输出节点之间的连接,发光控制单元在第一栅线的控制下控制导通所述输出节点与所述第一发光元件的第一极之间的连接。
本发明还提供了一种显示装置,包括显示基板,包括设置于所述显示基板上的阵列排布的上述的像素电路。
实施时,所述显示基板被划分为多行多列显示区块,每一显示区块包括顶发光显示区域和底发光显示区域,在所述顶发光显示区域设置有第一发光显示部分,在所述底发光显示区域设置有第二发光显示部分;所述第一发光显示部分的出光侧为第一侧,所述第二发光显示部分的出光侧为第二侧,所述第二侧为指向所述显示基板的一侧;所述第一侧为与所述第二侧相背的一侧;
所述第一发光显示部分包括所述第一像素驱动子电路、所述第二像素驱动子电路和所述第一发光元件,所述第二发光显示部分包括所述第二发光元件。
实施时,所述第一发光元件包括依次设置的第一阳极、第一发光材料层和第一阴极,所述第一阴极透明或半透明;
所述第二发光元件包括依次设置的第二阳极、第二发光材料层和第二阴极,所述第二阳极透明或半透明;所述第二阴极不透明并能够反射由所述第二阳极发射的光线。
与现有技术相比,本发明所述的像素电路、驱动方法和显示装置将第一像素驱动子电路的灰阶信息存储于第二像素驱动子电路中,这样灰阶信息不需要后续持续写入,可以实现省功耗并节省驱动功能的效果。
附图说明
图1是本发明实施例所述的像素电路的结构图;
图2是本发明另一实施例所述的像素电路的结构图;
图3是本发明又一实施例所述的像素电路的结构图;
图4是本发明所述的像素电路的一具体实施例的电路图;
图5是本发明所述的像素电路的该具体实施例的工作时序图;
图6是本发明实施例所述的像素电路包括底发光像素和顶发光像素的结构示意图;
图7是本发明实施例所述的显示装置的结构示意图;
图8A是制作本发明实施例所述的显示装置中的OLED的阴极使用的第一张FMM(Fine Metal Mask高精度金属掩模板)的结构示意图;
图8B是制作本发明实施例所述的显示装置中的OLED的阴极使用的第二张FMM的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明所有实施例中采用的晶体管均可以为薄膜晶体管或场效应管或其他特性相同的器件。在本发明实施例中,为区分晶体管除栅极之外的两极,将其中一极称为第一极,另一极称为第二极。在实际操作时,所述第一极可以为漏极,所述第二极可以为源极;或者,所述第一极可以为源极,所述第二极可以为漏极。
如图1所示,本发明实施例所述的像素电路包括第一像素驱动子电路、第二像素驱动子电路、第一发光元件EL1和第二发光元件EL2;
所述第一像素驱动子电路包括驱动晶体管DTFT、驱动控制单元11、显示信息输出控制单元12和发光控制单元13;
所述驱动控制单元11与第一扫描线Scan1、第二扫描线Scan2、复位控制线Reset、所述驱动晶体管DTFT的栅极、所述驱动晶体管DTFT的第一极、所述驱动晶体管DTFT的第二极、电源电压输入端和数据线Data连接;所述电源电压输入端用于输入高电压Vdd;
所述显示信息输出控制单元12与所述第二扫描线Scan2、所述驱动晶体管DTFT的第二极和输出节点N2连接,用于在所述第二扫描线Scan2的控制下,控制导通或断开所述驱动晶体管DTFT的第二极与输出节点N2之间的连接;
所述发光控制单元13用于在第一栅线Gate1的控制下控制导通或断开所述输出节点N2与所述第一发光元件EL1的第一极之间的连接;所述第一发光元件EL1的第二极与第一电压输入端连接;所述第一电压输入端用于输入第一电压V1;
所述第二像素驱动子电路包括显示信息写入单元21、储能单元22和反相单元23;
所述储能单元21的第一端与显示节点N1连接,所述储能单元21的第二端与第二电压输入端连接;所述第二发光元件EL2的第一极与所述显示节点N1连接,所述第二发光元件EL2的第二极与第三电压输入端连接;所述第二电压输入端用于输入第二电压V2;所述第三电压输入端用于输入第三电压V3;
所述显示信息写入单元21用于在第二栅线Gate2的控制下控制导通或断开所述输出节点N2和所述显示节点N1之间的连接;
所述反相单元23与输出控制线S1和所述显示节点N1连接,用于在输出控制线S1的控制下,控制对所述显示节点N1的电位进行反相操作。
所述反相单元23控制对显示节点N1的电位进行反相操作指的是:当所述显示节点N1的初始电位为高电平时,所述反相单元23对N2的电位进行反相操作,以使得所述显示节点N1的电位变为低电平;当所述显示节点N1的初始电位为低电平时,所述反相单元23对N2的电位进行反相操作,以使得所述显示节点N1的电位变为高电平。
在图1所示的实施例中,以驱动晶体管DTFT为p型晶体管为例进行说明,此时DTFT的第一极为DTFT的源极,DTFT的第二极为DTFT的漏极;但是在实际操作时,DTFT也可以为n型晶体管,在此对DTFT的类型不作限定。
本发明实施例所述的像素电路包括第一像素驱动子电路、第二像素驱动子电路、第一发光元件EL1和第二发光元件EL2,第一像素驱动子电路驱动第一发光元件EL1发光,第二像素驱动子电路驱动第二发光元件EL2发光,其中,所述第二像素驱动子电路中的储能单元22和反相单元23构成了静态存储单元,可以存储第一像素驱动子电路的显示信息(该显示信息相应于数据线上的灰阶信息),这样灰阶信息不需要后续持续写入,可以实现省功耗并节省驱动功能的效果。并且,本发明实施例所述的像素电路可以应用于双面显示面板,第一发光元件EL1可以对应于一个显示区块中的顶发光显示部分,EL2可以对应于该显示区块中的底发光显示部分,或者,第一发光元件EL1可以对应于一个显示区块中的底发光显示部分,EL2可以对应于该显示区块中的顶发光显示部分,通过第一像素驱动子电路和第二像素驱动子电路的驱动控制,可以实现双向显示画面相同或双向显示画面不相同(将在下面通过具体实施例详细说明)。
在实际操作时,当第一发光元件EL1对应于顶发光显示部分,第二发光元件EL2对应于该显示区块中的底发光显示部分时,所述第一像素驱动子电路、所述第二像素驱动子电路和所述第一发光元件EL1可以对应于顶发光显示部分设置;
当第二发光元件EL2对应于顶发光显示部分,第一发光元件EL1对应于该显示区块中的底发光显示部分时,所述第一像素驱动子电路、所述第二像素驱动子电路和所述第二发光元件EL2可以对应于顶发光显示部分设置。
在实际操作时,顶发光所在区域可以设置像素驱动子电路(由于在顶发光所在区域,发光元件发光是指向上方封装玻璃的,这样设计不会影响开口率),能够使得开口率变大,提升显示效果。
在具体实施时,所述第一发光元件EL1和所述第二发光元件EL2都可以为有机发光二极管OLED,所述第一发光二极管EL1的第一极可以为阳极,所述第一发光二极管EL1的第二极可以为阴极,所述第二发光二极管EL2的第一极可以为阳极,所述第二发光二极管EL2的第二极可以为阴极,V1可以为低电压,V2可以为低电压、V3可以为低电压,第一电压输入端、第二电压输入端、第三电压输入端也可以为地端,但不以此为限。
本发明如图1所示的像素电路的实施例在工作时,一显示周期包括依次设置的第一显示阶段(在第一显示阶段内第一像素驱动子电路驱动第一发光元件EL1发光)和第二显示阶段(在第二显示阶段内第二像素驱动子电路驱动第二发光元件EL2发光);所述第二显示阶段包括依次设置的显示信息生成时间段、显示信息写入时间段和显示节点电位控制时间段;所述显示节点电位控制时间段包括至少一个电位维持子时间段和至少一个电位反相子时间段;所述电位维持子时间段和所述电位反相子时间段交替设置;
所述像素电路的驱动方法包括:
在第一显示阶段,第一像素驱动子电路驱动第一发光元件EL1发光,第二像素驱动子电路包括的显示信息写入单元21在第二栅线Gate2的控制下控制断开输出节点N2和显示节点N1之间的连接;在第一显示阶段,第二像素驱动子电路不控制第二发光元件EL2发光;
在第二显示阶段,所述第一像素驱动子电路包括的发光控制单元13在第一栅线Gate1的控制下控制断开所述输出节点N2与所述第一发光元件EL1的第一极之间的连接,以使得在第二显示阶段,第一像素驱动子电路不会驱动第一发光元件发光;
在第二显示阶段中的显示信息生成时间段,第一像素驱动子电路包括的驱动控制单元11控制将所述驱动晶体管DTFT的栅极的电位设置为Vdata+Vth;Vdata为数据线Data上的数据电压,Vth为所述驱动晶体管的阈值电压;
在第二显示阶段中的显示信息写入时间段,所述驱动控制单元11控制导通所述驱动晶体管DTFT的第一极与电源电压输入端之间的连接,所述第一像素驱动子电路包括的显示信息输出控制单元12在第二扫描线Scan2的控制下,控制导通所述驱动晶体管DTFT的第二极与输出节点N2之间的连接,所述显示信息写入单元21在所述第二栅线Gate的控制下控制导通所述输出节点N2和显示节点N1之间的连接,所述驱动晶体管DTFT导通以驱动第二发光元件EL2发光,并将相应的点亮电压存储于所述显示节点N1;
在所述第二显示阶段中的显示节点电位控制时间段,所述显示信息写入单元21控制断开所述输出节点N2和显示节点N1之间的连接;在所述电位维持子时间段,反相单元23在输出控制线S1的控制下,控制对所述显示节点N1的电位不进行反相操作;在所述电位反相子时间段,所述反相单元23在所述输出控制线S1的控制下,控制对所述显示节点N1的电位进行反相操作。
在所述显示节点控制时间段,当反相单元23控制所述显示节点N1的电位为高电平时,第二发光元件EL2发光,当反相单元23控制所述显示节点N1的电位为低电平时,第二发光元件EL2不发光;本发明实施例通过控制S1上的输出控制信号的高低电平的占空比,来控制所述显示节点N1的电位的高低电平的切换;当所述显示节点N1的电位为高电平时,所述第二发光元件EL2发光;当所述显示节点N1的电位为低电平时,所述第二发光元件EL2不发光,通过控制发光的时间来实现第二发光元件EL2的发光亮度。
具体的,如图2所示,在本发明图1所示的像素电路的基础上,所述反相单元包括反相模块231和反相控制模块232;
所述反相模块231用于控制第一反相节点Q1的电位与第二反相节点Q2的电位反相;
所述反相控制模块232用于在输出控制线S1的控制下,控制导通或断开所述显示节点N1与所述第一反相节点Q1之间的连接,控制断开或导通所述第二反相节点Q2与所述显示节点N1之间的连接。
在具体实施时,假设所述显示节点N1的初始电位为高电平,则所述反相控制模块232在S1的控制下,先导通N1与Q1之间的连接,使得Q1的电位变为高电平,所述反相模块231对控制Q2的电位为对Q1的电位反相操作得到的电位,也即使得Q2的电位变为低电平;之后所述反相控制模块232在S1的控制下控制断开N1与Q1之间的连接,控制导通Q2与N1之间的连接,以使得所述显示节点N1的电位变为低电平,控制EL2发光;
假设所述显示节点N1的初始电位为低电平,则所述反相控制模块232在S1的控制下,先导通N1与Q1之间的连接,使得Q1的电位变为低电平,所述反相模块231对控制Q2的电位为对Q1的电位反相操作得到的电位,也即使得Q2的电位变为高电平;之后所述反相控制模块232在S1的控制下控制断开N1与Q1之间的连接,控制导通Q2与N1之间的连接,以使得所述显示节点N1的电位变为高电平,控制EL2不发光。
具体的,所述储能单元可以包括第一电容,所述第一电容的第一端为所述储能单元的第一端,所述第一电容的第二端为所述储能单元的第二端;
所述显示信息写入单元可以包括:显示信息写入晶体管,栅极与所述第二栅线连接,第一极与所述输出节点连接,第二极与所述显示节点连接;
所述反相控制模块可以包括:
第一反相控制晶体管,栅极与所述输出控制线连接,第一极与所述显示节点连接,第二极与所述第一反相节点连接;以及,
第二反相控制晶体管,栅极与所述输出控制线连接,第一极与所述显示节点连接,第二极与所述第二反相节点连接;
所述反相模块可以包括第一反相晶体管、第二反相晶体管、第三反相晶体管和第四反相晶体管;
所述第一反相晶体管的栅极和所述第二反相晶体管的栅极都与所述第二反相节点连接;所述第一反相晶体管的第一极与所述第一反相节点连接,所述第一反相晶体管的第二极与低电压输入端连接,所述第二反相晶体管的第一极与所述第一反相节点连接,所述第二反相晶体管的第二极与高电压输入端连接;
所述第三反相晶体管的栅极和所述第四反相晶体管的栅极都与所述第一反相节点连接,所述第三反相晶体管的第一极与所述第二反相节点连接,所述第三反相晶体管的第二极与所述低电压输入端连接,所述第四反相晶体管的第一极与所述第二反相节点连接,所述第四反相晶体管的第二极与所述高电压输入端连接;
所述第一反相晶体管和所述第三反相晶体管都为n型晶体管,所述第二反相晶体管和所述第四反相晶体管都为p型晶体管。
具体的,如图3所示,在图2所示的像素电路的基础上,所述驱动控制单元包括储能模块111、复位模块112、写入补偿控制模块113和电源电压接入模块114;
所述储能模块111的第一端与所述驱动晶体管DTFT的栅极连接,所述储能模块111的第二端与初始电压输入端连接;所述初始电压输入端用于输入初始电压Vinit;
所述复位模块112与复位控制线Reset、所述驱动晶体管DTFT的栅极和所述储能模块111的第二端连接,用于在所述复位控制线Reset的控制下,控制导通或断开所述驱动晶体管DTFT的栅极与所述初始电压输入端之间的连接;
所述写入补偿控制模块113与第一扫描线Scan1、所述驱动晶体管DTFT的栅极、所述驱动晶体管DTFT的第一极、所述驱动晶体管DTFT的第二极和相应列数据线Data连接,用于在所述第一扫描线Scan1的控制下,控制导通或断开所述数据线Data与所述驱动晶体管DTFT的第一极之间的连接,控制导通或断开所述驱动晶体管DTFT的栅极与所述驱动晶体管DTFT的第二极之间的连接;
所述电源电压接入模块114与所述第二扫描线Scan2、所述驱动晶体管DTFT的第一极和电源电压输入端连接,用于在所述第二扫描线Scan2的控制下,控制导通或断开所述驱动晶体管DTFT的第一极与所述电源电压输入端之间的连接;
所述电源电压输入端用于输入高电压Vdd。
在具体实施时,当DTFT为p型晶体管时,Vinit可以为低电平,也可以为0;当DTFT为n型晶体管时,Vinit可以为高电平,但不以此为限。
本发明如图3所示的像素电路的实施例在工作时,第一显示阶段包括依次设置的重置时间段、补偿时间段和发光时间段;
在所述第一显示阶段包括的重置时间段,复位模块112在复位控制线Reset的控制下控制导通所述驱动晶体管DTFT的栅极与初始电压输入端之间的连接,以使得在补偿时间段的开始时刻,DTFT能够导通;
在所述第一显示阶段包括的补偿时间段,复位模块112在复位控制线Reset的控制下控制断开所述驱动晶体管DTFT的栅极与第一电压输入端之间的连接;写入补偿控制模块113在第一扫描线Scan1的控制下控制导通相应列数据线Data与所述驱动晶体管DTFT的第一极之间的连接,并控制导通所述驱动晶体管DTFT的栅极与所述驱动晶体管DTFT的第二极之间的连接,以控制所述驱动晶体管DTFT由导通状态进入关断状态,使得所述驱动晶体管DTFT的栅极电位变为Vdata+Vth,从而使得驱动晶体管DTFT的栅源电压能够补偿所述驱动晶体管DTFT的阈值电压;Vth为DTFT的阈值电压,当DTFT为p型晶体管时,Vth为负值;
在所述第一显示阶段包括的发光时间段,写入补偿控制模块113在第一扫描线Scan1的控制下控制断开相应列数据线Data与所述驱动晶体管DTFT的第一极之间的连接,并控制断开所述驱动晶体管DTFT的栅极所述驱动晶体管DTFT的第二极之间的连接;电源电压接入模块114在第二扫描线Scan2的控制下控制导通所述驱动晶体管DTFT的第一极与电源电压输入端之间的连接,显示信息输出控制单元12在第二扫描线Scan2的控制下,控制导通所述驱动晶体管DTFT的第二极与输出节点N2之间的连接,发光控制单元13在第一栅线Gate1的控制下控制导通所述输出节点N2与所述第一发光元件EL1的第一极之间的连接,驱动晶体管DTFT导通以驱动所述第一发光元件EL1发光。
具体的,所述显示信息输出控制单元可以包括:显示信息输出控制晶体管,栅极与所述第二扫描线连接,第一极与所述驱动晶体管的第二极连接,第二极与所述输出节点连接;
所述发光控制单元可以包括:发光控制晶体管,栅极与所述第一栅线连接,第一极与所述输出节点连接,第二极与所述第一发光元件连接;
所述储能模块可以包括第二电容;
所述第二电容的第一端为所述储能模块的第一端,所述第二电容的第二端为所述储能模块的第二端;
所述复位模块可以包括:复位晶体管,栅极与所述复位控制线连接,第一极与所述驱动晶体管的栅极连接,第二极与所述第一电压输入端连接;
所述写入补偿控制模块可以包括:
数据写入晶体管,栅极与所述第一扫描线连接,第一极与所述数据线连接,第二极与所述驱动晶体管的第一极连接;以及,
补偿控制晶体管,栅极与所述第一扫描线连接,第一极与所述驱动晶体管的栅极连接,第二极与所述驱动晶体管的第二极连接;
所述电源电压接入模块可以包括:电源电压接入晶体管,栅极与所述第二扫描线连接,第一极与所述电源电压输入端连接,第二极与所述驱动晶体管的第一极连接。
下面通过一具体实施例来说明本发明所述的像素电路。
如图4所示,本发明所述的像素电路的一具体实施例包括第一像素驱动子电路、第二像素驱动子电路、第一发光元件和第二发光元件;
所述第一发光元件包括第一有机发光二极管OLED1和第二有机发光二极管OLED2;
所述第一像素驱动子电路包括驱动晶体管DTFT、驱动控制单元、显示信息输出控制单元12和发光控制单元13;
所述第二像素驱动子电路包括显示信息写入单元21、储能单元22和反相单元23;
所述反相单元23包括反相模块231和反相控制模块;
所述储能单元22包括第一电容C1,所述第一电容C1的第一端与显示节点N1连接,所述第一电容C1的第二端与地端GND连接;
所述显示信息写入单元21包括:显示信息写入晶体管M0,栅极与所述第二栅线Gate连接,源极与所述输出节点N2连接,六极与所述显示节点N1连接;
所述反相控制模块包括:
第一反相控制晶体管M5,栅极与所述输出控制线S1连接,源极与所述显示节点N1连接,漏极与所述第一反相节点Q1连接;以及,
第二反相控制晶体管M6,栅极与所述输出控制线S1连接,源极与所述显示节点N1连接,漏极与所述第二反相节点Q2连接;
所述反相模块231可以包括第一反相晶体管M1、第二反相晶体管M2、第三反相晶体管M3和第四反相晶体管M4;
所述第一反相晶体管M1的栅极和所述第二反相晶体管M2的栅极都与所述第二反相节点Q2连接;所述第一反相晶体管M1的源极与所述第一反相节点Q1连接,所述第一反相晶体管M1的漏极与输入低电压GND的低电压输入端连接,所述第二反相晶体管M2的源极与所述第一反相节点Q1连接,所述第二反相晶体管M2的漏极与输入高电压VDD的高电压输入端连接;
所述第三反相晶体管M3的栅极和所述第四反相晶体管M4的栅极都与所述第一反相节点Q1连接,所述第三反相晶体管M3的源极与所述第二反相节点Q2连接,所述第三反相晶体管M3的漏极与所述输入低电压VSS的低电压输入端连接,所述第四反相晶体管M4的源极与所述第二反相节点Q2连接,所述第四反相晶体管M4的漏极与所述输入高电压VDD的高电压输入端连接;
所述第一反相晶体管M1和所述第三反相晶体管M3都为n型晶体管,所述第二反相晶体管M2和所述第四反相晶体管M4都为p型晶体管;
所述驱动控制单元包括储能模块、复位模块112、写入补偿控制模块113和电源电压接入模块114;
所述显示信息输出控制单元12包括:显示信息输出控制晶体管T5,栅极与所述第二扫描线Scan2连接,源极与所述驱动晶体管DTFT的漏极连接,漏极与所述输出节点N2连接;
所述发光控制单元13包括:发光控制晶体管T6,栅极与所述第一栅线Gate1连接,源极与所述输出节点N2连接,漏极与所述第一有机发光二极管OLED的阳极连接;所述第一有机发光二极管OLED1的阴极与输入低电压VSS的低电压输入端连接;
所述储能模块包括第二电容C2;
所述第二电容C2的第一端与所述驱动晶体管DTFT的栅极连接,所述第二电容C2的第二端与地端GND连接;
所述复位模块112包括:复位晶体管T3,栅极与所述复位控制线Reset连接,源极与所述驱动晶体管DTFT的栅极连接,漏极与地端GND连接;
所述写入补偿控制模块113可以包括:
数据写入晶体管T2,栅极与所述第一扫描线Scan1连接,源极与所述数据线Data连接,漏极与所述驱动晶体管DTFT的源极连接;以及,
补偿控制晶体管T4,栅极与所述第一扫描线Scan1连接,源极与所述驱动晶体管DTFT的栅极连接,漏极与所述驱动晶体管DTFT的漏极连接;
所述电源电压接入模块114包括:电源电压接入晶体管T1,栅极与所述第二扫描线Scan2连接,源极与输入电源电压Vdd的电源电压输入端连接,漏极与所述驱动晶体管DTFT的源极连接。
在图4所示的具体实施例中,T1、T2、T3、T4、T5、T6、M0和M6都为p型晶体管,M5为n型晶体管,但不以此为限,如上晶体管的类型也可以变换,在此对晶体管的类型不作限定。
如图5所示,本发明如图4所示的像素电路的具体实施例在工作时,一显示周期T0包括依次设置的第一显示阶段TA和第二显示阶段TB;所述第二显示阶段包括TB依次设置的显示信息生成时间段、显示信息写入时间段TB2和显示节点电位控制时间段TB3;第一显示阶段TA包括依次设置的重置时间段TA1、补偿时间段TA2和发光时间段TA3;
在第一显示阶段TA,Gate2输出高电平,M0关断,控制断开输出节点N2和显示节点N1之间的连接;
在所述重置时间段TA1,Reset输出低电平,Scan1、Scan2、Gate1和Gate2都输出高电平,T3导通,T1、T2、T4、T5和T6都断开,以控制通过重置放电将C2的第一端的电位和C2的第二端的电位重置为0,以消除之前的电压信号,并使得在补偿时间段TA2的开始时刻DTFT能够导通;
在所述补偿时间段TA2,Reset、Scan2、Gate1和Gate2都输出高电平,Scan1输出低电平,Data输出数据电压Vdata,T2和T4都导通,T1、T3、T5和T6都断开,DTFT导通,Vdata通过导通的T2、DTFT和T4开始对C2进行充电,直至DTFT的栅极的电位上升至Vdata+Vth(此时DTFT的栅源电压为Vth),DTFT断开;另外由于T5的断开,使得电流不会通过OLED1,间接降低了OLED1的功耗;
在所述发光时间段TA3,Reset输出高电平,Scan1输出高电平,Scan2输出低电平,Gate1输出低电平,Gate2输出高电平,T1、T5和T6都导通,T2、T3和T4都断开,DTFT的栅极电势保持在Vdata+Vth,此时DTFT的源极接入Vdd,DTFT导通,电流通导通的T1、DTFT、T5和T6,以驱动OLED1发光;
由DTFT的饱和电流的公式可以得到流过OLED1的电流Ioled:
Ioled=K(Vdd-Vdata)2;K为DTFT的电流系数;
由以上Ioled的值可知,在TA3,Ioled不受Vth的影响,彻底解决了驱动晶体管DTFT由于工艺制程及长时间操作造成其阈值电压Vth漂移的问题,消除Vth对Ioled的影响,保证OLED1的正常工作;
在第二显示阶段TB,Gate1输出高电平,T6断开,从而断开输出节点N2与OLED1的阳极之间的连接,OLED1不发光;
所述显示信息生成时间段包括依次设置的第一生成子时间段TB11和第二生成子时间段TB12;
在所述第一生成子时间段TB11,Reset输出低电平,Scan1、Scan2、Gate1和Gate2都输出高电平,T3导通,T1、T2、T4、T5和T6都断开,以控制通过重置放电将C2的第一端的电位和C2的第二端的电位重置为0,以消除之前的电压信号,并使得在所述第二生成子时间段TB12的开始时刻DTFT能够导通;
在所述第二生成子时间段TB12,Reset、Scan2、Gate1和Gate2都输出高电平,Scan1输出低电平,Data输出数据电压Vdata,T2和T4都导通,T1、T3、T5和T6都断开,DTFT导通,Vdata通过导通的T2、DTFT和T4开始对C2进行充电,直至DTFT的栅极的电位上升至Vdata+Vth,DTFT关断;
在所述显示信息写入时间段TB2,Scan1输出低电平、Gate2输出低电平,Reset、Scan1和Gate1都输出高电平,T2、T3、T4和T6都断开,T1、T5和M0都导通,DTFT导通,电流通过导通的T1、DTFT、T5和M0流入OLED2,以驱动OLED2发光,并通过该电流为C1充电,以将相应的点亮电压存储于显示节点N1;
在显示节点电位控制时间段TB3,Gate2输出高电平,M0断开,以控制断开所述输出节点N2和显示节点N1之间的连接;
TB3包括依次设置的第一电位维持子时间段、第一电位反相子时间段、第二电位维持子时间段和第三电位维持子时间段;
在第一电位维持子时间段,S1输出高电平,以使得M5打开,M6关断,N1与Q1之间连通,Q1接入高电平,Q2的电位变为低电平,N1的电位维持为高电平,OLED2发光;
在第一电位反相子时间段,S1输出低电平,使得M5关断、M6导通,从而使得N1的电位变为低电平,从而控制OLED2不发光;
在第二电位维持子时间段,S1输出高电平,以使得M5打开,M6关断,N1与Q1之间连通,Q1接入低电平,Q2的电位变为高电平,N1的电位维持为低电平,OLED2不发光;
在第三电位维持子时间段,S1输出低电平,使得M5关断、M6导通,从而使得N1的电位变为高电平,从而控制OLED2发光。
在实际操作时,可以通过在TB3内,通过调节S1上的输出控制信号的占空比来控制OLED2发光的时间,从而控制OLED2的发光亮度,当在第二显示阶段控制OLED2的发光时间与在第一显示阶段OLED1的发光时间相等时,采用第一像素驱动子电路和第一发光元件的正面显示单元与采用第二像素驱动子电路和第二发光元件的反面显示单元显示相同的画面;当在第二显示阶段控制OLED2的发光时间与在第一显示阶段OLED1的发光时间不相等时,采用第一像素驱动子电路和第一发光元件的正面显示单元与采用第二像素驱动子电路和第二发光元件的反面显示单元显示不同的画面。
本发明实施例所述的像素电路在工作时,在第一显示阶段TA结束后,在第二显示阶段TB,由储能单元22和反相单元23组成的静态存储单元存储第一显示阶段T1的灰阶信息,从而实现省功耗和节省驱动功能的效果,通过调节S1上的输出控制信号的占空比来控制N1的电位的高低,以控制OLED2的发光时间,通过该发光时间的长短来控制OLED2的发光亮度。
本发明实施例所述的像素电路的驱动方法,应用于上述的像素电路,一显示周期包括依次设置的第一显示阶段和第二显示阶段;所述第二显示阶段包括依次设置的显示信息生成时间段、显示信息写入时间段和显示节点电位控制时间段;所述显示节点电位控制时间段包括至少一个电位维持子时间段和至少一个电位反相子时间段;所述电位维持子时间段和所述电位反相子时间段交替设置;
所述像素电路的驱动方法包括:
在第一显示阶段,第一像素驱动子电路驱动第一发光元件发光,第二像素驱动子电路包括的显示信息写入单元在第二栅线的控制下控制断开输出节点和显示节点之间的连接;
在第二显示阶段,所述第一像素驱动子电路包括的发光控制单元在第一栅线的控制下控制断开所述输出节点与所述第一发光元件的第一极之间的连接;
在第二显示阶段中的显示信息生成时间段,第一像素驱动子电路包括的驱动控制单元控制将所述驱动晶体管的栅极的电位设置为Vdata+Vth;Vdata为数据线上的数据电压,Vth为所述驱动晶体管的阈值电压;
在第二显示阶段中的显示信息写入时间段,所述驱动控制单元控制导通所述驱动晶体管的第一极与电源电压输入端之间的连接,所述第一像素驱动子电路包括的显示信息输出控制单元在第二扫描线的控制下,控制导通所述驱动晶体管的第二极与输出节点之间的连接,所述显示信息写入单元在所述第二栅线的控制下控制导通所述输出节点和显示节点之间的连接,所述驱动晶体管导通以驱动第二发光元件发光,并将相应的点亮电压存储于所述显示节点;
在所述第二显示阶段中的显示节点电位控制时间段,所述显示信息写入单元控制断开所述输出节点和显示节点之间的连接;
在所述第二显示阶段中的显示节点电位控制时间段包括的电位维持子时间段,反相单元在输出控制线的控制下,控制对所述显示节点的电位不进行反相操作;
在所述第二显示阶段中的显示节点电位控制时间段包括的电位反相子时间段,所述反相单元在所述输出控制线的控制下,控制对所述显示节点的电位进行反相操作。
具体的,所述驱动控制单元可以包括储能模块、复位模块、写入补偿控制模块和电源电压接入模块;
所述在第一显示阶段,第一像素驱动子电路驱动第一发光元件发光步骤包括:
在所述第一显示阶段包括的重置时间段,复位模块在复位控制线的控制下控制导通所述驱动晶体管的栅极与初始电压输入端之间的连接;
在所述第一显示阶段包括的补偿时间段,复位模块在复位控制线的控制下控制断开所述驱动晶体管的栅极与初始电压输入端之间的连接;写入补偿控制模块在第一扫描线的控制下控制导通相应列数据线与所述驱动晶体管的第一极之间的连接,并控制导通所述驱动晶体管的栅极与所述驱动晶体管的第二极之间的连接,以控制所述驱动晶体管由导通状态进入关断状态,使得所述驱动晶体管的栅极电位变为Vdata+Vth;
在所述第一显示阶段包括的发光时间段,写入补偿控制模块在第一扫描线的控制下控制断开相应列数据线与所述驱动晶体管的第一极之间的连接,并控制断开所述驱动晶体管的栅极所述驱动晶体管的第二极之间的连接;电源电压接入模块在第二扫描线的控制下控制导通所述驱动晶体管的第一极与电源电压输入端之间的连接,显示信息输出控制单元在第二扫描线的控制下,控制导通所述驱动晶体管的第二极与输出节点之间的连接,发光控制单元在第一栅线的控制下控制导通所述输出节点与所述第一发光元件的第一极之间的连接。
本发明实施例所述的显示装置,包括显示基板和设置于所述显示基板上的阵列排布的上述的像素电路。
具体的,所述显示基板被划分为多行多列显示区块,每一显示区块包括顶发光显示区域和底发光显示区域,在所述顶发光显示区域设置有第一发光显示部分,在所述底发光显示区域设置有第二发光显示部分;所述第一发光显示部分的出光侧为第一侧,所述第二发光显示部分的出光侧为第二侧,所述第二侧为指向所述显示基板的一侧;所述第一侧为与所述第二侧相背的一侧;
所述第一发光显示部分包括所述第一像素驱动子电路、所述第二像素驱动子电路和所述第一发光元件,所述第二发光显示部分包括所述第二发光元件。
本发明实施例所述的显示装置为具有双向显示功能的OLED(有机发光二极管)显示装置,如图6所示,一个像素电路60包括顶发光像素61和底发光像素62,顶发光像素所在的区域可以设置像素驱动电路(因为顶发光像素发出的光是指向封装玻璃的),这种设计不会牺牲开口率,而底发光像素的光线是朝显示基板发光,因此底发光像素下方无像素驱动电路覆盖,使得开口率最大化,提高显示效果。本发明实施例依托OLED轻薄的特点,应用于诸多显示应用场景,具有超高产品附加值。
具体的,所述第一发光元件包括依次设置的第一阳极、第一发光材料层和第一阴极,所述第一阴极透明或半透明;
所述第二发光元件包括依次设置的第二阳极、第二发光材料层和第二阴极,所述第二阳极透明或半透明;所述第二阴极不透明并能够反射由所述第二阳极发射的光线。
在具体实施时,第一发光元件为顶发光像素包括的OLED(有机发光二极管),所述第二发光元件为底发光像素包括的OLED。
在实际操作时,所述第一发光元件包括的第一阳极可以由Ag(银)或ITO(氧化铟锡)制成,但不以此为限;所述第一发光元件包括的第一阴极可以由MgAg(镁银)制成,以起到微腔增透的效果。在实际操作时,所述第一阴极也可以由其他导电并透明或不透明材料制成。
在实际操作时,所述第二发光元件包括的第二阳极可以由ITO制成,但不以此为限;所述第二发光元件包括的第二阴极可以由Ag或Al(铝)制成,以对第一阳极发射的光线起到反射作用,使得经过反射的光线指向显示基板。
如图7所示,标号为70的为显示基板,标号为71的为第一阳极,标号为72的为第一阴极,标号为73的为第一发光材料层,标号为74的为第二阳极,标号为75的为第二阴极,标号为76的为第二发光材料层,标号为80的为封装玻璃。
在图7所示的实施例中,所述第二阳极74为ITO阳极;在制作阳极时,ITO阳极直接形成即可,而第一阳极71可以由ITO或Ag制成。第一发光材料层和第二发光材料层的蒸镀过程跟传统的方式无异,另外最后阴极的蒸镀可以通过FMM(Fine Metal Mask高精度金属掩模板)对阴极进行差异化蒸镀,在对应于第一阴极72的位置蒸镀MgAg,在对应于第二阴极75的位置蒸镀Ag或者Al以起到反射的作用,最后再制作封装玻璃。另外对应于顶发光区域,依然可以使用Low damage(低损伤)的IZO(indium-doped zinc oxide掺铟氧化锌)当作阴极,然后在其上方再蒸镀Al以形成第二阴极75。
本发明实施例需要对顶发光像素包括的OLED的阴极和底发光像素包括的OLED的阴极进行差异化蒸镀,可以通过采用两张不同的FMM的方式来分时蒸镀顶发光像素包括的OLED的阴极和底发光像素包括的OLED的阴极进行差异化蒸镀。在实际操作时各OLED的阴极相互连接,保证各阴极接入的信号为同一信号,而各阳极接入不同的信号。
在实际操作时,在蒸镀不同像素(顶发光像素和底发光像素)时可以采用FMMShift(转换)的方式。
图8A所示的为第一张FMM,图8B所示的为第二张FMM,图8A中的FMM镂空位置和图8B中的FMM镂空位置交叉排布。在图8A中,标号为81的为第一张FMM的镂空位置。在图8B中,标号为82的为第二张FMM的镂空位置。
本发明实施例所述的显示装置例如可以为:电子纸、OLED(Organic Light-Emitting Diode,有机发光二极管)显示装置、手机、平板电脑、电视机、显示器、笔记本电脑、数码向框、导航仪等任何具有显示功能的产品或部件。
以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。
Claims (9)
1.一种像素电路,其特征在于,包括第一像素驱动子电路、第二像素驱动子电路、第一发光元件和第二发光元件;所述第一像素驱动子电路包括驱动晶体管、驱动控制单元、显示信息输出控制单元和发光控制单元;所述驱动控制单元与第一扫描线、第二扫描线、复位控制线、所述驱动晶体管的栅极、所述驱动晶体管的第一极、所述驱动晶体管的第二极、电源电压输入端和数据线连接;
所述显示信息输出控制单元用于在所述第二扫描线的控制下,控制导通或断开所述驱动晶体管的第二极与输出节点之间的连接;
所述发光控制单元用于在第一栅线的控制下控制导通或断开所述输出节点与所述第一发光元件的第一极之间的连接;所述第一发光元件的第二极与第一电压输入端连接;
所述第二像素驱动子电路包括显示信息写入单元、储能单元和反相单元;
所述储能单元的第一端与显示节点连接,所述储能单元的第二端与第二电压输入端连接;所述第二发光元件的第一极与所述显示节点连接,所述第二发光元件的第二极与第三电压输入端连接;
所述显示信息写入单元用于在第二栅线的控制下控制导通或断开所述输出节点和所述显示节点之间的连接;
所述反相单元与输出控制线和所述显示节点连接,用于在输出控制线的控制下,控制对所述显示节点的电位进行反相操作;
所述反相单元包括反相模块和反相控制模块;
所述反相模块用于控制第一反相节点的电位与第二反相节点的电位反相;
所述反相控制模块用于在输出控制线的控制下,控制导通或断开所述显示节点与所述第一反相节点之间的连接,控制断开或导通所述第二反相节点与所述显示节点之间的连接。
2.如权利要求1所述的像素电路,其特征在于,所述储能单元包括第一电容,所述第一电容的第一端为所述储能单元的第一端,所述第一电容的第二端为所述储能单元的第二端;
所述显示信息写入单元包括:显示信息写入晶体管,栅极与所述第二栅线连接,第一极与所述输出节点连接,第二极与所述显示节点连接;
所述反相控制模块包括:
第一反相控制晶体管,栅极与所述输出控制线连接,第一极与所述显示节点连接,第二极与所述第一反相节点连接;以及,
第二反相控制晶体管,栅极与所述输出控制线连接,第一极与所述显示节点连接,第二极与所述第二反相节点连接;
所述反相模块包括第一反相晶体管、第二反相晶体管、第三反相晶体管和第四反相晶体管;
所述第一反相晶体管的栅极和所述第二反相晶体管的栅极都与所述第二反相节点连接;所述第一反相晶体管的第一极与所述第一反相节点连接,所述第一反相晶体管的第二极与低电压输入端连接,所述第二反相晶体管的第一极与所述第一反相节点连接,所述第二反相晶体管的第二极与高电压输入端连接;
所述第三反相晶体管的栅极和所述第四反相晶体管的栅极都与所述第一反相节点连接,所述第三反相晶体管的第一极与所述第二反相节点连接,所述第三反相晶体管的第二极与所述低电压输入端连接,所述第四反相晶体管的第一极与所述第二反相节点连接,所述第四反相晶体管的第二极与所述高电压输入端连接;
所述第一反相晶体管和所述第三反相晶体管都为n型晶体管,所述第二反相晶体管和所述第四反相晶体管都为p型晶体管。
3.如权利要求1所述的像素电路,其特征在于,所述驱动控制单元包括储能模块、复位模块、写入补偿控制模块和电源电压接入模块;
所述储能模块的第一端与所述驱动晶体管的栅极连接,所述储能模块的第二端与初始电压输入端连接;
所述复位模块与复位控制线、所述驱动晶体管的栅极和所述储能模块的第二端连接,用于在所述复位控制线的控制下,控制导通或断开所述驱动晶体管的栅极与所述初始电压输入端之间的连接;
所述写入补偿控制模块与第一扫描线、所述驱动晶体管的栅极、所述驱动晶体管的第一极、所述驱动晶体管的第二极和相应列数据线连接,用于在所述第一扫描线的控制下,控制导通或断开所述数据线与所述驱动晶体管的第一极之间的连接,控制导通或断开所述驱动晶体管的栅极与所述驱动晶体管的第二极之间的连接;
所述电源电压接入模块与所述第二扫描线、所述驱动晶体管的第一极和电源电压输入端连接,用于在所述第二扫描线的控制下,控制导通或断开所述驱动晶体管的第一极与所述电源电压输入端之间的连接。
4.如权利要求3所述的像素电路,其特征在于,所述显示信息输出控制单元包括:显示信息输出控制晶体管,栅极与所述第二扫描线连接,第一极与所述驱动晶体管的第二极连接,第二极与所述输出节点连接;
所述发光控制单元包括:发光控制晶体管,栅极与所述第一栅线连接,第一极与所述输出节点连接,第二极与所述第一发光元件连接;
所述储能模块包括第二电容;
所述第二电容的第一端为所述储能模块的第一端,所述第二电容的第二端为所述储能模块的第二端;
所述复位模块包括:复位晶体管,栅极与所述复位控制线连接,第一极与所述驱动晶体管的栅极连接,第二极与第一电压输入端连接;
所述写入补偿控制模块包括:
数据写入晶体管,栅极与所述第一扫描线连接,第一极与所述数据线连接,第二极与所述驱动晶体管的第一极连接;以及,
补偿控制晶体管,栅极与所述第一扫描线连接,第一极与所述驱动晶体管的栅极连接,第二极与所述驱动晶体管的第二极连接;
所述电源电压接入模块包括:电源电压接入晶体管,栅极与所述第二扫描线连接,第一极与所述电源电压输入端连接,第二极与所述驱动晶体管的第一极连接。
5.一种像素电路的驱动方法,应用于如权利要求1至4中任一权利要求所述的像素电路,其特征在于,一显示周期包括依次设置的第一显示阶段和第二显示阶段;所述第二显示阶段包括依次设置的显示信息生成时间段、显示信息写入时间段和显示节点电位控制时间段;所述显示节点电位控制时间段包括至少一个电位维持子时间段和至少一个电位反相子时间段,所述电位维持子时间段和所述电位反相子时间段交替设置;
所述像素电路的驱动方法包括:
在第一显示阶段,第一像素驱动子电路驱动第一发光元件发光,第二像素驱动子电路包括的显示信息写入单元在第二栅线的控制下控制断开输出节点和显示节点之间的连接;
在第二显示阶段,所述第一像素驱动子电路包括的发光控制单元在第一栅线的控制下控制断开所述输出节点与所述第一发光元件的第一极之间的连接;
在第二显示阶段中的显示信息生成时间段,第一像素驱动子电路包括的驱动控制单元控制将所述驱动晶体管的栅极的电位设置为Vdata+Vth;Vdata为数据线上的数据电压,Vth为所述驱动晶体管的阈值电压;
在第二显示阶段中的显示信息写入时间段,所述驱动控制单元控制导通所述驱动晶体管的第一极与电源电压输入端之间的连接,所述第一像素驱动子电路包括的显示信息输出控制单元在第二扫描线的控制下,控制导通所述驱动晶体管的第二极与输出节点之间的连接,所述显示信息写入单元在所述第二栅线的控制下控制导通所述输出节点和显示节点之间的连接,所述驱动晶体管导通以驱动第二发光元件发光,并将相应的点亮电压存储于所述显示节点;
在所述第二显示阶段中的显示节点电位控制时间段,所述显示信息写入单元控制断开所述输出节点和显示节点之间的连接;
在所述第二显示阶段中的显示节点电位控制时间段包括的电位维持子时间段,反相单元在输出控制线的控制下,控制对所述显示节点的电位不进行反相操作;
在所述第二显示阶段中的显示节点电位控制时间段包括的电位反相子时间段,所述反相单元在所述输出控制线的控制下,控制对所述显示节点的电位进行反相操作。
6.如权利要求5所述的像素电路的驱动方法,其特征在于,所述驱动控制单元包括储能模块、复位模块、写入补偿控制模块和电源电压接入模块;
所述在第一显示阶段,第一像素驱动子电路驱动第一发光元件发光步骤包括:
在所述第一显示阶段包括的重置时间段,复位模块在复位控制线的控制下控制导通所述驱动晶体管的栅极与初始电压输入端之间的连接;
在所述第一显示阶段包括的补偿时间段,复位模块在复位控制线的控制下控制断开所述驱动晶体管的栅极与初始电压输入端之间的连接;写入补偿控制模块在第一扫描线的控制下控制导通相应列数据线与所述驱动晶体管的第一极之间的连接,并控制导通所述驱动晶体管的栅极与所述驱动晶体管的第二极之间的连接,以控制所述驱动晶体管由导通状态进入关断状态,使得所述驱动晶体管的栅极电位变为Vdata+Vth;
在所述第一显示阶段包括的发光时间段,写入补偿控制模块在第一扫描线的控制下控制断开相应列数据线与所述驱动晶体管的第一极之间的连接,并控制断开所述驱动晶体管的栅极所述驱动晶体管的第二极之间的连接;电源电压接入模块在第二扫描线的控制下控制导通所述驱动晶体管的第一极与电源电压输入端之间的连接,显示信息输出控制单元在第二扫描线的控制下,控制导通所述驱动晶体管的第二极与输出节点之间的连接,发光控制单元在第一栅线的控制下控制导通所述输出节点与所述第一发光元件的第一极之间的连接。
7.一种显示装置,包括显示基板,其特征在于,包括设置于所述显示基板上的阵列排布的如权利要求1至4中任一权利要求所述的像素电路。
8.如权利要求7所述的显示装置,其特征在于,所述显示基板被划分为多行多列显示区块,每一显示区块包括顶发光显示区域和底发光显示区域,在所述顶发光显示区域设置有第一发光显示部分,在所述底发光显示区域设置有第二发光显示部分;所述第一发光显示部分的出光侧为第一侧,所述第二发光显示部分的出光侧为第二侧,所述第二侧为指向所述显示基板的一侧;所述第一侧为与所述第二侧相背的一侧;
所述第一发光显示部分包括所述第一像素驱动子电路、所述第二像素驱动子电路和所述第一发光元件,所述第二发光显示部分包括所述第二发光元件。
9.如权利要求8所述的显示装置,其特征在于,所述第一发光元件包括依次设置的第一阳极、第一发光材料层和第一阴极,所述第一阴极透明或半透明;
所述第二发光元件包括依次设置的第二阳极、第二发光材料层和第二阴极,所述第二阳极透明或半透明;所述第二阴极不透明并能够反射由所述第二阳极发射的光线。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810289215.8A CN108320703B (zh) | 2018-04-03 | 2018-04-03 | 像素电路、驱动方法和显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810289215.8A CN108320703B (zh) | 2018-04-03 | 2018-04-03 | 像素电路、驱动方法和显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108320703A CN108320703A (zh) | 2018-07-24 |
CN108320703B true CN108320703B (zh) | 2020-02-18 |
Family
ID=62896832
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810289215.8A Active CN108320703B (zh) | 2018-04-03 | 2018-04-03 | 像素电路、驱动方法和显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN108320703B (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109935182B (zh) | 2018-07-27 | 2020-07-17 | 京东方科技集团股份有限公司 | 像素电流检测电路、方法、显示装置 |
CN110010057B (zh) | 2019-04-25 | 2021-01-22 | 京东方科技集团股份有限公司 | 像素驱动电路、像素驱动方法和显示装置 |
CN110085754B (zh) * | 2019-05-05 | 2022-04-15 | 京东方科技集团股份有限公司 | 发光单元及其点亮方法、驱动单元、驱动电路和显示装置 |
CN110246459B (zh) * | 2019-06-20 | 2021-01-22 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示面板及显示装置 |
CN111243498B (zh) * | 2020-03-17 | 2021-03-23 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示装置 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102411891A (zh) * | 2010-09-21 | 2012-04-11 | 群康科技(深圳)有限公司 | 显示装置及其驱动方法 |
CN104103244A (zh) * | 2013-04-03 | 2014-10-15 | 瀚宇彩晶股份有限公司 | 液晶显示器及其双向移位暂存装置 |
CN104217690A (zh) * | 2014-08-20 | 2014-12-17 | 京东方科技集团股份有限公司 | 栅极驱动电路、阵列基板、显示装置 |
CN106601169A (zh) * | 2016-12-29 | 2017-04-26 | 南京华东电子信息科技股份有限公司 | 双向扫描栅极驱动电路 |
US9715861B2 (en) * | 2013-02-18 | 2017-07-25 | Samsung Display Co., Ltd | Display device having unit pixel defined by even number of adjacent sub-pixels |
CN107066041A (zh) * | 2016-02-03 | 2017-08-18 | 谷歌公司 | 用于二合一可转换的计算机主板规格的双向显示器 |
CN107424569A (zh) * | 2017-08-03 | 2017-12-01 | 京东方科技集团股份有限公司 | 像素单元电路、驱动方法、像素电路和显示装置 |
-
2018
- 2018-04-03 CN CN201810289215.8A patent/CN108320703B/zh active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102411891A (zh) * | 2010-09-21 | 2012-04-11 | 群康科技(深圳)有限公司 | 显示装置及其驱动方法 |
US9715861B2 (en) * | 2013-02-18 | 2017-07-25 | Samsung Display Co., Ltd | Display device having unit pixel defined by even number of adjacent sub-pixels |
CN104103244A (zh) * | 2013-04-03 | 2014-10-15 | 瀚宇彩晶股份有限公司 | 液晶显示器及其双向移位暂存装置 |
CN104217690A (zh) * | 2014-08-20 | 2014-12-17 | 京东方科技集团股份有限公司 | 栅极驱动电路、阵列基板、显示装置 |
CN107066041A (zh) * | 2016-02-03 | 2017-08-18 | 谷歌公司 | 用于二合一可转换的计算机主板规格的双向显示器 |
CN106601169A (zh) * | 2016-12-29 | 2017-04-26 | 南京华东电子信息科技股份有限公司 | 双向扫描栅极驱动电路 |
CN107424569A (zh) * | 2017-08-03 | 2017-12-01 | 京东方科技集团股份有限公司 | 像素单元电路、驱动方法、像素电路和显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN108320703A (zh) | 2018-07-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108320703B (zh) | 像素电路、驱动方法和显示装置 | |
CN107358915B (zh) | 一种像素电路、其驱动方法、显示面板及显示装置 | |
CN110268465B (zh) | 像素电路、显示面板及像素电路的驱动方法 | |
CN109523956B (zh) | 像素电路及其驱动方法、显示装置 | |
US11881164B2 (en) | Pixel circuit and driving method thereof, and display panel | |
US11232749B2 (en) | Pixel circuit and driving method thereof, array substrate, and display device | |
US11249580B2 (en) | Touch display panel, method for driving touch display panel, and electronic device | |
US11289021B2 (en) | Pixel circuit, display panel, display device, and driving method | |
US9589505B2 (en) | OLED pixel circuit, driving method of the same, and display device | |
US10504427B2 (en) | Pixel driving circuit and driving method thereof, and display panel | |
CN110246459B (zh) | 像素电路及其驱动方法、显示面板及显示装置 | |
US10679556B2 (en) | Pixel circuit having a switching circuit, a shared circuit, a first sub-pixel circuit and a second sub-pixel circuit and driving method thereof, display panel | |
US11620942B2 (en) | Pixel circuit, driving method thereof and display device | |
US11289004B2 (en) | Pixel driving circuit, organic light emitting display panel and pixel driving method | |
CN109523954B (zh) | 像素单元、显示面板、驱动方法以及补偿控制方法 | |
CN113950715B (zh) | 像素电路及其驱动方法、显示装置 | |
WO2016041306A1 (zh) | 有机电致发光显示器件、其驱动方法及显示装置 | |
CN110100275B (zh) | 像素阵列基板及其驱动方法、显示面板、显示装置 | |
US11922881B2 (en) | Pixel circuit and driving method thereof, array substrate and display apparatus | |
CN115691421A (zh) | 像素电路及其驱动方法、阵列基板和显示装置 | |
WO2018205827A1 (zh) | 一种有机发光显示面板及其显示方法 | |
CN112365844A (zh) | 像素驱动电路及显示面板 | |
US11783777B2 (en) | Pixel circuit and driving method thereof, display substrate and driving method thereof, and display apparatus | |
KR20060096857A (ko) | 표시 장치 및 그 구동 방법 | |
GB2620507A (en) | Pixel circuit and driving method therefor and display panel |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |