CN108319539B - 一种生成gpu卡槽位信息的方法及系统 - Google Patents

一种生成gpu卡槽位信息的方法及系统 Download PDF

Info

Publication number
CN108319539B
CN108319539B CN201810166487.9A CN201810166487A CN108319539B CN 108319539 B CN108319539 B CN 108319539B CN 201810166487 A CN201810166487 A CN 201810166487A CN 108319539 B CN108319539 B CN 108319539B
Authority
CN
China
Prior art keywords
gpu
gpubox
place information
information
place
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201810166487.9A
Other languages
English (en)
Other versions
CN108319539A (zh
Inventor
孙秀强
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhengzhou Yunhai Information Technology Co Ltd
Original Assignee
Zhengzhou Yunhai Information Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhengzhou Yunhai Information Technology Co Ltd filed Critical Zhengzhou Yunhai Information Technology Co Ltd
Priority to CN201810166487.9A priority Critical patent/CN108319539B/zh
Publication of CN108319539A publication Critical patent/CN108319539A/zh
Priority to PCT/CN2018/103403 priority patent/WO2019165773A1/zh
Application granted granted Critical
Publication of CN108319539B publication Critical patent/CN108319539B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3003Monitoring arrangements specially adapted to the computing system or computing system component being monitored
    • G06F11/3024Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the computing system component is a central processing unit [CPU]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3051Monitoring arrangements for monitoring the configuration of the computing system or of the computing system component, e.g. monitoring the presence of processing resources, peripherals, I/O links, software programs

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • Quality & Reliability (AREA)
  • Mathematical Physics (AREA)
  • Computer Hardware Design (AREA)
  • Information Transfer Between Computers (AREA)
  • Debugging And Monitoring (AREA)

Abstract

本申请公开了一种生成GPU卡槽位信息的方法,所述方法包括:判断PCIE槽位对应的GPIO信号是否为高电平信号;若是,则获取第二GPUBOX的第二在位信息;采集第一GPUBOX的第一在位信息,并将第一在位信息和第二在位信息发送至BIOS,以便BIOS根据第一在位信息和第二在位信息进行解析,生成GPU卡槽位信息。本方法能够生成两级级联的GPU卡槽位信息,满足GPU服务器对大数据关于实时性处理的要求,提升GPU服务器的运维效率。本申请还公开了一种生成GPU卡槽位信息的系统、一种计算机可读存储介质及一种GPU服务器,具有以上有益效果。

Description

一种生成GPU卡槽位信息的方法及系统
技术领域
本发明涉及服务器管理技术领域,特别涉及一种生成GPU卡槽位信息的方法、系统、一种计算机可读存储介质及一种GPU服务器。
背景技术
随着科学技术的发展,传统中央处理器即CPU已无法满足对实时性要求较高的大数据进行快速有效的运算处理需求,同时新兴技术人工智能概念的成熟及相关产品的落地对GPU服务器的需求也加大,故导致了每个服务器厂商都极力加大对GPU服务器的研发力度。
目前主流GPU卡厂商只有NVIDIA和AMD两大厂商,传统GPU服务器设计都是使用物理PCIE槽位进行连接,由于CPU及PCIE链路的数量导致了物理连接GPU卡的能力得到了限制,因此现有技术中通过物理连接4个GPU卡且级联模式可以连接到8个GPU卡解决了上述问题。
针对8GPU卡级联的情况,为了方便管理GPU卡是否在位等相关信息,故需要在BIOS界面将GPU卡在相应GPUBOX的位置进行显示且方便客服及客户使用人员进行维护。但是由于GPUBOX与服务器使用线缆连接方式进行连接并没有实际的物理连接GPU卡,GPU服务器无法得知各级GPU卡的在位情况,不利于对GPU服务器的管理,无法保证GPU服务器对大数据关于实时性处理的要求,降低了GPU服务器的运维效率。
因此,如何生成两级级联的GPU卡槽位信息,满足GPU服务器对大数据关于实时性处理的要求,提升GPU服务器的运维效率是本领域技术人员目前需要解决的技术问题。
发明内容
本申请的目的是提供一种生成GPU卡槽位信息的方法、系统、一种计算机可读存储介质及一种GPU服务器,能够生成两级级联的GPU卡槽位信息,满足GPU服务器对大数据关于实时性处理的要求,提升GPU服务器的运维效率。
为解决上述技术问题,本申请提供一种生成GPU卡槽位信息的方法,包括与BIOS连接的第一GPUBOX和与所述第一GPUBOX级联的第二GPUBOX,该方法包括:
判断PCIE槽位对应的GPIO信号是否为高电平信号;
若是,则获取所述第二GPUBOX的第二在位信息;
采集所述第一GPUBOX的第一在位信息,并将所述第一在位信息和所述第二在位信息发送至所述BIOS,以便所述BIOS根据所述第一在位信息和所述第二在位信息进行解析,生成GPU卡槽位信息;
其中,所述第一在位信息为所述第一GPUBOX中所有GPU卡的在位情况,所述第二在位信息为所述第二GPUBOX中所有GPU卡的在位情况。
可选的,BIOS根据所述第一在位信息和所述第二在位信息进行解析,得到所述GPU卡槽位信息包括:
BIOS通过IPMI协议读取所述第一在位信息和所述第二在位信息,并对所述第一在位信息和所述第二在位信息进行解析,根据解析结果显示所述GPU卡槽位信息。
可选的,在得到所述GPU卡槽位信息之后,还包括:
按照预设周期记录所述GPU卡槽位信息;
判断所述GPU卡槽位信息是否发生变化;
若是,则向用户发送提示消息。
可选的,所述第一GPUBOX和所述第二GPUBOX均包括4张GPU卡。
本申请还提供了一种生成GPU卡槽位信息的系统,包括与BIOS连接的第一GPUBOX和与第一GPUBOX级联的第二GPUBOX,该系统包括:
判断模块,用于判断PCIE槽位对应的GPIO信号是否为高电平信号;
获取模块,用于当所述PCIE槽位对应的GPIO信号为所述高电平信号时,获取所述第二GPUBOX的第二在位信息;
信息采集模块,用于采集所述第一GPUBOX的第一在位信息,并将所述第一在位信息和所述第二在位信息发送至所述BIOS,以便所述BIOS根据所述第一在位信息和所述第二在位信息进行解析,生成GPU卡槽位信息;
其中,所述第一在位信息为所述第一GPUBOX中所有GPU卡的在位情况,所述第二在位信息为所述第二GPUBOX中所有GPU卡的在位情况。
可选的,还包括:
解析模块,用于通过IPMI协议读取所述第一在位信息和所述第二在位信息,并对所述第一在位信息和所述第二在位信息进行解析,根据解析结果显示所述GPU卡槽位信息。
可选的,还包括:
记录模块,用于按照预设周期记录所述GPU卡槽位信息;
变化检测模块,用于判断所述GPU卡槽位信息是否发生变化;
提示模块,用于当所述GPU卡槽位信息发生变化时,向用户发送提示消息。
可选的,所述第一GPUBOX和所述第二GPUBOX均包括4张GPU卡。
本申请还提供了一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序执行时实现上述生成GPU卡槽位信息的方法执行的步骤。
本申请还提供了一种GPU服务器,包括存储器和处理器,所述存储器中存储有计算机程序,所述处理器调用所述存储器中的计算机程序时实现上述生成GPU卡槽位信息的方法执行的步骤。
本发明提供了一种生成GPU卡槽位信息的方法,包括判断PCIE槽位对应的GPIO信号是否为高电平信号;若是,则获取所述第二GPUBOX的第二在位信息;采集所述第一GPUBOX的第一在位信息,并将所述第一在位信息和所述第二在位信息发送至所述BIOS,以便所述BIOS根据所述第一在位信息和所述第二在位信息进行解析,生成GPU卡槽位信息。
本发明通过先采集第二GPUBOX的第二在位信息,再采集第一GPUBOX的第一在位信息,最后将第一在位信息和第二在位信息上传至BIOS生成GPU卡槽位信息。对于第一GPUBOX和与第一GPUBOX级联的第二GPUBOX中使用的GPU卡的在位信息定位准确,进一步的由于本方案采取的第二GPUBOX向第一GPUBOX上传在位信息,第一GPUBOX对自身及第二GPUBOX的在位信息进行汇总上传的方式具有很强的可复制性和拓展性,使得GPU服务器池化方案在运行及维护中提供了极大的便利。本方案能够生成两级级联的GPU卡槽位信息,满足GPU服务器对大数据关于实时性处理的要求,提升GPU服务器的运维效率。本申请同时还提供了一种生成GPU卡槽位信息的系统、一种计算机可读存储介质和一种GPU服务器,具有上述有益效果,在此不再赘述。
附图说明
为了更清楚地说明本申请实施例,下面将对实施例中所需要使用的附图做简单的介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例所提供的一种生成GPU卡槽位信息的方法的流程图;
图2为本申请实施例所提供的另一种生成GPU卡槽位信息的方法的流程图;
图3为本申请实施例所提供的一种生成GPU卡槽位信息的系统的结构示意图。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
下面请参见图1,图1为本申请实施例所提供的一种生成GPU卡槽位信息的方法的流程图。
具体步骤可以包括:
S101:判断PCIE槽位对应的GPIO信号是否为高电平信号;若是,则进入S102,若否,则结束流程;
其中,本实施例是默认包括与BIOS(Basic Input Output System,基本输入输出系统)连接的第一GPUBOX和与所述第一GPUBOX级联的第二GPUBOX,第一GPUBOX和第二GPUBOX是用于连接GPU卡的装置,此处不对第一GPUBOX和第二GPUBOX中具体可以放置多少张GPU卡进行限定,当然第一GPUBOX和第二GPUBOX中GPU卡的数目可以相同,也可以不相同。值得注意的是,第一GPUBOX和第二GPUBOX是通过级联的方式连接的:第二GPUBOX通过级联的方式连接第一GPUBOX且第一GPUBOX与BIOS连接。当然,针对与现有技术的实现情况,可以实现第一GPUBOX中4个GPU卡和第二GPUBOX中4个GPU卡级联。
本实施例中各个步骤的执行主体是第一GPUBOX,在本步骤中PCIE槽位也是指第一GPUBOX上的一个槽位,PCIE即PCI-Express(peripheral component interconnectexpress)是一种高速串行计算机扩展总线标准。当GPU卡与GPU卡槽位连接时,PCIE槽位对应的GPIO(General Purpose Input Output,通用输入/输出)信号会变为高电平信号。值得注意的是,无论第一GPUBOX与第二GPUBOX中有多少个GPU卡在位,只要存在GPU卡在位PCIE槽位对应的GPIO信号都会变为高电平信号,只有当前第一GPUBOX与第二GPUBOX中没有GPU卡连接时PCIE槽位对应的GPIO信号都会变为低电平信号。
S102:获取所述第二GPUBOX的第二在位信息;所述第二在位信息为所述第二GPUBOX中所有GPU卡的在位情况。
其中,本步骤是建立在S101判断PCIE槽位对应的GPIO信号为高电平信号的基础上的,已经可以确定第一GPUBOX与第二GPUBOX中已经有GPU卡处于在位状态,由于第一GPUBOX与第二GPUBOX通过级联的方式连接,所以处于较低层级的装置需要逐层将在位信息向较高层级的装置进行上报。因此在本步骤中需要先获取第二GPUBOX的第二在位信息,也就是第二GPUBOX中所有GPU卡的在位情况。此处,第二在位信息可以包括处于在位状态的GPU卡的数目,具体哪个GPU卡槽对应的GPU卡处于在位状态,还可以包括GPU卡的具体型号等属性,此处不进行具体的限定,只要第二在位信息是能够显示当前第二GPUBOX中所有GPU卡的在位状态的信息即可。
S103:采集所述第一GPUBOX的第一在位信息,并将所述第一在位信息和所述第二在位信息发送至所述BIOS,以便所述BIOS根据所述第一在位信息和所述第二在位信息进行解析,生成GPU卡槽位信息;
其中,所述第一在位信息为所述第一GPUBOX中所有GPU卡的在位情况;由于本实施例采取了逐级上报在位信息的原则,因此在S102中已经获取第二在位信息的基础上需要对自身所包括的GPU卡的在位信息进行获取。可以理解的是,第一在位信息可以包括处于在位状态的GPU卡的数目,具体哪个GPU卡槽对应的GPU卡处于在位状态,还可以包括GPU卡的具体型号等属性,此处不进行具体的限定,只要第一在位信息是能够显示当前第一GPUBOX中所有GPU卡的在位状态的信息即可。
作为一种优选的实施方式,第一GPUBOX可以将获取的第一在位信息和第二在位信息存储在第一GPUBOX的BMC(Baseboard Management Controller,基板管理控制器)中,再发送至服务端由BIOS根据所述第一在位信息和所述第二在位信息进行解析,生成GPU卡槽位信息。
本实施例通过先采集第二GPUBOX的第二在位信息,再采集第一GPUBOX的第一在位信息,最后将第一在位信息和第二在位信息上传至BIOS生成GPU卡槽位信息。对于第一GPUBOX和与第一GPUBOX级联的第二GPUBOX中使用的GPU卡的在位信息定位准确,进一步的由于本方案采取的第二GPUBOX向第一GPUBOX上传在位信息,第一GPUBOX对自身及第二GPUBOX的在位信息进行汇总上传的方式具有很强的可复制性和拓展性,使得GPU服务器池化方案在运行及维护中提供了极大的便利。本实施例能够生成两级级联的GPU卡槽位信息,满足GPU服务器对大数据关于实时性处理的要求,提升GPU服务器的运维效率。
下面请参见图2,图2为本申请实施例所提供的另一种生成GPU卡槽位信息的方法的流程图;在本实施例中BIOS对第一在位信息和第二在位信息进行解析及其之后的步骤做了具体的解释,其他步骤与上一实施例基本一致,可以相互参见,此处不再赘述。
具体步骤可以包括:
S201:判断PCIE槽位对应的GPIO信号是否为高电平信号;若是,则进入S202;若否,则结束流程。
S202:获取所述第二GPUBOX的第二在位信息;
S203:采集所述第一GPUBOX的第一在位信息,并将所述第一在位信息和所述第二在位信息发送至所述BIOS;
作为一种优选的实施方案,可以将第一在位信息和第二在位信息进行编码发送给服务端的BMC,再由服务端的BIOS读取服务端的BMC中的数据实现GPU卡槽位信息的生成。
S204:BIOS通过IPMI协议读取所述第一在位信息和所述第二在位信息,并对所述第一在位信息和所述第二在位信息进行解析,根据解析结果显示所述GPU卡槽位信息。
S205:按照预设周期记录所述GPU卡槽位信息;
S206:判断所述GPU卡槽位信息是否发生变化;若是,则进入S207,若否,则进入S205;
S207:向用户发送提示消息。
请参见图3,图3为本申请实施例所提供的一种生成GPU卡槽位信息的系统的结构示意图;包括与BIOS连接的第一GPUBOX和与第一GPUBOX级联的第二GPUBOX。
判断模块100,用于判断PCIE槽位对应的GPIO信号是否为高电平信号;
获取模块200,用于当所述PCIE槽位对应的GPIO信号为所述高电平信号时,获取所述第二GPUBOX的第二在位信息;
信息采集模块300,用于采集所述第一GPUBOX的第一在位信息,并将所述第一在位信息和所述第二在位信息发送至所述BIOS,以便所述BIOS根据所述第一在位信息和所述第二在位信息进行解析,生成GPU卡槽位信息;
其中,所述第一在位信息为所述第一GPUBOX中所有GPU卡的在位情况,所述第二在位信息为所述第二GPUBOX中所有GPU卡的在位情况。
进一步的,还包括:
解析模块,用于通过IPMI协议读取所述第一在位信息和所述第二在位信息,并对所述第一在位信息和所述第二在位信息进行解析,根据解析结果显示所述GPU卡槽位信息。
进一步的,还包括:
记录模块,用于按照预设周期记录所述GPU卡槽位信息;
变化检测模块,用于判断所述GPU卡槽位信息是否发生变化;
提示模块,用于当所述GPU卡槽位信息发生变化时,向用户发送提示消息。
进一步的,所述第一GPUBOX和所述第二GPUBOX均包括4张GPU卡。
由于系统部分的实施例与方法部分的实施例相互对应,因此系统部分的实施例请参见方法部分的实施例的描述,这里暂不赘述。
本申请还提供了一种计算机可读存储介质,其上存有计算机程序,该计算机程序被执行时可以实现上述实施例所提供的步骤。该存储介质可以包括:U盘、移动硬盘、只读存储器(Read-Only Memory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
本申请还提供了一种GPU服务器,可以包括存储器和处理器,所述存储器中存有计算机程序,所述处理器调用所述存储器中的计算机程序时,可以实现上述实施例所提供的步骤。当然所述GPU服务器还可以包括各种网络接口,电源等组件。
说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的系统而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。应当指出,对于本技术领域的普通技术人员来说,在不脱离本申请原理的前提下,还可以对本申请进行若干改进和修饰,这些改进和修饰也落入本申请权利要求的保护范围内。
还需要说明的是,在本说明书中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的状况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。

Claims (8)

1.一种生成GPU卡槽位信息的方法,包括与BIOS连接的第一GPUBOX和与所述第一GPUBOX级联的第二GPUBOX,其特征在于,包括:
判断PCIE槽位对应的GPIO信号是否为高电平信号;
若是,则获取所述第二GPUBOX的第二在位信息;
采集所述第一GPUBOX的第一在位信息,并将所述第一在位信息和所述第二在位信息发送至所述BIOS,以便所述BIOS根据所述第一在位信息和所述第二在位信息进行解析,生成GPU卡槽位信息;
其中,所述第一在位信息为所述第一GPUBOX中所有GPU卡的在位情况,所述第二在位信息为所述第二GPUBOX中所有GPU卡的在位情况;
其中,所述第一GPUBOX和所述第二GPUBOX通过级联的方式连接;第二GPUBOX通过级联的方式连接第一GPUBOX,所述第一GPUBOX与所述BIOS连接,所述第一GPUBOX和所述第二GPUBOX为用于连接GPU卡的装置;
其中,BIOS根据所述第一在位信息和所述第二在位信息进行解析,得到所述GPU卡槽位信息包括:
BIOS通过IPMI协议读取所述第一在位信息和所述第二在位信息,并对所述第一在位信息和所述第二在位信息进行解析,根据解析结果显示所述GPU卡槽位信息。
2.根据权利要求1所述方法,其特征在于,在得到所述GPU卡槽位信息之后,还包括:
按照预设周期记录所述GPU卡槽位信息;
判断所述GPU卡槽位信息是否发生变化;
若是,则向用户发送提示消息。
3.根据权利要求1所述方法,其特征在于,所述第一GPUBOX和所述第二GPUBOX均包括4张GPU卡。
4.一种生成GPU卡槽位信息的系统,包括与BIOS连接的第一GPUBOX和与第一GPUBOX级联的第二GPUBOX,其特征在于,包括:
判断模块,用于判断PCIE槽位对应的GPIO信号是否为高电平信号;
获取模块,用于当所述PCIE槽位对应的GPIO信号为所述高电平信号时,获取所述第二GPUBOX的第二在位信息;
信息采集模块,用于采集所述第一GPUBOX的第一在位信息,并将所述第一在位信息和所述第二在位信息发送至所述BIOS,以便所述BIOS根据所述第一在位信息和所述第二在位信息进行解析,生成GPU卡槽位信息;
其中,所述第一在位信息为所述第一GPUBOX中所有GPU卡的在位情况,所述第二在位信息为所述第二GPUBOX中所有GPU卡的在位情况;
其中,所述第一GPUBOX和所述第二GPUBOX通过级联的方式连接;第二GPUBOX通过级联的方式连接第一GPUBOX,所述第一GPUBOX与所述BIOS连接,所述第一GPUBOX和所述第二GPUBOX为用于连接GPU卡的装置;
解析模块,用于通过IPMI协议读取所述第一在位信息和所述第二在位信息,并对所述第一在位信息和所述第二在位信息进行解析,根据解析结果显示所述GPU卡槽位信息。
5.根据权利要求4所述系统,其特征在于,还包括:
记录模块,用于按照预设周期记录所述GPU卡槽位信息;
变化检测模块,用于判断所述GPU卡槽位信息是否发生变化;
提示模块,用于当所述GPU卡槽位信息发生变化时,向用户发送提示消息。
6.根据权利要求4所述系统,其特征在于,所述第一GPUBOX和所述第二GPUBOX均包括4张GPU卡。
7.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,所述计算机程序执行时实现如权利要求1至3任一项所述方法执行的步骤。
8.一种GPU服务器,其特征在于,包括存储器和处理器,所述存储器中存储有计算机程序,所述处理器调用所述存储器中的计算机程序时实现如权利要求1至3任一项所述方法执行的步骤。
CN201810166487.9A 2018-02-28 2018-02-28 一种生成gpu卡槽位信息的方法及系统 Active CN108319539B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201810166487.9A CN108319539B (zh) 2018-02-28 2018-02-28 一种生成gpu卡槽位信息的方法及系统
PCT/CN2018/103403 WO2019165773A1 (zh) 2018-02-28 2018-08-31 一种生成gpu卡槽位信息的方法及系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810166487.9A CN108319539B (zh) 2018-02-28 2018-02-28 一种生成gpu卡槽位信息的方法及系统

Publications (2)

Publication Number Publication Date
CN108319539A CN108319539A (zh) 2018-07-24
CN108319539B true CN108319539B (zh) 2022-03-22

Family

ID=62901734

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810166487.9A Active CN108319539B (zh) 2018-02-28 2018-02-28 一种生成gpu卡槽位信息的方法及系统

Country Status (2)

Country Link
CN (1) CN108319539B (zh)
WO (1) WO2019165773A1 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108319539B (zh) * 2018-02-28 2022-03-22 郑州云海信息技术有限公司 一种生成gpu卡槽位信息的方法及系统
CN109491947B (zh) * 2018-11-14 2021-12-03 郑州云海信息技术有限公司 一种pcie外接卡热移除信息的发送方法及相关装置
CN109491871A (zh) * 2018-11-20 2019-03-19 浪潮电子信息产业股份有限公司 一种gpu的设备信息获取方法及装置
CN111722877B (zh) * 2020-06-11 2022-07-08 苏州浪潮智能科技有限公司 Pcie配置识别方法及相关组件
CN112988517A (zh) * 2021-03-26 2021-06-18 山东英信计算机技术有限公司 一种基于bmc的gpu掉卡监控方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104111886A (zh) * 2014-06-25 2014-10-22 曙光信息产业(北京)有限公司 一种兼容不同gpu的管理系统及其设计方法
CN105354116A (zh) * 2015-10-23 2016-02-24 青岛海信移动通信技术股份有限公司 一种热插拔检测方法、装置、系统及移动终端
CN105516386A (zh) * 2015-12-07 2016-04-20 浪潮集团有限公司 一种服务器管理系统mac地址冲突检测和处理方法及系统
CN107239346A (zh) * 2017-06-09 2017-10-10 郑州云海信息技术有限公司 一种整机柜计算资源池节点及计算资源池化架构

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6101322A (en) * 1996-06-05 2000-08-08 Compaq Computer Corporation Removal and insertion of expansion cards in a computer system
JP6140006B2 (ja) * 2013-06-28 2017-05-31 株式会社東芝 情報処理装置及び出力制御方法
CN103365377B (zh) * 2013-06-28 2017-05-10 曙光信息产业股份有限公司 一种机柜立柱、背板、槽位识别系统及方法
CN107590101B (zh) * 2017-09-06 2021-02-09 苏州浪潮智能科技有限公司 一种与gpu整机箱互联的服务器装置
CN107659437A (zh) * 2017-09-15 2018-02-02 郑州云海信息技术有限公司 一种整机柜计算资源池资源自动识别系统及方法
CN107590017B (zh) * 2017-09-21 2021-05-18 联想(北京)有限公司 一种电子设备的检测方法和装置
CN108319539B (zh) * 2018-02-28 2022-03-22 郑州云海信息技术有限公司 一种生成gpu卡槽位信息的方法及系统

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104111886A (zh) * 2014-06-25 2014-10-22 曙光信息产业(北京)有限公司 一种兼容不同gpu的管理系统及其设计方法
CN105354116A (zh) * 2015-10-23 2016-02-24 青岛海信移动通信技术股份有限公司 一种热插拔检测方法、装置、系统及移动终端
CN105516386A (zh) * 2015-12-07 2016-04-20 浪潮集团有限公司 一种服务器管理系统mac地址冲突检测和处理方法及系统
CN107239346A (zh) * 2017-06-09 2017-10-10 郑州云海信息技术有限公司 一种整机柜计算资源池节点及计算资源池化架构

Also Published As

Publication number Publication date
WO2019165773A1 (zh) 2019-09-06
CN108319539A (zh) 2018-07-24

Similar Documents

Publication Publication Date Title
CN108319539B (zh) 一种生成gpu卡槽位信息的方法及系统
CN109461023B (zh) 流失用户挽回方法及装置、电子设备、存储介质
CN109815405B (zh) 灰度分流方法与系统
CN113268403B (zh) 时间序列的分析预测方法、装置、设备及存储介质
CN111367873A (zh) 日志数据的存储方法、装置、终端及计算机存储介质
CN112328592A (zh) 数据存储方法、电子设备及计算机可读存储介质
CN116243910A (zh) 微服务领域划分方法、装置、电子设备及存储介质
CN115242684B (zh) 全链路压测方法、装置、计算机设备及存储介质
CN113343133B (zh) 显示页面生成方法、相关装置及计算机程序产品
JP2019091012A (ja) 情報認識方法および装置
CN114546780A (zh) 数据监控方法、装置、设备、系统及存储介质
CN109992614B (zh) 数据获取方法、装置和服务器
CN112114931A (zh) 深度学习程序配置方法、装置、电子设备及存储介质
CN111429257A (zh) 一种交易监控方法和装置
US20120233224A1 (en) Data processing
CN116974856B (zh) 一种自动获取日志文件的方法、装置、设备及介质
US20240095869A1 (en) Information acquisition method and apparatus, electronic device, and storage medium
CN112306316B (zh) 点读方法、点读设备及存储介质
CN113326888B (zh) 标注能力信息确定方法、相关装置及计算机程序产品
CN111460274B (zh) 信息处理方法和装置
CN116795882A (zh) 数据获取方法、装置、计算机设备及存储介质
CN117650967A (zh) 一种多集群指标处理方法、系统、电子设备及存储介质
CN115309728A (zh) 设备缺失数据的确定方法及装置
CN114240224A (zh) 业务策略生成方法及装置
CN117973883A (zh) 一种企业信息管理方法、装置、设备及介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant