CN108257860A - 一种栅极氧化层的制作方法 - Google Patents

一种栅极氧化层的制作方法 Download PDF

Info

Publication number
CN108257860A
CN108257860A CN201810055159.1A CN201810055159A CN108257860A CN 108257860 A CN108257860 A CN 108257860A CN 201810055159 A CN201810055159 A CN 201810055159A CN 108257860 A CN108257860 A CN 108257860A
Authority
CN
China
Prior art keywords
grid
area
oxic horizon
oxide layer
substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201810055159.1A
Other languages
English (en)
Inventor
张超然
李赟
周俊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan Xinxin Semiconductor Manufacturing Co Ltd
Original Assignee
Wuhan Xinxin Semiconductor Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan Xinxin Semiconductor Manufacturing Co Ltd filed Critical Wuhan Xinxin Semiconductor Manufacturing Co Ltd
Priority to CN201810055159.1A priority Critical patent/CN108257860A/zh
Publication of CN108257860A publication Critical patent/CN108257860A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28158Making the insulator
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42364Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity

Abstract

本发明提供一种栅极氧化层的制作方法,包括:提供一衬底,所述衬底包括第一区域和第二区域;在所述衬底上形成第一栅极氧化层;干法刻蚀去除所述第二区域部分第一栅极氧化层,使所述第二区域剩余的第一栅极氧化层厚度大于湿法刻蚀去除所述第二区域剩余的第一栅极氧化层;在所述衬底上形成第二栅极氧化层。本发明通过增加衬底HDMS的处理时间,增强光刻胶粘附性,减少干法刻蚀的时间,增加了干法刻蚀后剩余栅极氧化层的厚度,从而避免干法刻蚀过程中等离子体对有源区的损伤,改善器件阈值电压均匀性,进而保证器件的性能和良率。

Description

一种栅极氧化层的制作方法
技术领域
本发明涉及半导体技术领域,尤其涉及一种栅极氧化层的制作方法。
背景技术
目前,在同一芯片上的电路设计,包括逻辑电路与储存电路,需要不同厚度的栅极氧化层来实现电路设计的要求。高性能的逻辑电路的一个器件中需要不同厚度的栅极氧化层:高可靠性需要较高的电压,则需要较厚的栅极氧化层;而晶体管的操控性(高操作速度)或者较低的电压,则需要较薄的栅极氧化层。于是,在一个芯片上生成不同厚度的栅极氧化层成了一项非常迫切的发展任务。
现有技术中,为在同一半导体衬底上制作不同厚度的栅极氧化层,需采用光刻胶覆盖一区域的栅极氧化层,去除另一区域的栅极氧化层,之后在该另一区域上形成另一厚度的栅极氧化层。
然而,在实际工艺中发现,上述方法制作的具有不同厚度栅极氧化层的半导体器件性能并不可靠。去除栅极氧化层通常采用光刻、干法刻蚀及湿法刻蚀,干法刻蚀中的等离子体会造成电荷被俘获在有源区表面,表面俘获电荷会影响器件阈值电压,从而影响器件正常工作。
发明内容
本发明的目的在于提供一种栅极氧化层的制作方法,提高栅极氧化层质量,改善器件阈值电压均匀性。
为实现上述目的,本发明提供一种栅极氧化层的制作方法,包括:
提供一衬底,所述衬底包括第一区域和第二区域;
在所述衬底上形成第一栅极氧化层;
干法刻蚀去除所述第二区域部分第一栅极氧化层,使所述第二区域剩余的第一栅极氧化层厚度大于90A;
湿法刻蚀去除所述第二区域剩余的第一栅极氧化层;
在所述衬底上形成第二栅极氧化层。
优选的,在所述衬底上形成第一栅极氧化层之后,对所述衬底进行HMDS处理。
优选的,在对所述衬底进行HMDS处理之后,还包括在所述衬底上形成光刻胶。
优选的,HMDS处理的时间大于75秒。
优选的,所述干法刻蚀为等离子体刻蚀。
优选的,所述湿法刻蚀采用的刻蚀液为氢氟酸。
优选的,所述第一栅极氧化层和所述第二栅极氧化层的材质均为氧化硅。
优选的,所述第一区域与所述第二区域之间通过隔离结构隔离。
优选的,所述第一栅极氧化层厚度大于所述第二栅极氧化层的厚度。
综上所述,本发明提供的栅极氧化层的制作方法中,通过控制第二区域剩余第一栅极氧化层的厚度,避免了干法刻蚀过程中对衬底的损伤,改善器件阈值电压的均匀性,进而保证器件的性能和良率。
进一步的,本发明通过增加衬底HDMS的处理时间,增加光刻胶粘附性,进而减少干法刻蚀的时间,增加干法刻蚀后第二区域剩余栅极氧化层的厚度。
附图说明
图1是本发明一实施例所提供的栅极氧化层的制作方法流程图;
图2a至图2d是本发明一实施例所提供的栅极氧化层制作过程的结构示意图。
具体实施方式
为使本发明的内容更加清楚易懂,以下结合说明书附图,对本发明的内容做进一步说明。当然本发明并不局限于该具体实施例,本领域的技术人员所熟知的一般替换也涵盖在本发明的保护范围内。
其次,本发明利用示意图进行了详细的表述,在详述本发明实例时,为了便于说明,示意图不依照一般比例局部放大,不应对此作为本发明的限定。
如背景技术中所述,现有技术制作的具有不同厚度的栅极氧化层的过程中,需采用光刻胶覆盖一区域的栅极氧化层,去除另一区域的栅极氧化层,之后在该另一区域上形成另一厚度的栅极氧化层。去除栅极氧化层通常采用光刻、干法刻蚀及湿法刻蚀,但干法刻蚀中的等离子体会造成电荷被俘获在有源区表面,表面俘获电荷会影响器件阈值电压,从而影响器件正常工作。
针对上述问题,本发明提供一种栅极氧化层的制作方法,通过增加对光刻胶HDMS的处理时间,增加光刻胶粘附性,减少干法刻蚀的时间,增加了干法刻蚀后剩余栅极氧化层的厚度,从而避免干法刻蚀过程中等离子体对有源区的损伤,改善器件阈值电压均匀性,进而保证器件的性能和良率。
为使本发明的上述目的、特征和优点能够更为明显易懂,下面结合附图对本发明的具体实施例做详细的说明。
图1为本发明一实施例所提供的栅极氧化层的制作方法流程图,如图1所示,本发明提出的一种栅极氧化层的制作方法,包括以下步骤:
S01:提供一衬底,所述衬底包括第一区域和第二区域;;
S02:在所述衬底上形成第一栅极氧化层;
S03:干法刻蚀去除所述第二区域部分第一栅极氧化层,使所述第二区域剩余的第一栅极氧化层厚度大于90A;
S04:湿法刻蚀去除所述第二区域剩余的第一栅极氧化层;
S05:在所述衬底上形成第二栅极氧化层。
图2a~图2d为本发明一实施例提供的栅极氧化层制作过程的结构示意图,请参考图1所示,并结合图2a~图2d,详细说明本发明提出的栅极氧化层的制造方法:
在步骤S01中,提供一衬底,所述衬底包括第一区域10和第二区域20。
所述衬底可以为单晶硅、多晶硅、无定型硅、硅锗化合物或绝缘体上硅(SOI)等,也可以为砷化镓或氮化镓等化合物,或者本领域技术人员已知的其他材料。
所述第一区域10与所述第二区域20之间通过隔离结构隔离。所述隔离结构可以是以LOCOS(Local Oxidation of Silicon)法形成的场氧化层,或是浅沟道隔离结构STI(Shallow Trench Isolation),以隔离不同的器件区。本实施例中,隔离结构12用于隔离第一区域10与第二区域20,第一区域10为厚栅极氧化层区域,第二区域20为薄栅极氧化层区域。器件的阈值电压主要取决于栅极氧化层的厚度,不同阈值电压对应不同的栅极氧化层厚度。相应的,本实施例中第一区域10为高压器件区,如12V,第二区域20为低压器件区,如2.5V。在其他实施例中,可以包含多个隔离结构以及多个不同的区域,例如两个隔离结构隔离出三个器件区域,三个器件区域的阈值电压分别为12V、2.5V和1.2V。
在步骤S02中,在所述衬底上形成第一栅极氧化层101,如图2a所示。所述第一栅极氧化层101可以通过热氧化法形成,也可以通过物理气相沉积法(Physical VaporDeposition,PVD),化学气相沉积法(Chemical Vapor Deposition,CVD)形成。所述第一栅极氧化层101可以包括如下的任何传统电介质层:SiO2、SiON及其他类似氧化物。本实施例中,所述第一栅极氧化层101材质优选为二氧化硅,厚度d1优选为190埃,形成方式采用热氧化法。
在步骤S03中,干法刻蚀去除所述第二区域部分第一栅极氧化层,使所述第二区域剩余的第一栅极氧化层厚度大于90A,如图2b所示。
具体的,在所述第一栅极氧化层102上涂覆光刻胶之前,采用六甲基二硅胺烷(HMDS)对具有上述结构的衬底表面(第一栅极氧化层101)进行处理,增加光刻胶的粘附性,即将具有上述结构的衬底置于HMDS的蒸汽中,加热使温度控制在100℃-180℃范围内,加热时间大于75秒。
本实施例中HMDS处理过程中,加热时间为80秒,冷却后,迅速在所述第一栅极氧化层101上涂覆光刻胶(图中未示),并进行曝光与显影,形成图形化的光刻胶,暴露出所述第二区域20,以图形化的光刻胶为掩膜先采用干法刻蚀刻蚀掉所述第二区域20上的部分第一栅极氧化层101,使第二区域20上的剩余栅极氧化层的厚度大于90埃。
由于干法刻蚀前,所述衬底经过HMDS处理,且处理时间大于75秒,大于现有技术HMDS处理时间,增加了衬底表面(第二栅极氧化层102)与光刻胶的黏附性,使接下来的干法刻蚀时间减少,即刻蚀相同厚度的第一栅极氧化层101,本实施例中干法刻蚀所用时间小于现有技术所用时间。优选的,本实施例中干法刻蚀采用等离子体刻蚀,刻蚀的时间范围为20秒~25秒,例如20秒,22秒,24秒等。等离子体干法刻蚀的时间减少,使所述第二区域上的剩余栅极氧化层的厚度大于90埃,远大于现有技术所述第二区域上的剩余栅极氧化层的厚度(40埃),有效地避免了等离子体刻蚀过程中等离子体造成的有源区表面电荷俘获的现象,从而避免对器件阈值电压的影响,提高器件的性能和良率。
在步骤S04中,湿法刻蚀去除所述第二区域20剩余的第一栅极氧化层101,如图2c所示。湿法刻蚀去除所述第二区域20上的剩余第一栅极氧化层101的同时去除步骤S03中的形成的第一栅极氧化层101上的光刻胶,所述湿法刻蚀的刻蚀液采用氢氟酸,在其他实施例中,可采用其它的刻蚀液或者其它的刻蚀方式。由于增加了HMDS处理时间,光刻胶与所述第一栅极氧化层101的粘附性增强,故湿法刻蚀过程中刻蚀液的浓度相应增加。
在步骤S05中,在所述衬底上形成第二栅极氧化层。即在所述第一区域10的第一栅极氧化层101和所述第二区域20上形成第二栅极氧化层102,如图2d所示。所述第二栅极氧化层102的材质优选为氧化硅,厚度d2优选为50埃,可以采用热氧化法形成,也可以通过物理气相沉积法,化学气相沉积法等方法形成。为精确控制所述第二栅极氧化层102的厚度,优选采用原子层沉积法。
所述第二栅极氧化层102的厚度d2小于所述第一栅极氧化层的厚度d1,即d2<d1。相应的,所述第一区域10上的栅极氧化层(第一栅极氧化层101和第二栅极氧化层102)的厚度大于所述第二区域20上的栅极氧化层(第二栅极氧化层102)的厚度,同样,可以通过隔离结构形成不同器件区,在不同器件区上形成不同厚度的栅极氧化层,即在同一半导体衬底上形成不同厚度的栅极氧化层,满足半导体器件在不同阈值电压下工作的需要。
综上所述,本发明提供一种栅极氧化层的制作方法,通过增加衬底HDMS的处理时间,增强光刻胶粘附性,减少干法刻蚀的时间,增加了干法刻蚀后剩余栅极氧化层的厚度,从而避免干法刻蚀过程中等离子体对有源区的损伤,改善器件阈值电压均匀性,进而保证器件的性能和良率。
本发明已经通过上述实施例进行了说明,但应当理解的是,上述实施例只是用于举例和说明的目的,而非意在将本发明限制于所描述的实施例范围内。此外本领域技术人员可以理解的是,本发明并不局限于上述实施例,根据本发明的教导还可以做出更多种的变型和修改,这些变型和修改均落在本发明所要求保护的范围以内。本发明的保护范围由附属的权利要求书及其等效范围所界定。

Claims (9)

1.一种栅极氧化层的制作方法,其特征在于,包括:
提供一衬底,所述衬底包括第一区域和第二区域;
在所述衬底上形成第一栅极氧化层;
干法刻蚀去除所述第二区域部分第一栅极氧化层,使所述第二区域剩余的第一栅极氧化层厚度大于
湿法刻蚀去除所述第二区域剩余的第一栅极氧化层;
在所述衬底上形成第二栅极氧化层。
2.根据权利要求1所述的栅极氧化层的制作方法,其特征在于,在所述衬底上形成第一栅极氧化层之后,对所述衬底进行HMDS处理。
3.根据权利要求2所述的栅极氧化层的制作方法,其特征在于,在对所述衬底进行HMDS处理之后,还包括在所述衬底上形成光刻胶。
4.根据权利要求2所述的栅极氧化层的制作方法,其特征在于,HMDS处理的时间大于75秒。
5.根据权利要求1所述的栅极氧化层的制作方法,其特征在于,所述干法刻蚀采用等离子体刻蚀。
6.根据权利要求1所述的栅极氧化层的制作方法,其特征在于,所述湿法刻蚀采用的刻蚀液为氢氟酸。
7.根据权利要求1所述的栅极氧化层的制作方法,其特征在于,所述第一栅极氧化层和所述第二栅极氧化层的材质均为氧化硅。
8.根据权利要求1所述的栅极氧化层的制作方法,其特征在于,所述第一区域与所述第二区域之间通过隔离结构隔离。
9.根据权利要求1所述的栅极氧化层的制作方法,其特征在于,所述第一栅极氧化层厚度大于所述第二栅极氧化层的厚度。
CN201810055159.1A 2018-01-19 2018-01-19 一种栅极氧化层的制作方法 Pending CN108257860A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810055159.1A CN108257860A (zh) 2018-01-19 2018-01-19 一种栅极氧化层的制作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810055159.1A CN108257860A (zh) 2018-01-19 2018-01-19 一种栅极氧化层的制作方法

Publications (1)

Publication Number Publication Date
CN108257860A true CN108257860A (zh) 2018-07-06

Family

ID=62741913

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810055159.1A Pending CN108257860A (zh) 2018-01-19 2018-01-19 一种栅极氧化层的制作方法

Country Status (1)

Country Link
CN (1) CN108257860A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110964793A (zh) * 2018-09-30 2020-04-07 深圳华大智造极创科技有限公司 测序芯片的制备方法及测序芯片、测序仪
CN112185838A (zh) * 2020-10-27 2021-01-05 上海华虹宏力半导体制造有限公司 测试结构的制造方法
CN116913770A (zh) * 2023-09-11 2023-10-20 粤芯半导体技术股份有限公司 一种半导体器件的制作方法

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003017602A (ja) * 2001-06-28 2003-01-17 Sony Corp 半導体装置の製造方法
CN1620718A (zh) * 2002-02-20 2005-05-25 先进微装置公司 在衬底表面上形成不同厚度氧化层的方法
KR20050102490A (ko) * 2004-04-22 2005-10-26 주식회사 하이닉스반도체 플래쉬 메모리 소자의 게이트 산화막 형성방법
CN101315904A (zh) * 2007-05-31 2008-12-03 联华电子股份有限公司 不同厚度的栅氧化层的制造方法
CN101625968A (zh) * 2009-08-04 2010-01-13 上海集成电路研发中心有限公司 提高湿法刻蚀性能的方法
CN102054672A (zh) * 2009-11-05 2011-05-11 上海华虹Nec电子有限公司 在表面起伏的衬底上形成小尺寸图形的工艺方法
CN102263021A (zh) * 2010-05-28 2011-11-30 中芯国际集成电路制造(上海)有限公司 一种低电压栅氧化层制备方法
CN103165437A (zh) * 2011-12-12 2013-06-19 无锡华润上华科技有限公司 一种栅氧刻蚀方法和多栅极制作方法
CN104425227A (zh) * 2013-08-20 2015-03-18 中芯国际集成电路制造(上海)有限公司 具有不同厚度的栅极氧化层的制造方法
CN104835787A (zh) * 2014-02-08 2015-08-12 北大方正集团有限公司 双栅氧器件的制造方法和双栅氧器件
CN105271099A (zh) * 2015-09-18 2016-01-27 北京理工大学 一种mems电热致动器及其制造工艺
CN106795279A (zh) * 2014-09-02 2017-05-31 学校法人关西大学 超支化聚合物及其制造方法、以及组合物

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003017602A (ja) * 2001-06-28 2003-01-17 Sony Corp 半導体装置の製造方法
CN1620718A (zh) * 2002-02-20 2005-05-25 先进微装置公司 在衬底表面上形成不同厚度氧化层的方法
KR20050102490A (ko) * 2004-04-22 2005-10-26 주식회사 하이닉스반도체 플래쉬 메모리 소자의 게이트 산화막 형성방법
CN101315904A (zh) * 2007-05-31 2008-12-03 联华电子股份有限公司 不同厚度的栅氧化层的制造方法
CN101625968A (zh) * 2009-08-04 2010-01-13 上海集成电路研发中心有限公司 提高湿法刻蚀性能的方法
CN102054672A (zh) * 2009-11-05 2011-05-11 上海华虹Nec电子有限公司 在表面起伏的衬底上形成小尺寸图形的工艺方法
CN102263021A (zh) * 2010-05-28 2011-11-30 中芯国际集成电路制造(上海)有限公司 一种低电压栅氧化层制备方法
CN103165437A (zh) * 2011-12-12 2013-06-19 无锡华润上华科技有限公司 一种栅氧刻蚀方法和多栅极制作方法
CN104425227A (zh) * 2013-08-20 2015-03-18 中芯国际集成电路制造(上海)有限公司 具有不同厚度的栅极氧化层的制造方法
CN104835787A (zh) * 2014-02-08 2015-08-12 北大方正集团有限公司 双栅氧器件的制造方法和双栅氧器件
CN106795279A (zh) * 2014-09-02 2017-05-31 学校法人关西大学 超支化聚合物及其制造方法、以及组合物
CN105271099A (zh) * 2015-09-18 2016-01-27 北京理工大学 一种mems电热致动器及其制造工艺

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
林明祥: "《集成电路制造工艺》", 31 December 2005 *

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110964793A (zh) * 2018-09-30 2020-04-07 深圳华大智造极创科技有限公司 测序芯片的制备方法及测序芯片、测序仪
CN110964793B (zh) * 2018-09-30 2023-04-25 深圳华大智造极创科技有限公司 测序芯片的制备方法及测序芯片、测序仪
CN112185838A (zh) * 2020-10-27 2021-01-05 上海华虹宏力半导体制造有限公司 测试结构的制造方法
CN116913770A (zh) * 2023-09-11 2023-10-20 粤芯半导体技术股份有限公司 一种半导体器件的制作方法

Similar Documents

Publication Publication Date Title
US6080637A (en) Shallow trench isolation technology to eliminate a kink effect
US11894462B2 (en) Forming a sacrificial liner for dual channel devices
KR101208781B1 (ko) 벌크 기판 상에 제조되는 분리된 트라이-게이트 트랜지스터
US9252240B2 (en) Manufacturing method for semiconductor device with discrete field oxide structure
US6159822A (en) Self-planarized shallow trench isolation
CN105280635A (zh) 半导体结构及其制造方法
US20140273480A1 (en) Method for producing a substrate provided with edge protection
CN108257860A (zh) 一种栅极氧化层的制作方法
US7361571B2 (en) Method for fabricating a trench isolation with spacers
US6849531B1 (en) Phosphoric acid free process for polysilicon gate definition
US6171929B1 (en) Shallow trench isolator via non-critical chemical mechanical polishing
US11011547B2 (en) Method for forming a microelectronic device
US7163880B2 (en) Gate stack and gate stack etch sequence for metal gate integration
US11437281B2 (en) Method for manufacturing semiconductor device and semiconductor device thereby formed
TWI681464B (zh) 一種金氧半導體元件的製作方法
CN104022034B (zh) 半导体结构的形成方法
CN105161414B (zh) 栅极硬掩模层的去除方法
US20190027556A1 (en) Shallow trench isolation (sti) gap fill
CN110047750B (zh) 一种防止ono刻蚀造成衬底损伤的方法
JP4302971B2 (ja) 半導体装置の製造方法
TWI794887B (zh) Finfet堆疊閘記憶體
KR20180061006A (ko) 상단 플레이트가 비-산소 함유 재료로 형성되어 있는 챔버를 사용하는 에칭
US9966272B1 (en) Methods for nitride planarization using dielectric
JP3053009B2 (ja) 半導体装置の製造方法
JP3321527B2 (ja) 半導体装置の製造方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20180706

RJ01 Rejection of invention patent application after publication