CN108121679B - 一种嵌入式SoC系统总线及其协议转换桥接装置 - Google Patents
一种嵌入式SoC系统总线及其协议转换桥接装置 Download PDFInfo
- Publication number
- CN108121679B CN108121679B CN201710666747.4A CN201710666747A CN108121679B CN 108121679 B CN108121679 B CN 108121679B CN 201710666747 A CN201710666747 A CN 201710666747A CN 108121679 B CN108121679 B CN 108121679B
- Authority
- CN
- China
- Prior art keywords
- data
- protocol conversion
- bus
- write
- system bus
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4004—Coupling between buses
- G06F13/4027—Coupling between buses using bus bridges
- G06F13/405—Coupling between buses using bus bridges where the bridge performs a synchronising function
- G06F13/4059—Coupling between buses using bus bridges where the bridge performs a synchronising function where the synchronisation uses buffers, e.g. for speed matching between buses
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4282—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Bus Control (AREA)
- Communication Control (AREA)
Abstract
本发明提供一种嵌入式SoC系统总线及其协议转换桥接装置,包括与一般系统高速总线相连接的协议转换桥接装置,所述协议转换桥接装置通过自定义系统总线与主设备相连接,所述一般系统高速总线与从设备相连接,每个主设备对应一个协议转换桥接装置;协议转换桥接装置负责将符合自定义系统总线协议的数据和命令与符合一般系统高速总线协议的数据和命令进行相互的转换。本发明可以极大的降低嵌入式系统总线端主设备的开发难度,实现从嵌入式系统总线到其他高速系统总线的协议转换,使得嵌入式系统总线端的主设备可与其他高速系统总线无缝结合,大大加快工程设计开发进度。
Description
技术领域
本发明涉及一种数据传输方法,尤其是涉及一种嵌入式SoC系统总线及其协议转换桥接装置。
背景技术
目前在SoC芯片内各个IP模块通过片内高速总线进行互连,高速系统总线协议应用越来越广泛。而大部分高速系统总线协议复杂度较高,相应的符合该协议的模块的复杂程度也会提高。
发明内容
本发明提出了一种嵌入式SoC系统总线及其协议转换桥接装置,解决了高速系统总线协议复杂度较高,数据传输较为麻烦的问题。
一种嵌入式SoC系统总线及其协议转换桥接装置,包括与一般系统高速总线相连接的协议转换桥接装置,所述协议转换桥接装置通过自定义系统总线与主设备相连接,所述一般系统高速总线与从设备相连接,每个主设备对应一个协议转换桥接装置;协议转换桥接装置包含一个嵌入式总线协议从接口和一个AXI系统总线主接口,内部分为写命令、写数据、读命令和读数据四个通道,每个通道内置一个FIFO,另外还包含两个FIFO用来缓存命令,通过FIFO和相应状态机来控制命令和数据的读写并产生相应的控制信号,协议转换桥接装置负责将符合自定义系统总线协议的数据和命令与符合一般系统高速总线协议的数据和命令进行相互的转换。
所述自定义系统总线的总线协议包含写命令、写数据、读命令和读数据四个传输通道,支持数据的突发传输。
自定义系统总线的写命令传输通道负责给出写传输的地址,每一次突发传输中数据的个数,突发传输的类型以及写命令有效信号,同时接收写命令暂停信号;写数据通道负责给出要写传输的数据,每个数据在从设备接收端哪几个字节有效的信号以及发出时的写数据有效信号,并接收写数据暂停信号。
自定义系统总线的读命令传输通道负责给出读有效信号,并接收读数据和读数据停止信号。
协议转换桥接装置中的写传输包含写命令传输和写数据传输,首先写命令从自定义系统总线端传入协议转换桥接装置,进入写命令FIFO,然后命令再进入写命令状态机进行处理发送给AXI端,写命令状态机接受并控制写命令FIFO,缓存FIFO以及AXI端的相应信号数据,写数据的过程类似于写命令传输。
所述协议转换桥接装置的四个通道中,当模块为同步模式时,四个通道内置的为同步FIFO,而且模块的嵌入式总线协议从接口端和一般系统高速总线主接口端的输入时钟为同一个时钟;当模块为异步模式时,四个通道内置的为异步FIFO,模块的嵌入式总线协议从接口端和一般系统高速总线主接口端的输入时钟为两个异步时钟;另外该模块还包含两个同步FIFO分别用来缓存写命令通道和读命令通道发出的命令;各传输通道是通过各个FIFO和相应状态机来控制命令和数据的读写并产生相应的控制信号。
本发明提出的简便高效的嵌入式系统总线协议及其协议转换桥接装置,可以极大的降低嵌入式系统总线端主设备的开发难度,实现从嵌入式系统总线到其他高速系统总线的协议转换,使得嵌入式系统总线端的主设备可与其他高速系统总线无缝结合,大大加快工程设计开发进度。
附图说明
图1是所述嵌入式SoC系统总线及其协议转换桥接装置的结构示意图;
图2是自定义系统总线读写波形实例;
图3是协议转换桥接装置的示意图;
图4是图3的对应中文示意图;
图5是协议转换桥接装置的写传输的示意图;
图6是图5的对应中文示意图。
具体实施方式
如图1所示,本发明提供的嵌入式SoC系统总线及其协议转换桥接装置,包括与一般系统高速总线相连接的协议转换桥接装置,所述协议转换桥接装置通过自定义系统总线与主设备相连接,所述一般系统高速总线与从设备相连接,每个主设备对应一个协议转换桥接装置。
结构图中的主设备是指符合本发明中自定义嵌入式总线协议的主设备,从设备是指符合一般系统高速总线协议的从设备。
协议转换桥接装置负责将符合自定义系统总线协议的数据和命令与符合一般系统高速总线协议的数据和命令进行相互的转换。使需要设计开发的符合自定义系统总线协议的设备与一般系统高速总线协议无缝衔接,减少设备开发的复杂度。
协议转换桥接装置包含一个嵌入式总线协议从接口和一个其他高速系统总线主接口。该模块支持同步模式和异步模式,内部分为写命令、写数据、读命令和读数据四个通道,每个通道内置一个FIFO(先入先出队列)。
当模块为同步模式时,四个通道内置的为同步FIFO,而且模块的嵌入式总线协议从接口端和一般系统高速总线主接口端的输入时钟为同一个时钟。当模块为异步模式时,四个通道内置的为异步FIFO,模块的嵌入式总线协议从接口端和一般系统高速总线主接口端的输入时钟为两个异步时钟。另外该模块还包含两个同步FIFO分别用来缓存写命令通道和读命令通道发出的命令。各传输通道是通过各个FIFO和相应状态机来控制命令和数据的读写并产生相应的控制信号。
本发明的自定义系统总线是一种高效简洁的总线,包含写命令、写数据、读命令和读数据四个传输通道,支持数据的突发传输。本发明可以开发符合本总线协议的设备,然后设备通过本总线协议与协议转换桥接装置进行数据的传输。
自定义系统总线信号定义:
自定义系统总线的写命令传输通道负责给出写传输的地址,每一次突发传输中数据的个数,突发传输的类型以及写命令有效信号,同时接收写命令暂停信号。写数据通道负责给出要写传输的数据,每个数据在从设备接收端哪几个字节有效的信号以及发出时的写数据有效信号,并接收写数据暂停信号。
读传输中的读命令通道机制与写命令通道一致。读数据通道负责给出读有效信号,并接收读数据和读数据停止信号。
可以看出自定义系统总线主要的数据传输方式是突发传输,并且十分高效简洁。
自定义系统总线读写波形实例如图2所示。
要进行技术实现就需要确定高速系统总线协议,本发明选用的是应用十分广泛的AXI总线。
协议转换桥接装置如图3、图4所示,协议转换桥接装置包含一个嵌入式总线协议从接口和一个AXI系统总线主接口。内部分为写命令、写数据、读命令和读数据四个通道,每个通道内置一个FIFO。另外还包含两个FIFO用来缓存命令。通过FIFO和相应状态机来控制命令和数据的读写并产生相应的控制信号。
具体数据传输的实现过程,下面以写传输为例,如图5、图6所示,写传输包含写命令传输和写数据传输,首先写命令从自定义系统总线端传入协议转换桥接装置,进入写命令FIFO,然后命令再进入写命令状态机进行处理发送给AXI端,写命令状态机接受并控制写命令FIFO,缓存FIFO以及AXI端的相应信号数据。写数据的过程类似。
读命令通道与写命令通道基本相同,读数据通道较写数据通道更为简单。这里不做详述。
本发明提供一种简洁高效,易于理解的系统总线协议供使用。减少了设备模块设计开发的难度,使设备只需要遵循本发明中的自定义系统总线协议,就可以与符合其他高速系统总线协议的设备进行数据的传输。
Claims (5)
1.一种嵌入式SoC系统总线及其协议转换桥接装置,其特征在于:包括与一般系统高速总线相连接的协议转换桥接装置,所述协议转换桥接装置通过自定义系统总线与主设备相连接,所述一般系统高速总线与从设备相连接,每个主设备对应一个协议转换桥接装置;协议转换桥接装置包含一个嵌入式总线协议从接口和一个AXI系统总线主接口,内部分为写命令、写数据、读命令和读数据四个通道,每个通道内置一个FIFO,另外还包含两个FIFO用来缓存命令,通过FIFO和相应状态机来控制命令和数据的读写并产生相应的控制信号,协议转换桥接装置负责将符合自定义系统总线协议的数据和命令与符合一般系统高速总线协议的数据和命令进行相互的转换;
所述协议转换桥接装置的四个通道中,当模块为同步模式时,四个通道内置的为同步FIFO,而且模块的嵌入式总线协议从接口端和一般系统高速总线主接口端的输入时钟为同一个时钟;当模块为异步模式时,四个通道内置的为异步FIFO,模块的嵌入式总线协议从接口端和一般系统高速总线主接口端的输入时钟为两个异步时钟;另外该模块还包含两个同步FIFO分别用来缓存写命令通道和读命令通道发出的命令;各传输通道是通过各个FIFO和相应状态机来控制命令和数据的读写并产生相应的控制信号。
2.根据权利要求1所述的嵌入式SoC系统总线及其协议转换桥接装置,其特征在于:所述自定义系统总线的总线协议包含写命令、写数据、读命令和读数据四个传输通道,支持数据的突发传输。
3.根据权利要求1所述的嵌入式SoC系统总线及其协议转换桥接装置,其特征在于:自定义系统总线的写命令传输通道负责给出写传输的地址,每一次突发传输中数据的个数,突发传输的类型以及写命令有效信号,同时接收写命令暂停信号;写数据通道负责给出要写传输的数据,每个数据在从设备接收端哪几个字节有效的信号以及发出时的写数据有效信号,并接收写数据暂停信号。
4.根据权利要求1所述的嵌入式SoC系统总线及其协议转换桥接装置,其特征在于:自定义系统总线的读命令传输通道负责给出读有效信号,并接收读数据和读数据停止信号。
5.根据权利要求1所述的嵌入式SoC系统总线及其协议转换桥接装置,其特征在于:协议转换桥接装置中的写传输包含写命令传输和写数据传输,首先写命令从自定义系统总线端传入协议转换桥接装置,进入写命令FIFO,然后命令再进入写命令状态机进行处理发送给AXI端,写命令状态机接受并控制写命令FIFO,缓存FIFO以及AXI端的相应信号数据,写数据的过程类似于写命令传输。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710666747.4A CN108121679B (zh) | 2017-08-07 | 2017-08-07 | 一种嵌入式SoC系统总线及其协议转换桥接装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710666747.4A CN108121679B (zh) | 2017-08-07 | 2017-08-07 | 一种嵌入式SoC系统总线及其协议转换桥接装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108121679A CN108121679A (zh) | 2018-06-05 |
CN108121679B true CN108121679B (zh) | 2021-01-01 |
Family
ID=62228163
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710666747.4A Active CN108121679B (zh) | 2017-08-07 | 2017-08-07 | 一种嵌入式SoC系统总线及其协议转换桥接装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN108121679B (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109032973B (zh) * | 2018-07-09 | 2020-10-16 | 芯来科技(武汉)有限公司 | Icb总线系统 |
CN109471824B (zh) * | 2018-11-22 | 2021-02-05 | 青岛方寸微电子科技有限公司 | 基于axi总线的数据传输系统及方法 |
CN109918325B (zh) * | 2019-03-06 | 2020-12-04 | 苏州浪潮智能科技有限公司 | 基于Avalon总线的接口转换桥、接口转换方法及系统 |
CN111797051B (zh) * | 2020-06-04 | 2022-05-17 | 深圳云天励飞技术股份有限公司 | 片上系统、数据传送方法及广播模块 |
CN117312210B (zh) * | 2023-11-29 | 2024-03-12 | 沐曦集成电路(南京)有限公司 | 一种通用扩展risc-v处理器性能的方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5937175A (en) * | 1997-04-08 | 1999-08-10 | National Instruments Corporation | PCI bus to IEEE 1394 bus translator employing pipe-lined read prefetching |
CN1690996A (zh) * | 2004-02-11 | 2005-11-02 | 三星电子株式会社 | 总线系统及其方法 |
CN102169470A (zh) * | 2010-02-27 | 2011-08-31 | 比亚迪股份有限公司 | 一种ahb总线到bvci总线的转换桥 |
CN103198043A (zh) * | 2013-01-24 | 2013-07-10 | 杭州中科微电子有限公司 | 一种改进的AHB to APB总线桥及其控制方法 |
CN105786741A (zh) * | 2014-12-25 | 2016-07-20 | 重庆重邮信科通信技术有限公司 | 一种soc高速低功耗总线及转换方法 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1455566A (zh) * | 2002-12-20 | 2003-11-12 | 中国科学院沈阳自动化研究所 | 现场总线分散控制站 |
KR100723496B1 (ko) * | 2005-08-11 | 2007-06-04 | 삼성전자주식회사 | 통합 fifo 메모리를 사용하는 다중-레이트 입력데이터의 동기화기 및 방법 |
CN101308171B (zh) * | 2008-05-30 | 2011-03-23 | 安徽大学 | Pci总线电能质量瞬态事件采集卡及其采集方法 |
CN101436171B (zh) * | 2008-11-24 | 2010-04-07 | 中国电子科技集团公司第二十八研究所 | 模块化通信控制系统 |
CN101937412B (zh) * | 2010-09-14 | 2013-03-20 | 硅谷数模半导体(北京)有限公司 | 一种片上系统及其访问方法 |
CN102306090B (zh) * | 2011-06-30 | 2014-11-26 | 三星半导体(中国)研究开发有限公司 | 支持多种显示屏的soc芯片及其配置方法 |
CN104657288B (zh) * | 2015-03-03 | 2017-11-10 | 山东华芯半导体有限公司 | 一种spi flash加密接口及加密数据的读写方法 |
-
2017
- 2017-08-07 CN CN201710666747.4A patent/CN108121679B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5937175A (en) * | 1997-04-08 | 1999-08-10 | National Instruments Corporation | PCI bus to IEEE 1394 bus translator employing pipe-lined read prefetching |
CN1690996A (zh) * | 2004-02-11 | 2005-11-02 | 三星电子株式会社 | 总线系统及其方法 |
CN102169470A (zh) * | 2010-02-27 | 2011-08-31 | 比亚迪股份有限公司 | 一种ahb总线到bvci总线的转换桥 |
CN103198043A (zh) * | 2013-01-24 | 2013-07-10 | 杭州中科微电子有限公司 | 一种改进的AHB to APB总线桥及其控制方法 |
CN105786741A (zh) * | 2014-12-25 | 2016-07-20 | 重庆重邮信科通信技术有限公司 | 一种soc高速低功耗总线及转换方法 |
Also Published As
Publication number | Publication date |
---|---|
CN108121679A (zh) | 2018-06-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108121679B (zh) | 一种嵌入式SoC系统总线及其协议转换桥接装置 | |
US9219560B2 (en) | Multi-protocol SerDes PHY apparatus | |
CN103530269B (zh) | 通用串行总线传输转译器及微帧同步方法 | |
CN103353725A (zh) | 采用fpga实现基于pci接口协议的阵列式可扩展数据采集系统 | |
CN102243619A (zh) | 一种基于fpga实现多路i2c总线端口扩展的方法 | |
CN104901859A (zh) | 一种axi/pcie总线转换装置 | |
CN104022775A (zh) | 一种面向SerDes技术中基于FIFO协议的数字接口电路 | |
US20200218215A1 (en) | Circuit for coupling a field bus and a local bus | |
CN113190291A (zh) | 一种基于片上网络数据采集的可配置协议转换系统及方法 | |
US7590146B2 (en) | Information processing unit | |
CN204925719U (zh) | 信号转换装置和系统 | |
CN108462620B (zh) | 一种吉比特级SpaceWire总线系统 | |
CN102855150A (zh) | 一种向待编程设备烧录信息的方法及系统 | |
CN104991883A (zh) | 片间互联的发送、接收装置及发送、接收方法及系统 | |
US8260994B2 (en) | Interface for prototyping integrated systems | |
WO2016000376A1 (zh) | 一种基于pci-e接口的信号处理方法及信号处理装置 | |
CN110287141B (zh) | 一种基于多种接口的fpga重构方法和系统 | |
CN115328832B (zh) | 一种基于pcie dma的数据调度系统与方法 | |
CN111026691A (zh) | 基于apb总线的owi通讯设备 | |
JP2006520956A5 (zh) | ||
CN114500146A (zh) | 一种基于模型设计的测试验证环境搭建系统及验证方法 | |
KR20010046715A (ko) | 광 모듈 정합을 위한 버스 인터페이스 장치 및 그 방법 | |
KR20080013548A (ko) | 클럭을 동기화하여 데이터를 송수신하는 인터페이스 모듈및 방법 | |
CN114003543B (zh) | 一种高速串行总线时钟补偿方法及系统 | |
CN109597785A (zh) | 一种基于AXI4接口的PCI Express总线适配多接口的设计方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |