CN108073806A - 一种检测时钟频率的方法及装置 - Google Patents

一种检测时钟频率的方法及装置 Download PDF

Info

Publication number
CN108073806A
CN108073806A CN201611024608.3A CN201611024608A CN108073806A CN 108073806 A CN108073806 A CN 108073806A CN 201611024608 A CN201611024608 A CN 201611024608A CN 108073806 A CN108073806 A CN 108073806A
Authority
CN
China
Prior art keywords
clock
frequency
statistical value
detected
reference clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201611024608.3A
Other languages
English (en)
Other versions
CN108073806B (zh
Inventor
苏琦
鹿甲寅
刘宇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN201611024608.3A priority Critical patent/CN108073806B/zh
Priority to US15/812,992 priority patent/US20180137276A1/en
Priority to EP17201788.1A priority patent/EP3321764A1/en
Publication of CN108073806A publication Critical patent/CN108073806A/zh
Application granted granted Critical
Publication of CN108073806B publication Critical patent/CN108073806B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/50Monitoring users, programs or devices to maintain the integrity of platforms, e.g. of processors, firmware or operating systems
    • G06F21/55Detecting local intrusion or implementing counter-measures
    • G06F21/552Detecting local intrusion or implementing counter-measures involving long-term monitoring or reporting
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/50Monitoring users, programs or devices to maintain the integrity of platforms, e.g. of processors, firmware or operating systems
    • G06F21/55Detecting local intrusion or implementing counter-measures
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0751Error or fault detection not based on redundancy
    • G06F11/0754Error or fault detection not based on redundancy by exceeding limits
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/70Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
    • G06F21/71Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure computing or processing of information
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D13/00Circuits for comparing the phase or frequency of two mutually-independent oscillations
    • H03D13/001Circuits for comparing the phase or frequency of two mutually-independent oscillations in which a pulse counter is used followed by a conversion into an analog signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • H03L7/183Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number
    • H03L7/195Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number in which the counter of the loop counts between two different non zero numbers, e.g. for generating an offset frequency
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R23/00Arrangements for measuring frequencies; Arrangements for analysing frequency spectra
    • G01R23/02Arrangements for measuring frequency, e.g. pulse repetition rate; Arrangements for measuring period of current or voltage
    • G01R23/10Arrangements for measuring frequency, e.g. pulse repetition rate; Arrangements for measuring period of current or voltage by converting frequency into a train of pulses, which are then counted, i.e. converting the signal into a square wave

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Software Systems (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Quality & Reliability (AREA)
  • Mathematical Physics (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

本发明实施例公开了一种检测时钟频率的方法及装置,方法包括:将已知的系统内部时钟频率范围划分为n个频率区间,每个频率区间对应一个频率检测模块,其中,n为大于或等于2的整数;获取系统当前的内部时钟频率,作为基准时钟频率;根据所述基准时钟频率选择频率区间对应的频率检测模块;通过选择的频率检测模块,根据所述基准时钟频率的频偏范围对被检测时钟进行检测。采用本发明,可降低系统内部时钟被攻击的风险,提升系统的安全性。

Description

一种检测时钟频率的方法及装置
技术领域
本发明涉及计算机技术领域,尤其涉及一种检测时钟频率的方法及装置。
背景技术
在计算机系统中,时钟频率在确保系统正常运行方面具备极其重要的作用。因此,需要对系统的时钟进行保护,防止其被攻击而改变。目前,对于系统中时钟的安全防护的实现方法,通常可采用数字电路保护方案。其主要核心一般为使用系统外部的精准时钟,如使用晶振或是锁相环(Phase Locked Loop,PLL)锁频时钟作为基准时钟,对被检测时钟进行监控,具体在监控时,实时利用晶振或PLL锁频时钟这类精准时钟对被检时钟域进行计数,在一段时间内进行统计判断,对被检时钟进行监控与保护。
但是,选择系统外部精准时钟作为检测的基准时钟,由于外部精准时钟易被攻击和改变,因此将导致系统的安全性较差。
发明内容
本发明实施例提供一种检测时钟频率的方法及装置,可提升系统的安全性。
本发明第一方面提供了一种检测时钟频率的方法,包括:
将已知的系统内部时钟频率范围划分为n个频率区间,每个频率区间对应一个频率检测模块,其中,n为大于或等于2的整数;
获取系统当前的内部时钟频率,作为基准时钟频率;
根据所述基准时钟频率选择频率区间对应的频率检测模块;
通过选择的频率检测模块,根据所述基准时钟频率的频偏范围对被检测时钟进行检测。
通过使用系统内部时钟作为基准时钟,相比较采用系统外部时钟易被攻击的可能性,攻击系统内部时钟的难度较大,因此可以大大提升系统整体的安全性;且在采用系统内部时钟作为基准时钟时,可以根据时钟频率检测精度的要求来对系统内部时钟频率进行区间划分,然后根据当前系统内部时钟频率选择与频率区间对应的频率检测模块来进行时钟频率检测,既确保了系统的安全性,又能确保时钟频率检测的精确度。
在一种可能的实现方式中,所述n的取值与所述时钟频率检测的精度要求正相关。
当检测的精度要求较高时,可以取较大的n值;当检测的精度较低时,可以取较低的n值,从而使得时钟频率的检测更加灵活,适应性更强。
在一种可能的实现方式中,所述获取系统当前的内部时钟频率,作为基准时钟频率,包括:
测量系统当前的内部时钟频率,作为基准时钟频率;或者
读取系统内部存储器中保存的时钟频率数据,作为基准时钟频率,所述时钟频率数据由外部频率仪测量系统当前的内部时钟频率得到,并通过硬件改写的方式存储在系统内部存储器中。
通过内部测量当前的内部时钟频率作为基准时钟频率,可提高系统安全性;通过外部频率仪测量当前的系统内部时钟频率,然后通过硬件改写的方式将测量的结果存储在系统内部的存储器中,系统在进行频率检测时可以直接调用保存的数据,安全性和效率都较高。
在一种可能的实现方式中,所述根据所述基准时钟频率的频偏范围对被检测时钟进行检测,包括:
对所述被检测时钟进行高频检测,采用基准时钟对被检测时钟分频后的时钟进行计数采样得到第一统计值,采用基准时钟对正常时钟分频后的时钟进行采样计数得到第二统计值,比较所述第一统计值和第二统计值,若所述第一统计值大于所述第二统计值,则表明被检测时钟高频异常;
对所述被检测时钟进行低频检测,采用被检测时钟对基准时钟分频后的时钟进行计数采样得到第三统计值,采用被检测时钟对正常时钟分频后的时钟进行计数采样得到第四统计值,比较所述第三统计值和第四统计值,若所述第三统计值大于所述第四统计值,则表明被检测时钟低频异常。
通过高频和低频的分别检测,可以确保时钟频率检测的全面性和准确性。
在一种可能的实现方式中,所述方法还包括:
输出所述被检测时钟的时钟频率检测结果。
当检测完毕后,可以将结果输出给控制器并通知用户进行后续的处理,利于保护系统的安全,当出现时钟异常时,可以暂停系统的工作,及时进行系统维护。
本发明第二方面提供了一种检测时钟频率的装置,包括:
区间划分模块,用于将已知的系统内部时钟频率范围划分为n个频率区间,每个频率区间对应一个频率检测模块,其中,n为大于或等于2的整数;
基准获取模块,用于测量系统当前的内部时钟频率,作为基准时钟频率;
区间选择模块,用于根据所述基准时钟频率选择频率区间对应的频率检测模块;
n个频率检测模块,用于被选中时,根据所述基准时钟频率的频偏范围对被检测时钟进行检测。
在一种可能的实现方式中,所述n的取值与所述时钟频率检测的精度要求正相关。
在一种可能的实现方式中,所述基准获取模块具体用于:
测量系统当前的内部时钟频率,作为基准时钟频率;或者
读取系统内部存储器中保存的时钟频率数据,作为基准时钟频率,所述时钟频率数据由外部频率仪测量系统当前的内部时钟频率得到,并通过硬件改写的方式存储在系统内部存储器中。
在一种可能的实现方式中,所述频率检测模块具体用于:
对所述被检测时钟进行高频检测,采用基准时钟对被检测时钟分频后的时钟进行计数采样得到第一统计值,采用基准时钟对正常时钟分频后的时钟进行采样计数得到第二统计值,比较所述第一统计值和第二统计值,若所述第一统计值大于所述第二统计值,则表明被检测时钟高频异常;
对所述被检测时钟进行低频检测,采用被检测时钟对基准时钟分频后的时钟进行计数采样得到第三统计值,采用被检测时钟对正常时钟分频后的时钟进行计数采样得到第四统计值,比较所述第三统计值和第四统计值,若所述第三统计值大于所述第四统计值,则表明被检测时钟低频异常。
在一种可能的实现方式中,所述频率检测模块还用于输出所述被检测时钟的时钟频率检测结果。
本发明实施例第三方面提供了一种,包括:
处理器、存储器、接口电路及总线,所述处理器、存储器、接口电路通过总线连接,其中,所述接口电路用于所述与其他设备通信及传输数据,所述存储器用于存储一组程序代码,所述处理器用于调用所述存储器中存储的程序代码,执行以下操作:
将已知的系统内部时钟频率范围划分为n个频率区间,每个频率区间对应一个频率检测模块,其中,n为大于或等于2的整数;
获取系统当前的内部时钟频率,作为基准时钟频率;
根据所述基准时钟频率选择频率区间对应的频率检测模块;
通过选择的频率检测模块,根据所述基准时钟频率的频偏范围对被检测时钟进行检测。
在一种可能的实现方式中,所述n的取值与所述时钟频率检测的精度要求正相关。
在一种可能的实现方式中,所述处理器具体用于:
测量系统当前的内部时钟频率,作为基准时钟频率;或者
读取系统内部存储器中保存的时钟频率数据,作为基准时钟频率,所述时钟频率数据由外部频率仪测量系统当前的内部时钟频率得到,并通过硬件改写的方式存储在系统内部存储器中。
在一种可能的实现方式中,所述处理器具体用于:
对所述被检测时钟进行高频检测,采用基准时钟对被检测时钟分频后的时钟进行计数采样得到第一统计值,采用基准时钟对正常时钟分频后的时钟进行采样计数得到第二统计值,比较所述第一统计值和第二统计值,若所述第一统计值大于所述第二统计值,则表明被检测时钟高频异常;
对所述被检测时钟进行低频检测,采用被检测时钟对基准时钟分频后的时钟进行计数采样得到第三统计值,采用被检测时钟对正常时钟分频后的时钟进行计数采样得到第四统计值,比较所述第三统计值和第四统计值,若所述第三统计值大于所述第四统计值,则表明被检测时钟低频异常。
在一种可能的实现方式中,所述处理器还用于通过所述接口电路输出所述被检测时钟的时钟频率检测结果。
本发明实施例第四方面提供了一种计算机存储介质,所述计算机存储介质包括一组程序代码,用于执行如本发明第一方面任一实现方式所述的方法。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例应用的系统架构示意图;
图2为本发明第一实施例检测时钟频率的方法流程示意图;
图3为本发明第二实施例检测时钟频率的方法流程示意图;
图4为本发明第一实施例检测时钟频率的装置的组成示意图;
图5为本发明第二实施例检测时钟频率的装置的组成示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整的描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”和“第三”等是用于区别不同对象,而非用于描述特定顺序。此外,“包括”和“具有”以及它们任何变形,意图在于覆盖不排他的包含。例如包含了一系列步骤或单元的过程、方法、系统、产品或设备没有限定于已列出的步骤或单元,而是可选地还包括没有列出的步骤或单元,或可选地还包括对于这些过程、方法、产品或设备固有的其它步骤或单元。
本发明实施例应用场景中用于检测时钟频率的装置可以独立设置,也可以集成在各种需要依赖时钟运行的系统中。其可以以独立的芯片存在,如现场可编程门阵列(Field-Programmable Gate Array,FPGA)、集成电路(Application Specific IntegratedCircuit,ASIC)等,也可以集成在系统中的处理芯片中,作为处理芯片的时钟安全防护模块存在,本发明实施例不作任何限定。
而系统内部时钟即为一个时钟源的产生位置在系统内部的时钟,如参见图1所示,为本发明实施例应用的一种系统架构示意图。系统架构中可包括处理器10、时钟产生模块20以及时钟频率检测的装置30。时钟产生模块20集成在系统内部(可由模拟电路实现),该时钟产生模块20可以通过系统内的处理器10对其进行使能以及内部参数控制,时钟产生模块20会输出周期性的高低电平,即可视为时钟信号。但由于时钟产生模块20设计本身的精准度以及其模拟元器件的工艺制造偏差,导致实际产生出的时钟信号存在频率偏差。在实际产品生产前期可以通过模拟仿真以及工艺评估的方式得到时钟信号的最大时钟偏差值(fmin,fmax),作为频率检测的基准时钟的频率范围。
在本发明的实施例中,利用系统内部产生的时钟作为需要进行时钟频率检测以保护系统时钟的基准时钟,即相对于常规方案,频率检测模块的基准时钟输入由系统外部转换到内部时钟产生模块。如果采用系统外部的基准时钟,由于是外置时钟,外部时钟被攻击且被攻破的可能性更高,使得整体系统的安全风险增大,但是攻击系统内部时钟的困难比较大。
下面结合具体地实施例对本发明的检测时钟频率的方法进行详细描述。
请参见图3,为本发明第一实施例检测时钟频率的方法流程示意图,该方法包括:
S101、将已知的系统内部时钟频率范围划分为n个频率区间,每个频率区间对应一个频率检测模块。
其中,n为大于或等于2的整数。
由于系统内部时钟的产生方式可以多种,有些无法做到类似标准PLL产生的时钟一样好的时钟质量,直接利用此时钟进行频率检测的基准,无法达到高精度检测,因此,在本发明实施例中,可以通过对系统内部时钟频率范围进行频率区间划分的方式来大大提升时钟频率的检测精度。
例如,已知的系统内部时钟频率范围为(fmin,fmax),则可以将其划分为n个频率区间,依次为(fmin,f1)、(f1,f2)、(f2,f3)…(fn-2,fn-1)、(fn-1,fmax)一共n个频率区间。
可选地,划分的区间数量可以根据时钟频率检测的精度要求确定。
可选地,所述n的取值与所述时钟频率检测的精度要求正相关。
即时钟频率检测的精度要求越高时,n的取值越大,可以将已知的系统内部时钟频率范围划分为更多的频率区间;时钟频率检测的精度要求越低时,n的取值越小,可以将已知的系统内部时钟频率范围划分为较少的频率区间。
其中,精度要求是由系统本身的工作需求确定的。例如本发明实例中,由于要保证系统运作安全正常,对系统时钟是有频率精度要求的。因为,如果时钟过快,系统电路时序会出错,导致工作结果异常;如果时钟过慢,导致系统工作速率下降。
所以精度要求的确定是能够保证系统正常工作时时钟可以存在的频率范围,例如系统设计时的工作时钟为100M,若其频偏10%的范围内(即90M至110M的正负10%的范围)均可正常工作,则其时钟频率检测的精度要求可以较高,若其频偏30%的范围内均可正常工作,则其时钟频率检测的精度要求可以较低。
n值的的划定可根据上述的系统被检测时钟精度要求而定,例如精度要求为正负10%,每个频率检测模块的实际检测误差为正负2%,那么理论上可允许对应的基准时钟的偏差范围不能大于正负8%,如果划分的频率区间愈多,则基准时钟的偏差范围就越小(远小于正负8%,那么实际检测后的精度就比要求的检测精度要高(基本上等于正负2%)。
需要说明的是,划分的频率区间越多,时钟频率检测的精度越高,当时钟频率检测的精度要求较低时,n也可以等于1,即可以直接将已知的系统内部时钟作为基准时钟来对被检测时钟进行时钟频率检测。
S102、获取系统当前的内部时钟频率,作为基准时钟频率。
S103、根据所述基准时钟频率选择频率区间对应的频率检测模块。
具体地,当确定了基准时钟频率之后,便可以根据其具体的值或频偏范围确定其落入的频率区间,然后根据确定的频率区间选择其对应的频率检测模块,通过传输使能信号,来激活对应的频率检测模块工作。
S104、通过选择的频率检测模块,根据所述基准时钟频率的频偏范围对被检测时钟进行检测。
其中,频率检测整体的检测误差来源于基准时钟的频率偏差以及频率检测模块中检测电路的误差。
在本实施例中,每个频率区间对应一个频率检测模块。频率检测模块自身存在检测误差(电路误差),此误差无法消除且误差值固定,所以最终检测精度由输入的基准时钟频率偏差决定,频率划分的区间越多,即区间内的基准时钟频率允许的偏差就小。因此,选择频率区间对应的频率检测模块来进行时钟频率检测,精度也就越高。
可选地,在检测时,可以对被检测时钟的高频和低频分别进行检测,确保其是否正常工作,当检测发现异常时,可以通知主机并告知用户异常,以便用户进行进一步的维护处理。确保系统的安全性,减少不必要的损失。
本发明实施例的检测时钟频率的方法,通过使用系统内部时钟作为基准时钟,相比较采用系统外部时钟易被攻击的可能性,攻击系统内部时钟的难度较大,因此可以大大提升系统整体的安全性;且在采用系统内部时钟作为基准时钟时,可以根据时钟频率检测精度的要求来对系统内部时钟频率进行区间划分,然后根据当前系统内部时钟频率选择与频率区间对应的频率检测模块来进行时钟频率检测,既确保了系统的安全性,又能确保时钟频率检测的精确度。
请参见图3,为本发明第二实施例检测时钟频率的方法流程示意图,在本实施例中,该方法具体包括:
S201、根据时钟频率检测的精度要求,将已知的系统内部时钟频率范围划分为n个频率区间,每个频率区间对应一个频率检测模块。
其中,n为大于或等于2的整数。
S202、获取系统当前的内部时钟频率,作为基准时钟频率。
可选地,在获取系统当前的内部时钟频率时,可以由时钟频率检测的装置测量系统当前的内部时钟频率,作为基准时钟频率;或者
也可以由时钟频率检测的装置读取系统内部存储器中保存的时钟频率数据,作为基准时钟频率。
其中,所述时钟频率数据可以由外部频率仪或其他频率测量仪器测量系统当前的内部时钟频率得到,然后可以通过硬件改写的方式如数据烧录或系统配置等存储在系统内部存储器中。
通过内部测量当前的内部时钟频率作为基准时钟频率,可提高系统安全性;通过外部频率仪测量当前的系统内部时钟频率,然后通过硬件改写的方式将测量的结果存储在系统内部的存储器中,系统在进行频率检测时可以直接调用保存的数据,安全性和效率都较高。
S203、根据所述基准时钟频率选择频率区间对应的频率检测模块。
S204、对所述被检测时钟进行高频检测,采用基准时钟对被检测时钟分频后的时钟进行计数采样得到第一统计值,采用基准时钟对正常时钟分频后的时钟进行采样计数得到第二统计值,比较所述第一统计值和第二统计值,若所述第一统计值大于所述第二统计值,则表明被检测时钟高频异常。
其中,正常时钟为系统正常工作需要的时钟,其可以在系统初始的工作配置时确定。当采样计数时,若所述第一统计值小于或等于第二统计值,则可以认为被检测时钟高频正常,由于采样计数周期性且持续进行的,若在一个周期内采样计数得到的第一统计值的结果持续增大直至超过第二统计值,则此时可认为被检测时钟高频异常。
S205、对所述被检测时钟进行低频检测,采用被检测时钟对基准时钟分频后的时钟进行计数采样得到第三统计值,采用被检测时钟对正常时钟分频后的时钟进行计数采样得到第四统计值,比较所述第三统计值和第四统计值,若所述第三统计值大于所述第四统计值,则表明被检测时钟低频异常。
低频检测的原理与高频检测重点区别在于分频的对象以及进行计数采样的主客体区别,其余与高频检测基本类似,此处不再赘述。
S206、输出所述被检测时钟的时钟频率检测结果。
本发明实施例的检测时钟频率的方法,具体描述了获取系统当前内部时钟频率和对被检测时钟进行检测的详细步骤,从而实现基于系统内部时钟对被检测时钟的时钟频率的检测,确保了系统的安全性。
请参见图4,为本发明第一实施例检测时钟频率的装置的组成示意图,本发明实施例装置包括:
区间划分模块100,用于将已知的系统内部时钟频率范围划分为n个频率区间,每个频率区间对应一个频率检测模块,其中,n为大于或等于2的整数;
基准获取模块200,用于测量系统当前的内部时钟频率,作为基准时钟频率;
区间选择模块300,用于根据所述基准时钟频率选择频率区间对应的频率检测模块;
n个频率检测模块400,用于被选中时,根据所述基准时钟频率的频偏范围对被检测时钟进行检测。
可选地,区间划分模块100可以为一个存储器,其中可保存区间划分的相关信息如n的取值和每个频率区间的具体范围。当需要进行区间选择时,可以直接读取该存储器中存储的信息以确定基准时钟频率落入的频率区间进而确定需要选择的频率检测模块。
可选地,所述n的取值与所述时钟频率检测的精度要求正相关。
可选地,所述基准获取模块200具体用于:
测量系统当前的内部时钟频率,作为基准时钟频率;或者
读取系统内部存储器中保存的时钟频率数据,作为基准时钟频率,所述时钟频率数据由外部频率仪测量系统当前的内部时钟频率得到,并通过硬件改写的方式存储在系统内部存储器中。
可选地,所述频率检测模块400具体用于:
对所述被检测时钟进行高频检测,采用基准时钟对被检测时钟分频后的时钟进行计数采样得到第一统计值,采用基准时钟对正常时钟分频后的时钟进行采样计数得到第二统计值,比较所述第一统计值和第二统计值,若所述第一统计值大于所述第二统计值,则表明被检测时钟高频异常;
对所述被检测时钟进行低频检测,采用被检测时钟对基准时钟分频后的时钟进行计数采样得到第三统计值,采用被检测时钟对正常时钟分频后的时钟进行计数采样得到第四统计值,比较所述第三统计值和第四统计值,若所述第三统计值大于所述第四统计值,则表明被检测时钟低频异常。
可选地,所述频率检测模块400还用于输出所述被检测时钟的时钟频率检测结果。
需要说明的是,以上区间划分模块100、基准获取模块200、区间选择模块300及频率检测模块400可以独立存在,也可以集成设置,且以上检测时钟频率的装置实施例中区间划分模块100、基准获取模块200、区间选择模块300或频率检测模块400可以以硬件的形式独立于装置的处理器单独设置,且设置形式可以是微处理器的形式;也可以以硬件形式内嵌于装置的处理器中,还可以以软件形式存储于装置的存储器中,以便于装置的处理器调用执行以上区间划分模块100、基准获取模块200、区间选择模块300及频率检测模块400对应的操作。
例如,在本发明检测时钟频率的装置的第一实施例(图4所示的实施例)中,区间选择模块300可以为装置的处理器,而区间划分模块100基准获取模块200及频率检测模块400的功能可以内嵌于该处理器中,也可以独立于处理器单独设置,也可以以软件的形式存储于存储器中,由处理器调用实现其功能。以上处理器可以为中央处理单元(CPU)、微处理器、单片机等。
请参见图4,为本发明第二实施例检测时钟频率的装置的组成示意图,该装置包括:
处理器110、存储器120、接口电路130及总线140,所述处理器110、存储器120、接口电路130通过总线140连接,其中,所述接口电路130用于所述装置与其他设备通信及传输数据,所述存储器120用于存储一组程序代码,所述处理器110用于调用所述存储器120中存储的程序代码,执行以下操作:
将已知的系统内部时钟频率范围划分为n个频率区间,每个频率区间对应一个频率检测模块,其中,n为大于或等于2的整数;
获取系统当前的内部时钟频率,作为基准时钟频率;
根据所述基准时钟频率选择频率区间对应的频率检测模块;
通过选择的频率检测模块,根据所述基准时钟频率的频偏范围对被检测时钟进行检测。
可选地,所述n的取值与所述时钟频率检测的精度要求正相关。
可选地,所述处理器110具体用于:
测量系统当前的内部时钟频率,作为基准时钟频率;或者
读取系统内部存储器中保存的时钟频率数据,作为基准时钟频率,所述时钟频率数据由外部频率仪测量系统当前的内部时钟频率得到,并通过硬件改写的方式存储在系统内部存储器中。
可选地,所述处理器110具体用于:
对所述被检测时钟进行高频检测,采用基准时钟对被检测时钟分频后的时钟进行计数采样得到第一统计值,采用基准时钟对正常时钟分频后的时钟进行采样计数得到第二统计值,比较所述第一统计值和第二统计值,若所述第一统计值大于所述第二统计值,则表明被检测时钟高频异常;
对所述被检测时钟进行低频检测,采用被检测时钟对基准时钟分频后的时钟进行计数采样得到第三统计值,采用被检测时钟对正常时钟分频后的时钟进行计数采样得到第四统计值,比较所述第三统计值和第四统计值,若所述第三统计值大于所述第四统计值,则表明被检测时钟低频异常。
可选地,所述处理器110还用于通过所述接口电路输出所述被检测时钟的时钟频率检测结果。
本实施例中介绍的检测时钟频率的装置可以用以实施本发明结合图1、图2介绍的方法实施例中的部分或全部流程,以及执行本发明结合图3介绍的装置实施例中的部分或全部功能,在此不再赘述。
本领域普通技术人员将会理解,本发明的各个方面、或各个方面的可能实现方式可以被具体实施为系统、方法或者计算机程序产品。此外,本发明的各方面、或各个方面的可能实现方式可以采用计算机程序产品的形式,计算机程序产品是指存储在计算机可读介质中的计算机可读程序代码。
计算机可读介质可以是计算机可读数据介质或者计算机可读存储介质。计算机可读存储介质包含但不限于电子、磁性、光学、电磁、红外或半导体系统、设备或者装置,或者前述的任意适当组合,如随机存取存储器(RAM)、只读存储器(ROM)、可擦除可编程只读存储器(EPROM或者快闪存储器)、光纤、便携式只读存储器(CD-ROM)。
计算机中的处理器读取存储在计算机可读介质中的计算机可读程序代码,使得处理器能够执行在流程图中每个步骤、或各步骤的组合中规定的功能动作;生成实施在框图的每一块、或各块的组合中规定的功能动作的装置。
计算机可读程序代码可以完全在用户的计算机上执行、部分在用户的计算机上执行、作为单独的软件包、部分在用户的本的计算机上并且部分在远程计算机上,或者完全在远程计算机或者服务器上执行。也应该注意,在某些替代实施方案中,在流程图中各步骤、或框图中各块所注明的功能可能不按图中注明的顺序发生。例如,依赖于所涉及的功能,接连示出的两个步骤、或两个块实际上可能被大致同时执行,或者这些块有时候可能被以相反顺序执行。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

Claims (10)

1.一种检测时钟频率的方法,其特征在于,包括:
将已知的系统内部时钟频率范围划分为n个频率区间,每个频率区间对应一个频率检测模块,其中,n为大于或等于2的整数;
获取系统当前的内部时钟频率,作为基准时钟频率;
根据所述基准时钟频率选择频率区间对应的频率检测模块;
通过选择的频率检测模块,根据所述基准时钟频率的频偏范围对被检测时钟进行检测。
2.如权利要求1所述的方法,其特征在于,所述n的取值与所述时钟频率检测的精度要求正相关。
3.如权利要求1所述的方法,其特征在于,所述获取系统当前的内部时钟频率,作为基准时钟频率,包括:
测量系统当前的内部时钟频率,作为基准时钟频率;或者
读取系统内部存储器中保存的时钟频率数据,作为基准时钟频率,所述时钟频率数据由外部频率仪测量系统当前的内部时钟频率得到,并通过硬件改写的方式存储在系统内部存储器中。
4.如权利要求1所述的方法,其特征在于,所述根据所述基准时钟频率的频偏范围对被检测时钟进行检测,包括:
对所述被检测时钟进行高频检测,采用基准时钟对被检测时钟分频后的时钟进行计数采样得到第一统计值,采用基准时钟对正常时钟分频后的时钟进行采样计数得到第二统计值,比较所述第一统计值和第二统计值,若所述第一统计值大于所述第二统计值,则表明被检测时钟高频异常;
对所述被检测时钟进行低频检测,采用被检测时钟对基准时钟分频后的时钟进行计数采样得到第三统计值,采用被检测时钟对正常时钟分频后的时钟进行计数采样得到第四统计值,比较所述第三统计值和第四统计值,若所述第三统计值大于所述第四统计值,则表明被检测时钟低频异常。
5.如权利要求1-4任一项所述的方法,其特征在于,还包括:
输出所述被检测时钟的时钟频率检测结果。
6.一种检测时钟频率的装置,其特征在于,包括:
区间划分模块,用于将已知的系统内部时钟频率范围划分为n个频率区间,每个频率区间对应一个频率检测模块,其中,n为大于或等于2的整数;
基准获取模块,用于获取系统当前的内部时钟频率,作为基准时钟频率;
区间选择模块,用于根据所述基准时钟频率选择频率区间对应的频率检测模块;
n个频率检测模块,用于被选中时,根据所述基准时钟频率的频偏范围对被检测时钟进行检测。
7.如权利要求6所述的装置,其特征在于,所述n的取值与所述时钟频率检测的精度要求正相关。
8.如权利要求6所述的装置,其特征在于,所述基准获取模块具体用于:
测量系统当前的内部时钟频率,作为基准时钟频率;或者
读取系统内部存储器中保存的时钟频率数据,作为基准时钟频率,所述时钟频率数据由外部频率仪测量系统当前的内部时钟频率得到,并通过硬件改写的方式存储在系统内部存储器中。
9.如权利要求6所述的装置,其特征在于,所述频率检测模块具体用于:
对所述被检测时钟进行高频检测,采用基准时钟对被检测时钟分频后的时钟进行计数采样得到第一统计值,采用基准时钟对正常时钟分频后的时钟进行采样计数得到第二统计值,比较所述第一统计值和第二统计值,若所述第一统计值大于所述第二统计值,则表明被检测时钟高频异常;
对所述被检测时钟进行低频检测,采用被检测时钟对基准时钟分频后的时钟进行计数采样得到第三统计值,采用被检测时钟对正常时钟分频后的时钟进行计数采样得到第四统计值,比较所述第三统计值和第四统计值,若所述第三统计值大于所述第四统计值,则表明被检测时钟低频异常。
10.如权利要求6-9任一项所述的装置,其特征在于,所述频率检测模块还用于输出所述被检测时钟的时钟频率检测结果。
CN201611024608.3A 2016-11-15 2016-11-15 一种检测时钟频率的方法及装置 Active CN108073806B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201611024608.3A CN108073806B (zh) 2016-11-15 2016-11-15 一种检测时钟频率的方法及装置
US15/812,992 US20180137276A1 (en) 2016-11-15 2017-11-14 Clock frequency detection method and apparatus
EP17201788.1A EP3321764A1 (en) 2016-11-15 2017-11-15 Clock frequency detection method and apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201611024608.3A CN108073806B (zh) 2016-11-15 2016-11-15 一种检测时钟频率的方法及装置

Publications (2)

Publication Number Publication Date
CN108073806A true CN108073806A (zh) 2018-05-25
CN108073806B CN108073806B (zh) 2021-08-20

Family

ID=60387853

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201611024608.3A Active CN108073806B (zh) 2016-11-15 2016-11-15 一种检测时钟频率的方法及装置

Country Status (3)

Country Link
US (1) US20180137276A1 (zh)
EP (1) EP3321764A1 (zh)
CN (1) CN108073806B (zh)

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1434057A2 (en) * 2002-12-25 2004-06-30 NEC Electronics Corporation Frequency detection circuit and data processing apparatus
JP3699540B2 (ja) * 1996-07-26 2005-09-28 株式会社ケーヒン 車両用マイクロコンピュータのクロック異常検出装置
US7003685B2 (en) * 2001-04-25 2006-02-21 Lg Electronics Inc. Apparatus of controlling supply of device drive clocks
US7472305B1 (en) * 2004-12-21 2008-12-30 National Semiconductor Corporation Method and apparatus for limiting the output frequency of an on-chip clock generator
CN103558753A (zh) * 2013-10-30 2014-02-05 福建星网锐捷网络有限公司 一种高分辨率时钟检测方法和装置
CN103647552A (zh) * 2013-12-03 2014-03-19 北京中电华大电子设计有限责任公司 一种时钟频率检测电路
CN105009455A (zh) * 2012-12-13 2015-10-28 相干逻辑公司 同步数字系统中对芯片间通信的多频率时钟漂移控制
US20160162001A1 (en) * 2014-12-04 2016-06-09 Samsung Electronics Co., Ltd. Method of operating semiconductor device

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3699540B2 (ja) * 1996-07-26 2005-09-28 株式会社ケーヒン 車両用マイクロコンピュータのクロック異常検出装置
US7003685B2 (en) * 2001-04-25 2006-02-21 Lg Electronics Inc. Apparatus of controlling supply of device drive clocks
EP1434057A2 (en) * 2002-12-25 2004-06-30 NEC Electronics Corporation Frequency detection circuit and data processing apparatus
US7472305B1 (en) * 2004-12-21 2008-12-30 National Semiconductor Corporation Method and apparatus for limiting the output frequency of an on-chip clock generator
CN105009455A (zh) * 2012-12-13 2015-10-28 相干逻辑公司 同步数字系统中对芯片间通信的多频率时钟漂移控制
CN103558753A (zh) * 2013-10-30 2014-02-05 福建星网锐捷网络有限公司 一种高分辨率时钟检测方法和装置
CN103647552A (zh) * 2013-12-03 2014-03-19 北京中电华大电子设计有限责任公司 一种时钟频率检测电路
US20160162001A1 (en) * 2014-12-04 2016-06-09 Samsung Electronics Co., Ltd. Method of operating semiconductor device

Also Published As

Publication number Publication date
EP3321764A1 (en) 2018-05-16
US20180137276A1 (en) 2018-05-17
CN108073806B (zh) 2021-08-20

Similar Documents

Publication Publication Date Title
US11748523B2 (en) Unauthorized connection detection apparatus, unauthorized connection detection method, and non-transitory computer-readable medium
CN105702595B (zh) 晶圆的良率判断方法以及晶圆合格测试的多变量检测方法
US7680627B2 (en) Plant operation data monitoring apparatus
KR102422220B1 (ko) 데이터 처리 방법, 데이터 처리 장치, 및 데이터 처리 프로그램을 기록한 컴퓨터 판독 가능한 기록 매체
CN104849360B (zh) 用于监测色谱仪的操作状态的系统
EP2762923B1 (en) Radiation meter
CN105488331B (zh) 数据处理方法及装置
CN112817807A (zh) 芯片检测方法、装置和存储介质
JP5824959B2 (ja) 異常診断装置
CN112163618A (zh) 一种设备故障的检测方法及检测系统
CN112001221A (zh) 一种结构平稳静态监测数据的跳值异常识别及处理方法、系统以及存储介质
US10773728B2 (en) Signal processing system and signal processing method for sensors of vehicle
KR20190096276A (ko) 데이터 처리 방법, 데이터 처리 장치, 및 데이터 처리 프로그램
CN108073806A (zh) 一种检测时钟频率的方法及装置
CN112540290A (zh) 一种时钟频率校准的测试方法、装置、存储介质和终端
CN106898031A (zh) 一种用于高精度光纤测量的抽丝方法
CN110766402A (zh) 交易顺序依赖漏洞检测方法、系统、电子装置及存储介质
CN103942403B (zh) 一种对海量变量进行筛选的方法及设备
KR101650887B1 (ko) 반도체 제조 공정에서 통계적 방법을 이용하여, 가스 누출을 감지하는 방법 장치
CN113808902A (zh) 一种干法刻蚀设备的腔体清理方法、装置、终端和介质
CN108269004B (zh) 产品寿命分析方法及终端设备
CN115428117A (zh) 通过等离子体频谱在动态等离子体条件下的过程控制和监控方法
CN116881672B (zh) 一种故障检测模型训练方法、装置、电子设备及存储介质
CN115576850B (zh) 数据指标测试方法、装置、电子设备及存储介质
EP2284693A1 (en) Wait instruction

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant