CN107994980A - 一种采用时钟乱序技术和混沌触发器的抗dpa攻击方法 - Google Patents
一种采用时钟乱序技术和混沌触发器的抗dpa攻击方法 Download PDFInfo
- Publication number
- CN107994980A CN107994980A CN201711165058.1A CN201711165058A CN107994980A CN 107994980 A CN107994980 A CN 107994980A CN 201711165058 A CN201711165058 A CN 201711165058A CN 107994980 A CN107994980 A CN 107994980A
- Authority
- CN
- China
- Prior art keywords
- chaos
- clock
- signal
- ctr
- gate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L9/00—Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
- H04L9/002—Countermeasures against attacks on cryptographic mechanisms
- H04L9/003—Countermeasures against attacks on cryptographic mechanisms for power analysis, e.g. differential power analysis [DPA] or simple power analysis [SPA]
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L9/00—Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
- H04L9/001—Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols using chaotic signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L9/00—Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
- H04L9/06—Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols the encryption apparatus using shift registers or memories for block-wise or stream coding, e.g. DES systems or RC4; Hash functions; Pseudorandom sequence generators
- H04L9/0618—Block ciphers, i.e. encrypting groups of characters of a plain text message using fixed encryption transformation
Landscapes
- Engineering & Computer Science (AREA)
- Computer Security & Cryptography (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Logic Circuits (AREA)
- Manipulation Of Pulses (AREA)
Abstract
本发明公开了一种采用时钟乱序技术和混沌触发器的抗DPA攻击方法,所述方法使用的基本模块单元包括随机控制信号产生模块、混沌触发器模块和时钟乱序电路模块,随机控制信号产生模块包括存储明文的寄存器组和时间计数器单元,在加密起始阶段,通过对两者操作产生伪随机控制信号,时钟乱序电路模块通过PLL产生三个带相位偏移时钟信号,并根据上述控制信号输出带相位偏移时钟信号用作驱动混沌触发器模块,混沌触发器模块由带置1功能的混沌单元和不带置1功能的混沌单元构成主从触发器电路,并在复位状态下完成电路的重构。本发明能够使存储关键数据的混沌触发器组在多次加密运算中,在数据被操作的时间点上产生紊乱并实现动态功耗的可控性变化。
Description
技术领域
本发明涉及信息安全和数字集成电路设计领域,具体涉及一种采用时钟乱序技术和混沌触发器的抗DPA攻击方法。
背景技术
在电子银行、金融、通信、军工等领域,信息安全扮演着一个重要的角色。随着人们对这些领域愈加依赖,信息安全的重要性更加不可忽略。为了信息更加安全且高效地传播,工程师一般会将一些加密算法集成在芯片内部来对关键信息进行加密处理。近年来提出的加密算法有DES(Data Encryption Standard,数据加密准则)、AES(Advanced EncryptionStandard,高级加密标准)、RSA、ECC(Elliptic Curves Cryptography,椭圆曲线密码算法)和HASH(哈希)等,这些加密算法通过复杂运算来对信息进行加密保护,从而使得攻击者无法在有效的时间内通过穷尽的方法破解信息。
上面提到的加密算法无疑是为信息安全作出了巨大的贡献,使得社会得到极大的发展,人民得到极大的便利。然而在加密算法高速发展的同时,一些不法分子为了获取在加密芯片内部的密钥信息,提出了不少破解密码的算法,随着加密技术的发展,破解密码的算法也随之高速发展。其中有被动攻击,主动攻击,入侵式攻击和半入侵式攻击等几种攻击方法。由于入侵式攻击或半入侵式攻击需要对芯片或设备进行拆解,并且利用高端精密仪器对其进行内部分析,所以这些攻击方法无疑需要巨大的成本。攻击者也可以利用主动攻击方法,对密码设备进行异常操作诱发并分析设备的异常行为来获得密码信息,但该方法需要攻击者非常熟悉电路的内部结构。在众多的攻击方法中,被动攻击中的旁道攻击方法最为突出,攻击者只需要通过收集在加密过程中芯片泄露的物理信息,如电磁辐射、功耗、时间等,这些在运行过程中获取的旁道信息蕴含着加密过程中使用的密钥信息,攻击者可以利用这些物理信息加以处理而获得密钥信息。在这些旁道攻击方法中,功耗分析攻击方法是研究得最多的一种,其中的DPA(差分功耗攻击)是最为突出且有效的攻击方法。攻击者通过输入大量的随机明文,收集芯片在加密过程中产生的功耗信息,通过利用数学统计的方法来分析功耗与密钥之间的相关性,从而得到隐藏的密钥信息。因为DPA攻击使用方便,成本低廉,且攻击者无需了解加密芯片的内部电路实现,所以DPA攻击对信息安全造成了极大的威胁。DPA攻击原理的前提是需要收集到的每一条由随机明文产生的功耗信息与密钥之间存在一定的相关性,相关性越大攻击越有效,并且每条功耗波形的攻击点需要严格对齐,这样在对功耗波形集合进行差分操作后,功耗与密钥间的相关性数值呈现在差分功耗波形的每个时间点上,通过比较差分波形上相关性数值波峰的高度可以确定猜测的密钥是否为真实的隐藏密钥。
在这样的技术背景下,基于DPA攻击的原理,加密算法设计者提出大量不同的防御方法,其中包括掩码法,伪电路随机功耗法,功耗均衡技术等。这些电路在抗DPA攻击的方法上作出了巨大的贡献,然而这些方法也存在一定的缺陷,例如增加了电路的面积或功耗,导致制作成本增加。
发明内容
本发明的目的是针对上述现有技术的不足,提供了一种采用时钟乱序技术和混沌触发器的抗DPA攻击方法。
本发明的目的可以通过如下技术方案实现:
一种采用时钟乱序技术和混沌触发器的抗DPA攻击方法,所述方法首先在每次加密运算起始,通过随机控制信号产生模块产生一个8比特的随机控制信号,在混沌触发器模块处于复位状态下时利用该产生的8比特随机控制信号中的一比特控制信号,对混沌触发器模块内部的混沌单元进行控制,在控制信号低电平下实现内部混沌单元与非输出,混沌触发器由与非门构成;在控制信号高电平下实现内部混沌单元或非输出,混沌触发器由或非门构成;从而实现混沌触发器的重构;电路处于复位状态下,利用该8比特随机控制信号的两位最低有效位,在PLL输出的三个带相位偏移时钟信号中选择一个时钟信号并用于驱动混沌触发器模块,实现时钟乱序电路模块中时钟的乱序输出。
进一步地,在每一次加密运算的初始阶段,首先要对混沌触发器模块进行复位,在复位状态下完成随机控制信号产生模块中随机控制信号的产生,以及混沌触发器的重构和时钟的乱序输出,完成后再进行加密运算。
进一步地,所述随机控制信号产生模块包括存储8比特明文的寄存器组和8比特的时间计数器单元,通过输入随机明文数据和时间计数实时数据获得8比特的随机控制信号,所述时间计数器单元独立于整体电路且不受全局复位信号的影响,所述8比特的随机控制信号按照如下公式获得:
其中,Ctr表示输出的8比特的随机控制信号,Plaintext表示输入的随机明文数据,Counter表示输入的时间计数实时数据,8比特的随机控制信号中的每一比特控制信号分别对接于每一比特数据的可重构的混沌触发器模块,且8比特的随机控制信号的两位最低有效位Ctr[1:0]对接于时钟乱序电路模块。
进一步地,所述时钟乱序电路模块通过PLL产生三个相位存在偏移的时钟信号,并通过8比特的随机控制信号的两位最低有效位Ctr[1:0]在混沌触发器模块复位状态下驱动时钟CP和实现时钟的乱序输出;输入时钟以及产生的三个相位存在偏移的时钟信号参数如下:输入时钟的时钟频率为50MHZ;PLL产生的时钟Outclk0,时钟频率为50MHz,相位偏移为0度;PLL产生的时钟Outclk1,时钟频率为50MHz,相位偏移为11.25度;PLL产生的时钟Outclk2,时钟频率为50MHz,相位偏移为22.5度;时钟乱序电路模块的输出如下:当Ctr[1:0]=2’b00时,全局时钟驱动信号输出为Outclk0和当Ctr[1:0]=2’b01时,全局时钟驱动信号输出为Outclk0和当Ctr[1:0]=2’b10时,全局时钟驱动信号输出为Outclk1和当Ctr[1:0]=2’b11时,全局时钟驱动信号输出为Outclk2和
进一步地,所述混沌触发器模块用于存储一比特数据,一个混沌触发器模块由六个带置1功能的混沌单元和两个不带置1功能的混沌单元组成,并形成主从触发器电路模块,其中四个带置1功能的混沌单元构成主触发器电路,主触发器电路在一比特控制信号Ctr为高电平的情况下利用时钟CP驱动,在一比特控制信号Ctr为低电平的情况下利用时钟驱动;另外两个带置1功能的混沌单元和两个不带置1功能的混沌单元构成从触发器电路,从触发器电路在一比特控制信号Ctr为高电平的情况下利用时钟驱动,在一比特控制信号Ctr为低电平的情况下利用时钟CP驱动;另外,所述混沌触发器模块在控制信号Set_n和Rst_n的控制下分别实现电路的异步置位和异步复位功能。
进一步地,所述带置1功能的混沌单元中的或非门U1的输入信号为A、B,或非门U2的输入信号为Ctr、A,或非门U3的输入信号为Ctr、B,或非门U4的输入信号为或非门U1、U2和U3的输出信号,与非门U5的输入信号为或非门U4的输出信号和置位复位控制信号Rst_Set;所述不带置1功能的混沌单元中或非门U1的输入信号为A、B,或非门U2的输入信号为Ctr、A,或非门U3的输入信号为Ctr、B,或非门U4的输入信号为或非门U1、U2和U3的输出信号,与非门U5的输入信号为或非门U4的输出信号;上述Ctr为来自随机控制信号产生模块的1比特的控制信号,混沌触发器模块在复位状态下,通过控制信号Ctr实现混沌电路的重构。
本发明与现有技术相比,具有如下优点和有益效果:
本发明所提出的一种采用时钟乱序技术和混沌触发器的抗DPA攻击方法通过运行过程中使能门级电路的个数产生变化而导致功耗随之变化,尽管在相同的明文输入,输入状态一致的前提下,其输出的功耗大小也不尽相同,功耗与隐藏密钥之间的相关性因此被削弱;而且由于纯数字组合的混沌逻辑电路,在面积方面并没有像现有技术的模拟混沌电路一样耗费大量的面积,在混沌触发器电路的基础上,使用了时钟乱序技术,使得攻击点产生偏移而导致DPA攻击在攻击过程中难以对准,达到削弱DPA攻击强度的目的,能够使存储关键数据的混沌触发器组在多次加密运算中,在数据被操作的时间点上产生紊乱并实现动态功耗的可控性变化,具有高安全性,搭建简单的特点。
附图说明
图1为本发明实施例一种采用时钟乱序技术和混沌触发器的抗DPA攻击方法的总示意图。
图2为本发明实施例时钟乱序电路模块产生的相位存在偏移的时钟信号仿真波形图。
图3为本发明实施例混沌触发器模块的电路结构图。
图4为本发明实施例中带置1功能的混沌单元电路结构图。
图5为本发明实施例中不带置1功能的混沌单元电路结构图。
图6为本发明实施例混沌触发器模块的仿真波形图。
具体实施方式
下面结合实施例及附图对本发明作进一步详细的描述,但本发明的实施方式不限于此。
实施例:
本实施例提供了一种采用时钟乱序技术和混沌触发器的抗DPA攻击方法,所述方法总示意图如图1所示,首先在每次加密运算起始,通过随机控制信号产生模块产生一个8比特的随机控制信号,在混沌触发器模块处于复位状态下时利用该产生的8比特随机控制信号中的一比特控制信号,对混沌触发器模块内部的混沌单元进行控制,在控制信号低电平下实现内部混沌单元与非输出,混沌触发器由与非门构成;在控制信号高电平下实现内部混沌单元或非输出,混沌触发器由或非门构成;从而实现混沌触发器的重构;电路处于复位状态下,利用该8比特随机控制信号的两位最低有效位,在PLL输出的三个带相位偏移时钟信号中选择一个时钟信号并用于驱动混沌触发器模块,实现时钟乱序电路模块中时钟的乱序输出。
所述随机控制信号产生模块包括存储8比特明文的寄存器组和8比特的时间计数器单元,通过输入随机明文数据和时间计数实时数据获得8比特的随机控制信号,所述时间计数器单元独立于整体电路且不受全局复位信号的影响,所述8比特的随机控制信号按照如下公式获得:
其中,Ctr表示输出的8比特的随机控制信号,Plaintext表示输入的随机明文数据,Counter表示输入的时间计数实时数据,8比特的随机控制信号中的每一比特控制信号分别对接于每一比特数据的可重构的混沌触发器模块,且8比特的随机控制信号的两位最低有效位Ctr[1:0]对接于时钟乱序电路模块。
所述时钟乱序电路模块通过PLL产生三个相位存在偏移的时钟信号,仿真波形图如图2所示,并通过8比特的随机控制信号的两位最低有效位Ctr[1:0]在混沌触发器模块复位状态下驱动时钟CP和实现时钟的乱序输出;输入时钟以及产生的三个相位存在偏移的时钟信号参数如下:输入时钟的时钟频率为50MHZ;PLL产生的时钟Outclk0,时钟频率为50MHz,相位偏移为0度;PLL产生的时钟Outclk1,时钟频率为50MHz,相位偏移为11.25度;PLL产生的时钟Outclk2,时钟频率为50MHz,相位偏移为22.5度;时钟乱序电路模块的输出如下:当Ctr[1:0]=2’b00时,全局时钟驱动信号输出为Outclk0和当Ctr[1:0]=2’b01时,全局时钟驱动信号输出为Outclk0和当Ctr[1:0]=2’b10时,全局时钟驱动信号输出为Outclk1和当Ctr[1:0]=2’b11时,全局时钟驱动信号输出为Outclk2和
所述混沌触发器模块的电路结构图如图3所示,用于存储一比特数据,一个混沌触发器模块由六个带置1功能的混沌单元和两个不带置1功能的混沌单元组成,并形成主从触发器电路模块,其中四个带置1功能的混沌单元构成主触发器电路,主触发器电路在一比特控制信号Ctr为高电平的情况下利用时钟CP驱动,在一比特控制信号Ctr为低电平的情况下利用时钟驱动;另外两个带置1功能的混沌单元和两个不带置1功能的混沌单元构成从触发器电路,从触发器电路在一比特控制信号Ctr为高电平的情况下利用时钟驱动,在一比特控制信号Ctr为低电平的情况下利用时钟CP驱动;另外,所述混沌触发器模块在控制信号Set_n和Rst_n的控制下分别实现电路的异步置位和异步复位功能。
所述带置1功能的混沌单元(电路结构图如图4所示)中的或非门U1的输入信号为A、B,或非门U2的输入信号为Ctr、A,或非门U3的输入信号为Ctr、B,或非门U4的输入信号为或非门U1、U2和U3的输出信号,与非门U5的输入信号为或非门U4的输出信号和置位复位控制信号Rst_Set;所述不带置1功能的混沌单元(电路结构图如图5所示)中的或非门U1的输入信号为A、B,或非门U2的输入信号为Ctr、A,或非门U3的输入信号为Ctr、B,或非门U4的输入信号为或非门U1、U2和U3的输出信号,与非门U5的输入信号为或非门U4的输出信号;上述Ctr为来自随机控制信号产生模块的1比特的控制信号,混沌触发器模块在复位状态下,通过控制信号Ctr实现混沌电路的重构。
两种混沌单元具体功能实现如下:
其中,Vnx1表示或非门U1输出信号,Vnx2表示或非门U2输出信号,Vnx3表示或非门U3输出信号;
带置1功能的混沌单元电路实现如下:
其中,Vout表示带置1功能的混沌单元输出信号,Set_Rst为置1控制信号,
不带置1功能的混沌单元电路实现如下:
其中,Vout表示不带置1功能的混沌单元输出信号,从上述两种混沌单元输出公式可知,在控制信号Ctr为高电平时混沌单元实现或非功能,控制信号Ctr为低电平时混沌单元实现与非功能。带置1功能的混沌单元在Set_Rst为低电平时实现置1输出功能。
利用混沌单元实现混沌触发器模块,该混沌触发器电路实现上升沿读取数据,通过控制信号Rst_n实现异步复位,通过控制信号Set_n实现异步置位。当控制信号Ctr为0时触发器电路由与非门实现,当控制信号Ctr为1时触发器电路由或非门实现;混沌触发器在复位状态下,通过Ctr实现混沌电路的重构。实现功能如表1所示:
输入 | Ctr | Rst_n | Set_n | 实现功能 | Q | Q_n |
D | x | 0 | 1 | 异步复位 | 0 | 1 |
D | x | 1 | 0 | 异步置位 | 1 | 0 |
D | 0 | 1 | 1 | 存储数据(与非门) | D | D |
D | 1 | 1 | 1 | 存储数据(或非门) | D | D |
表1
混沌触发器模块仿真波形如图6所示,电路实现上升沿数据读取,异步复位,异步置位功能以及在复位状态实现电路重构。
以上所述,仅为本发明专利较佳的实施例,但本发明专利的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明专利所公开的范围内,根据本发明专利的技术方案及其发明专利构思加以等同替换或改变,都属于本发明专利的保护范围。
Claims (6)
1.一种采用时钟乱序技术和混沌触发器的抗DPA攻击方法,其特征在于:所述方法首先在每次加密运算起始,通过随机控制信号产生模块产生一个8比特的随机控制信号,在混沌触发器模块处于复位状态下时利用该产生的8比特随机控制信号中的一比特控制信号,对混沌触发器模块内部的混沌单元进行控制,在控制信号低电平下实现内部混沌单元与非输出,混沌触发器由与非门构成;在控制信号高电平下实现内部混沌单元或非输出,混沌触发器由或非门构成;从而实现混沌触发器的重构;电路处于复位状态下,利用该8比特随机控制信号的两位最低有效位,在PLL输出的三个带相位偏移时钟信号中选择一个时钟信号并用于驱动混沌触发器模块,实现时钟乱序电路模块中时钟的乱序输出。
2.根据权利要求1所述的一种采用时钟乱序技术和混沌触发器的抗DPA攻击方法,其特征在于:在每一次加密运算的初始阶段,首先要对混沌触发器模块进行复位,在复位状态下完成随机控制信号产生模块中随机控制信号的产生,以及混沌触发器的重构和时钟的乱序输出,完成后再进行加密运算。
3.根据权利要求1所述的一种采用时钟乱序技术和混沌触发器的抗DPA攻击方法,其特征在于:所述随机控制信号产生模块包括存储8比特明文的寄存器组和8比特的时间计数器单元,通过输入随机明文数据和时间计数实时数据获得8比特的随机控制信号,所述时间计数器单元独立于整体电路且不受全局复位信号的影响,所述8比特的随机控制信号按照如下公式获得:
<mrow>
<mi>C</mi>
<mi>t</mi>
<mi>r</mi>
<mo>&lsqb;</mo>
<mn>7</mn>
<mo>:</mo>
<mn>0</mn>
<mo>&rsqb;</mo>
<mo>=</mo>
<mi>P</mi>
<mi>l</mi>
<mi>a</mi>
<mi>int</mi>
<mi>e</mi>
<mi>x</mi>
<mi>t</mi>
<mo>&lsqb;</mo>
<mn>7</mn>
<mo>:</mo>
<mn>0</mn>
<mo>&rsqb;</mo>
<mo>&CirclePlus;</mo>
<mi>C</mi>
<mi>o</mi>
<mi>u</mi>
<mi>n</mi>
<mi>t</mi>
<mi>e</mi>
<mi>r</mi>
<mo>&lsqb;</mo>
<mn>7</mn>
<mo>:</mo>
<mn>0</mn>
<mo>&rsqb;</mo>
</mrow>
其中,Ctr表示输出的8比特的随机控制信号,Plaintext表示输入的随机明文数据,Counter表示输入的时间计数实时数据,8比特的随机控制信号中的每一比特控制信号分别对接于每一比特数据的可重构的混沌触发器模块,且8比特的随机控制信号的两位最低有效位Ctr[1:0]对接于时钟乱序电路模块。
4.根据权利要求1所述的一种采用时钟乱序技术和混沌触发器的抗DPA攻击方法,其特征在于:所述时钟乱序电路模块通过PLL产生三个相位存在偏移的时钟信号,并通过8比特的随机控制信号的两位最低有效位Ctr[1:0]在混沌触发器模块复位状态下驱动时钟CP和实现时钟的乱序输出;输入时钟以及产生的三个相位存在偏移的时钟信号参数如下:输入时钟的时钟频率为50MHZ;PLL产生的时钟Outclk0,时钟频率为50MHz,相位偏移为0度;PLL产生的时钟Outclk1,时钟频率为50MHz,相位偏移为11.25度;PLL产生的时钟Outclk2,时钟频率为50MHz,相位偏移为22.5度;时钟乱序电路模块的输出如下:当Ctr[1:0]=2’b00时,全局时钟驱动信号输出为Outclk0和当Ctr[1:0]=2’b01时,全局时钟驱动信号输出为Outclk0和当Ctr[1:0]=2’b10时,全局时钟驱动信号输出为Outclk1和当Ctr[1:0]=2’b11时,全局时钟驱动信号输出为Outclk2和
5.根据权利要求1所述的一种采用时钟乱序技术和混沌触发器的抗DPA攻击方法,其特征在于:所述混沌触发器模块用于存储一比特数据,一个混沌触发器模块由六个带置1功能的混沌单元和两个不带置1功能的混沌单元组成,并形成主从触发器电路模块,其中四个带置1功能的混沌单元构成主触发器电路,主触发器电路在一比特控制信号Ctr为高电平的情况下利用时钟CP驱动,在一比特控制信号Ctr为低电平的情况下利用时钟驱动;另外两个带置1功能的混沌单元和两个不带置1功能的混沌单元构成从触发器电路,从触发器电路在一比特控制信号Ctr为高电平的情况下利用时钟驱动,在一比特控制信号Ctr为低电平的情况下利用时钟CP驱动;另外,所述混沌触发器模块在控制信号Set_n和Rst_n的控制下分别实现电路的异步置位和异步复位功能。
6.根据权利要求5所述的一种采用时钟乱序技术和混沌触发器的抗DPA攻击方法,其特征在于:所述带置1功能的混沌单元中的或非门U1的输入信号为A、B,或非门U2的输入信号为Ctr、A,或非门U3的输入信号为Ctr、B,或非门U4的输入信号为或非门U1、U2和U3的输出信号,与非门U5的输入信号为或非门U4的输出信号和置位复位控制信号Rst_Set;所述不带置1功能的混沌单元中或非门U1的输入信号为A、B,或非门U2的输入信号为Ctr、A,或非门U3的输入信号为Ctr、B,或非门U4的输入信号为或非门U1、U2和U3的输出信号,与非门U5的输入信号为或非门U4的输出信号;上述Ctr为来自随机控制信号产生模块的1比特的控制信号,混沌触发器模块在复位状态下,通过控制信号Ctr实现混沌电路的重构。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201711165058.1A CN107994980B (zh) | 2017-11-21 | 2017-11-21 | 一种采用时钟乱序技术和混沌触发器的抗dpa攻击方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201711165058.1A CN107994980B (zh) | 2017-11-21 | 2017-11-21 | 一种采用时钟乱序技术和混沌触发器的抗dpa攻击方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN107994980A true CN107994980A (zh) | 2018-05-04 |
CN107994980B CN107994980B (zh) | 2019-12-10 |
Family
ID=62031888
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201711165058.1A Active CN107994980B (zh) | 2017-11-21 | 2017-11-21 | 一种采用时钟乱序技术和混沌触发器的抗dpa攻击方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN107994980B (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110417537A (zh) * | 2019-07-29 | 2019-11-05 | 广西师范大学 | 一种混沌密码系统实现防旁路攻击的方法 |
CN112069514A (zh) * | 2020-08-13 | 2020-12-11 | 南京低功耗芯片技术研究院有限公司 | 基于寄存器随机分组的抗功耗攻击方法 |
CN112149065A (zh) * | 2020-09-16 | 2020-12-29 | 北京中电华大电子设计有限责任公司 | 一种软件防御故障注入方法 |
CN113343609A (zh) * | 2021-06-21 | 2021-09-03 | 中国人民解放军陆军炮兵防空兵学院 | 基于可公开的混沌流密码加密的通信保密电路设计方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1446345A (zh) * | 2000-07-11 | 2003-10-01 | 施蓝姆伯格系统公司 | 包含机密数据的数据处理装置 |
CN102710413A (zh) * | 2012-04-25 | 2012-10-03 | 杭州晟元芯片技术有限公司 | 一种抗dpa/spa攻击的系统和方法 |
US20130063179A1 (en) * | 2009-10-14 | 2013-03-14 | Chaologix, Inc. | Protecting data from decryption from power signature analysis in secure applications |
CN104616054A (zh) * | 2015-02-05 | 2015-05-13 | 成都市宏山科技有限公司 | 安全性能高的智能卡 |
CN105607687A (zh) * | 2015-12-22 | 2016-05-25 | 上海爱信诺航芯电子科技有限公司 | 一种抗旁路攻击的时钟串扰实现方法 |
-
2017
- 2017-11-21 CN CN201711165058.1A patent/CN107994980B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1446345A (zh) * | 2000-07-11 | 2003-10-01 | 施蓝姆伯格系统公司 | 包含机密数据的数据处理装置 |
US20130063179A1 (en) * | 2009-10-14 | 2013-03-14 | Chaologix, Inc. | Protecting data from decryption from power signature analysis in secure applications |
CN102710413A (zh) * | 2012-04-25 | 2012-10-03 | 杭州晟元芯片技术有限公司 | 一种抗dpa/spa攻击的系统和方法 |
CN104616054A (zh) * | 2015-02-05 | 2015-05-13 | 成都市宏山科技有限公司 | 安全性能高的智能卡 |
CN105607687A (zh) * | 2015-12-22 | 2016-05-25 | 上海爱信诺航芯电子科技有限公司 | 一种抗旁路攻击的时钟串扰实现方法 |
Non-Patent Citations (1)
Title |
---|
袁群: "可重构且抗DPA攻击的混沌逻辑电路研究", 《中国优秀硕士学位论文全文数据库 信息科技辑》 * |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110417537A (zh) * | 2019-07-29 | 2019-11-05 | 广西师范大学 | 一种混沌密码系统实现防旁路攻击的方法 |
CN112069514A (zh) * | 2020-08-13 | 2020-12-11 | 南京低功耗芯片技术研究院有限公司 | 基于寄存器随机分组的抗功耗攻击方法 |
CN112149065A (zh) * | 2020-09-16 | 2020-12-29 | 北京中电华大电子设计有限责任公司 | 一种软件防御故障注入方法 |
CN113343609A (zh) * | 2021-06-21 | 2021-09-03 | 中国人民解放军陆军炮兵防空兵学院 | 基于可公开的混沌流密码加密的通信保密电路设计方法 |
CN113343609B (zh) * | 2021-06-21 | 2023-07-07 | 中国人民解放军陆军炮兵防空兵学院 | 基于可公开的混沌流密码加密的通信保密电路设计方法 |
Also Published As
Publication number | Publication date |
---|---|
CN107994980B (zh) | 2019-12-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107994980A (zh) | 一种采用时钟乱序技术和混沌触发器的抗dpa攻击方法 | |
CN108521325B (zh) | 一种适用于系统数据全生命周期的防侧信道攻击方法 | |
CN106953875A (zh) | 基于多密钥流密码的顺序加密方法 | |
CN102509036B (zh) | 一种可重构密码处理器及抗功耗攻击方法 | |
CN103986571B (zh) | 一种智能卡多核处理器系统及其防御差分功耗分析的方法 | |
CN101034978B (zh) | 用于执行抵抗密码攻击的密码过程的方法和计算设备、以及数据处理系统 | |
CN105656619B (zh) | 一种aes加密方法和基于其的抗功耗攻击方法 | |
CN102970132B (zh) | 一种防止对分组算法进行功耗分析和电磁辐射分析的防护方法 | |
CN103916236B (zh) | 面向aes算法的抗功耗攻击方法及电路实现 | |
CN107769910A (zh) | 一种基于Latch PUF的抗边信道攻击DES防护方法及电路 | |
CN102710413A (zh) | 一种抗dpa/spa攻击的系统和方法 | |
CN103019648A (zh) | 一种带有数字后处理电路的真随机数发生器 | |
CN103560876A (zh) | 一种使用基于混沌的随机时钟的加密方法及装置 | |
Duan et al. | Differential power analysis attack and efficient countermeasures on PRESENT | |
CN104301095A (zh) | Des轮运算方法和电路 | |
CN103905182A (zh) | 基于动态改变中间数据存储位置的抗攻击方法及电路实现 | |
CN107154843A (zh) | 一种抗功耗攻击的sm4算法的硬件实现系统 | |
CN104283673A (zh) | 密码电路系统的随机动态电压调节抗攻击方法及电路系统 | |
CN107306180A (zh) | 加解密装置及其功率分析防御方法 | |
Arora et al. | FPGA implementation of low power and high speed hummingbird cryptographic algorithm | |
El-Moursy et al. | Chaotic clock driven cryptographic chip: Towards a DPA resistant AES processor | |
CN103246494A (zh) | 一种抵抗能量分析和错误攻击的安全模幂计算方法 | |
CN108650072A (zh) | 一种支持多种对称密码算法芯片及其抗攻击电路实现方法 | |
Mishra et al. | A Chaotic encryption algorithm: Robustness against Brute-force attack | |
Allam et al. | Security analysis of neural cryptography implementation |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |