CN107992159B - 一种三输出低温漂低功耗基准电压源 - Google Patents
一种三输出低温漂低功耗基准电压源 Download PDFInfo
- Publication number
- CN107992159B CN107992159B CN201810054560.3A CN201810054560A CN107992159B CN 107992159 B CN107992159 B CN 107992159B CN 201810054560 A CN201810054560 A CN 201810054560A CN 107992159 B CN107992159 B CN 107992159B
- Authority
- CN
- China
- Prior art keywords
- mos tube
- reference voltage
- electrode
- output
- drain electrode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000003990 capacitor Substances 0.000 claims description 35
- 238000000034 method Methods 0.000 claims description 11
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 3
- 229920005591 polysilicon Polymers 0.000 claims description 3
- 230000001105 regulatory effect Effects 0.000 description 2
- 238000004891 communication Methods 0.000 description 1
- 230000010485 coping Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 230000002401 inhibitory effect Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 230000010076 replication Effects 0.000 description 1
- 238000001228 spectrum Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F3/00—Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
- G05F3/02—Regulating voltage or current
- G05F3/08—Regulating voltage or current wherein the variable is dc
- G05F3/10—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
- G05F3/16—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
- G05F3/20—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
- G05F3/26—Current mirrors
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Nonlinear Science (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Control Of Electrical Variables (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
本发明公开一种三输出低温漂低功耗基准电压源,由并联于电源VDD与地GND之间的启动电路、电流产生电路和三输出基准电压产生电路组成。启动电路,用于在电源上电时提供启动电流,使基准电压源摆脱简并偏置点。电流产生电路,利用共源共栅电流镜提高电源电压抑制比和电压调整率,产生提供三输出基准电压产生电路的输入电流,为基准电压产生电路提供电流。三输出基准电压产生电路,用于产生低温漂的三个基准电压。本发明能够解决传统基准电压源电路的输出电压值单一,温漂系数较差,以及功耗较大的问题。
Description
技术领域
本发明涉及集成电路技术领域,具体涉及一种三输出低温漂低功耗基准电压源。
背景技术
随着无线通信业的高速发展,便携式电子产品的广泛应用,低功耗的电源变得愈发重要,而电压基准源作为电源的一个重要组成模块,基准电压源是ASIC的基础单元,因此要求基准电压源要具有极低的功耗和低温漂系数,以及应对恶劣环境的能力。提高基准电压源的性能和集成度一直是该领域的研究的热点。然而传统带隙基准电压源仅有一个电压输出值,采用同一种类型电阻、双极型三级管与运算放大器等产生基准电压,温漂系数不够好,功耗较大,芯片面积过大。
发明内容
本发明所要解决的是传统基准电压源电路的输出电压值单一,温漂系数较差,以及功耗较大的问题,提供一种三输出低温漂低功耗基准电压源。
为解决上述问题,本发明是通过以下技术方案实现的:
一种三输出低温漂低功耗基准电压源,包括基准电压源本体,基准电压源本体由并联于电源VDD与地GND之间的启动电路、电流产生电路和三输出基准电压产生电路组成;其中启动电路的输出端接电流产生电路的输入端,电流产生电路的输出端接三输出基准电压产生电路的输入端;所述三输出基准电压产生电路由MOS管M11-M19和电容C1-C3组成;MOS管M11、MOS管M12和MOS管M18的源极与电源VDD连接;MOS管M12、MOS管M11和MOS管M18的栅极连接后,作为三输出基准电压产生电路的输入端;MOS管M13栅极与漏极共接与MOS管M11的漏极连接,MOS管M13的源极与地GND连接;MOS管M14的栅极与漏极共接后与MOS管M12的漏极连接;MOS管M18的漏极与MOS管M19的源极连接;MOS管M14的源极、MOS管M15的漏极和栅极、以及MOS管M19的栅极和漏极相连后,作为整个基准电压源本体的第一输出端,输出基准电压Vref1;电容C1并联于MOS管M15的栅极与地GND之间;MOS管M15的源极、MOS管M16的漏极和栅极相连后,作为整个基准电压源本体的第二输出端,输出基准电压Vref2;电容C2并联于MOS管M16的栅极与地GND之间;MOS管M16的源极、MOS管M17的漏极和栅极相连后,作为整个基准电压源本体的第三输出端,输出基准电压Vref3;电容C3并联于MOS管M17的栅极与地GND之间;MOS管M17的源极与地GND连接。
上述方案中,三输出基准电压产生电路的MOS管M15为NMOS管,MOS管M19为PMOS管。
上述方案中,三输出基准电压产生电路的电容C1-C3为普通电容。
所述启动电路由MOS管M1-M4和电容C0组成;MOS管M1和MOS管M2的源极与电源VDD连接;MOS管M3的源极与地GND连接;MOS管M1的栅极与漏极共接后经电容C0与地GND相接;MOS管M2的栅极和MOS管M3的栅极共接后与MOS管M1的漏极连接;MOS管M2的漏极和MOS管M3的漏极共接后与MOS管M4的源极连接;MOS管M4的栅极与MOS管M3的栅极连接;MOS管M4的漏极作为启动电路的输出端。
上述方案中,启动电路的电容C0为普通电容。
所述电流产生电路由MOS管M5-M10和电阻R0组成;MOS管M5和MOS管M6的源极与电源VDD连接;MOS管M9的源极与地GND连接;MOS管M10的源极经电阻R0与地GND连接;MOS管M5的漏极与MOS管M7的漏极连接;MOS管M7的源极与MOS管M9的漏极连接;MOS管M6的漏极与MOS管M8的漏极连接;MOS管M8的源极与MOS管M10的漏极连接;MOS管M6的栅极与漏极共接后与MOS管M5的栅极连接;MOS管M7的栅极与漏极共接后与MOS管M8的栅极连接;MOS管M9的栅极与漏极共接后与MOS管M10的栅极连接;MOS管M5的漏极作为电流产生电路的输入端,MOS管M6的漏极作为电流产生电路的输出端。
上述方案中,电阻R0为高掺杂多晶硅电阻。
与现有技术相比,本发明具有如下特点:
1、同一个电路,同时输出三个具有低温漂不同电压值的基准电压,降低了生产成本。
2、采用NMOS管和PMOS管两个不同类型MOS管的相互匹配补偿,输出具有低温漂的基准电压。
3、利用同一支路具有不同温度系数的MOS管源漏压差输出具有低温漂的基准电压。
4、启动电路及电流产生电路电路较小,大大降低功耗。
附图说明
图1为一种三输出低温漂低功耗基准电压源的原理图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实例,并参照附图,对本发明进一步详细说明。
本发明提出一种三输出低温漂低功耗基准电压源,由并联于电源VDD与地GND之间的启动电路、电流产生电路和三输出基准电压产生电路组成。启动电路,用于在电源上电时提供启动电流,使基准电压源摆脱简并偏置点。电流产生电路,利用共源共栅电流镜提高电源电压抑制比和电压调整率,产生提供三输出基准电压产生电路的输入电流,为基准电压产生电路提供电流。三输出基准电压产生电路,用于产生低温漂的三个基准电压。
1.启动电路
所述启动电路包括MOS管M1-MOS管M4和电容C0。其中,MOS管M1和MOS管M2的源极与电源VDD连接。MOS管M3的源极与地GND连接。MOS管M1的栅极与漏极共接后经电容C0与地GND相接。MOS管M2的栅极和MOS管M3的栅极共接后与MOS管M1的漏极连接。MOS管M2的漏极和MOS管M3的漏极共接后与MOS管M4的源极连接。MOS管M4的栅极与MOS管M3的栅极连接。MOS管M4的漏极作为输出与电流产生电路连接。在本发明优选实施例中,启动电路的电容C0为普通电容。
启动电路,由MOS管M1栅漏短接,构成有源电阻,MOS管M2、MOS管M3构成反相器,用以隔离电源和MOS管M4的源极,经MOS管M4的漏极输出电流,用于在电源上电时使基准源摆脱简并偏置点。电路上电时,电源通过MOS管M1向电容C0充电,此时电容上极板电压为低电平,使得MOS管M3截止,MOS管M2导通,将电流通过MOS管M2、MOS管M4注入到电流产生电路中,电源向电容C0充电完成时,使得电容上极板电压为高电平,使得MOS管M3导通,MOS管M2截止,启动电路与基准源脱离,并将MOS管M4的源极电位被拉低到地,避免了与电源直接接触,减小了启动电路对基准源的影响。此启动电路不需要大电容、大电阻,正常工作无直流电流,减小面积降低功耗。
2.电流产生电路
所述电流产生电路包括MOS管M5-MOS管M10和电阻R0。其中,MOS管M5和MOS管M6的源极与电源VDD连接。MOS管M9的源极与地GND连接。MOS管M5的漏极与MOS管M7的漏极连接。MOS管M6的栅极与漏极共接后与MOS管M5的栅极连接,MOS管M8的漏极与MOS管M6的漏极连接。MOS管M6的漏极作为输出与电压产生电路连接。MOS管M7的栅极与漏极共接后与MOS管M8的栅极连接。MOS管M7的源极与MOS管M9的漏极连接。MOS管M8的源极与MOS管M10的漏极连接。MOS管M9的栅极与漏极共接后与MOS管M10的栅极连接。MOS管M10的源极经电阻R0与地GND连接。在本发明优选实施例中,电阻R0为高掺杂多晶硅电阻。
电流产生电路,利用工作在亚阈值区的MOS管M9、MOS管M10栅源电压差产生偏置电压,再通过电阻R1将偏置电压转化为电流产生电路的偏置电流,再通过共源共栅电流镜将偏置电流复制到基准电压产生电路中。采用共源共栅电流镜起到抑制电源噪声作用。
3.三输出基准电压产生电路
所述三输出基准电压产生电路包括MOS管M11-MOS管M19和电容C1-电容C3。其中,MOS管M11、MOS管M12和MOS管M18的源极与电源VDD连接。MOS管M13的源极和MOS管M17的源极与地GND连接。所述电容C1,并联于基准电压Vref3的输出端与地GND之间。所述电容C2,并联于基准电压Vref2的输出端与地GND之间。所述电容C3,并联于基准电压Vref1的输出端与地GND之间。其中,MOS管M11的栅极与电流产生电路连接。MOS管M12的栅极与MOS管M11的栅极连接。MOS管M13的栅极与漏极共接后与MOS管M11的漏极连接。MOS管M14的栅极与漏极共接后与MOS管M12的漏极连接。MOS管M14的源极与MOS管M15的漏极连接。MOS管M15的栅极与漏极共接后与MOS管M19的栅漏共接连接。MOS管M15的源极与MOS管M16的漏极连接。MOS管M16的栅极与漏极共接后与基准电压Vref2的输出端连接。MOS管M16的源极与MOS管M17的漏极连接。MOS管M17的栅极与漏极共接后与基准电压Vref3的输出端连接。MOS管M18的栅极与电流产生电路连接。MOS管M18的漏极与MOS管M19的源极连接。
三输出基准电压产生电路,通过电流产生电路对电流ID不同倍数的复制到I1、I2两条支路,并且NMOS管M15和PMOS管M19两个不同类型MOS管的相互匹配补偿,输出三输出基准电压产生电路具有低温漂的第一输出基准电压Vref1;通过I1支路上MOS管M12、M14、M16、M17源漏电压差与电流产生电路相调节,输出三输出基准电压产生电路具有低温漂的第一输出基准电压Vref2;通过MOS管M17栅漏短接输出三输出基准电压产生电路具有低温漂的第三输出基准电压Vref3。
在本发明优选实施例中,MOS管M13为3.3V的MOS管,MOS管M1-M12和M14-M19为1.8V的MOS管。MOS管M1、M2、M4、M5、M6、M11、M12、M18和M19为PMOS管,MOS管M3、M7、M 8、M 9、M10、M13、M14、M15、M16和M17为NMOS管。
本发明旨在解决现有电源存在的输出电压值单一,温漂系数较差,功耗较大、芯片面积过大、抗干扰能力差、器件与标准CMOS基准电压源不匹配和性能欠佳的问题。主要由四部分构成:(1)启动电路,用于电源上电时提供电流,使基准电压源摆脱简并偏置点,不需要大面积电容、大阻值电阻,正常工作后无直流电流,启动电路和核心电路脱离,减小面积降低功耗。(2)电流产生电路,利用工作在亚阈值区的MOS管栅源电压差产生偏置电压,再通过电阻将偏置电压转化为偏置电流采用共源共栅电流镜起到抑制电源噪声作用。(3)三输出基准电压产生电路,利用电流镜复制电流产生电路电流ID到I1、I2两条支路,并且NMOS管和PMOS管两个不同类型MOS管的相互匹配补偿,输出三输出基准电压产生电路具有低温漂的第一输出基准电压Vref1;通过I1支路上MOS管源漏电压差与电流产生电路相调节,输出三输出基准电压产生电路具有低温漂的第一输出基准电压Vref2;通过MOS管栅漏短接输出三输出基准电压产生电路具有低温漂的第三输出基准电压Vref3。
0.18-um CMOS工艺标准下,在Cadence Spectre仿真器中,本三输出低温漂基准电压源,Vref1输出在-20—138℃的温度范围内具有30.2ppm/℃的温度系数,电源电压抑制比在低频时为-35dB,在高频时为-44dB;Vref2输出在-50—150℃的温度范围内具有22.5ppm/℃的温度系数,电源电压抑制比在低频时为-45dB,在高频时为-76dB;Vref3输出在-20—150℃的温度范围内具有17.3ppm/℃的温度系数,电源电压抑制比在低频时为-54dB,在高频时为-125dB;其功耗为521nW。本发明的与传统电路相比较启动电路及电流产生电路电路较小,大大降低功耗。同一个电路,同时输出三个具有低温漂不同电压值的基准电压,降低了生产成本。采用NMOS管和PMOS管两个不同类型MOS管的相互匹配补偿,输出具有低温漂的基准电压。利用同一支路具有不同温度系数的MOS管源漏压差输出具有低温漂的基准电压。
需要说明的是,尽管以上本发明所述的实施例是说明性的,但这并非是对本发明的限制,因此本发明并不局限于上述具体实施方式中。在不脱离本发明原理的情况下,凡是本领域技术人员在本发明的启示下获得的其它实施方式,均视为在本发明的保护之内。
Claims (6)
1.一种三输出低温漂低功耗基准电压源,包括基准电压源本体,其特征是,基准电压源本体由并联于电源VDD与地GND之间的启动电路、电流产生电路和三输出基准电压产生电路组成;其中启动电路的输出端接电流产生电路的输入端,电流产生电路的输出端接三输出基准电压产生电路的输入端;
所述三输出基准电压产生电路由MOS管M11- M19和电容C1- C3组成;其中MOS管M15为NMOS管,MOS管M19为PMOS管;MOS管M11、MOS管M12和MOS管M18的源极与电源VDD连接;MOS管M12、MOS管M11和MOS管M18的栅极连接后,作为三输出基准电压产生电路的输入端;MOS管M13栅极与漏极共接与MOS管M11的漏极连接,MOS管M13的源极与地GND连接;MOS管M14的栅极与漏极共接后与MOS管M12的漏极连接;MOS管M18的漏极与MOS管M19的源极连接;MOS管M14的源极、MOS管M15的漏极和栅极、以及MOS管M19的栅极和漏极相连后,作为整个基准电压源本体的第一输出端,输出基准电压Vref1;电容C3并联于MOS管M15的栅极与地GND之间;MOS管M15的源极、MOS管M16的漏极和栅极相连后,作为整个基准电压源本体的第二输出端,输出基准电压Vref2;电容C2并联于MOS管M16的栅极与地GND之间;MOS管M16的源极、MOS管M17的漏极和栅极相连后,作为整个基准电压源本体的第三输出端,输出基准电压Vref3;电容C1并联于MOS管M17的栅极与地GND之间;MOS管M17的源极与地GND连接。
2.根据权利要求1所述的一种三输出低温漂低功耗基准电压源,其特征是,三输出基准电压产生电路的电容C1- C3为普通电容。
3.根据权利要求1所述的一种三输出低温漂低功耗基准电压源,其特征是,所述启动电路由MOS管M1- M4和电容C0组成;MOS管M1和MOS管M2的源极与电源VDD连接;MOS管M3的源极与地GND连接;MOS管M1的栅极与漏极共接后经电容C0与地GND相接;MOS管M2的栅极和MOS管M3的栅极共接后与MOS管M1的漏极连接;MOS管M2的漏极和MOS管M3的漏极共接后与MOS管M4的源极连接;MOS管M4的栅极与MOS管M3的栅极连接;MOS管M4的漏极作为启动电路的输出端。
4.根据权利要求3所述的一种三输出低温漂低功耗基准电压源,其特征是,启动电路的电容C0为普通电容。
5.根据权利要求1所述的一种三输出低温漂低功耗基准电压源,其特征是,所述电流产生电路由MOS管M5-M10和电阻R0组成;MOS管M5和MOS管M6的源极与电源VDD连接;MOS管M9的源极与地GND连接;MOS管M10的源极经电阻R0与地GND连接;MOS管M5的漏极与MOS管M7的漏极连接;MOS管M7的源极与MOS管M9的漏极连接;MOS管M6的漏极与MOS管M8的漏极连接;MOS管M8的源极与MOS管M10的漏极连接;MOS管M6的栅极与漏极共接后与MOS管M5的栅极连接;MOS管M7的栅极与漏极共接后与MOS管M8的栅极连接;MOS管M9的栅极与漏极共接后与MOS管M10的栅极连接;MOS管M5的漏极作为电流产生电路的输入端,MOS管M6的漏极作为电流产生电路的输出端。
6.根据权利要求5所述的一种三输出低温漂低功耗基准电压源,其特征是,电阻R0为高掺杂多晶硅电阻。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810054560.3A CN107992159B (zh) | 2018-01-19 | 2018-01-19 | 一种三输出低温漂低功耗基准电压源 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810054560.3A CN107992159B (zh) | 2018-01-19 | 2018-01-19 | 一种三输出低温漂低功耗基准电压源 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN107992159A CN107992159A (zh) | 2018-05-04 |
CN107992159B true CN107992159B (zh) | 2023-11-03 |
Family
ID=62041307
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810054560.3A Active CN107992159B (zh) | 2018-01-19 | 2018-01-19 | 一种三输出低温漂低功耗基准电压源 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN107992159B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109283963B (zh) * | 2018-11-06 | 2024-06-14 | 拓尔微电子股份有限公司 | 一种uvlo保护电路 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5602466A (en) * | 1994-02-22 | 1997-02-11 | Motorola Inc. | Dual output temperature compensated voltage reference |
CN101840240A (zh) * | 2010-03-26 | 2010-09-22 | 东莞电子科技大学电子信息工程研究院 | 一种可调式多值输出的基准电压源 |
CN102609031A (zh) * | 2012-03-09 | 2012-07-25 | 深圳创维-Rgb电子有限公司 | 一种高度集成的低功耗基准源 |
CN203311292U (zh) * | 2013-06-04 | 2013-11-27 | 中科院微电子研究所昆山分所 | 一种多输出基准电压源 |
CN104090626A (zh) * | 2014-07-03 | 2014-10-08 | 电子科技大学 | 一种高精度多输出电压缓冲器 |
CN106569538A (zh) * | 2016-11-07 | 2017-04-19 | 李卫国 | 一种可调的多路输出基准源电路 |
CN207742590U (zh) * | 2018-01-19 | 2018-08-17 | 桂林电子科技大学 | 一种三输出低温漂低功耗基准电压源 |
-
2018
- 2018-01-19 CN CN201810054560.3A patent/CN107992159B/zh active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5602466A (en) * | 1994-02-22 | 1997-02-11 | Motorola Inc. | Dual output temperature compensated voltage reference |
CN101840240A (zh) * | 2010-03-26 | 2010-09-22 | 东莞电子科技大学电子信息工程研究院 | 一种可调式多值输出的基准电压源 |
CN102609031A (zh) * | 2012-03-09 | 2012-07-25 | 深圳创维-Rgb电子有限公司 | 一种高度集成的低功耗基准源 |
CN203311292U (zh) * | 2013-06-04 | 2013-11-27 | 中科院微电子研究所昆山分所 | 一种多输出基准电压源 |
CN104090626A (zh) * | 2014-07-03 | 2014-10-08 | 电子科技大学 | 一种高精度多输出电压缓冲器 |
CN106569538A (zh) * | 2016-11-07 | 2017-04-19 | 李卫国 | 一种可调的多路输出基准源电路 |
CN207742590U (zh) * | 2018-01-19 | 2018-08-17 | 桂林电子科技大学 | 一种三输出低温漂低功耗基准电压源 |
Non-Patent Citations (3)
Title |
---|
a dual-output voltage reference for high-accuracy pipelined ADC;Dongfang Cheng 等;《2008 international conference on electronic packaging technology & High Density Packaging》;全文 * |
一种低功耗多输出带隙电压基准源电路的设计;张珂铭;《企业技术开发》;第34卷(第27期);全文 * |
一种新型低功耗的多输出带隙基准电路;何伟欣 等;《科技通报》;第32卷(第8期);全文 * |
Also Published As
Publication number | Publication date |
---|---|
CN107992159A (zh) | 2018-05-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107967022B (zh) | 一种双输出低温漂基准电压源 | |
CN107066015B (zh) | 一种全共栅共源基准电压源 | |
CN108897365A (zh) | 一种高精度电流模式基准电压源 | |
CN103412595A (zh) | 一种基于ptat电流的低电源依赖性带隙基准电压电路设计 | |
CN104111682A (zh) | 低功耗、低温度系数基准源电路 | |
CN108964620B (zh) | 一种基于折叠式Cascode结构的有源电感 | |
CN104090625B (zh) | 一种用于低电源电压的电流镜 | |
CN205139757U (zh) | 一种亚阈值全cmos基准电压源 | |
CN111158422A (zh) | 一种零温度系数偏置点的基准电压源 | |
US7295072B2 (en) | Amplifier circuit | |
CN207742590U (zh) | 一种三输出低温漂低功耗基准电压源 | |
JP6588878B2 (ja) | 高周波半導体増幅回路 | |
CN107992159B (zh) | 一种三输出低温漂低功耗基准电压源 | |
CN109828630B (zh) | 一种与温度无关的低功耗基准电流源 | |
CN111796624B (zh) | 一种超高电源纹波抑制比cmos电压基准电路 | |
CN206696736U (zh) | 一种全共栅共源基准电压源 | |
CN110879625B (zh) | 一种超低线性灵敏度的cmos电压基准电路 | |
CN108983858B (zh) | 一种高电源抑制比耗尽基准电压源 | |
CN111796625A (zh) | 一种超低功耗cmos电压基准电路 | |
CN115357085B (zh) | 一种自偏置cmos电压基准源及确定线性灵敏度及电源抑制比的方法 | |
CN111010151B (zh) | 一种基于深阱mos管的超低电压冷启动振荡器延迟单元 | |
CN108616264B (zh) | 一种高品质因数的有源电感 | |
CN112953416B (zh) | 一种宽工作电压的cmos射频放大器 | |
CN210137304U (zh) | 一种带温度补偿的内置Regulator电路 | |
CN207742591U (zh) | 一种双输出低温漂基准电压源 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |