CN107888442A - 一种端口速率确定方法以及计算机设备 - Google Patents
一种端口速率确定方法以及计算机设备 Download PDFInfo
- Publication number
- CN107888442A CN107888442A CN201610876824.4A CN201610876824A CN107888442A CN 107888442 A CN107888442 A CN 107888442A CN 201610876824 A CN201610876824 A CN 201610876824A CN 107888442 A CN107888442 A CN 107888442A
- Authority
- CN
- China
- Prior art keywords
- port
- speed
- negotiated
- negotiated speed
- total bandwidth
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L43/00—Arrangements for monitoring or testing data switching networks
- H04L43/08—Monitoring or testing based on specific metrics, e.g. QoS, energy consumption or environmental parameters
- H04L43/0876—Network utilisation, e.g. volume of load or congestion level
- H04L43/0894—Packet rate
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/382—Information transfer, e.g. on bus using universal interface adapter
- G06F13/385—Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4004—Coupling between buses
- G06F13/4022—Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4265—Bus transfer protocol, e.g. handshake; Synchronisation on a point to point bus
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/28—Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
- H04L12/40—Bus networks
- H04L12/4013—Management of data rate on the bus
- H04L12/40136—Nodes adapting their rate to the physical link properties
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L41/00—Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
- H04L41/08—Configuration management of networks or network elements
- H04L41/0896—Bandwidth or capacity management, i.e. automatically increasing or decreasing capacities
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L43/00—Arrangements for monitoring or testing data switching networks
- H04L43/08—Monitoring or testing based on specific metrics, e.g. QoS, energy consumption or environmental parameters
- H04L43/0876—Network utilisation, e.g. volume of load or congestion level
- H04L43/0882—Utilisation of link capacity
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D30/00—Reducing energy consumption in communication networks
- Y02D30/50—Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Environmental & Geological Engineering (AREA)
- Quality & Reliability (AREA)
- Mathematical Physics (AREA)
- Computer Hardware Design (AREA)
- Communication Control (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Abstract
本申请提供了一种端口速率确定方法,用于确定SAS端口的通道传输速率,包括:对于一个包括N个物理通道的端口,计算机设备确定该N个物理通道的M个互不相同的协商速率;分别确定该M个互不相同的协商速率对应的M个端口总带宽;将该M个端口总带宽中,最大的端口总带宽对应的协商速率,确定为端口的通道传输速率。本申请不再使用最低协商速率作为端口的通道传输速率,而是将最大端口总带宽对应的协商速率确定为端口的通道传输速率,这样能够最大的发挥整个端口的传输性能,提高数据的传输效率。本申请还提供了相关的计算机设备。
Description
技术领域
本申请涉及计算机领域,尤其涉及一种端口速率确定方法以及计算机设备。
背景技术
串行连接小型计算机系统接口(英文:serial attached small computer systeminterface,缩写:Serial Attached SCSI,简称:SAS)是一种智能的通用接口标准,用于计算机内部模块之间的通信连接,以及计算机与其它外接设备(如硬盘、光驱等)之间的连接。在SAS标准中,数据的发送端(英文:initiator)与接收端(英文:target)之间通过建立点对点连接,选择一个合适的物理通道进行数据传输。采用SAS标准的物理通道在使用之前,一般需要先通过速率协商方法来协商各物理通道传输数据的速率。所协商的速率,即协商速率用于表示每个物理通道进行数据传输时能够传输的最大速率,即物理通道能够以低于或等于协商速率的速度进行数据传输,但无法以高于协商速率的速度进行数据传输。
SAS标准在物理通道的基础上,还进一步的定义了端口(英文:port)的概念。具体的,一个端口中可以集成有多个物理通道,使用该端口的设备能够在该端口内的任意物理通道上传输数据。SAS端口由计算机设备来控制,若发送端有数据待传输,则计算机设备设定该数据的通道传输速率,然后端口随机选择一个可用的物理通道,并在选择的物理通道上以设定的通道传输速率传输该数据。通过将多个物理通道集成到一个端口内,能够提高数据的发送端和接收端之间的有效带宽,进而提升数据传输效率。
但是,同一端口中不同物理通道的协商速率可能相同也可能不同,这就给计算机设备设定数据的传输速率带来了麻烦。举例来说,若计算机设备将通道传输速率设定的较高,则一旦端口在数据传输时选择了协商速率比设定的通道传输速率小的物理通道传输数据,就会造成数据传输失败。为了减少数据传输失败的几率,现阶段的技术中计算机设备一般将通道传输速率设置为各物理通道的协商速率中最低的协商速率。但是这样得到的端口的传输总带宽最小,数据传输的效率不够理想。
发明内容
本申请提供了一种端口速率确定方法,用于确定SAS端口的通道传输速率。本申请还提供了相关的计算机设备。
本申请第一方面提供了一种端口速率确定方法,包括:对于一个包括N个物理通道的端口,计算机设备确定该N个物理通道的M个协商速率,协商速率为端口在与对端端口建立连接时,每个物理通道所协商的通讯速率。计算机设备分别确定该M个互不相同的协商速率对应的M个端口总带宽,该M个协商速率中,第i个协商速率对应的端口总带宽为:将第i个协商速率设定为端口的通道传输速率时,端口达到的总带宽。计算机设备将该M个端口总带宽中,最大的端口总带宽对应的协商速率,设定为端口的通道传输速率。本实施例不再使用最低协商速率作为端口的通道传输速率,而是将最大端口总带宽对应的协商速率确定为端口的通道传输速率,这样能够得到最大的端口总带宽,提高数据的传输效率。
可选的,第i个协商速率对应的端口的总带宽为:协商速率不低于该第i个协商速率的物理通道的个数,与该第i个协商速率的乘积。
可选的,计算机设备在设定了端口的通道传输速率后,关闭端口中协商速率小于通道传输速率的物理通道。关闭后的物理通道不再可用,这样在后续选择传输数据的物理通道时,就不会选择到协商速率小于通道传输速率的物理通道,能够大大减小数据传输失败的发生几率。
可选的,计算机设备在设定了端口的通道传输速率后,将协商速率大于设定的通道传输速率的物理通道的协商速率降低到该通道传输速率。这样各个物理通道的协商速率相同,端口随机选定一个物理通道用于传输数据即可,计算机设备无需选择物理通道。这样就减少了速率确定装置计算机设备的计算量,均衡了各物理通道的使用频率。
可选的,若最大端口总带宽对应两个或两个以上的协商速率,则计算机设备选择该两个或两个以上的协商速率中,最低的协商速率作为通道传输速率。这样能够保证更多的物理通道被使用而无需关闭,均衡了各物理通道之间承载的负担。
本申请第二方面提供了一种计算机设备,包括用于与对端进行数据传输的端口。该端口包括N个物理通道,该计算机设备还包括:协商速率确定模块,用于该N个物理通道中每个物理通道的协商速率,得到互不相同的M协商速率,其中N为大于1的正整数,M为不大于N的正整数。协商速率用于表示端口与对端端口建立连接时,每个物理通道所协商的通讯速率。计算机设备还包括端口带宽计算模块,用于确定该M个协商速率中每个协商速率对应的端口总带宽。该M个协商速率中的第i个协商速率对应的端口总带宽为:以第i个协商速率作为端口的通道传输速率时,端口所能达到的总带宽。其中通道传输速率用于表示端口中的每个物理通道传输数据的实际速率。计算机设备还包括通道速率控制模块,用于将该M个协商速率对应的端口总带宽中,最大的端口总带宽对应的协商速率设定为端口的通道传输速率。本申请提供的计算机设备不再使用最低协商速率作为端口的通道传输速率,而是将最大端口总带宽对应的协商速率确定为端口的通道传输速率,这样能够得到最大的端口总带宽,提高数据的传输效率。
可选的,第i个协商速率对应的端口的总带宽具体为:协商速率不低于该第i个协商速率的物理通道的个数,与该第i个协商速率的乘积。
可选的,通道速率控制模块还用于:关闭端口中协商速率小于通道传输速率的物理通道。关闭后的物理通道不再可用,这样在后续选择传输数据的物理通道时,就不会选择到协商速率小于通道传输速率的物理通道,能够大大减小数据传输失败的发生几率。
可选的,通道速率控制模块还用于:将端口中协商速率大于通道传输速率的物理通道降速,使其协商速率降低到通道传输速率。这样端口中可用的物理通道的协商速率相同,能够均衡的利用各物理通道的传输性能。
可选的,若该M个端口总带宽中最大的端口总带宽对应两个或两个以上的协商速率,则通道速率设定模块可以选择该两个或两个以上的协商速率中,最低的协商速率作为通道传输速率。选择低协商速率作为通道传输速率,能够保证更多的物理通道被使用而无需关闭,均衡了各物理通道之间承载的负担。
本申请第三方面提供了一种计算机设备,包括处理器、存储器、以及通信接口。通过调用存储器中存储的程序代码,处理器用于执行本申请第一方面提供的端口速率确定方法。
附图说明
图1为SAS端口的结构示意图;
图2为本申请提供的计算机设备一个实施例结构图;
图3为本申请提供的端口速率确定方法一个实施例流程图;
图4为本申请提供的计算机设备一个实施例结构图。
具体实施方式
本申请提供了一种端口速率确定方法,用于确定SAS端口的通道传输速率。本申请还提供了相关的计算机设备,以下将分别进行描述。
SAS端口一般集成在SAS接口卡上,SAS接口卡由计算机设备上运行的程序软件来控制。SAS接口卡可以作为计算机设备或设置有计算机设备的设备的外设接口,并通过快速外设部件互连标准(英文:peripheral component interconnect express,缩写:PCIE)方式与计算机设备相连。
图1是SAS标准所定义的端口的一个示意图。从图1可以看出,一个端口可以包括多个物理通道。当端口与对端端口建立连接后,端口的电信号发生变化,进而触发计算机设备进行速率协商,每个物理通道所协商的通讯速率即为该每个物理通道的协商速率。每个物理通道的协商速率可以相同也可以不同。物理通道常用的协商速率有12G比特每秒(英文:bits per second,缩写:bps)、6G bps、3G bps等,图1仅以协商速率从左向右依次为12Gbps、6G bps、6G bps、3G bps的4个物理通道所组成的端口为例进行描述。若发送端有数据要在SAS端口上传输,则一般先通过计算机设备确定端口的通道传输速率,然后在端口上的任一物理通道上以确定的通道传输速率传输该数据。
本申请提供的计算机设备可以由图2所示的计算机设备200实现。计算机设备200包括处理器201、存储器202、通信接口203。可选的,还包括总线204。处理器201、存储器202和通信接口203可以通过总线204实现彼此之间的通信连接。当然,也可以通过无线传输等其他手段实现通信
存储器202可以包括易失性存储器(英文:volatile memory),例如随机存取存储器(英文:random-access memory,缩写:RAM);也可以包括非易失性存储器(英文:non-volatile memory),例如只读存储器(英文:read-only memory,缩写:ROM),快闪存储器(英文:flash memory),硬盘(英文:hard disk drive,缩写:HDD)或固态硬盘(英文:solidstate disk,缩写:SSD);存储器202还可以包括上述种类的存储器的组合。在通过软件来实现本申请提供的技术方案时,用于实现本申请提供的端口速率确定方法的程序代码可以保存在存储器202中,并由处理器201来执行。
通信接口203用于与SAS接口卡相连,一般采用与SAS接口卡相匹配的PCIE接口,也可以采用其它接口,本申请中不做限定。
处理器201可以为CPU、数字信号处理(英文:digital signal processing,缩写:DSP)、专用集成电路(英文:application specific integrated circuit,缩写:ASIC)、现场可编程门阵列(英文:field-programmable gate array,缩写:FPGA)、硬件芯片等具有处理功能的硬件单元中的任意一种或几种的组合。通过调用存储器202中的程序代码,处理器201运行存储器202中的程序代码以执行图3所示的端口速率确定方法。
端口速率确定方法如图3所示,适用于计算机设备。其中,计算机设备包括用于与对端进行数据传输的端口,所述端口速率确定方法包括:
301、获取端口的N个物理通道的M个协商速率;
本实施例以包括N个物理通道的端口为例来进行说明,N为大于1的正整数。计算机设备获取该N个物理通道中每个物理通道的协商速率。具体的,计算机设备可以通过速率协商来确定每个物理通道的协商速率,也可以通过其它方式获取每个物理通道的协商速率,本实施例中不做限定。
该N个物理通道的协商速率可能互不相同,也可能有部分物理通道的协商速率相同。故计算机设备确定该N个物理通道的协商速率,共能得到M个互不相同的协商速率,其中M为不大于N的正整数。具体的,若该N个物理通道的协商速率互不相同,则N=M。若有部分物理通道的协商速率相同,则M<N。
以图1所示的端口举例来说:4个物理通道的协商速率依次为12G bps、6G bps、6Gbps、3G bps,则共确定3个互不相同的协商速率,依次为12G bps、6G bps、3G bps。
302、确定该M个协商速率中每个协商速率对应的端口总带宽;
计算机设备在确定了M个不同的协商速率后,确定该M个不同的协商速率对应的端口总带宽。本实施例中,该M个协商速率中的第i个协商速率对应的端口总带宽为:以第i个协商速率作为端口的通道传输速率时,端口所能达到的总带宽。其中,端口的通道传输速率指的是端口选择该N个物理通道的中的任一物理通道传输数据的速度。i为不大于M的正整数。
可以理解的,在以第i个协商速率作为端口的通道传输速率时,协商速率低于该第i个协商速率的物理通道无法传输数据;协商速率等于或高于该第i个协商速率的物理通道能够正常传输数据。故第i个协商速率对应的端口的总带宽为:协商速率不低于该第i个协商速率的物理通道的个数,与该第i个协商速率的乘积。
以图1所示的端口举例来说:4个物理通道的协商速率依次为12G bps、6G bps、6Gbps、3G bps,步骤201中确定3个互不相同的协商速率依次为12G bps、6G bps、3G bps。若以第1个协商速率12G bps作为通道传输速率,则第1个物理通道可用,第2个至第4个物理通道的协商速率小于12G bps,无法以12G bps来传输数据,故第2个至第4个物理通道不可用,因此协商速率12G bps对应的端口总带宽为12G bps。若以第2个协商速率6G bps作为通道传输速率,则第1个至第3个物理通道可用,第4个物理通道的协商速率小于6G bps故不可用,因此协商速率6G bps对应的端口总带宽为6G bps×3=18G bps。若以第3个协商速率3Gbps作为通道传输速率,则第1个至第4个物理通道均可用,因此协商速率3G bps对应的端口总带宽为3G bps×4=12G bps。
计算机设备按照确定第i个协商速率对应的端口总带宽相同的方法,确定该M个协商速率中每个协商速率对应的端口总带宽,共得到M个端口总带宽。
303、确定端口的通道传输速率。
计算机设备在确定了该M个协商速率中每个协商速率对应的M个端口总带宽后,将该M个端口总带宽中最大的端口总带宽对应的协商速率,确定为端口的通道传输速率。
以图1所示的端口举例来说:4个物理通道的协商速率依次为12G bps、6G bps、6Gbps、3G bps,共有3个互不相同的协商速率12G bps、6G bps、3G bps,其对应的端口总带宽分别为12G bps、18G bps和12G bps。其中第2个协商速率6G bps对应的端口总带宽18G bps最大,故将协商速率6G bps确定为端口的通道传输速率。
确定了端口的通道传输速率后,若端口又有新的数据待传输,则计算机设备在端口中选择一个物理通道,并在该物理通道上以通道传输速率来传输该新的数据。
本申请实施例提供了一种端口速率确定方法,其中,对于一个包括N个物理通道的端口,计算机设备确定该N个物理通道的M个互不相同的协商速率;分别确定该M个互不相同的协商速率对应的M个端口总带宽;将该M个端口总带宽中,最大的端口总带宽对应的协商速率,确定为端口的通道传输速率。本实施例不再使用最低协商速率作为端口的通道传输速率,而是将最大端口总带宽对应的协商速率确定为端口的通道传输速率,这样能够得到最大的端口总带宽,提高数据的传输效率。
可选的,在确定了端口的通道传输速率后,计算机设备可以关闭端口中协商速率小于通道传输速率的物理通道。关闭后的物理通道不再可用,这样在后续选择传输数据的物理通道时,就不会选择到协商速率小于通道传输速率的物理通道,能够大大减小数据传输失败的发生几率。
步骤303中确定的端口的通道传输速率有可能小于端口中某些可用物理通道的协商速率。在现有技术的某些场景中,计算机设备还具有选择物理通道的功能。当端口中可用的物理通道的协商速率不同时,计算机设备会优先选择协商速率较低的物理通道,以充分利用各物理通道的性能。但这种方法一来物理通道不是随机选择,会加大计算机设备的计算量;二来协商速率低的物理通道被优先使用,会导致各物理通道的使用频率不均一,不能均衡的利用各物理通道的传输性能。因此可选的,本申请实施例在确定了端口的通道传输速率后,计算机设备可以将端口中协商速率大于通道传输速率的物理通道降速,使其协商速率降低到通道传输速率。这样端口中可用的物理通道的协商速率相同,故只需要端口随机选定一个物理通道用于传输数据即可,计算机设备无需选择物理通道。这样就减少了计算机设备的计算量。而且随机选择物理通道使得各物理通道的使用频率均一,能够均衡的利用各物理通道的传输性能。
可选的,步骤303中,若该M个端口总带宽中最大的端口总带宽对应两个或两个以上的协商速率,则可以随机选择其中的一个协商速率作为端口的通道传输速率,也可以根据一定的规则选择其中的一个协商速率作为端口的通道传输速率,本申请中不做限定。举例来说,可以选择该两个或两个以上的协商速率中,最低的协商速率作为通道传输速率。选择低协商速率作为通道传输速率,能够保证更多的物理通道被使用而无需关闭,均衡了各物理通道之间承载的负担。
可选的,每当计算机设备或设置有计算机设备的设备进行重启、拔插线缆,或有其他导致端口重新协商的事件发生,则计算机设备再次执行图3所示的端口速率确定方法,以重新确定端口的通道传输速率。
上面的实施例介绍了本申请提供的端口速率确定方法,下面将介绍实现上述方法的计算机设备,其具体结构请参阅图4,主要包括:
协商速率确定模块401,用于确定SAS端口的N个物理通道中,每个物理通道的协商速率,其中N为大于1的正整数,协商速率用于表示端口与对端端口建立连接时,每个物理通道所协商的通讯速率。该N个物理通道的协商速率中包括个互不相同的M协商速率,M为不大于N的正整数。
端口带宽计算模块402,用于确定该M个协商速率中每个协商速率对应的端口总带宽。该M个协商速率中的第i个协商速率对应的端口总带宽为:以第i个协商速率作为端口的通道传输速率时,端口所能达到的总带宽。其中通道传输速率用于表示端口的每个物理通道传输数据的实际速率。
通道速率控制模块403,用于将该M个协商速率对应的端口总带宽中,最大的端口总带宽对应的协商速率设定为端口的通道传输速率。
本申请实施例提供了一种计算机设备,其中,对于一个包括N个物理通道的端口,协商速率确定模块401确定该N个物理通道的M个互不相同的协商速率;端口带宽计算模块402分别确定该M个互不相同的协商速率对应的M个端口总带宽;通道速率控制模块403将该M个端口总带宽中,最大的端口总带宽对应的协商速率,确定为端口的通道传输速率。本实施例提供的计算机设备不再使用最低协商速率作为端口的通道传输速率,而是将最大端口总带宽对应的协商速率确定为端口的通道传输速率,这样能够得到最大的端口总带宽,提高数据的传输效率。
可选的,第i个协商速率对应的端口的总带宽具体为:协商速率不低于该第i个协商速率的物理通道的个数,与该第i个协商速率的乘积。
可选的,通道速率控制模块403还用于:关闭端口中协商速率小于通道传输速率的物理通道。关闭后的物理通道不再可用,这样在后续选择传输数据的物理通道时,就不会选择到协商速率小于通道传输速率的物理通道,能够大大减小数据传输失败的发生几率。
可选的,通道速率控制模块403还用于:将端口中协商速率大于通道传输速率的物理通道降速,使其协商速率降低到通道传输速率。这样端口中可用的物理通道的协商速率相同,能够均衡的利用各物理通道的传输性能。
可选的,若该M个端口总带宽中最大的端口总带宽对应两个或两个以上的协商速率,则通道速率设定模块403可以选择该两个或两个以上的协商速率中,最低的协商速率作为通道传输速率。选择低协商速率作为通道传输速率,能够保证更多的物理通道被使用而无需关闭,均衡了各物理通道之间承载的负担。
图4所示的计算机设备的相关描述可以参考图3所示的方法实施例的相关描述,此处不做赘述。
图4所示的计算机设备可以由图2所示的计算机设备200实现,本申请中不做限定。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统,装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在本申请所提供的几个实施例中,应该理解到,所揭露的系统,装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
所述集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本申请各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-OnlyMemory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述,以上实施例仅用以说明本申请的技术方案,而非对其限制;尽管参照前述实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的精神和范围。
Claims (11)
1.一种端口速率确定方法,应用于计算机设备,所述计算机设备包括用于与对端进行数据传输的端口,所述端口包括N个物理通道,其特征在于,所述端口速率确定方法包括:
所述计算机设备获取所述N个物理通道中每个物理通道的协商速率,得到互不相同的M个协商速率,所述协商速率为所述端口与对端端口建立连接时,每个物理通道所协商的通讯速率,所述N为大于1的正整数,所述M为不大于所述N的正整数;
所述计算机设备确定所述M个协商速率中每个协商速率对应的端口总带宽,所述M个协商速率中,第i个协商速率对应的端口总带宽为:将所述第i个协商速率设定为所述端口的通道传输速率时,所述端口达到的总带宽,所述通道传输速率用于表示:所述端口的每个物理通道传输数据的实际速率;
所述计算机设备将所述M个协商速率对应的端口总带宽中最大的端口总带宽对应的协商速率,设定为所述端口的通道传输速率。
2.根据权利要求1所述的端口速率确定方法,其特征在于,所述第i个协商速率对应的端口总带宽具体为:所述N个物理通道中协商速率不小于所述第i个协商速率的物理通道的个数与所述第i个协商速率的乘积。
3.根据权利要求1或2所述的端口速率确定方法,其特征在于,所述方法在所述将所述M个协商速率对应的端口总带宽中,最大的端口总带宽对应的协商速率,设定为所述端口的通道传输速率之后还包括:
关闭所述N个物理通道中,协商速率小于所述通道传输速率的物理通道。
4.根据权利要求1至3中任一项所述的端口速率确定方法,其特征在于,所述方法在所述将所述M个协商速率对应的端口总带宽中,最大的端口总带宽对应的协商速率,设定为所述端口的通道传输速率之后还包括:
将所述N个通道中,协商速率大于所述通道传输速率的物理通道的协商速率降低到所述通道传输速率。
5.根据权利要求1至4中任一项所述的端口速率确定方法,其特征在于,所述将所述M个协商速率对应的端口总带宽中,最大的端口总带宽对应的协商速率,设定为所述端口的通道传输速率包括:
若所述M个协商速率对应的端口总带宽中,最大的端口总带宽对应两个或两个以上的协商速率,则将所述两个或两个以上的协商速率中,最小的协商速率确定为所述端口的通道传输速率。
6.一种计算机设备,所述计算机设备包括用于与对端进行数据传输的端口,所述端口包括N个物理通道,其特征在于,所述计算机设备还包括:
协商速率确定模块,用于获取所述N个物理通道中每个物理通道的协商速率,得到M个协商速率,所述协商速率为所述端口与对端端口建立连接时,每个物理通道所协商的通讯速率,所述N为大于1的正整数,所述M为不大于所述N的正整数;
端口带宽计算模块,用于确定所述M个协商速率中每个协商速率对应的端口总带宽,所述M个协商速率中,第i个协商速率对应的端口总带宽为:将所述第i个协商速率设定为所述端口的通道传输速率时,所述端口达到的总带宽,所述通道传输速率用于表示:所述端口的每个物理通道传输数据的实际速率;
通道速率控制模块,用于将所述M个协商速率对应的端口总带宽中,最大的端口总带宽对应的协商速率,设定为所述端口的通道传输速率。
7.根据权利要求6所述的计算机设备,其特征在于,所述第i个协商速率对应的端口总带宽具体为:所述N个物理通道中协商速率不小于所述第i个协商速率的物理通道的个数与所述第i个协商速率的乘积。
8.根据权利要求6或7所述的计算机设备,其特征在于,所述通道速率控制模块还用于:
关闭所述N个物理通道中,协商速率小于所述通道传输速率的物理通道。
9.根据权利要求6至8中任一项所述的计算机设备,其特征在于,所述通道速率控制模块还用于:
将所述N个通道中,协商速率大于所述通道传输速率的物理通道的协商速率降低到所述通道传输速率。
10.根据权利要求6至9中任一项所述的计算机设备,其特征在于,所述通道速率控制模块还用于:
若所述M个协商速率对应的端口总带宽中,最大的端口总带宽对应两个或两个以上的协商速率,则将所述两个或两个以上的协商速率中,最小的协商速率确定为所述端口的通道传输速率。
11.一种计算机设备,其特征在于,包括处理器、存储器、以及通信接口,通过调用所述存储器中存储的程序代码,所述处理器用于执行如权利要求1至5中任一项所述的端口速率确定方法。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610876824.4A CN107888442B (zh) | 2016-09-30 | 2016-09-30 | 一种端口速率确定方法以及计算机设备 |
EP17854948.1A EP3512161B1 (en) | 2016-09-30 | 2017-09-28 | Port rate determination method, and computer device |
PCT/CN2017/104022 WO2018059498A1 (zh) | 2016-09-30 | 2017-09-28 | 一种端口速率确定方法以及计算机设备 |
US16/369,650 US11005744B2 (en) | 2016-09-30 | 2019-03-29 | Port rate determining method and computer device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610876824.4A CN107888442B (zh) | 2016-09-30 | 2016-09-30 | 一种端口速率确定方法以及计算机设备 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN107888442A true CN107888442A (zh) | 2018-04-06 |
CN107888442B CN107888442B (zh) | 2021-05-14 |
Family
ID=61763757
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610876824.4A Active CN107888442B (zh) | 2016-09-30 | 2016-09-30 | 一种端口速率确定方法以及计算机设备 |
Country Status (4)
Country | Link |
---|---|
US (1) | US11005744B2 (zh) |
EP (1) | EP3512161B1 (zh) |
CN (1) | CN107888442B (zh) |
WO (1) | WO2018059498A1 (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111526042A (zh) * | 2020-04-10 | 2020-08-11 | 深圳震有科技股份有限公司 | 一种基于速率的端口聚合方法、系统及存储介质 |
CN114297112A (zh) * | 2021-12-29 | 2022-04-08 | 无锡唐古半导体有限公司 | 数据传输设备、硅基微显示器以及数据传输方法 |
CN114706803A (zh) * | 2022-03-29 | 2022-07-05 | 深圳市广和通无线股份有限公司 | 多速率适配方法及PCIe设备 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2022134085A1 (zh) * | 2020-12-25 | 2022-06-30 | 深圳市大疆创新科技有限公司 | 数据发送方法以及设备 |
Citations (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050138202A1 (en) * | 2003-12-18 | 2005-06-23 | Intel Corporation | Addresses assignment for adaptor interfaces |
US20050210159A1 (en) * | 2004-03-18 | 2005-09-22 | William Voorhees | Methods and structure for improved transfer rate performance in a SAS wide port environment |
CN1989740A (zh) * | 2004-08-12 | 2007-06-27 | 思科技术公司 | 用于在物理层设备中动态分配流量的方法和装置 |
US20070206509A1 (en) * | 2006-03-03 | 2007-09-06 | Finisar Corporation | Capture rcdt and sntt sas speed negotiation decodes in a network diagnostic component |
CN101217436A (zh) * | 2008-01-16 | 2008-07-09 | 中兴通讯股份有限公司 | 以太网端口及其速率设置方法 |
US20080240092A1 (en) * | 2007-03-31 | 2008-10-02 | Yoav Moratt | Arrangements for controlling multiple mac interfaces |
CN101510847A (zh) * | 2009-02-24 | 2009-08-19 | 华为技术有限公司 | 链路速率调整方法和装置 |
CN102651709A (zh) * | 2011-02-28 | 2012-08-29 | 鸿富锦精密工业(深圳)有限公司 | 具有省电功能的交换机及其省电方法 |
US20120233399A1 (en) * | 2011-03-09 | 2012-09-13 | Midori Kurokawa | Storage apparatus and method of controlling the same |
US20130195154A1 (en) * | 2012-01-30 | 2013-08-01 | Mohammad Mobin | Transmitter Adaptation Loop Using Adjustable Gain and Convergence Detection |
US20140129723A1 (en) * | 2012-11-06 | 2014-05-08 | Lsi Corporation | Connection Rate Management in Wide Ports |
US20140169210A1 (en) * | 2012-12-13 | 2014-06-19 | Lsi Corporation | Link Rate Availability Based Arbitration |
US20150324268A1 (en) * | 2014-04-02 | 2015-11-12 | Huawei Technologies Co., Ltd. | Method, Device, and System for Processing PCIe Link Fault |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2817687B1 (fr) * | 2000-12-01 | 2003-02-14 | Thomson Csf | Procede de dimensionnement d'un reseau de transmission a commutation par paquets de type deterministe |
CN1192548C (zh) * | 2002-05-23 | 2005-03-09 | 华为技术有限公司 | 一种流量负载分担的方法 |
US20070093124A1 (en) * | 2005-10-20 | 2007-04-26 | Lsi Logic Corporation | Methods and structure for SAS expander optimization of SAS wide ports |
CN100591174C (zh) * | 2007-11-23 | 2010-02-17 | 大唐移动通信设备有限公司 | 远端设备传输速率自适应方法及装置 |
CN103139088A (zh) * | 2011-11-28 | 2013-06-05 | 华为技术有限公司 | 控制通信接口传输速率的方法和网络设备 |
US9425912B2 (en) * | 2013-05-15 | 2016-08-23 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Lane-based multiplexing for physical links in serial attached small computer system interface architectures |
-
2016
- 2016-09-30 CN CN201610876824.4A patent/CN107888442B/zh active Active
-
2017
- 2017-09-28 WO PCT/CN2017/104022 patent/WO2018059498A1/zh unknown
- 2017-09-28 EP EP17854948.1A patent/EP3512161B1/en active Active
-
2019
- 2019-03-29 US US16/369,650 patent/US11005744B2/en active Active
Patent Citations (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050138202A1 (en) * | 2003-12-18 | 2005-06-23 | Intel Corporation | Addresses assignment for adaptor interfaces |
US20050210159A1 (en) * | 2004-03-18 | 2005-09-22 | William Voorhees | Methods and structure for improved transfer rate performance in a SAS wide port environment |
CN1989740A (zh) * | 2004-08-12 | 2007-06-27 | 思科技术公司 | 用于在物理层设备中动态分配流量的方法和装置 |
US20070206509A1 (en) * | 2006-03-03 | 2007-09-06 | Finisar Corporation | Capture rcdt and sntt sas speed negotiation decodes in a network diagnostic component |
US20080240092A1 (en) * | 2007-03-31 | 2008-10-02 | Yoav Moratt | Arrangements for controlling multiple mac interfaces |
CN101217436A (zh) * | 2008-01-16 | 2008-07-09 | 中兴通讯股份有限公司 | 以太网端口及其速率设置方法 |
CN101510847A (zh) * | 2009-02-24 | 2009-08-19 | 华为技术有限公司 | 链路速率调整方法和装置 |
CN102651709A (zh) * | 2011-02-28 | 2012-08-29 | 鸿富锦精密工业(深圳)有限公司 | 具有省电功能的交换机及其省电方法 |
US20120233399A1 (en) * | 2011-03-09 | 2012-09-13 | Midori Kurokawa | Storage apparatus and method of controlling the same |
US20130195154A1 (en) * | 2012-01-30 | 2013-08-01 | Mohammad Mobin | Transmitter Adaptation Loop Using Adjustable Gain and Convergence Detection |
US20140129723A1 (en) * | 2012-11-06 | 2014-05-08 | Lsi Corporation | Connection Rate Management in Wide Ports |
US20140169210A1 (en) * | 2012-12-13 | 2014-06-19 | Lsi Corporation | Link Rate Availability Based Arbitration |
US20150324268A1 (en) * | 2014-04-02 | 2015-11-12 | Huawei Technologies Co., Ltd. | Method, Device, and System for Processing PCIe Link Fault |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111526042A (zh) * | 2020-04-10 | 2020-08-11 | 深圳震有科技股份有限公司 | 一种基于速率的端口聚合方法、系统及存储介质 |
CN111526042B (zh) * | 2020-04-10 | 2022-09-06 | 深圳震有科技股份有限公司 | 一种基于速率的端口聚合方法、系统及存储介质 |
CN114297112A (zh) * | 2021-12-29 | 2022-04-08 | 无锡唐古半导体有限公司 | 数据传输设备、硅基微显示器以及数据传输方法 |
CN114297112B (zh) * | 2021-12-29 | 2023-12-19 | 无锡唐古半导体有限公司 | 数据传输设备、硅基微显示器以及数据传输方法 |
CN114706803A (zh) * | 2022-03-29 | 2022-07-05 | 深圳市广和通无线股份有限公司 | 多速率适配方法及PCIe设备 |
CN114706803B (zh) * | 2022-03-29 | 2023-11-10 | 深圳市广和通科技有限公司 | 多速率适配方法及PCIe设备 |
Also Published As
Publication number | Publication date |
---|---|
WO2018059498A1 (zh) | 2018-04-05 |
CN107888442B (zh) | 2021-05-14 |
EP3512161B1 (en) | 2020-04-22 |
EP3512161A4 (en) | 2019-09-11 |
US20190230018A1 (en) | 2019-07-25 |
US11005744B2 (en) | 2021-05-11 |
EP3512161A1 (en) | 2019-07-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107888442A (zh) | 一种端口速率确定方法以及计算机设备 | |
TWI662414B (zh) | 使用固態硬碟以加速運算密集操作的技術 | |
EP2512163B1 (en) | Method, system for defining message in machine-to-machine platform, and machine-to-machine platform | |
CN103037538A (zh) | 数据传输方法及移动终端 | |
CN109089319A (zh) | 终端载波聚合信息力上报方法、装置、终端及存储介质 | |
US11119960B2 (en) | Adapter to concatenate connectors | |
CN104935641A (zh) | 一种加速文件传输的方法和装置 | |
CN102316517A (zh) | Iq数据传输方法和装置 | |
CN104038550A (zh) | 数据通信方法及其装置、存储系统 | |
US10614012B2 (en) | System and method for controlling the performance of serial attached SCSI (SAS) target devices | |
CN104079325A (zh) | 一种信息共享的方法和电子设备 | |
US10448438B2 (en) | Wireless communication between a management controller and one or more drives | |
CN111586750B (zh) | 一种数据发送、接收的方法、装置、电子设备及介质 | |
RU2633186C1 (ru) | Персональное устройство аутентификации и защиты данных | |
CN111052713B (zh) | 基于音频信号的识别 | |
CN105653197A (zh) | 数据缓存设备和用于数据缓存的方法 | |
US9529766B1 (en) | Determining cable connections in a multi-cable link | |
CN109586901A (zh) | 一种密钥更新方法及设备 | |
JP6222724B2 (ja) | Usbデバイス、usbシステム、データ転送方法、及びプログラム | |
EP4322165A1 (en) | Data interface equalization adjustment method and apparatus, device and storage medium | |
CN109862553A (zh) | 终端和通信方法 | |
US11968187B2 (en) | Multi-independent level security for high performance computing and data storage systems | |
CN114040383A (zh) | 基于5g节点的wapi安全网络控制方法、装置及设备 | |
CN118265018A (zh) | 一种控制消息通信方法及装置 | |
CN116416705A (zh) | 行车数据传输方法及装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |