CN107682587B - 视频处理器 - Google Patents
视频处理器 Download PDFInfo
- Publication number
- CN107682587B CN107682587B CN201710867811.5A CN201710867811A CN107682587B CN 107682587 B CN107682587 B CN 107682587B CN 201710867811 A CN201710867811 A CN 201710867811A CN 107682587 B CN107682587 B CN 107682587B
- Authority
- CN
- China
- Prior art keywords
- video
- interface
- processing apparatus
- output
- processing unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/14—Picture signal circuitry for video frequency region
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/222—Studio circuitry; Studio devices; Studio equipment
- H04N5/262—Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
- H04N5/268—Signal distribution or switching
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/64—Circuits for processing colour signals
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Studio Circuits (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
本发明实施例公开了一种视频处理器,包括:视频输入处理装置;视频输出处理装置;背板装置,连接所述视频输入处理装置和所述视频输出处理装置;其中,所述视频输入处理装置具有第一画质调整模块且所述第一画质调整模块用于调节所述视频输入处理装置的待输出信号源的画面颜色参数,所述视频输出处理装置具有第二画质调整模块且所述第二画质调整模块用于调节所述视频输出处理装置的待输出信号源的画面颜色参数。
Description
技术领域
本发明涉及视频处理及显示技术领域,尤其涉及一种视频处理器。
背景技术
在视频显示领域,用户经常需要对视频处理器输出画面的色度、色相及对比度的自定义调整,以实现满意的输出画质。然而,现有视频处理器的画质调节功能有限,影响了显示效果。
发明内容
本发明的实施例提供一种视频处理器,以实现增强画质调整功能的技术效果。
具体地,本发明实施例提供的一种视频处理器,包括:视频输入处理装置;视频输出处理装置;背板装置,连接所述视频输入处理装置和所述视频输出处理装置;其中,所述视频输入处理装置具有第一画质调整模块且所述第一画质调整模块用于调节所述视频输入处理装置的待输出信号源的画面颜色参数,所述视频输出处理装置具有第二画质调整模块且所述第二画质调整模块用于调节所述视频输出处理装置的待输出信号源的画面颜色参数。
在本发明的一个实施例中,所述视频处理器还包括主控装置;所述背板装置包括:视频输入处理装置接口组;视频输出处理装置接口组;主控装置接口;矩阵交换模块,连接所述视频输入处理装置接口组、所述视频输出处理装置接口组和所述主控装置接口;可编程逻辑器件,连接所述主控装置接口、并通过第一网络物理层收发器组连接所述视频输入处理装置接口组以及通过第二网络物理层收发器组连接所述视频输出处理装置接口组。其中,所述视频输入处理装置连接所述背板装置的所述视频输入处理装置接口组,所述视频输出处理装置连接所述背板装置的所述视频输出处理装置接口组,所述主控装置连接所述背板装置的所述主控装置接口。
在本发明的一个实施例中,所述可编程逻辑器件还包括第一控制时序输出接口组和第二控制时序输出接口组,所述第一控制时序输出接口组连接所述视频输入处理装置接口组,所述第二控制时序输出接口组连接所述视频输出处理装置接口组。
在本发明的一个实施例中,所述背板装置还包括:扩展装置接口,连接所述矩阵交换模块、并通过第三网络物理层收发器连接所述可编程逻辑器件。
在本发明的一个实施例中,所述扩展装置接口通过多路串化器/解串器总线连接所述矩阵交换模块。
在本发明的一个实施例中,所述背板装置还包括:微控制器电路,包括微控制器和连接所述微控制器的存储器;其中,所述微控制器连接所述主控装置接口、所述视频输入处理装置接口组和所述视频输出处理装置接口组。
在本发明的一个实施例中,所述微控制器通过串口连接所述主控装置接口,所述主控装置接口通过串行总线连接所述矩阵交换模块。
在本发明的一个实施例中,所述可编程逻辑器件通过存储控制器总线连接所述主控装置接口,所述第一控制时序输出接口组和所述第二控制时序输出接口组中的每一路控制时序输出接口用于输出包含时钟信号、数据使能信号、行同步信号和场同步信号的时序控制信号。
在本发明的一个实施例中,所述第一控制时序输出接口组用于输出多路多信号源预监用时序控制信号,所述第二控制时序输出接口组用于输出多路当前播放信号源输出用时序控制信号。
在本发明的一个实施例中,所述视频输入处理装置接口组包括多个视频输入处理装置接口,且每一个视频输入处理装置接口通过多路串化器/解串器总线连接所述矩阵交换模块;所述视频输出处理装置接口组包括多个视频输出处理装置接口,且每一个视频输出处理装置接口通过多路串化器/解串器总线连接所述矩阵交换模块。
在本发明的一个实施例中,所述背板装置还包括时钟发生器和同步锁相器,分别连接所述可编程逻辑器件。
上述技术方案可以具有如下一个或多个优点:通过在视频输入处理装置和所述视频输出处理装置均设置画质调整模块,可以同时对视频输入处理装置的待输出信号源及视频输出装置的待输出信号源的画面颜色参数进行调节,增强了视频处理器的画质调整功能,从而提高显示效果;再者,采用可编程逻辑器件作为数据、命令转发器件,并通过增加网络物理层收发器组等数据物理链路,其可以达到简化控制逻辑之目的并能实现点对点通信,增加了数据传输并行性,从而可以提升产品性能。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例的一种视频处理器的结构示意图。
图2为采用图1所示视频处理器的一种背板装置的结构示意图。
图3为图2所示可编程逻辑器件的通信方式示意图。
图4为本发明另一个实施例的一种背板装置的结构示意图;
图5为采用图1所示视频处理器的一种视频输入处理装置的结构示意图;
图6为采用图1所示视频处理器的一种视频输出处理装置的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
如图1及图2所示,本发明一个实施例提供的视频处理器10包括背板装置11、视频输入处理装置13、视频输出处理装置15和主控装置17。
该视频输入处理装置13例如图5所示具有画质调整模块131,该视频输出处理装置15例如图6所示也具有画质调整模块151,通过在视频输入处理装置13和所述视频输出处理装置15均设置画质调整模块,视频处理器10可以单独或者同时对视频输入处理装置13的待输出信号源及视频输出装置15的待输出信号源的画面颜色参数进行调节,例如对色度,色相,对比度等参数的调节,以增强了视频处理器10的画质调整功能,从而提高显示效果。
举例来说,在视频输出处理装置15的待输出信号源是由来自多个例如两个视频输入处理装置13的输入源(为方便描述,此处以输入源1和输入源2来命名)叠加而成的应用场景,若只需要对该待输出信号源中对应输入源1或输入源2的部分进行画质调整,则可以通过启用相应视频输入处理装置13的画质调整模块131来实现,若需要对该待输出信号源中对应输入源1和输入源2的部分都进行画质调整,则可以启动视频输出处理装置15上的画质调整模块151来实现。
又或者,在两个视频输出处理装置15(为方便描述,此处以第一视频输出处理装置和第二视频输出处理装置来命名)的待输出信号源都包含有来自同一个视频输入处理装置13的输入源A的应用场景,再假设第二视频输出处理装置的待输出信号源还包含来自另一个视频输入处理装置13的输入源B,若第一视频输出处理装置需要对其待输出信号源中对应输入源A的部分进行画质调整、且第二视频输出处理装置需要对其待输出信号源中对应输入源A和输入源B的部分都进行画质调整,则可以通过启用视频输入处理装置13的画质调整模块131来实现对第一视频输出处理装置的待输出信号源中对应输入源A的部分的画质调整(此时第二视频输出处理装置的待输出信号源中对应输入源A的部分也会被调整),以及同时启用第二视频输出处理装置15上的画质调整模块151来实现对第二视频输出处理装置的待输出信号源中对应输入源A和B的部分的整体画质调整。
如此一来,通过采用本实施例的技术方案,用户调整画面时就变得更加灵活,更容易得到满意的显示效果。
参见图2,本实施例中提供的背板装置11,其具体包括:视频输入处理装置接口组111、视频输出处理装置接口组113、主控装置接口115、矩阵交换模块117、网络物理层收发器组118a、网络物理层收发器组118b和可编程逻辑器件119。
其中,视频输入处理装置接口组111例如包括多个视频输入处理装置接口1111且可以采用卡槽形式。
视频输出处理装置接口组113例如包括多个视频输出处理装置接口1131且可以采用卡槽形式。
主控装置接口115可以采用卡槽形式。
矩阵交换模块117连接视频输入处理装置接口组111、视频输出处理装置接口组113和主控装置接口115,其例如包括高速矩阵交换芯片像CrossPoint Switch芯片等。
可编程逻辑器件119连接主控装置接口115、通过网络物理层收发器(或称网络PHY)组118a连接视频输入处理装置接口组111以及通过网络物理层收发器组118b连接视频输出处理装置接口组113。此外,可编程逻辑器件118还包括控制时序输出接口组1191和控制时序输出接口组1193,控制时序输出接口组1191连接视频输入处理装置接口组111,控制时序输出接口组1193连接视频输出处理装置接口组113。
更具体地,以视频输入处理装置接口组111包括八个视频输入处理装置接口1111且视频输出处理装置接口组113包括八个视频输出处理装置接口1131为例,则网络物理层收发器组118a可包括八路网络物理层收发器以分别连接八个视频输入处理装置接口1111,网络物理层收发器组118b可包括八路网络物理层收发器以分别连接八个视频输出处理装置接口1131;类似地,控制时序输出接口组1191可包括八路控制时序输出接口以分别连接八个视频输入处理装置接口1111,控制时序输出接口组1193可包括八路控制时序输出接口以分别连接八个视频输出处理装置接口1131。当然,值得一提的是,此处举例中的接口数量并非用来限制本发明,其可以根据实际需要弹性设计。再者,本实施例的可编程逻辑器件119例如是FPGA(Field Programmable Gate Array,现场可编程门阵列)器件,当然本发明并不以此为限。另外,值得说明的是,本实施例的可编程逻辑器件119主要用于实现数据、命令的转发,而通过增加网络物理层收发器组118a、118b等数据物理链路,其可以达到简化控制逻辑之目的并能实现点对点通信,增加了数据传输并行性。
承上述,视频输入处理装置13连接至视频输入处理装置接口组111中的视频输入处理装置接口1111(参见图2),视频输入处理装置13例如采用板卡形式而也可以称之为输入卡,相应地视频输入处理装置接口1111可以为卡槽结构;至于连接至视频输入处理装置接口组111的视频输入处理装置13的数量可以为一个,也可以为多个,具体数量视实际需求而定。再者,视频输入处理装置13可以实现视频输入、视频预处理,甚至视频缩放、视频预监、OSD(on-screen display)、UMD(Under Monitor Display)等功能。其中的视频预处理为伽玛(Gamma)变换、色域转换(例如YUV格式转换成RGB格式)、滤波(例如中值滤波)等操作。此外,每一个视频输入处理装置接口1111例如通过多路SERDES总线连接矩阵交换模块117。
视频输出处理装置15连接至视频输出处理装置接口组113中的视频输出处理装置接口1131(参见图2),视频输出处理装置15例如采用板卡形式而也可以称之为输出卡,相应地视频输出处理装置接口1131可以为卡槽结构;至于连接至视频输出处理装置接口组113的视频输出处理装置15的数量可以为一个,也可以为多个,具体数量视实际需求而定。再者,视频输出处理装置15可以实现图像缩放、图像叠加、视频输出等功能。此外,每一个视频输出处理装置接口1131例如通过多路SERDES总线连接矩阵交换模块117。
主控装置17连接至背板装置11的主控装置接口115(参见图2),其可以作为上位机和视频处理器10之间的通信桥梁,主要实现控制功能。具体而言,主控装置17可以通过FMC(Flexible Memory Controller,可变存储控制器)/FSMC(Flexible Static MemoryController,可变静态存储控制器)等存储控制器总线与可编程逻辑器件119通信,并通过可编程逻辑器件119与视频输入处理装置13、视频输出处理装置15进行数据传输。
再者,在图1所示实施例中,视频输入处理装置13、视频输出处理装置15与矩阵交换模块117之间采用串化器/解串器(SERDES)总线连接,以达到高速数据传输的目的。矩阵交换模块117使用高速矩阵交换芯片,其可以根据主控装置17下发的切换指令将对应的视频输入处理装置13的数据切换到对应的视频输出处理装置15上。
参见图3,可编程逻辑器件119例如包括命令解析模块、ID配置模块、数据存储模块、MVR/PGM时序产生模块等功能模块。
视频处理器10系统上电后,首先主控装置17发送ID配置命令至可编程逻辑器件119,由可编程逻辑器件119的命令解析模块对ID配置命令进行解析,控制ID配置模块产生n个ID例如ID1,…IDn,此处n的取值通常由视频输入处理装置接口1111和视频输出处理装置接口1131的总数量决定。ID配置模块所产生的n个ID经由网路物理层收发器组118a、118b传送至各个视频输入处理装置13及视频输出处理装置15,由视频输入处理装置13及视频输出处理装置15读取接收到的ID并保存至RAM中。然后,各个视频输入处理装置13及视频输出处理装置15分别产生应答信号ACK1,…,ACKn以表示已经接收到ID、并通过网络物理层收发器组118a、118b传送给可编程逻辑器件119的数据存储模块进行保存作为各个视频输入处理装置13及视频输出处理装置15的ID状态信息,而可编程逻辑器件119会产生中断信号给主控装置17,由主控装置17来读取数据存储模块中保存的ID状态信息。
至于MVR/PGM时序产生模块,其可以产生MVR(Multi-viewer)时序和PGM(Programming)时序。其中,MVR时序例如包括多路多信号源预监用时序控制信号,而每一路多信号源预监用时序控制信号例如包含时钟信号(MCLK)、数据使能信号(DE)、行同步信号(HS)和场同步信号(VS)并经由控制时序输出接口组1191中的一路控制时序输出接口以及网络物理层收发器组118a中的一路网络物理层收发器传送至相对应的视频输入处理装置13,以作为多信号源预监画面处理用控制时序。类似地,PGM时序例如包括多路当前播放信号源输出用时序控制信号,而每一路当前播放信号源输出用时序控制信号例如包含时钟信号(PCLK)、数据使能信号(DE)、行同步信号(HS)和场同步信号(VS)并经由控制时序输出接口组1193中的一路控制时序输出接口以及网络物理层收发器组118b中的一路网络物理层收发器传送至相对应的视频输出处理装置15,以作为当前播放信号源输出用控制时序。
参见图4,在本发明的另一个实施例中,背板装置31包括:视频输入处理装置接口组311、扩展装置接口312、视频输出处理装置接口组313、微控制器电路314、主控装置接口315、时钟发生器316、矩阵交换模块317、网络物理层收发器组318a、网络物理层收发器组318b、网络物理层收发器318c和可编程逻辑器件319和同步锁相器310。
其中,视频输入处理装置接口组311例如包括多个视频输入处理装置接口1111且可以采用卡槽形式,其用于连接一个或多个视频输入处理装置。
扩展装置接口312连接矩阵交换模块317和可编程逻辑器件319。具体而言,扩展装置接口312例如经由多路SERDES总线连接矩阵交换模块317并例如通过网络物理层收发器318c连接可编程逻辑器件319。再者,扩展装置接口312例如用于连接扩展装置以与其他视频处理器形成级联,从而相连接的两台视频处理器可以共享信号源;而扩展装置可以是以板卡形式出现的级联卡。
视频输出处理装置接口组313例如包括多个视频输出处理装置接口3131且可以采用卡槽形式,其用于连接一个或多个视频输出处理装置。
微控制器电路314连接主控装置接口315,例如通过串口(UART)连接主控装置接口315。具体而言,微控制器电路314可以包括微控制器像MCU和连接微控制器的存储器,而此处的存储器例如经由串行总线连接微控制器。再者,微控制器电路314通过其微控制器连接视频输入处理装置接口组311和视频输出处理装置接口组313以采集视频输入处理装置接口组311所连接的视频输入处理装置及视频输出处理装置接口组313所连接的视频输出处理装置的电压信号等物理参量;存储器例如闪存通过串行总线像SPI总线与微控制器通信,保存微控制器上的数据记录。
主控装置接口315可以采用卡槽形式,其用于连接主控装置。而所连接的主控装置可以作为上位机和视频处理器之间的通信桥梁,主要实现控制功能。
时钟发生器316连接可编程逻辑器件319,其例如用于向可编程逻辑器件319提供产生MVR时序和PGM时序所需的时钟。
矩阵交换模块317连接视频输入处理装置接口组311、视频输出处理装置接口组313和主控装置接口315,其例如包括高速矩阵交换芯片像CrossPoint Switch芯片等。此处,视频输入处理装置接口组311中的每一个视频输入处理装置接口3111例如通过多路SERDES总线连接矩阵交换模块317;类似地,视频输出处理装置接口组313中的每一个视频输出处理装置接口3131例如通过多路SERDES总线连接矩阵交换模块317。
可编程逻辑器件319例如通过串行总线像SPI总线连接主控装置接口315、通过网络物理层收发器组318a连接视频输入处理装置接口组311以及通过网络物理层收发器组318b连接视频输出处理装置接口组313。此外,可编程逻辑器件318还包括控制时序输出接口组3191和控制时序输出接口组3193,控制时序输出接口组3191连接视频输入处理装置接口组311,控制时序输出接口组3193连接视频输出处理装置接口组313。
更具体地,以视频输入处理装置接口组311包括八个视频输入处理装置接口3111且视频输出处理装置接口组313包括八个视频输出处理装置接口3131为例,则网络物理层收发器组318a可包括八路网络物理层收发器以分别连接八个视频输入处理装置接口3111,网络物理层收发器组318b可包括八路网络物理层收发器以分别连接八个视频输出处理装置接口3131;类似地,控制时序输出接口组3191可包括八路控制时序输出接口以分别连接八个视频输入处理装置接口3111,控制时序输出接口组3193可包括八路控制时序输出接口以分别连接八个视频输出处理装置接口3131。当然,值得一提的是,此处举例中的接口数量并非用来限制本发明,其可以根据实际需要弹性设计。再者,本实施例的可编程逻辑器件319例如是FPGA器件,当然本发明并不以此为限。另外,值得说明的是,本实施例的可编程逻辑器件319主要用于实现数据、命令的转发,而通过增加通过网络物理层收发器组318a、318b等数据物理链路,其可以达到简化控制逻辑的目的并实现点对点通信,增加了数据传输并行性。
在本申请所提供的几个实施例中,应该理解到,所揭露的系统,装置和/或方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多路单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多路网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
最后应说明的是:以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。
Claims (9)
1.一种视频处理器,其特征在于,包括:
视频输入处理装置,具有第一画质调整模块且所述第一画质调整模块用于调节所述视频输入处理装置的待输出信号源的画面颜色参数;
视频输出处理装置,具有第二画质调整模块且所述第二画质调整模块用于调节所述视频输出处理装置的待输出信号源的画面颜色参数;
主控装置;以及
背板装置,连接所述视频输入处理装置和所述视频输出处理装置;所述背板装置包括:
视频输入处理装置接口组;
视频输出处理装置接口组;
主控装置接口;
矩阵交换模块,连接所述视频输入处理装置接口组、所述视频输出处理装置接口组和所述主控装置接口;以及
可编程逻辑器件,连接所述主控装置接口、并通过第一网络物理层收发器组连接所述视频输入处理装置接口组以及通过第二网络物理层收发器组连接所述视频输出处理装置接口组;
其中,所述视频输入处理装置连接所述背板装置的所述视频输入处理装置接口组,所述视频输出处理装置连接所述背板装置的所述视频输出处理装置接口组,所述主控装置连接所述背板装置的所述主控装置接口。
2.如权利要求1所述的视频处理器,其特征在于,所述可编程逻辑器件还包括第一控制时序输出接口组和第二控制时序输出接口组,所述第一控制时序输出接口组连接所述视频输入处理装置接口组,所述第二控制时序输出接口组连接所述视频输出处理装置接口组。
3.如权利要求1所述的视频处理器,其特征在于,所述背板装置还包括:
扩展装置接口,连接所述矩阵交换模块、并通过第三网络物理层收发器连接所述可编程逻辑器件。
4.如权利要求3所述的视频处理器,其特征在于,所述扩展装置接口通过多路串化器/解串器总线连接所述矩阵交换模块。
5.如权利要求1所述的视频处理器,其特征在于,所述背板装置还包括:
微控制器电路,包括微控制器和连接所述微控制器的存储器;
其中,所述微控制器连接所述主控装置接口、所述视频输入处理装置接口组和所述视频输出处理装置接口组。
6.如权利要求5所述的视频处理器,其特征在于,所述微控制器通过串口连接所述主控装置接口,所述主控装置接口通过串行总线连接所述矩阵交换模块。
7.如权利要求2所述的视频处理器,其特征在于,所述可编程逻辑器件通过存储控制器总线连接所述主控装置接口,所述第一控制时序输出接口组和所述第二控制时序输出接口组中的每一路控制时序输出接口用于输出包含时钟信号、数据使能信号、行同步信号和场同步信号的时序控制信号;所述第一控制时序输出接口组用于输出多路多信号源预监用时序控制信号,所述第二控制时序输出接口组用于输出多路当前播放信号源输出用时序控制信号。
8.如权利要求1所述的视频处理器,其特征在于,所述视频输入处理装置接口组包括多个视频输入处理装置接口,且每一个视频输入处理装置接口通过多路串化器/解串器总线连接所述矩阵交换模块;所述视频输出处理装置接口组包括多个视频输出处理装置接口,且每一个视频输出处理装置接口通过多路串化器/解串器总线连接所述矩阵交换模块。
9.如权利要求1所述的视频处理器,其特征在于,所述背板装置还包括时钟发生器和同步锁相器,分别连接所述可编程逻辑器件。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710867811.5A CN107682587B (zh) | 2017-09-22 | 2017-09-22 | 视频处理器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710867811.5A CN107682587B (zh) | 2017-09-22 | 2017-09-22 | 视频处理器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN107682587A CN107682587A (zh) | 2018-02-09 |
CN107682587B true CN107682587B (zh) | 2019-08-06 |
Family
ID=61137063
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710867811.5A Active CN107682587B (zh) | 2017-09-22 | 2017-09-22 | 视频处理器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN107682587B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112738452A (zh) * | 2019-10-10 | 2021-04-30 | 西安诺瓦星云科技股份有限公司 | 画面预监和图像处理方法、装置及其应用 |
CN114063946A (zh) * | 2020-07-31 | 2022-02-18 | 西安诺瓦星云科技股份有限公司 | 预监画面多屏显示方法及其装置和视频处理设备 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100247242B1 (ko) * | 1997-07-07 | 2000-03-15 | 윤종용 | 평판디스플레이를 채용한 tv의 디지탈 특성 조정장치 |
US8836621B2 (en) * | 2004-12-15 | 2014-09-16 | Nlt Technologies, Ltd. | Liquid crystal display apparatus, driving method for same, and driving circuit for same |
KR100731048B1 (ko) * | 2005-10-20 | 2007-06-22 | 엘지.필립스 엘시디 주식회사 | 액정 표시장치의 구동장치 및 구동방법 |
JP5147219B2 (ja) * | 2006-11-16 | 2013-02-20 | 三菱電機株式会社 | 映像自動調整システム |
JP4762343B2 (ja) * | 2009-12-28 | 2011-08-31 | 株式会社東芝 | 画質調整装置および画質調整方法 |
CN101778246B (zh) * | 2010-01-29 | 2014-04-02 | 华为终端有限公司 | 多画面视频图像处理方法和装置 |
-
2017
- 2017-09-22 CN CN201710867811.5A patent/CN107682587B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN107682587A (zh) | 2018-02-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104917990B (zh) | 通过调整垂直消隐进行视频帧速率补偿 | |
CN106161870B (zh) | 一种多屏控制设备及同步系统 | |
CN204857144U (zh) | Led显示屏控制系统和发送卡 | |
US9563582B2 (en) | Modular device, system, and method for reconfigurable data distribution | |
CN109427288A (zh) | 显示屏控制器、显示控制系统及方法 | |
CN102323877B (zh) | 基于serdes的视频处理系统 | |
CN206515811U (zh) | 一种基于飞腾平台的双显卡切换装置及服务器 | |
US10339090B2 (en) | System for implementing MXM on a PCI card | |
US10496558B2 (en) | Modular device, system, and method for reconfigurable data distribution | |
CN107682587B (zh) | 视频处理器 | |
CN107038993B (zh) | 参数调节方法及装置、显示系统 | |
CN109656863A (zh) | 一种高带宽的mipi数据处理接口电路 | |
US11789562B2 (en) | Touch screen detection chip combination and terminal device | |
CN109429016A (zh) | 显示控制系统 | |
CN113377313A (zh) | 多屏复用显示装置及方法 | |
CN204350147U (zh) | 混合视频控制装置和显示设备 | |
CN112822438A (zh) | 一种实时控制多路视频管理器 | |
CN107529024A (zh) | 多功能图像视频切换板 | |
CN107613355B (zh) | 视频处理系统及视频处理器 | |
CN110460746A (zh) | 用于具有行标记存储器的非对称图像分割器的系统和方法 | |
CN109493832B (zh) | 支持dsc压缩的vr显示装置及其控制方法 | |
CN110113552A (zh) | 一种微型显示器驱动电路系统 | |
CN107666580A (zh) | 背板装置和视频处理器 | |
US7123307B1 (en) | Clock jitter limiting scheme in video transmission through multiple stages | |
CN105590603A (zh) | 源极驱动器及显示系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CB03 | Change of inventor or designer information |
Inventor after: Zong Jingguo Inventor after: Wang Huorong Inventor before: Zong Jingguo Inventor before: Wang Huorong Inventor before: Qian Cheng |
|
CB03 | Change of inventor or designer information |