CN107665105B - 显示设备接口转换装置、多屏显示系统及多屏显示方法 - Google Patents

显示设备接口转换装置、多屏显示系统及多屏显示方法 Download PDF

Info

Publication number
CN107665105B
CN107665105B CN201610613608.0A CN201610613608A CN107665105B CN 107665105 B CN107665105 B CN 107665105B CN 201610613608 A CN201610613608 A CN 201610613608A CN 107665105 B CN107665105 B CN 107665105B
Authority
CN
China
Prior art keywords
signal
image data
display
output
splitting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201610613608.0A
Other languages
English (en)
Other versions
CN107665105A (zh
Inventor
张奇
耿阿囡
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Actions Technology Co Ltd
Original Assignee
Actions Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Actions Technology Co Ltd filed Critical Actions Technology Co Ltd
Priority to CN201610613608.0A priority Critical patent/CN107665105B/zh
Publication of CN107665105A publication Critical patent/CN107665105A/zh
Application granted granted Critical
Publication of CN107665105B publication Critical patent/CN107665105B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/1423Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display
    • G06F3/1431Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display using a single graphics controller

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Graphics (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

本发明公开了一种显示设备接口转换装置、多屏显示系统及多屏显示方法,所述显示设备接口转换装置包括:控制信号拆分模块,用于根据所述显示设备接口输出的数据信号中的混合图像数据的组成方式,将所述显示设备接口输出的控制信号拆分为与所述混合图像数据的组成方式对应的至少两路控制拆分信号;并向至少两个显示屏中的各个显示屏输出对应的控制拆分信号;其中,所述控制拆分信号和所述显示屏一一对应,所述控制拆分信号用于控制每个所述显示屏从所述混合图像数据中选择并显示每个所述显示屏对应的独立图像数据。上述显示设备接口转换装置解决了相关技术中,单屏控制装置不能实现双屏或多屏显示功能的技术问题。

Description

显示设备接口转换装置、多屏显示系统及多屏显示方法
技术领域
本发明涉及显示技术领域,具体地,涉及一种显示设备接口转换装置、多屏显示系统及多屏显示方法。
背景技术
随着显示技术的发展,出现了多屏显示技术。通过多屏显示技术,能够使一台主控设备支持多台显示器、电视机、液晶拼接屏或数字平面显示器同时进行显示。
相关技术中,单屏控制装置是指主控芯片上只有一路显示接口,只能控制一个显示屏进行显示的装置,单屏控制装置不能实现双屏或者多屏显示。为了实现双屏或者多屏显示,需要修改主控芯片的控制器,实现双屏或多屏显示的电路,并且在主控芯片上预留多路接口,用于连接多个显示设备,从而使得主控芯片支持多个显示设备同时进行显示。
可见,相关技术中,单屏控制装置不能实现双屏或多屏显示功能,且,在主控芯片上预留多路接口会导致主控芯片上连接的数据线过多,不利于主控芯片的设计。
发明内容
本发明的目的是提供一种显示设备接口转换装置、多屏显示系统及多屏显示方法。
为了实现上述目的,根据本发明的第一方面,提供一种显示设备接口转换装置,包括:
控制信号拆分模块,用于根据所述显示设备接口输出的数据信号中的混合图像数据的组成方式,将所述显示设备接口输出的控制信号拆分为与所述混合图像数据的组成方式对应的至少两路控制拆分信号;并向至少两个显示屏中的各个显示屏输出对应的控制拆分信号;
其中,所述控制拆分信号和所述显示屏一一对应,所述控制拆分信号用于控制每个所述显示屏从所述混合图像数据中选择并显示每个所述显示屏对应的独立图像数据。
可选的,所述控制信号拆分模块包括:
DE信号拆分模块,用于根据所述混合图像数据的组成方式,将所述显示设备接口输出的一路DE信号拆分为至少两路DE拆分信号;并向所述各个显示屏输出对应的DE拆分信号;
其中,所述DE拆分信号用于控制每个所述显示屏从所述混合图像数据中选择并显示每个所述显示屏对应的独立图像数据。
可选的,在所述混合图像数据的每一帧中,所述独立图像数据以行为单位进行交错;
所述DE信号拆分模块,用于根据所述独立图像数据在所述混合图像数据中所在的行的位置,将所述显示设备接口输出的一路DE信号拆分为至少两路DE拆分信号;并向所述各个显示屏输出对应的DE拆分信号;
其中,所述DE拆分信号用于控制每个所述显示屏从所述混合图像数据中选择出每个所述显示屏对应的独立图像数据所在的行并进行显示。
可选的,所述DE信号拆分模块包括:
第一分频电路,用于根据所述显示设备接口输出的Vsync信号和Hsync信号,输出第一输出信号和第二输出信号;
第一门电路,用于根据所述DE信号和所述第一输出信号,输出第一路DE拆分信号;
第二门电路,用于根据所述DE信号和所述第二输出信号,输出第二路DE拆分信号。
可选的,所述第一分频电路包括:
D触发器,包括时钟信号端,数据输入端,复位端,第一输出端和第二输出端,所述时钟信号端与所述显示设备接口的Hsync信号线连接,所述复位端与所述显示设备接口的Vsync信号线连接,所述数据输入端与所述第二输出端短接;
所述第一门电路包括第一与门,所述第一与门的第一输入端与所述第一输出端连接,所述第一与门的第二输入端与所述显示设备接口的DE信号线连接;
所述第二门电路包括第二与门,所述第二与门的第一输入端与所述第二输出端连接,所述第二与门的第二输出端与所述显示设备接口的DE信号线连接。
可选的,所述独立图像数据以帧为单位进行交错组成所述混合图像数据;所述DE信号拆分模块,用于根据所述独立图像数据在所述混合图像数据中所在的帧的位置,将所述显示设备接口输出的一路DE信号拆分为至少两路DE拆分信号;并向所述各个显示屏输出对应的DE拆分信号;
所述控制信号拆分模块还包括:Vsync信号拆分模块,用于根据所述独立图像数据在所述混合图像数据中所在的帧的位置,将所述显示设备接口输出的一路Vsync信号拆分为至少两路Vsync拆分信号;并向所述各个显示屏输出对应的Vsync拆分信号;
其中,所述Vsync拆分信号和所述DE拆分信号用于控制每个所述显示屏从所述混合图像数据中选择出每个所述显示屏对应的独立图像数据所在的帧并进行显示。
可选的,所述Vsync信号拆分模块包括:
第二分频电路,用于根据GPIO信号和所述显示设备接口输出的Vsync信号,输出第一输出信号和第二输出信号;
第三门电路,用于根据所述Vsync信号、所述第一输出信号和所述第二输出信号,输出第一路Vsync拆分信号和第二路Vsync拆分信号;
所述DE信号拆分模块包括:
第四门电路,用于根据所述DE信号、所述第一输出信号和所述第二输出信号,输出第一路DE拆分信号和第二路DE拆分信号。
可选的,所述第二分频电路包括:
D触发器,包括时钟信号端,数据输入端,复位端,第一输出端和第二输出端,所述时钟信号端与所述显示设备接口的Vsync信号线连接,所述复位端与通用输入输出接口GPIO连接,所述数据输入端与所述第二输出端短接;
所述第三门电路包括第三与门和第四与门,所述第三与门的第一输入端与所述第二输出端连接,所述第三与门的第二输入端与Vsync信号线连接;所述第四与门的第一输入端与所述第一输出端连接,所述第四与门的第二输入端与Vsync信号线连接;或
所述第三门电路包括第一或门和第二或门,所述第一或门的第一输入端与所述第一输出端连接,所述第一或门的第二输入端与Vsync信号线连接;所述第二或门的第一输入端与所述第二输出端连接,所述第二或门的第二输入端与Vsync信号线连接;
所述第四门电路包括第五与门和第六与门,所述第五与门的第一输入端与所述第一输出端连接,所述第五与门的第二输入端与DE信号线连接;所述第六与门的第一输入端与所述第二输出端连接,所述第六与门的第二输入端与DE信号线连。
可选的,所述控制信号拆分模块还包括:
第五门电路,与所述显示设备接口的Vsync信号线连接,用于对所述Vsync信号的电平进行转换,输出转换后的Vsync信号;
选择电路,与所述D触发器连接,所述选择电路用于与所述Vsync信号线或所述第五门电路连接。根据本发明的第二方面,提供一种多屏显示系统,包括:
主控芯片,包括显示设备接口;
至少两个显示屏;
根据本发明的第一方面提供的显示设备接口转换装置。
根据本发明的第三方面,提供一种多屏显示方法,包括:
根据显示设备接口输出的数据信号中的混合图像数据的组成方式,将所述显示设备接口输出的控制信号拆分为与所述混合图像数据的组成方式对应的至少两路控制拆分信号;
向至少两个显示屏中的各个显示屏输出对应的控制拆分信号;
其中,所述控制拆分信号和所述显示屏一一对应,所述控制拆分信号用于控制每个所述显示屏从所述混合图像数据中选择并显示每个所述显示屏对应的独立图像数据。
可选的,将所述显示设备接口输出的控制信号拆分为与所述混合图像数据的组成方式对应的至少两路控制拆分信号,包括:
将所述显示设备接口输出的一路DE信号拆分为与所述混合图像数据的组成方式对应的至少两路DE拆分信号;
所述向至少两个显示屏中的各个显示屏输出对应的控制拆分信号,包括:
向所述各个显示屏输出对应的DE拆分信号。
可选的,在所述混合图像数据的每一帧中,所述独立图像数据以行为单位进行交错,根据显示设备接口输出的数据信号中的混合图像数据的组成方式,将所述显示设备接口输出的控制信号拆分为与所述混合图像数据的组成方式对应的至少两路控制拆分信号,包括:
根据所述独立图像数据在所述混合图像数据中所在的行的位置,将所述显示设备接口输出的一路DE信号拆分为至少两路DE拆分信号;
其中,所述DE拆分信号用于控制每个所述显示屏从所述混合图像数据中选择出每个所述显示屏对应的独立图像数据所在的行并进行显示。
可选的,所述独立图像数据以帧为单位进行交错组成所述混合图像数据,根据显示设备接口输出的数据信号中的混合图像数据的组成方式,将所述显示设备接口输出的控制信号拆分为与所述混合图像数据的组成方式对应的至少两路控制拆分信号,包括:
根据所述独立图像数据在所述混合图像数据中所在的帧的位置,将所述显示设备接口输出的一路DE信号拆分为至少两路DE拆分信号;
根据所述独立图像数据在所述混合图像数据中所在的帧的位置,将所述显示设备接口输出的一路Vsync信号拆分为至少两路Vsync拆分信号;
所述向至少两个显示屏中的各个显示屏输出对应的控制拆分信号,包括:
向所述各个显示屏输出对应的Vsync拆分信号和对应的DE拆分信号;
其中,所述Vsync拆分信号和所述DE拆分信号用于控制每个所述显示屏从所述混合图像数据中选择出每个所述显示屏对应的独立图像数据所在的帧并进行显示。
本发明的技术方案中,通过控制信号拆分模块对显示设备接口输出的控制信号进行拆分,拆分为至少两路控制拆分信号,并向至少两个显示屏中的各个显示屏输出对应的控制拆分信号,所述控制拆分信号用于控制每个显示屏从所述混合图像数据中选择并显示每个显示屏对应的独立图像数据。可见,本发明的技术方案中,解决了相关技术中,单屏控制装置不能实现双屏或多屏显示功能的技术问题,实现了通过单屏控制装置实现双屏或多屏显示功能的技术效果。
进一步,由于不需要修改主控芯片的内部设计,且在主控芯片上不需要为至少两个显示屏预留对应接口,从而解决了现有技术中,主控芯片不支持更多屏显示时,需要修改主控芯片设计,且主控芯片上连接的数据线过多的技术问题,且实现了通过较少数据线实现多屏显示、应用成本低的技术效果。
本发明的其他特征和优点将在随后的具体实施方式部分予以详细说明。
附图说明
附图是用来提供对本发明的进一步理解,并且构成说明书的一部分,与下面的具体实施方式一起用于解释本发明,但并不构成对本发明的限制。在附图中:
图1是根据本发明的一种实施方式提供的多屏显示系统的示意图。
图2是根据本发明的一种实施方式提供的显示设备接口转换装置的示意图。
图3是根据本发明的一种实施方式提供的一种混合图像数据的组成方式的示意图。
图4是根据本发明的一种实施方式提供的一种混合图像数据的转换时序图。
图5是根据本发明的一种实施方式提供的DE信号拆分模块的示意图。
图6A是根据本发明的一种实施方式提供的Vsync低电平有效的转换电路的电路图。
图6B是根据本发明的一种实施方式提供的Vsync低电平有效的转换电路产生的时序图。
图7是根据本发明的一种实施方式提供的一种可能的DE信号的转换电路的电路图。
图8是根据本发明的一种实施方式提供的另一种混合图像数据的组成方式的示意图。
图9是根据本发明的一种实施方式提供的一种混合图像数据的转换时序图。
图10是根据本发明的一种实施方式提供的控制信号拆分模块的示意图。
图11A为根据本发明的一种实施方式提供的Vsync高电平有效的转换电路的电路图。
图11B是根据本发明的一种实施方式提供的Vsync高电平有效的转换电路产生的时序图。
图12A为根据本发明的一种实施方式提供的Vsync低电平有效的转换电路的电路图。
图12B为根据本发明的一种实施方式提供的Vsync低电平有效的转换电路产生的时序图。
图13是根据本发明的一种实施方式提供一种可能的转换电路的电路图。
图14是根据本发明的一种实施方式提供的多屏显示方法的流程图。
具体实施方式
以下结合附图对本发明的具体实施方式进行详细说明。应当理解的是,此处所描述的具体实施方式仅用于说明和解释本发明,并不用于限制本发明。
图1是根据本发明的一种实施方式提供的多屏显示系统的示意图,多屏显示系统包括:主控芯片1,包括显示设备接口10;显示设备接口转换装置2,用于对显示设备接口10输出的控制信号进行转换,输出控制拆分信号;至少两个显示屏3,用于根据显示设备接口转换装置2输出的控制拆分信号和数据信号进行显示。
其中,显示设备接口10可以为RGB接口、DVI接口(Digital Visual Interface;数字视频接口)或VGA(Video Graphics Array;显示绘图阵列)接口等;显示屏可以为显示器、电视机、液晶拼接屏或数字平面显示器等,显示屏也可以为其他具有显示功能的显示设备,本发明对此不作限制。
接下来,对本发明实施例中的显示设备接口转换装置2进行说明。
如图2所示,图2是根据本发明的一种实施方式提供的显示设备接口转换装置的示意图。显示设备接口转换装置2包括:控制信号拆分模块20,用于根据所述显示设备接口10输出的数据信号中的混合图像数据的组成方式,将所述显示设备接口10输出的控制信号拆分为与所述混合图像数据的组成方式对应的至少两路控制拆分信号;并向至少两个显示屏3中的各个显示屏输出对应的控制拆分信号。
其中,显示设备接口10为主控芯片1上的数据输出接口,所述控制拆分信号和所述显示屏一一对应,即一路控制拆分信号输出至一个显示屏,以控制显示屏进行数据显示。例如:主控芯片1需要控制两个显示屏进行显示,则显示设备接口转换装置2需要将一路控制信号拆分为两路控制拆分信号,然后,将两路控制拆分信号分别输出至对应的显示屏。
本发明中,主控芯片上可以包括一个显示设备接口,也可以包括多个显示设备接口。例如:如果主控芯片上包括一个显示设备接口,则通过显示设备接口装换装置可以将一个显示设备接口的控制信号拆分为两路控制拆分信号,进而控制两个显示屏进行数据显示;又例如:如果主控芯片上包括两个显示设备接口,则可以对两个显示设备接口中的每个显示设备接口的控制信号进行拆分,将每个显示设备接口的一路控制信号拆分为两路控制拆分信号,进而控制四个显示屏进行数据显示。因此,适用本发明的主控芯片不限于单屏控制装置。
本发明中,混合图像数据可以由两个独立图像数据组成,也可以由三个或者四个独立图像数据组成。混合图像数据的组成方式可以为在所述混合图像数据的每一帧中,独立图像数据以行为单位进行交错,混合图像数据的组成方式也可以为独立图像数据以帧为单位进行交错。然后,控制信号拆分模块20根据混合图像数据的组成方式,将控制信号拆分为与混合图像数据的组成方式对应的控制拆分信号。
举例来讲,混合图像数据包括第一独立图像数据和第二独立图像数据,第一独立图像数据和第二独立图像数据以行为单位进行交错,则控制信号拆分模块20需要将一路控制信号拆分为两路控制拆分信号,其中,第一路控制拆分信号为与第一独立图像数据所在的行对应的控制拆分信号,第二路控制拆分信号为与第二独立图像数据所在的行对应的控制拆分信号。
进一步,假设两个显示屏分别为第一显示屏和第二显示屏,在显示设备接口转换装置2向第一显示屏输出第一路控制拆分信号,向第二显示屏输出第二路控制拆分信号后,第一路控制拆分信号用于控制第一显示屏从混合图像数据中选择并显示第一独立图像数据,第二路控制拆分信号用于控制第二显示屏从混合图像数据中选择并显示第二独立图像数据。
本发明的上述方案中,通过控制信号拆分模块20将显示设备接口10输出的一路控制信号拆分为至少两路控制信号,以控制至少两个显示屏3进行显示,从而通过主控芯片1上的一个显示设备接口实现双屏或多屏显示的功能,避免了修改主控芯片内部设计,且为至少两个显示屏3预留对应接口,导致主控芯片上连接的数据线过多。
本发明中,控制信号可以包括Vsync(Vertical Sync;场同步)信号、Hsync(Horizontal Sync;行同步)信号和有效数据选通DE信号,控制信号拆分模块20可以根据混合图像数据的组成方式,对上述控制信号中的一种或者多种进行拆分。本发明中,对以下两种可能的实施方式进行说明。
第一种可能的实施方式为:混合图像数据的组成方式为如前所述的方式。如果在所述混合图像数据的每一帧中,所述独立图像数据以行为单位进行交错,则控制信号拆分模块20包括:DE信号拆分模块,用于根据所述独立图像数据在所述混合图像数据中所在的行的位置,将所述显示设备接口10输出的一路DE信号拆分为至少两路DE拆分信号;并向所述各个显示屏输出对应的DE拆分信号。
本发明中,混合图像数据可以由不同类型的独立图像数据组成,例如:混合图像数据由3D图像数据的左眼图像数据和右眼图像数据组成,又例如:混合图像数据由两张没有关联的普通图片组成。接下来,以混合图像数据由3D图像数据的左眼图像数据和右眼图像数据组成为例进行说明。
如图3所示,图3是根据本发明的一种实施方式提供的一种混合图像数据的组成方式的示意图。其中,Left为左眼图像数据,Right为右眼图像数据,W为显示屏宽度,H为显示屏高度,则每一帧混合图像数据的有效行总数为屏高度的两倍,即W*(2*H)。对于混合图像数据而言,混合图像数据的相邻两行分别为左眼图像数据和右眼图像数据,例如:混合图像数据中的奇数行为左眼图像数据,偶数行为右眼图像数据;或者,混合图像数据中的奇数行为右眼图像数据,偶数行为左眼图像数据。因此,可以通过对DE信号进行拆分,产生第一路DE拆分信号和第二路DE拆分信号,第一路DE拆分信号为与奇数行对应的DE拆分信号,第二路DE拆分信号为与偶数行对应的DE拆分信号。
进一步,假设两个显示屏分别为第一显示屏和第二显示屏,在向第一显示屏输出第一路DE拆分信号,向第二显示屏输出第二路DE拆分信号后,第一路DE拆分信号用于控制第一显示屏从混合图像数据中选择并显示奇数行的图像数据,第二路控制拆分信号用于控制第二显示屏从混合图像数据中选择并显示偶数行的图像数据。
如图4所示,图4是根据本发明的一种实施方式提供的一种混合图像数据的转换时序图。可见,在没有对DE信号进行拆分之前,对于DE信号而言,混合图像数据RGB_Data中的奇数行和偶数行均为有效数据。在对DE信号进行拆分之后,对于第一路DE拆分信号DE_Left而言,混合图像数据中的奇数行为有效数据,即RGB_Active_Left,对于第二DE拆分信号DE_Right而言,混合图像数据中的偶数行为有效数据,即RGB_Active_Right。
本发明中,为了将DE信号拆分为第一路DE拆分信号和第二路DE拆分信号,根据一种可能的实现方式,如图5所示,图5是根据本发明的一种实施方式提供的DE信号拆分模块的示意图。DE信号拆分模块包括:第一分频电路201,用于根据所述显示设备接口10输出的Vsync信号和Hsync信号,输出第一输出信号和第二输出信号;第一门电路202,用于根据所述DE信号和所述第一输出信号,输出第一路DE拆分信号;第二门电路203,用于根据所述DE信号和所述第二输出信号,输出第二路DE拆分信号。
本发明中,可以通过触发器和与门实现上述DE信号拆分模块。根据一种可能的实施方式,请参考图6A,图6A是根据本发明的一种实施方式提供的Vsync低电平有效的转换电路的电路图。其中,第一分频电路201包括:D触发器600,D触发器600具有时钟信号端601,数据输入端602,复位端603,第一输出端604和第二输出端605,所述时钟信号端601与显示设备接口10的Hsync信号线连接,复位端603与显示设备接口10的Vsync信号线连接,数据输入端602与第二输出端605短接。
第一门电路202包括第一与门606,第一与门606的第一输入端与第一输出端604连接,第一与门606的第二输入端与DE信号线连接。
第二门电路203包括第二与门607,第二与门607的第一输入端与第二输出端605连接,第二与门607的第二输出端与DE信号线连接。
请参考图6B,图6B是根据本发明的一种实施方式提供的Vsync低电平有效的转换电路产生的时序图。复位端603的输入信号为Vsync_Reset信号,Vsync_Reset信号用于对D触发器600的第一输出端604和第二输出端605的信号进行复位,由于数据输入端602与第二输出端605短接,数据输入端602的初始信号为第二输出端605的复位信号,时钟信号端601的输入信号为Hsync信号,所述D触发器600根据所述Vsync信号和所述Hsync信号输出第一输出信号Hsync_DFF和第二输出信号
Figure BDA0001065207660000131
第一与门606根据所述DE信号和第一输出信号Hsync_DFF,输出第一路DE拆分信号DE0,即DE0=DE&Hsync_DFF;第二与门607根据DE信号和第二输出信号
Figure BDA0001065207660000132
输出第二路DE拆分信号DE1,即
Figure BDA0001065207660000133
Figure BDA0001065207660000134
在上述转换电路中,通过D触发器600和与门实现对DE信号的处理,显示屏的Vsync信号和Hsync信号,直接接入显示设备接口10输出的Vsync信号和Hsync信号,整体电路实现简单,成本较低。
本发明中,通过Vsync信号对D触发器600进行复位,由于显示屏的特性,显示屏的Vsync信号分为高电平有效和低电平有效,为了保证至少两个显示屏3的画面同步,根据一种可能的实施方式,对于Vsync低电平有效的显示屏,则D触发器600的复位端603直接接Vsync信号;而对于Vsync高电平有效的显示屏,则需要将Vsync信号进行取反,即对Vsync信号的电平进行转换,输出转换后的Vsync信号,然后,D触发器600的复位端603接转换后的Vsync信号。
根据一种可能的实施方式,如图7所示,图7是根据本发明的一种实施方式提供的一种可能的DE信号的转换电路的电路图。其中,DE信号拆分模块还可以包括:第五门电路,与所述显示设备接口10的Vsync信号线连接,用于对所述Vsync信号的电平进行转换,输出转换后的Vsync信号;选择电路K1,与所述D触发器600的复位端603连接,所述选择电路K1与所述Vsync信号线或所述第五门电路连接。第五门电路包括第一非门608,第一非门608用于对Vsync信号进行取反。在选择电路K1接到1端时,D触发器600的复位端603直接接Vsync信号;在选择电路K1接到2端时,D触发器600的复位端603接取反后的Vsync信号。
第二种可能的实施方式为:混合图像数据的组成方式也可以为独立图像数据以帧为单位进行交错,如图8所示,图8是根据本发明的一种实施方式提供的另一种混合图像数据的组成方式的示意图。其中,混合图像数据由3D图像数据的左眼图像数据和右眼图像数据以帧交错的方式组成,Left为左眼图像数据,Right为右眼图像数据,W为显示屏宽度,H为显示屏高度,有效行总数为屏高度,即W*H。对于混合图像数据而言,混合图像数据的相邻两帧分别为左眼图像数据和右眼图像数据,例如:混合图像数据的奇数帧为左眼图像数据,偶数帧为右眼图像数据;或者混合图像数据的奇数帧为右眼图像数据,偶数帧为左眼图像数据。因此,可以通过对Vsync信号和DE信号进行拆分,产生显示屏需要的控制信号,从而实现将混合图像数据中的奇数帧作为有效数据进行显示,或者将混合图像数据中的偶数帧作为有效数据进行显示。
具体的,控制信号拆分模块20包括DE信号拆分模块和Vsync信号拆分模块,DE信号拆分模块用于根据所述独立图像数据在所述混合图像数据中所在的帧的位置,将所述显示设备接口10输出的一路DE信号拆分为至少两路DE拆分信号;并向所述各个显示屏输出对应的DE拆分信号;Vsync信号拆分模块,用于根据所述独立图像数据在所述混合图像数据中所在的帧的位置,将所述显示设备接口10输出的一路Vsync信号拆分为至少两路Vsync拆分信号;并向所述各个显示屏输出对应的Vsync拆分信号;其中,所述Vsync拆分信号和所述DE拆分信号用于控制每个所述显示屏从所述混合图像数据中选择出每个所述显示屏对应的独立图像数据所在的帧并进行显示。
如图9所示,图9是根据本发明的一种实施方式提供的一种混合图像数据的转换时序图。可见,在没有对Vsync信号和DE信号进行拆分之前,对于DE信号而言,混合图像数据中的奇数帧和偶数帧均为有效数据。在对Vsync信号和DE信号进行拆分之后,对于第一路DE拆分信号DE_Left而言,混合图像数据中的奇数帧为有效数据,对于第二DE拆分信号DE_Right而言,混合图像数据中的偶数帧为有效数据。
本发明中,为了将Vsync信号拆分为第一路Vsync拆分信号和第二路Vsync拆分信号,将DE信号拆分为第一路DE拆分信号和第二路DE拆分信号,根据一种可能的实现方式,如图10所示,图10是根据本发明的一种实施方式提供的控制信号拆分模块的示意图。其中,Vsync信号拆分模块包括:第二分频电路204,用于根据GPIO信号和所述显示设备接口10输出的Vsync信号,输出第一输出信号和第二输出信号;第三门电路205,用于根据所述Vsync信号、所述第一输出信号和所述第二输出信号,输出第一路Vsync拆分信号和第二路Vsync拆分信号。所述DE信号拆分模块包括:第四门电路206,用于根据所述DE信号、所述第一输出信号和所述第二输出信号,输出第一路DE拆分信号和第二路DE拆分信号。
本发明中,如前所述,由于显示屏的特性,显示屏的Vsync信号分为高电平有效和低电平有效,为了保证至少两个显示屏3的画面同步,根据一种可能的实施方式,对于Vsync高电平有效的显示屏,可以通过一个D触发器、四个两输入与门和一个非门来实现转换电路,如图11A所示,图11A为根据本发明的一种实施方式提供的Vsync高电平有效的转换电路的电路图。其中,第二分频电路204包括:D触发器700包括时钟信号端701,数据输入端702,复位端703,第一输出端704和第二输出端705,所述时钟信号端701与所述显示设备接口10的Vsync信号线连接,复位端703与通用输入输出接口GPIO(General Purpose InputOutput;通用输入/输出)连接,所述数据输入端702与所述第二输出端705短接。
Vsync信号拆分模块还包括:第五门电路,用于对所述Vsync信号的电平进行转换,输出转换后的Vsync信号;第五门电路包括第二非门706,第二非门用于对Vsync信号进行取反,D触发器700的时钟信号端701接取反后的Vsync信号。
在实际应用中,Vsync信号拆分模块还可以包括:选择电路(图11A中未示出),与导线(与第二非门706并联)连接时,第二非门706未导通,D触发器700的时钟信号端701直接输入Vsync信号;在选择电路与第二非门706连接时,D触发器700的时钟信号端701接取反后的Vsync信号。
第三门电路205包括第三与门707和第四与门708,第三与门707的第一输入端与D触发器700的第二输出端705连接,第三与门707的第二输入端与Vsync信号线连接;第四与门708的第一输入端与D触发器700的第一输出端704连接,第四与门708的第二输入端与Vsync信号线连接。
第四门电路206包括第五与门709和第六与门710,第五与门709的第一输入端与D触发器700的第一输出端704连接,第五与门的第二输入端与DE信号线连接;第六与门710的第一输入端与D触发器700的第二输出端705连接,第六与门710的第二输入端与DE信号线连接。
请参考图11B,图11B是根据本发明的一种实施方式提供的Vsync高电平有效的转换电路产生的时序图。所述复位端的输入信号为GPIO信号GPIO_Reset,GPIO_Reset用于对D触发器700的第一输出端704和第二输出端705的信号进行复位,由于数据输入端702和第二输出端705短接,数据输入端702的初始信号为第二输出端705的复位信号,时钟信号端701的输入信号为Vsync_in,D触发器700用于根据GPIO信号和Vsync信号输出第一输出信号Vsync_DFF和第二输出信号
Figure BDA0001065207660000161
第三与门707根据Vsync信号和第二输出信号
Figure BDA0001065207660000162
输出第一路Vsync拆分信号Vsync0,即
Figure BDA0001065207660000171
第四与门708根据Vsync信号和第一输出信号Vsync_DFF,输出第二路Vsync拆分信号Vsync1,即Vsync1=Vsync&Vsync_DFF。第五与门709根据DE信号和第一输出信号Vsync_DFF,输出第一路DE拆分信号DE0,即DE0=DE&Vsync_DFF;第六与门710根据DE信号和第二输出信号
Figure BDA0001065207660000172
输出第二路DE拆分信号DE1,即
Figure BDA0001065207660000173
本发明中,对于Vsync低电平有效的显示屏,可以通过一个D触发器、两个两输入与门和两个两输入或门来实现,如图12A和图12B所示,图12A为根据本发明的一种实施方式提供的Vsync低电平有效的转换电路的电路图,图12B为根据本发明的一种实施方式提供的Vsync低电平有效的转换电路产生的时序图。
其中,D触发器700的时钟信号端701直接输入Vsync信号。第三门电路205包括第一或门711和第二或门712,第一或门711的第一输入端与D触发器700的第一输出端704连接,第一或门711的第二输入端与Vsync信号线连接。第一或门711根据Vsync信号和第一输出信号Vsync_DFF,输出第一路Vsync拆分信号Vsync0,即Vsync0=Vsync OR Vsync_DFF。
第二或门712的第一输入端与D触发器700的第二输出端705连接,第二或门712的第二输入端与Vsync信号线连接。第二或门712根据Vsync信号和第二输出信号
Figure BDA0001065207660000174
输出第二路Vsync拆分信号Vsync1,即
Figure BDA0001065207660000175
第四门电路206包括第五与门709和第六与门710,第五与门709的第一输入端与D触发器700的第一输出端704连接,第五与门709的第二输入端与DE信号线连接。第五与门709根据DE信号和第一输出信号Vsync_DFF,输出第一路DE拆分信号DE0,即DE0=DE&Vsync_DFF。
第六与门710的第一输入端与D触发器700的第二输出端705连接,第六与门710的第二输入端与DE信号线连接。第六与门710根据DE信号和第二输出信号
Figure BDA0001065207660000181
输出第一路DE拆分信号DE0,即
Figure BDA0001065207660000182
Figure BDA0001065207660000183
在如图11A和图12A所示转换电路中,通过D触发器和门电路实现对Vsync信号和DE信号的拆分,至少两个显示屏的Hsync信号,直接接入显示设备接口10输出的Hsync信号,整体电路实现简单,成本较低。当然,在具体实施过程中,还可以对Hsync信号进行拆分,本申请对此不做限制。
在上述两种可能的实施方式中,控制信号拆分模块20将一路控制信号转为两路控制信号,本发明中,还可以利用控制信号拆分模块20将一路控制信号转为多路控制信号,例如:三路控制信号或者四路控制信号,在实际应用中,可以采用相应数量的D触发器实现一路控制信号转多路控制信号,本申请对此不作限制。
在实际应用中,由于实际分立器件,例如:74或者54系列的集成电路芯片等器件,两输入的与门、非门和或门均是Pin对Pin兼容的,因此,如图13所示,图13是根据本发明的一种实施方式提供一种可能的转换电路的电路图。其中,元器件G1为DFF器件(即,D类型触发器),元器件G3为两输入与门器件,元器件G2、选择电路K2、选择电路K3和选择电路K4可以根据Vsync极性来选择,当Vsync极性是高电平有效,则G2为与门,选择电路K2、选择电路K3和选择电路K4均接到2端;当Vsync极性是低电平有效,则G2为或门,选择电路K2、选择电路K3和选择电路K4均接到1端。另外,需要增加一个GPIO端口控制DFF器件的复位端。
可见,本发明的技术方案中,参与转换的控制信号,包括Vsync信号、Hsync信号和DE信号中,Vsync取决于屏刷新帧率,一般在几十赫兹到上百赫兹;Hsync信号和DE信号取决于行频,一般在几十千赫兹到上百千赫兹。所以,显示设备接口转换装置对外围器件的工作速率要求很低,可以常用的分立器件实现,实现成本较低。
本发明的技术方案中,显示设备接口转换装置不受显示屏分辨率的限制,无需针对每种屏的具体显示尺寸进行调节,兼容性强。
进一步,本发明的技术方案中,对主控芯片的配置无额外特殊要求,对主控芯片来说,如果主控芯片本身要求的有效画面输出为屏幕尺寸W*H,以双路转换为例,启动双路转换之后,如果3D图像数据由左眼图像数据和右眼图像数据按照左右方式组成2W*H图像,如图3所示,则主控芯片的有效画面输出的尺寸需要修改为W*(2H);如果3D图像数据由左眼图像数据和右眼图像数据按照上下方式组成W*(2H)图像,如图8所示,则主控芯片的有效画面输出设置为W*H,传输刷新率升为2倍,分奇偶帧读取左眼和右眼3D图像数据传输。在实际应用过程中,主控设备端的驱动代码修改少,方便软件实现。
本发明实施例还提供一种多屏显示方法,如图14所示,图14是根据本发明的一种实施方式提供的多屏显示方法的流程图,该方法包括以下步骤。
在步骤S141中,根据显示设备接口输出的数据信号中的混合图像数据的组成方式,将所述显示设备接口输出的控制信号拆分为与所述混合图像数据的组成方式对应的至少两路控制拆分信号;
在步骤S142中,向至少两个显示屏中的各个显示屏输出对应的控制拆分信号。
其中,所述控制拆分信号和所述显示屏一一对应,所述控制拆分信号用于控制每个所述显示屏从所述混合图像数据中选择并显示每个所述显示屏对应的独立图像数据。
可选的,将所述显示设备接口输出的控制信号拆分为与所述混合图像数据的组成方式对应的至少两路控制拆分信号,包括:
将所述显示设备接口输出的一路DE信号拆分为与所述混合图像数据的组成方式对应的至少两路DE拆分信号;
所述向至少两个显示屏中的各个显示屏输出对应的控制拆分信号,包括:
向所述各个显示屏输出对应的DE拆分信号。
可选的,在所述混合图像数据的每一帧中,所述独立图像数据以行为单位进行交错,根据显示设备接口输出的数据信号中的混合图像数据的组成方式,将所述显示设备接口输出的控制信号拆分为与所述混合图像数据的组成方式对应的至少两路控制拆分信号,包括:
根据所述独立图像数据在所述混合图像数据中所在的行的位置,将所述显示设备接口输出的一路DE信号拆分为至少两路DE拆分信号;
其中,所述DE拆分信号用于控制每个所述显示屏从所述混合图像数据中选择出每个所述显示屏对应的独立图像数据所在的行并进行显示。
可选的,所述独立图像数据以帧为单位进行交错组成所述混合图像数据,根据显示设备接口输出的数据信号中的混合图像数据的组成方式,将所述显示设备接口输出的控制信号拆分为与所述混合图像数据的组成方式对应的至少两路控制拆分信号,包括:
根据所述独立图像数据在所述混合图像数据中所在的帧的位置,将所述显示设备接口输出的一路DE信号拆分为至少两路DE拆分信号;
根据所述独立图像数据在所述混合图像数据中所在的帧的位置,将所述显示设备接口输出的一路Vsync信号拆分为至少两路Vsync拆分信号;
所述向至少两个显示屏中的各个显示屏输出对应的控制拆分信号,包括:
向所述各个显示屏输出对应的Vsync拆分信号和对应的DE拆分信号;
其中,所述Vsync拆分信号和所述DE拆分信号用于控制每个所述显示屏从所述混合图像数据中选择出每个所述显示屏对应的独立图像数据所在的帧并进行显示。
关于上述实施例中的多屏显示方法,其中各个步骤的具体实施方式已经在有关该显示设备接口转换专职的实施例中进行了详细描述,此处将不做详细阐述说明。
以上结合附图详细描述了本发明的优选实施方式,但是,本发明并不限于上述实施方式中的具体细节,在本发明的技术构思范围内,可以对本发明的技术方案进行多种简单变型,这些简单变型均属于本发明的保护范围。
另外需要说明的是,在上述具体实施方式中所描述的各个具体技术特征,在不矛盾的情况下,可以通过任何合适的方式进行组合。为了避免不必要的重复,本发明对各种可能的组合方式不再另行说明。
此外,本发明的各种不同的实施方式之间也可以进行任意组合,只要其不违背本发明的思想,其同样应当视为本发明所公开的内容。

Claims (12)

1.一种显示设备接口转换装置,其特征在于,包括:
控制信号拆分模块,用于根据所述显示设备接口输出的数据信号中的混合图像数据的组成方式,将所述显示设备接口输出的控制信号拆分为与所述混合图像数据的组成方式对应的至少两路控制拆分信号;并向至少两个显示屏中的各个显示屏输出对应的控制拆分信号;
其中,所述控制拆分信号和所述显示屏一一对应,所述控制拆分信号用于控制每个所述显示屏从所述混合图像数据中选择并显示每个所述显示屏对应的独立图像数据;
所述控制信号拆分模块包括:
DE信号拆分模块,用于根据所述混合图像数据的组成方式,将所述显示设备接口输出的一路DE信号拆分为至少两路DE拆分信号;并向所述各个显示屏输出对应的DE拆分信号;
其中,所述DE拆分信号用于控制每个所述显示屏从所述混合图像数据中选择并显示每个所述显示屏对应的独立图像数据。
2.根据权利要求1所述的装置,其特征在于,在所述混合图像数据的每一帧中,所述独立图像数据以行为单位进行交错;
所述DE信号拆分模块,用于根据所述独立图像数据在所述混合图像数据中所在的行的位置,将所述显示设备接口输出的一路DE信号拆分为至少两路DE拆分信号;并向所述各个显示屏输出对应的DE拆分信号;
其中,所述DE拆分信号用于控制每个所述显示屏从所述混合图像数据中选择出每个所述显示屏对应的独立图像数据所在的行并进行显示。
3.根据权利要求2所述的装置,其特征在于,所述DE信号拆分模块包括:
第一分频电路,用于根据所述显示设备接口输出的Vsync信号和Hsync信号,输出第一输出信号和第二输出信号;
第一门电路,用于根据所述DE信号和所述第一输出信号,输出第一路DE拆分信号;
第二门电路,用于根据所述DE信号和所述第二输出信号,输出第二路DE拆分信号。
4.根据权利要求3所述的装置,其特征在于,所述第一分频电路包括:
D触发器,包括时钟信号端,数据输入端,复位端,第一输出端和第二输出端,所述时钟信号端与所述显示设备接口的Hsync信号线连接,所述复位端与所述显示设备接口的Vsync信号线连接,所述数据输入端与所述第二输出端短接;
所述第一门电路包括第一与门,所述第一与门的第一输入端与所述第一输出端连接,所述第一与门的第二输入端与所述显示设备接口的DE信号线连接;
所述第二门电路包括第二与门,所述第二与门的第一输入端与所述第二输出端连接,所述第二与门的第二输出端与所述显示设备接口的DE信号线连接。
5.根据权利要求1所述的装置,其特征在于,所述独立图像数据以帧为单位进行交错组成所述混合图像数据;所述DE信号拆分模块,用于根据所述独立图像数据在所述混合图像数据中所在的帧的位置,将所述显示设备接口输出的一路DE信号拆分为至少两路DE拆分信号;并向所述各个显示屏输出对应的DE拆分信号;
所述控制信号拆分模块还包括:Vsync信号拆分模块,用于根据所述独立图像数据在所述混合图像数据中所在的帧的位置,将所述显示设备接口输出的一路Vsync信号拆分为至少两路Vsync拆分信号;并向所述各个显示屏输出对应的Vsync拆分信号;
其中,所述Vsync拆分信号和所述DE拆分信号用于控制每个所述显示屏从所述混合图像数据中选择出每个所述显示屏对应的独立图像数据所在的帧并进行显示。
6.根据权利要求5所述的装置,其特征在于,所述Vsync信号拆分模块包括:
第二分频电路,用于根据GPIO信号和所述显示设备接口输出的Vsync信号,输出第一输出信号和第二输出信号;
第三门电路,用于根据所述Vsync信号、所述第一输出信号和所述第二输出信号,输出第一路Vsync拆分信号和第二路Vsync拆分信号;
所述DE信号拆分模块包括:
第四门电路,用于根据所述DE信号、所述第一输出信号和所述第二输出信号,输出第一路DE拆分信号和第二路DE拆分信号。
7.根据权利要求6所述的装置,其特征在于,所述第二分频电路包括:
D触发器,包括时钟信号端,数据输入端,复位端,第一输出端和第二输出端,所述时钟信号端与所述显示设备接口的Vsync信号线连接,所述复位端与通用输入输出接口GPIO连接,所述数据输入端与所述第二输出端短接;
所述第三门电路包括第三与门和第四与门,所述第三与门的第一输入端与所述第二输出端连接,所述第三与门的第二输入端与Vsync信号线连接;所述第四与门的第一输入端与所述第一输出端连接,所述第四与门的第二输入端与Vsync信号线连接;或
所述第三门电路包括第一或门和第二或门,所述第一或门的第一输入端与所述第一输出端连接,所述第一或门的第二输入端与Vsync信号线连接;所述第二或门的第一输入端与所述第二输出端连接,所述第二或门的第二输入端与Vsync信号线连接;
所述第四门电路包括第五与门和第六与门,所述第五与门的第一输入端与所述第一输出端连接,所述第五与门的第二输入端与DE信号线连接;所述第六与门的第一输入端与所述第二输出端连接,所述第六与门的第二输入端与DE信号线连。
8.根据权利要求4或7所述的装置,其特征在于,所述控制信号拆分模块还包括:
第五门电路,与所述显示设备接口的Vsync信号线连接,用于对所述Vsync信号的电平进行转换,输出转换后的Vsync信号;
选择电路,与所述D触发器连接,所述选择电路用于与所述Vsync信号线或所述第五门电路连接。
9.一种多屏显示系统,其特征在于,包括:
主控芯片,包括显示设备接口;
至少两个显示屏;
根据权利要求1-8中任一项所述的显示设备接口转换装置。
10.一种多屏显示方法,其特征在于,包括:
根据显示设备接口输出的数据信号中的混合图像数据的组成方式,将所述显示设备接口输出的控制信号拆分为与所述混合图像数据的组成方式对应的至少两路控制拆分信号;
向至少两个显示屏中的各个显示屏输出对应的控制拆分信号;
其中,所述控制拆分信号和所述显示屏一一对应,所述控制拆分信号用于控制每个所述显示屏从所述混合图像数据中选择并显示每个所述显示屏对应的独立图像数据,
将所述显示设备接口输出的控制信号拆分为与所述混合图像数据的组成方式对应的至少两路控制拆分信号,包括:
将所述显示设备接口输出的一路DE信号拆分为与所述混合图像数据的组成方式对应的至少两路DE拆分信号;
所述向至少两个显示屏中的各个显示屏输出对应的控制拆分信号,包括:
向所述各个显示屏输出对应的DE拆分信号。
11.根据权利要求10所述的方法,其特征在于,在所述混合图像数据的每一帧中,所述独立图像数据以行为单位进行交错,根据显示设备接口输出的数据信号中的混合图像数据的组成方式,将所述显示设备接口输出的控制信号拆分为与所述混合图像数据的组成方式对应的至少两路控制拆分信号,包括:
根据所述独立图像数据在所述混合图像数据中所在的行的位置,将所述显示设备接口输出的一路DE信号拆分为至少两路DE拆分信号;
其中,所述DE拆分信号用于控制每个所述显示屏从所述混合图像数据中选择出每个所述显示屏对应的独立图像数据所在的行并进行显示。
12.根据权利要求10所述的方法,其特征在于,所述独立图像数据以帧为单位进行交错组成所述混合图像数据,根据显示设备接口输出的数据信号中的混合图像数据的组成方式,将所述显示设备接口输出的控制信号拆分为与所述混合图像数据的组成方式对应的至少两路控制拆分信号,包括:
根据所述独立图像数据在所述混合图像数据中所在的帧的位置,将所述显示设备接口输出的一路DE信号拆分为至少两路DE拆分信号;
根据所述独立图像数据在所述混合图像数据中所在的帧的位置,将所述显示设备接口输出的一路Vsync信号拆分为至少两路Vsync拆分信号;
所述向至少两个显示屏中的各个显示屏输出对应的控制拆分信号,包括:
向所述各个显示屏输出对应的Vsync拆分信号和对应的DE拆分信号;
其中,所述Vsync拆分信号和所述DE拆分信号用于控制每个所述显示屏从所述混合图像数据中选择出每个所述显示屏对应的独立图像数据所在的帧并进行显示。
CN201610613608.0A 2016-07-29 2016-07-29 显示设备接口转换装置、多屏显示系统及多屏显示方法 Active CN107665105B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610613608.0A CN107665105B (zh) 2016-07-29 2016-07-29 显示设备接口转换装置、多屏显示系统及多屏显示方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610613608.0A CN107665105B (zh) 2016-07-29 2016-07-29 显示设备接口转换装置、多屏显示系统及多屏显示方法

Publications (2)

Publication Number Publication Date
CN107665105A CN107665105A (zh) 2018-02-06
CN107665105B true CN107665105B (zh) 2021-02-19

Family

ID=61115610

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610613608.0A Active CN107665105B (zh) 2016-07-29 2016-07-29 显示设备接口转换装置、多屏显示系统及多屏显示方法

Country Status (1)

Country Link
CN (1) CN107665105B (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108595140B (zh) * 2018-05-09 2021-07-23 歌尔光学科技有限公司 用于展示多显示器显示内容的方法、装置及电子设备
CN109300442A (zh) * 2018-10-30 2019-02-01 北京集创北方科技股份有限公司 显示系统及其电子设备
CN111273875A (zh) * 2018-12-05 2020-06-12 舜宇光学(浙江)研究院有限公司 一种多屏显示方法及其系统以及分屏装置和电子设备
CN111830857B (zh) * 2019-04-23 2021-09-21 杭州海康威视数字技术股份有限公司 一种显示屏和显示屏的控制方法
CN112584207B (zh) * 2019-09-30 2023-05-30 广州视源电子科技股份有限公司 一种视频信号的处理方法、系统、设备和存储介质
CN112584206B (zh) * 2019-09-30 2023-05-16 广州视源电子科技股份有限公司 一种课件的显示方法、系统、设备与存储介质
KR20220017119A (ko) 2020-08-04 2022-02-11 삼성전자주식회사 디스플레이 다중 구동 방법 및 이를 지원하는 전자 장치
CN113064543B (zh) * 2021-04-06 2022-09-13 广州视源电子科技股份有限公司 拼接屏的信号处理方法、系统、装置和存储介质
CN113301271B (zh) * 2021-05-25 2022-09-06 英博超算(南京)科技有限公司 一种域控制器显示方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN203492117U (zh) * 2013-09-17 2014-03-19 北京畅易行科技有限公司 一种在车载应用中实现多路视频功能的装置
CN104238977A (zh) * 2013-06-13 2014-12-24 炬力集成电路设计有限公司 多屏显示装置及其方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8217855B2 (en) * 2008-09-30 2012-07-10 Siemens Medical Solutions Usa, Inc. System for generating a plurality of display signals

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104238977A (zh) * 2013-06-13 2014-12-24 炬力集成电路设计有限公司 多屏显示装置及其方法
CN203492117U (zh) * 2013-09-17 2014-03-19 北京畅易行科技有限公司 一种在车载应用中实现多路视频功能的装置

Also Published As

Publication number Publication date
CN107665105A (zh) 2018-02-06

Similar Documents

Publication Publication Date Title
CN107665105B (zh) 显示设备接口转换装置、多屏显示系统及多屏显示方法
US9870756B2 (en) Display panel
US10943552B2 (en) Shift register unit, gate drive circuit and method of driving the same
US8212797B2 (en) Video signal processing device and display
US6756996B2 (en) Obtaining a high refresh rate display using a low bandwidth digital interface
EP2434331B1 (en) Stereoscopic display device
KR20090056047A (ko) 표시장치 및 이의 구동방법
KR20050022406A (ko) 멀티스크린 디스플레이 시스템 및 그 제어방법
US20120050353A1 (en) Electro-optical device and electronic apparatus
US20200105180A1 (en) Display device and driving method
US9967540B2 (en) Ultra high definition 3D conversion device and an ultra high definition 3D display system
JP2020071469A (ja) 画像制御装置およびそれを用いたディスプレイウォールシステム並びにディスプレイウォールに画像を出力する制御方法
KR20130034515A (ko) 입체영상표시장치 및 방법
JP2019113672A (ja) 表示制御装置、表示装置、および制御方法
CN100466049C (zh) 液晶显示器的驱动装置
CN114267293B (zh) 显示装置及其显示方法
KR20130136383A (ko) 표시 장치, 화상 처리 장치 및 표시 방법
CN101334978A (zh) 显示设备、其驱动方法和合并了显示设备的电子装置
KR20110015201A (ko) 액정표시장치
CN212413298U (zh) 一种基于4k信号的图像处理装置
CN113963650B (zh) 驱动装置以及显示设备
CN113038235A (zh) 一种通过反转扫描消除拼接电视墙动态画面断裂的方法及系统
KR101629515B1 (ko) 액정표시장치
US8810494B2 (en) Electro-optical device and electronic apparatus
TWI397896B (zh) 使用單一資料致能訊號來控制顯示器時序之方法及相關時序控制電路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information

Address after: Zone C, floor 1, plant 1, No.1, Keji 4th Road, Tangjiawan Town, high tech Zone, Zhuhai City, Guangdong Province 519085

Applicant after: ACTIONS TECHNOLOGY Co.,Ltd.

Address before: 519085 Guangdong province Zhuhai high tech Zone Science and technology innovation Coastal Science and technology No. four Road No. 1, No. 1 workshop C area

Applicant before: ACTIONS (ZHUHAI) TECHNOLOGY Co.,Ltd.

CB02 Change of applicant information
GR01 Patent grant
GR01 Patent grant