CN104238977A - 多屏显示装置及其方法 - Google Patents

多屏显示装置及其方法 Download PDF

Info

Publication number
CN104238977A
CN104238977A CN201310232264.5A CN201310232264A CN104238977A CN 104238977 A CN104238977 A CN 104238977A CN 201310232264 A CN201310232264 A CN 201310232264A CN 104238977 A CN104238977 A CN 104238977A
Authority
CN
China
Prior art keywords
image data
rgb
signal
screen
display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201310232264.5A
Other languages
English (en)
Other versions
CN104238977B (zh
Inventor
王延勇
戴剑锋
赵天亮
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Actions Technology Co Ltd
Original Assignee
Actions Semiconductor Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Actions Semiconductor Co Ltd filed Critical Actions Semiconductor Co Ltd
Priority to CN201310232264.5A priority Critical patent/CN104238977B/zh
Publication of CN104238977A publication Critical patent/CN104238977A/zh
Application granted granted Critical
Publication of CN104238977B publication Critical patent/CN104238977B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开了一种多屏显示装置及其方法。本发明将各显示屏的独立图像数据交错形成混合图像数据、并输出至各显示屏共用的一条数据总线,从而使得各显示屏的独立图像能够以交错形成的混合图像数据的形式分时复用同一硬件通道;而且,本发明控制各显示屏通过共用的一条数据总线从混合图像数据中交错锁存各自的独立图像数据,从而使得各显示屏能够以交错锁存的形式从混合图像数据中获取各自的独立图像数据予以显示。因此,本发明能够支持多显示屏的硬件资源复用、而无需为每一显示屏设置一套独立的硬件通道,从而能够减少硬件资源的耗费、并由此降低成本。而且,本发明不受硬件资源和成本的限制,从而能够支持多于两个显示屏的多屏显示。

Description

多屏显示装置及其方法
技术领域
本发明涉及显示技术,特别涉及一种多屏显示装置及其方法。
背景技术
随着多媒体播放的多样化发展,单屏显示已无法满足播放需求。为此,现有技术就提供了一种双屏显示装置。
图1为现有技术中的一种双屏显示装置的示例性结构示意图。如图1所示,该双屏显示装置包括两个显示屏,即,显示屏1和显示屏2;并且,两个显示屏分别连接各自专用的数据总线,即,显示屏1连接其专用的数据总线1、显示屏2连接其专用的数据总线2。
而且,该双屏显示装置还包括一处理器和一控制器,并利用处理器为每个显示屏分别提供了专用的图像数据处理单元、利用控制器为每个显示屏分别提供了专用的图像输出控制单元,即,显示屏1专用的图像数据处理单元1和图像输出控制单元1顺序相连、且图像输出控制单元1连接数据总线1,显示屏2专用的图像数据处理单元2和图像输出控制单元2顺序相连、且图像输出控制单元2连接数据总线2。
其中,图像数据处理单元1用于接收显示屏1对应的独立图像数据、并对接收的独立图像数据进行图像处理;图像输出控制单元1用于向数据总线1输出对应的独立图像数据、并控制显示屏1按照现有的帧扫描时序和行扫描时序从数据总线1连续锁存对应的独立图像数据。同样地,图像数据处理单元2用于接收显示屏2对应的独立图像数据、并对接收的独立图像数据进行图像处理;图像输出控制单元2用于向数据总线2输出对应的独立图像数据、并控制显示屏2按照现有的帧扫描时序和行扫描时序从数据总线2连续锁存对应的独立图像数据。
从而,图像数据处理单元1和图像输出控制单元1以及数据总线1就构成了显示屏1专用的硬件通道,图像数据处理单元2和图像输出控制单元2以及数据总线2就构成了显示屏2专用的硬件通道。相应地,通过各自专用的硬件通道,即可在显示屏1和显示屏2同时显示各自对应的独立图像数据,以实现双屏显示。
然而,上述的双屏显示装置需要为每一显示屏设置一套独立的硬件通道,因而导致耗费的硬件资源过多、并由此导致成本过高。而且,受到硬件资源和成本的限制,上述的双屏显示装置难以扩展为多于两个显示屏的多屏显示。
发明内容
有鉴于此,本发明提供了一种多屏显示装置和一种多屏显示方法。
本发明提供的一种多屏显示装置,该多屏显示装置包括共用一条数据总线的两个或两个以上显示屏,该多屏显示装置还包括顺序相连的图像数据存储单元、图像数据处理单元、以及图像输出控制单元,图像输出控制单元连接两个或两个以上显示屏所共用的数据总线;
图像数据存储单元用于存放各显示屏对应的独立图像数据;
图像数据处理单元用于分别读取各显示屏对应的独立图像数据、并形成混合图像数据,其中,混合图像数据的每一帧由各显示屏对应的独立图像数据交错组成;
图像输出控制单元用于向两个或两个以上显示屏共用的一条数据总线输出混合图像数据、并控制各显示屏从混合图像数据的每一帧中交错锁存对应的独立图像数据。
可选地,在混合图像数据的每一帧中,各显示屏对应的独立图像数据以像素为单位交错。
进一步可选地,各显示屏均为RGB屏,图像输出控制单元通过向各RGB屏输出垂直同步Vsync信号、水平同步Hsync信号、有效显示数据选通DE信号、以及时钟信号实现对各RGB屏的控制,其中:
向各RGB屏输出的Vsync信号和Hsync信号同步有效;
以及,在向各RGB屏输出的Vsync信号和Hsync信号有效时,向各RGB屏输出的DE信号和时钟信号交错形成各RGB屏的数据锁存期。
可选地,在混合图像数据的每一帧中,各显示屏对应的独立图像数据以行为单位交错。
进一步可选地,各显示屏均为RGB屏,图像输出控制单元通过向各RGB屏输出垂直同步Vsync信号、水平同步Hsync信号、有效显示数据选通DE信号、以及时钟信号实现对各RGB屏的控制,其中:
向各RGB屏输出的Vsync信号同步有效;
在向各RGB屏输出的Vsync信号有效时,向各RGB屏输出的Hsync信号交错有效;
以及,在向任一RGB屏输出的Vsync信号和Hsync信号有效时,向该RGB屏输出的DE信号和时钟信号连续形成该RGB屏的数据锁存期。
本发明提供的一种多屏显示方法,该多屏显示方法应用于多屏显示装置,该多屏显示装置包括共用一条数据总线的两个或两个以上显示屏,并且,该多屏显示方法包括:
步骤a0、预先存放各显示屏对应的独立图像数据;
步骤a1、分别读取存放的各显示屏对应的独立图像数据、并形成混合图像数据,其中,混合图像数据的每一帧由各显示屏对应的独立图像数据交错组成;
步骤a2、向两个或两个以上显示屏共用的一条数据总线输出混合图像数据、并控制各显示屏从混合图像数据的每一帧中交错锁存对应的独立图像数据。
可选地,在混合图像数据的每一帧中,各显示屏对应的独立图像数据以像素为单位交错。
进一步可选地,各显示屏均为RGB屏,步骤a2通过向各RGB屏输出垂直同步Vsync信号、水平同步Hsync信号、有效显示数据选通DE信号、以及时钟信号实现对各RGB屏的控制,其中:
向各RGB屏输出的Vsync信号和Hsync信号同步有效;
以及,在向各RGB屏输出的Vsync信号和Hsync信号有效时,向各RGB屏输出的DE信号和时钟信号交错形成各RGB屏的数据锁存期。
可选地,在混合图像数据的每一帧中,各显示屏对应的独立图像数据以行为单位交错。
进一步可选地,各显示屏均为RGB屏,步骤a2通过向各RGB屏输出垂直同步Vsync信号、水平同步Hsync信号、有效显示数据选通DE信号、以及时钟信号实现对各RGB屏的控制,其中:
向各RGB屏输出的Vsync信号同步有效;
在向各RGB屏输出的Vsync信号有效时,向各RGB屏输出的Hsync信号交错有效;
以及,在向任一RGB屏输出的Vsync信号和Hsync信号有效时,向该RGB屏输出的DE信号和时钟信号连续形成该RGB屏的数据锁存期。
由此可见,本发明将各显示屏的独立图像数据交错构成混合图像数据、并输出至各显示屏共用的一条数据总线,从而使得各显示屏的独立图像能够以交错形成的混合图像数据的形式分时复用同一硬件通道;而且,本发明控制各显示屏通过共用的一条数据总线从混合图像数据中交错锁存各自的独立图像数据,从而使得各显示屏能够以交错锁存的形式从混合图像数据中获取各自的独立图像数据予以显示。因此,本发明能够支持多显示屏的硬件资源复用、而无需为每一显示屏设置一套独立的硬件通道,从而能够减少耗费的硬件资源、并由此降低成本。而且,本发明不受硬件资源和成本的限制,从而能够支持多于两个显示屏的多屏显示。
附图说明
图1为现有技术中的一种双屏显示装置的示例性结构示意图;
图2为本发明实施例中的一种多屏显示装置的示例性结构示意图;
图3为如图2所示多屏显示装置以像素为单位实现分时复用的原理性示意图;
图4为如图2所示多屏显示装置以行为单位实现分时复用的原理性示意图;
图5为如图2所示多屏显示装置选用RGB屏作为显示屏时的一种优选结构示意图;
图6a和图6b分别为如图5所示优选结构在以像素为单位实现分时复用的帧扫描时序和行扫描时序的示意图;
图7a和图7b分别为如图5所示优选结构在以行为单位实现分时复用的帧扫描时序和行扫描时序的示意图;
图8为如图2所示多屏显示装置选用RGB屏作为显示屏时的一种简化结构示意图;
图9为如图8所示简化结构的一种具体实现结构的示意图;
图10为如图8所示简化结构在以像素为单位实现分时复用的行扫描时序的示意图;
图11为如图5所示优选结构与如图8所示简化结构相结合的示意图;
图12为本发明实施例中的一种多屏显示方法的示例性流程示意图。
具体实施方式
为使本发明的目的、技术方案及优点更加清楚明白,以下参照附图并举实施例,对本发明进一步详细说明。
图2为本发明实施例中的一种多屏显示装置的示例性结构示意图。如图2所示,本实施例中的一种多屏显示装置包括共用一条数据总线的两个或两个以上显示屏1~n(n为大于等于2的正整数),该多屏显示装置还包括顺序相连的图像数据存储单元、图像数据处理单元、以及图像输出控制单元,图像输出控制单元连接两个或两个以上显示屏1~n所共用的一条数据总线;
图像数据存储单元用于存放各显示屏1~n对应的独立图像数据;
图像数据处理单元用于分别读取各显示屏1~n对应的独立图像数据、并形成混合图像数据,其中,混合图像数据的每一帧由各显示屏1~n对应的独立图像数据交错组成;
图像输出控制单元用于向两个或两个以上显示屏1~n共用的一条数据总线输出混合图像数据、并控制各显示屏1~n从混合图像数据的每一帧中交错锁存对应的独立图像数据。
可见,本实施例中的多屏显示装置将各显示屏1~n的独立图像数据交错构成混合图像数据、并输出至各显示屏1~n共用的一条数据总线,从而使得各显示屏1~n的独立图像能够以交错形成的混合图像数据的形式分时复用同一硬件通道;而且,本实施例中的多屏显示装置还控制各显示屏1~n通过共用的一条数据总线从混合图像数据中交错锁存各自的独立图像数据,从而使得各显示屏1~n能够以交错锁存的形式从混合图像数据中获取各自的独立图像数据予以显示。
因此,本实施例中的多屏显示装置不但能够支持多显示屏1~n的硬件资源复用、而无需为每一显示屏设置一套独立的硬件通道,从而能够减少耗费的硬件资源、并由此降低成本;而且本实施例中的多屏显示装置还不受硬件资源和成本的限制,从而能够支持多于两个显示屏(n大于3时)的多屏显示。
实际应用中,图像数据存储单元可以由一个或者多个存储器来实现;图像数据处理单元可以选用任意一种处理器来实现,并且,图像数据处理单元还可以根据实际需要进一步用于对混合图像数据进行图像格式转换、图像对比度和饱和度调整等图像处理操作;图像输出控制单元可以选用任意一种控制器来实现。或者,图像数据存储单元、图像数据处理单元、图像输出控制单元也可以由一块集成芯片予以实现。
另外,在混合图像数据的每一帧中,可以设置各显示屏1~n对应的独立图像数据以像素为单位交错,即,多屏显示装置以像素为单位实现对硬件通道的分时复用;或者,在混合图像数据的每一帧中,也可以设置各显示屏1~n对应的独立图像数据以行为单位交错,即,多屏显示装置以行为单位实现对硬件通道的分时复用。
图3为如图2所示多屏显示装置以像素为单位实现分时复用的原理性示意图。如图3所示,以2个显示屏(即n取2)为例:
图像数据存储单元存放有显示屏1和2对应的独立图像数据,其中,显示屏1对应的独立图像数据由若干像素信息D1组成、显示屏2对应的独立图像数据由若干像素信息D2组成;
图像数据处理单元交替地从显示屏1和2对应的独立图像数据中读取像素信息D1和D2、并形成混合图像数据,其中,混合图像数据的每一帧中的每一行由像素信息D1和D2交错组成;
图像输出控制单元向显示屏1和显示屏2共用的一条数据总线输出混合图像数据,并控制显示屏1和2从混合图像数据的每一帧中交错锁存每一行中交错排列的像素信息D1和D2,以使混合图像数据的每一帧中的像素信息D1被显示屏1锁存、像素信息D2被显示屏2锁存。
需要说明的是,图3仅仅是以各显示屏对应的独立图像数据在混合图像数据中等比例交错为例,即,每p(p为大于等于1的正整数)个像素信息D1之后插入p个像素信息D2,但在实际应用中也可以采用非等比交错的方式,即,每p个像素信息D1之后插入q(q为大于等于1且不等于p的正整数)个像素信息D2。
图4为如图2所示多屏显示装置以行为单位实现分时复用的原理性示意图。如图4所示,以2个显示屏(即n取2)为例:
图像数据存储单元存放有显示屏1和2对应的独立图像数据,其中,显示屏1对应的独立图像数据由若干行Line_D1组成、显示屏2对应的独立图像数据由若干行Line_D2组成;
图像数据处理单元交替地从显示屏1和2对应的独立图像数据中读取行Line_D1和Line_D2、并形成混合图像数据,其中,混合图像数据的每一帧由行Line_D1和Line_D2交错组成;
图像输出控制单元向显示屏1和显示屏2共用的一条数据总线输出混合图像数据,并控制显示屏1和2从混合图像数据的每一帧中交错锁存行Line_D1和Line_D2中的像素信息,以使混合图像数据的每一帧中的行Line_D1中的像素信息被显示屏1锁存、行Line_D2中的像素信息被显示屏2锁存。
需要说明的是,图4仅仅是以各显示屏对应的独立图像数据在混合图像数据中等比例交错为例,即,每p个行Line_D1之后插入p个行Line_D2,但在实际应用中也可以采用非等比交错的方式,即,每p个行Line_D1之后插入q个行Line_D2。
以上是对本实施例中的多屏显示装置的示例性说明。下面,以显示屏选用RGB屏为例进行进一步的详细说明。
图5为如图2所示多屏显示装置选用RGB屏作为显示屏时的一种优选结构示意图。如图5所示,当选用RGB屏作为显示屏时,本实施例中的多屏显示装置仍包括如图2中所示的图像数据存储单元、图像数据处理单元、图像输出控制单元、以及各显示屏1~n共用的数据总线,而且,为了实现对各RGB屏1~n的控制,图像输出控制单元还向各RGB屏1~n输出用于触发帧扫描的Vsync(垂直同步)信号、用于触发行扫描的Hsync(水平同步)信号、以及用于实现锁存的DE(有效显示数据选通)信号、以及Clk(时钟)信号。即,对于任一个RGB屏i,图像输出控制单元向该RGB屏i(i为大于等于1且小于等于n的正整数)输出Vsync信号Vsync_i、Hsync信号Hsync_i、以及DE信号DE_i和Clk信号PCLK_i。
图6a和图6b分别为如图5所示优选结构在以像素为单位实现分时复用的帧扫描时序和行扫描时序的示意图。其中,图6a和图6b均以2个RGB屏1和2为例,并且,图6a和图6b均以Vsync高电平有效、Hsync高电平有效、DE信号高电平有效、以及Clk信号下降沿采样为例。
先参见图6a,由于混合图像数据的每一帧中的每一行Line_mix均同时包含RGB屏1对应的独立图像数据中的像素信息D1、以及RGB屏2对应的独立图像数据中的像素信息D2,因此,就需要RGB屏1和2对混合图像数据的每一帧中的每一行Line_mix均进行扫描。相应地,在以像素为单位实现分时复用的帧扫描过程中,图像输出控制单元向RGB屏1和2输出的Vsync信号Vsync_1和Vsync_2同步有效、Hsync信号Hsync_1和Hsync_2同步有效。
再参见图6b,由于混合图像数据的每一帧中的每一行Line_mix中包含的像素信息D1和D2是相互交错的,因此,RGB屏1和2对每一行均进行扫描的过程中就需要按照RGB屏1和2对应的独立图像数据在混合图像数据中的交错顺序(即像素信息D1和D2在混合图像数据中的交错顺序)进行交错锁存。相应地,在以像素为单位实现分时复用的行扫描过程中,图像输出控制单元在向RGB屏1和2输出的Vsync信号Vsync_1和Vsync_2和Hsync信号Hsync_1和Hsync_2均有效时,向RGB屏1和2输出DE信号DE_1和DE_2以及Clk信号PCLK_1和PCLK_2、并由周期性高电平有效的DE信号DE_1和DE_2分别与周期性的Clk信号PCLK_1和PCLK_2交错形成RGB屏1和2的数据锁存期。
具体地,为了实现RGB屏1和2的数据锁存期相互交错,DE信号DE_1和DE_2以及Clk信号PCLK_1和PCLK_2在图6b所示的行扫描过程中满足如下条件:
1)、DE信号DE_1和DE_2的频率、以及Clk信号PCLK_1和PCLK_2的频率均为混合图像数据的频率的1/2;
2)、RGB屏2的Clk信号PCLK_2相比于RGB屏1的Clk信号PCLK_1的相位差σPCLK=180(即Clk信号PCLK_1和PCLK_2的1/2个时钟周期);
3)、DE信号DE_1相比于Clk信号PCLK_1存在延时t、DE信号DE_2相比于Clk信号PCLK_2存在延时t,DE信号DE_1和DE_2的占空比至少设置为50%,延时t和占空比确保DE信号DE_1的高电平覆盖Clk信号PCLK_1的下降沿、DE信号DE_2的高电平覆盖Clk信号PCLK_2的下降沿。
这样,按照图6b所示的行扫描过程,对每一行Line_mix扫描时产生的DE信号DE_1的高电平和Clk信号PCLK_1的下降沿所形成数据锁存期,就与DE信号DE_2的高电平和Clk信号PCLK_2的下降沿所形成数据锁存期就以像素为单位相交错。相应地,每一帧混合图像数据的每一行Line_mix中交错排列的像素信息D1和D2就能交错地被分别锁存在2个RGB屏1和2显示,按照如图6a所示的帧扫描过程反复执行如图6b所示的行扫描过程,即可完成2个RGB屏1和2分别显示各自对应的独立图像数据。
当然,对于RGB屏的数量多于2个的情况,以及Vsync信号低电平有效、和/或Hsync信号低电平有效、和/或DE信号低电平有效、以及Clk信号上升沿采样的情况,可以基于与如图6a和图6b所示的方式予以调整,本文不在一一列举,仅对于DE信号和Clk信号在行扫描过程中需满足的条件作如下概括:
1)、DE信号DE_1~DE_n的频率、以及Clk信号PCLK_1~PCLK_n的频率均为混合图像数据的频率的1/n;
2)、RGB屏j(j为大于1且小于等于n的正整数)的Clk信号PCLK_j相比于RGB屏1的Clk信号PCLK_1的相位差σPCLK_j=(j-1)×(360/n),即σPCLK_j为Clk信号PCLK_1~PCLK_n的(j-1)/n个时钟周期;
3)、DE信号DE_i相比于Clk信号PCLK_i存在延时t,DE信号DE_i的占空比至少设置为1/n,延时t和占空比确保DE信号DE_i的有效电平覆盖Clk信号PCLK_i的采样沿(即上升沿或下降沿)。
图7a和图7b分别为如图5所示优选结构在以行为单位实现分时复用的帧扫描时序和行扫描时序的示意图。其中,图7a和图7b均以2个RGB屏1和2为例,并且,图7a和图7b均以Vsync高电平有效、Hsync高电平有效、DE信号高电平有效、以及Clk信号下降沿采样为例。
先参见图7a,由于混合图像数据的每一帧中均同时包含RGB屏1对应的独立图像数据中的行Line_D1、以及RGB屏2对应的独立图像数据中的行Line_D2,因此,就需要RGB屏1和2对混合图像数据的每一帧均进行扫描,相应地,在以行为单位实现分时复用的帧扫描过程中,图像输出控制单元向RGB屏1和2输出的Vsync信号Vsync_1和Vsync_2同步有效。但由于混合图像数据的每一帧中包含的行Line_D1和行Line_D2是相互交错的,因此,RGB屏1和2对每一帧进行扫描的过程中就需要按照RGB屏1和2对应的独立图像数据在混合图像数据中的交错顺序(即行Line_D1和行Line_D2在混合图像数据中的交错顺序)进行交错锁存。相应地,在以行为单位实现分时复用的帧扫描过程中,图像输出控制单元在向RGB屏1和2输出的Vsync信号Vsync_1和Vsync_2有效时,图像输出控制单元向RGB屏1和2输出的Hsync信号Hsync_1和Hsync_2交错有效。
再参见图7b,由于每一行Line_Di中仅包含像素信息Di,因此,在以行为单位实现分时复用的行扫描过程中,图像输出控制单元在任一RGB屏i的Vsync信号Vsync_i和Hsync信号Hsync_i均有效时,向该RGB屏i输出的DE信号DE_i和Clk信号PCLK_i、并持续在高电平有效的DE信号DE_i与周期性地Clk信号PCLK_i连续形成该RGB屏i的数据锁存期。
这样,按照图7a所示的帧扫描过程,对每一帧扫描时的Hsync信号Hsync_1和Hsync_2交错有效,因此,DE信号DE_1的高电平和Clk信号PCLK_1的下降沿所形成数据锁存期,就与DE信号DE_2的高电平和Clk信号PCLK_2的下降沿所形成数据锁存期以行为单位相交错。相应地,每一帧混合图像数据的每一帧中交错排列的Line_D1和行Line_D2就能交错地被分别锁存在2个RGB屏1和2显示,从而使2个RGB屏1和2分别显示各自对应的独立图像数据。
当然,对于RGB屏的数量多于2个的情况,以及Vsync信号低电平有效、和/或Hsync信号低电平有效、和/或DE信号低电平有效、以及Clk信号上升沿采样的情况,可以基于与如图7a和图7b所示的方式予以调整,本文不在一一列举。
此外,从图6a和图6b以及图7a和图7b中可以看出,Vsync信号存在由VSP、VBP以及VFP构成的帧消隐期,Hsync信号存在由构成HSP、HBP以及HFP的行消隐期。
其中,对于以行为单位实现分时复用的情况,每个RGB屏的行消隐期(HSP+HBP+HFP)需要足够长,以便在每个RGB屏的一个行消隐期内可以容纳下至少一个其他RGB屏的Hsync信号的有效期。因此,以行为单位实现分时复用的情况所支持的RGB屏的数量会受到行消隐期的长度的限制。那么,对于以行为单位实现分时复用的情况,通常仅设置2个RGB屏更容易实现。
另外,如果各显示屏1~n的帧消隐期和行消隐期所定义的参数规格完全相同,则对于以像素为单位实现对硬件通道的分时复用的情况可以设置各显示屏1~n共用一个Vsync信号和一个Hsync信号,而对于以行为单位实现对硬件通道的分时复用的情况可以设置各显示屏1~n共用一个Vsync信号。
图8为如图2所示多屏显示装置选用RGB屏作为显示屏时的一种简化结构示意图。图9为如图8所示简化结构的一种具体实现结构的示意图。参见图8和图9并结合图5,对于以像素为单位实现对硬件通道的分时复用的情况为例,图5中示出的Vsync信号Vsync_1~Vsync_n可以简化为为一个Vsync信号Vsync_0,图5中示出的Hsync信号Hsync_1~Hsync_n可以简化为为一个Hsync信号Hsync_0。
如此一来,即可简化多屏显示装置的信号线路结构。即,无论RGB屏的数量n为多少,都只需要一个Vsync信号Vsync_0和一个Hsync信号Hsync_0。
图10为如图8所示简化结构在以像素为单位实现分时复用的行扫描时序的示意图。参见图10,假设4个RGB屏1~4,并以Vsync高电平有效、Hsync高电平有效、DE信号高电平有效、以及Clk信号下降沿采样为例。在以像素为单位实现分时复用的行扫描过程中,图像输出控制单元只需要向各RGB屏1~4的Vsync信号Vsync_0和Hsync信号Hsync_0即可确保各RGB屏1~4的帧扫描和行扫描同步,并且,在Vsync信号Vsync_0和Hsync信号Hsync_0均有效时,图像输出控制单元即可向各RGB屏1~4输出DE信号DE_1~DE_4以及Clk信号PCLK_1~PCLK_4、并由周期性高电平有效的DE信号DE_1~DE_4分别与周期性的Clk信号PCLK_1~PCLK_4交错形成各RGB屏1~4的数据锁存期。
当然,对于以行为单位实现对硬件通道的分时复用的情况,仅需要将图5示出的Vsync信号Vsync_1~Vsync_n简化为为一个Vsync信号Vsync_0,但仍保留图5中示出的Hsync信号Hsync_1~Hsync_n。
另外,各显示屏1~n对于Vsync信号和Hsync信号的消隐期所定义的参数规格完全相同仅仅是一种最佳的理想状态,实际应用中通常会根据需要而设置不同参数规格的RGB屏,此时,可以仅设置参数规格完全相同的RGB屏复用相同的Vsync信号、或复用相同的Vsync信号和Hsync信号,而参数规格不同的RGB屏则仍可以保留专用的Vsync信号和Hsync信号。
图11为如图5所示优选结构与如图8所示简化结构相结合的示意图。参见图11并结合图5,假设RGB屏1和2的参数规格相同、其余RGB屏3~n的参数规格互不相同,对于以像素为单位实现对硬件通道的分时复用的情况为例,图5中示出的Vsync信号Vsync_1~Vsync_2简化为为一个Vsync信号Vsync_12,图5中示出的Hsync信号Hsync_1~Hsync_2可以简化为为一个Hsync信号Hsync_12,而图5中示出的其他Vsync信号Vsync_3~Vsync_n以及其他Hsync信号Hsync_3~Hsync_n则均予以保留。当然,对于以行为单位实现对硬件通道的分时复用的情况,仅需要将图5示出的Vsync信号Vsync_1~Vsync_2简化为为一个Vsync信号Vsync_12,但仍保留图5中示出的其他Vsync信号Vsync_3~Vsync_n以及所有Hsync信号Hsync_1~Hsync_n。
以上是对本实施例中的多屏显示装置的详细说明。除了该多屏显示装置之外,本实施例还提供了一种多屏显示方法。
图12为本发明实施例中的一种多屏显示方法的示例性流程示意图。如图12所示的该多屏显示方法应用于多屏显示装置,该多屏显示装置包括共用一条数据总线的两个或两个以上显示屏,并且,如图12所示,该多屏显示方法包括:
步骤12a、预先存放各显示屏对应的独立图像数据;
步骤12b、分别读取存放的各显示屏对应的独立图像数据、并形成混合图像数据,其中,混合图像数据的每一帧由各显示屏对应的独立图像数据交错组成;
步骤12c、向两个或两个以上显示屏共用的一条数据总线输出混合图像数据、并控制各显示屏从混合图像数据的每一帧中交错锁存对应的独立图像数据。
至此,上述流程结束。并且,在上述流程中,步骤12b~步骤12c可以是以流水线的方式反复循环执行。
可见,本实施例中的多屏显示方法将各显示屏的独立图像数据交错构成混合图像数据、并输出至各显示屏共用的一条数据总线,从而使得各显示屏的独立图像能够以交错形成的混合图像数据的形式分时复用同一硬件通道;而且,本实施例中的多屏显示方法还控制各显示屏通过共用的一条数据总线从混合图像数据中交错锁存各自的独立图像数据,从而使得各显示屏能够以交错锁存的形式从混合图像数据中获取各自的独立图像数据予以显示。
因此,本实施例中的多屏显示方法不但能够支持多显示屏的硬件资源复用、而无需为每一显示屏设置一套独立的硬件通道,从而能够减少耗费的硬件资源、并由此降低成本;而且本实施例中的多屏显示方法还不受硬件资源和成本的限制,从而能够支持多于两个显示屏的多屏显示。
另外,在混合图像数据的每一帧中,可以设置各显示屏对应的独立图像数据以像素为单位交错,即,步骤12b~步骤12c按照与图3相同的方式以像素为单位实现对硬件通道的分时复用;或者,在混合图像数据的每一帧中,也可以设置各显示屏对应的独立图像数据以行为单位交错,即,步骤12b~步骤12c按照与图4相同的方式以行为单位实现对硬件通道的分时复用。
并且,当以显示屏选用RGB屏时,步骤12c按照可以通过向各RGB屏输出Vsync信号、Hsync信号、DE信号、以及Clk信号实现对各RGB屏的控制。具体的控制时序可参照图6a和图6b、图7a和图7b、以及图10,此处不再赘述。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明保护的范围之内。

Claims (10)

1.一种多屏显示装置,其特征在于,该多屏显示装置包括共用一条数据总线的两个或两个以上显示屏,该多屏显示装置还包括顺序相连的图像数据存储单元、图像数据处理单元、以及图像输出控制单元,图像输出控制单元连接两个或两个以上显示屏所共用的数据总线;
图像数据存储单元用于存放各显示屏对应的独立图像数据;
图像数据处理单元用于分别读取各显示屏对应的独立图像数据、并形成混合图像数据,其中,混合图像数据的每一帧由各显示屏对应的独立图像数据交错组成;
图像输出控制单元用于向两个或两个以上显示屏共用的一条数据总线输出混合图像数据、并控制各显示屏从混合图像数据的每一帧中交错锁存对应的独立图像数据。
2.根据权利要求1所述的多屏显示装置,其特征在于,在混合图像数据的每一帧中,各显示屏对应的独立图像数据以像素为单位交错。
3.根据权利要求2所述的多屏显示装置,其特征在于,各显示屏均为RGB屏,图像输出控制单元通过向各RGB屏输出垂直同步Vsync信号、水平同步Hsync信号、有效显示数据选通DE信号、以及时钟信号实现对各RGB屏的控制,其中:
向各RGB屏输出的Vsync信号和Hsync信号同步有效;
以及,在向各RGB屏输出的Vsync信号和Hsync信号有效时,向各RGB屏输出的DE信号和时钟信号交错形成各RGB屏的数据锁存期。
4.根据权利要求1所述的多屏显示装置,其特征在于,在混合图像数据的每一帧中,各显示屏对应的独立图像数据以行为单位交错。
5.根据权利要求4所述的多屏显示装置,其特征在于,各显示屏均为RGB屏,图像输出控制单元通过向各RGB屏输出垂直同步Vsync信号、水平同步Hsync信号、有效显示数据选通DE信号、以及时钟信号实现对各RGB屏的控制,其中:
向各RGB屏输出的Vsync信号同步有效;
在向各RGB屏输出的Vsync信号有效时,向各RGB屏输出的Hsync信号交错有效;
以及,在向任一RGB屏输出的Vsync信号和Hsync信号有效时,向该RGB屏输出的DE信号和时钟信号连续形成该RGB屏的数据锁存期。
6.一种多屏显示方法,其特征在于,该多屏显示方法应用于多屏显示装置,该多屏显示装置包括共用一条数据总线的两个或两个以上显示屏,并且,该多屏显示方法包括:
步骤a0、预先存放各显示屏对应的独立图像数据;
步骤a1、分别读取存放的各显示屏对应的独立图像数据、并形成混合图像数据,其中,混合图像数据的每一帧由各显示屏对应的独立图像数据交错组成;
步骤a2、向两个或两个以上显示屏共用的一条数据总线输出混合图像数据、并控制各显示屏从混合图像数据的每一帧中交错锁存对应的独立图像数据。
7.根据权利要求6所述的多屏显示方法,其特征在于,在混合图像数据的每一帧中,各显示屏对应的独立图像数据以像素为单位交错。
8.根据权利要求7所述的多屏显示方法,其特征在于,各显示屏均为RGB屏,步骤a2通过向各RGB屏输出垂直同步Vsync信号、水平同步Hsync信号、有效显示数据选通DE信号、以及时钟信号实现对各RGB屏的控制,其中:
向各RGB屏输出的Vsync信号和Hsync信号同步有效;
以及,在向各RGB屏输出的Vsync信号和Hsync信号有效时,向各RGB屏输出的DE信号和时钟信号交错形成各RGB屏的数据锁存期。
9.根据权利要求6所述的多屏显示方法,其特征在于,在混合图像数据的每一帧中,各显示屏对应的独立图像数据以行为单位交错。
10.根据权利要求9所述的多屏显示方法,其特征在于,各显示屏均为RGB屏,步骤a2通过向各RGB屏输出垂直同步Vsync信号、水平同步Hsync信号、有效显示数据选通DE信号、以及时钟信号实现对各RGB屏的控制,其中:
向各RGB屏输出的Vsync信号同步有效;
在向各RGB屏输出的Vsync信号有效时,向各RGB屏输出的Hsync信号交错有效;
以及,在向任一RGB屏输出的Vsync信号和Hsync信号有效时,向该RGB屏输出的DE信号和时钟信号连续形成该RGB屏的数据锁存期。
CN201310232264.5A 2013-06-13 2013-06-13 多屏显示装置及其方法 Active CN104238977B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201310232264.5A CN104238977B (zh) 2013-06-13 2013-06-13 多屏显示装置及其方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310232264.5A CN104238977B (zh) 2013-06-13 2013-06-13 多屏显示装置及其方法

Publications (2)

Publication Number Publication Date
CN104238977A true CN104238977A (zh) 2014-12-24
CN104238977B CN104238977B (zh) 2017-04-26

Family

ID=52227134

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310232264.5A Active CN104238977B (zh) 2013-06-13 2013-06-13 多屏显示装置及其方法

Country Status (1)

Country Link
CN (1) CN104238977B (zh)

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106155604A (zh) * 2015-03-27 2016-11-23 联想(北京)有限公司 显示处理方法和电子设备
CN106155605A (zh) * 2015-03-27 2016-11-23 联想(北京)有限公司 显示处理方法和电子设备
CN107665105A (zh) * 2016-07-29 2018-02-06 炬芯(珠海)科技有限公司 显示设备接口转换装置、多屏显示系统及多屏显示方法
CN109300442A (zh) * 2018-10-30 2019-02-01 北京集创北方科技股份有限公司 显示系统及其电子设备
CN110248225A (zh) * 2019-06-24 2019-09-17 福州瑞芯微电子股份有限公司 一种多屏显示系统
WO2020207144A1 (zh) * 2019-04-12 2020-10-15 京东方科技集团股份有限公司 一种显示装置、图像显示方法和电子设备
CN111949068A (zh) * 2019-05-14 2020-11-17 福州瑞芯微电子股份有限公司 一种多设备间时序调整的方法及系统
CN114063947A (zh) * 2020-07-31 2022-02-18 华为技术有限公司 屏幕显示的方法、装置、电子设备、计算机存储介质
CN114327314A (zh) * 2020-09-29 2022-04-12 华为技术有限公司 显示控制方法、终端及存储介质
CN114968148A (zh) * 2021-02-26 2022-08-30 凌巨科技股份有限公司 多屏显示系统及其控制方法
US11935447B2 (en) 2020-08-04 2024-03-19 Samsung Electronics Co., Ltd. Multi-driving method of display and electronic device supporting same

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101471052A (zh) * 2007-12-29 2009-07-01 乐金显示有限公司 液晶显示器及其驱动方法
CN102857738A (zh) * 2012-08-09 2013-01-02 杭州海康威视数字技术股份有限公司 多屏控制的图像显示系统、方法及多屏控制装置
CN103310756A (zh) * 2013-07-05 2013-09-18 合肥京东方光电科技有限公司 液晶显示面板极性反转驱动方法、驱动装置及显示装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101471052A (zh) * 2007-12-29 2009-07-01 乐金显示有限公司 液晶显示器及其驱动方法
CN102857738A (zh) * 2012-08-09 2013-01-02 杭州海康威视数字技术股份有限公司 多屏控制的图像显示系统、方法及多屏控制装置
CN103310756A (zh) * 2013-07-05 2013-09-18 合肥京东方光电科技有限公司 液晶显示面板极性反转驱动方法、驱动装置及显示装置

Cited By (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106155605A (zh) * 2015-03-27 2016-11-23 联想(北京)有限公司 显示处理方法和电子设备
CN106155604A (zh) * 2015-03-27 2016-11-23 联想(北京)有限公司 显示处理方法和电子设备
CN106155604B (zh) * 2015-03-27 2020-02-21 联想(北京)有限公司 显示处理方法和电子设备
CN107665105B (zh) * 2016-07-29 2021-02-19 炬芯科技股份有限公司 显示设备接口转换装置、多屏显示系统及多屏显示方法
CN107665105A (zh) * 2016-07-29 2018-02-06 炬芯(珠海)科技有限公司 显示设备接口转换装置、多屏显示系统及多屏显示方法
CN109300442A (zh) * 2018-10-30 2019-02-01 北京集创北方科技股份有限公司 显示系统及其电子设备
WO2020207144A1 (zh) * 2019-04-12 2020-10-15 京东方科技集团股份有限公司 一种显示装置、图像显示方法和电子设备
CN111949068B (zh) * 2019-05-14 2022-12-13 瑞芯微电子股份有限公司 一种多设备间时序调整的方法及系统
CN111949068A (zh) * 2019-05-14 2020-11-17 福州瑞芯微电子股份有限公司 一种多设备间时序调整的方法及系统
CN110248225A (zh) * 2019-06-24 2019-09-17 福州瑞芯微电子股份有限公司 一种多屏显示系统
CN114063947A (zh) * 2020-07-31 2022-02-18 华为技术有限公司 屏幕显示的方法、装置、电子设备、计算机存储介质
US12106004B2 (en) 2020-07-31 2024-10-01 Huawei Technologies Co., Ltd. Screen display method and apparatus, electronic device, and computer storage medium
US11935447B2 (en) 2020-08-04 2024-03-19 Samsung Electronics Co., Ltd. Multi-driving method of display and electronic device supporting same
CN114327314A (zh) * 2020-09-29 2022-04-12 华为技术有限公司 显示控制方法、终端及存储介质
CN114327314B (zh) * 2020-09-29 2024-04-12 华为技术有限公司 显示控制方法、终端及存储介质
CN114968148A (zh) * 2021-02-26 2022-08-30 凌巨科技股份有限公司 多屏显示系统及其控制方法

Also Published As

Publication number Publication date
CN104238977B (zh) 2017-04-26

Similar Documents

Publication Publication Date Title
CN104238977A (zh) 多屏显示装置及其方法
CN103021378B (zh) 一种多屏拼接显示装置和方法
CN100396086C (zh) 调整视频图像大小时的帧同步方法及其视频图像缩放装置
KR101319088B1 (ko) 평판 패널용 화상 모드 제어기 및 그를 포함한 평판 표시장치
ES8501940A1 (es) Perfeccionamientos introducidos en un sistema para producir una imagen de una escena.
CN109036246A (zh) 一种显示面板、其显示方法及显示装置
CN102461157A (zh) 多视频标准中可操作的用于图像传感器的系统和方法
CN101778199A (zh) 一种合成多路高清视频图像画面的实现方法
CN206433068U (zh) 利用双绞线传输超大分辨率和超高帧率视频信号的发送装置
CN109599070A (zh) 液晶显示装置及其控制方法
CA2309605C (en) System and methods for 2-tap/3-tap flicker filtering
US6611269B1 (en) Video display unit and program recording medium
CN200983644Y (zh) 多屏显示拼接控制装置
CN102263972B (zh) 三维显示控制装置及方法
CN1152362C (zh) 图像显示装置和方法
KR950009698B1 (ko) 엔티에스씨/에치디티브이(ntsc/hdtvm) 듀얼 리시버의 라인 트리플러
CN113141481B (zh) 视频时序转换方法和装置、计算机可读介质
CN107959815A (zh) 一种pal制视频编码ip核
CN102244739B (zh) 图像处理装置、图像处理方法以及图像处理系统
CN102523369B (zh) 视频时序信号发生器及其实现方法
CN101640773A (zh) 子画面视频信号的缩放方法、装置及具有该装置的电视机
CN101420515B (zh) 影像缩放器
CN202102506U (zh) 一种图像处理卡、主板及电子设备
CN101014087A (zh) 一种隔行显示防闪烁方法及装置
JPS595781A (ja) 水平走査方式

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
ASS Succession or assignment of patent right

Owner name: JUXIN(ZHUHAI) TECHNOLOGY CO., LTD.

Free format text: FORMER OWNER: JULI INTEGRATED CIRCUIT DESIGN CO., LTD.

Effective date: 20141215

C41 Transfer of patent application or patent right or utility model
TA01 Transfer of patent application right

Effective date of registration: 20141215

Address after: 519085, C, No. 1, No. four, 1 hi tech Zone, Tang Wan Town, Guangdong, Zhuhai

Applicant after: ACTIONS (ZHUHAI) TECHNOLOGY Co.,Ltd.

Address before: 519085, Zhuhai hi tech Zone, Guangdong Province, 1, Innovation Coast science and technology, No. four

Applicant before: Juli Integrated Circuit Design Co., Ltd.

C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder

Address after: 519085 High-tech Zone, Tangjiawan Town, Zhuhai City, Guangdong Province

Patentee after: ACTIONS TECHNOLOGY Co.,Ltd.

Address before: 519085 High-tech Zone, Tangjiawan Town, Zhuhai City, Guangdong Province

Patentee before: ACTIONS (ZHUHAI) TECHNOLOGY Co.,Ltd.

CP01 Change in the name or title of a patent holder