CN212413298U - 一种基于4k信号的图像处理装置 - Google Patents
一种基于4k信号的图像处理装置 Download PDFInfo
- Publication number
- CN212413298U CN212413298U CN201922309110.7U CN201922309110U CN212413298U CN 212413298 U CN212413298 U CN 212413298U CN 201922309110 U CN201922309110 U CN 201922309110U CN 212413298 U CN212413298 U CN 212413298U
- Authority
- CN
- China
- Prior art keywords
- image
- signal
- module
- sub
- image processing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Controls And Circuits For Display Device (AREA)
Abstract
一种基于4K信号的图像处理装置,包括信号输入源、视频解码器、采集板卡模块、执行单元、输出图像拼接模块、至少二个图像输出模组和子屏幕;所述信号输入源分别通过多种信号接口输入信号,所述视频解码器设有至少一个视频输入通道,分别与所述信号输入源的信号接口电性连接;所述采集板卡模块包括FPGA单元,所述执行单元接收所述采集板卡模块的信号,对该信号切换/发送至所述输出图像拼接模块;所述图像拼接模块与至少二个图像输出模组和子屏幕电性连接。本实用新型通过视频解码器、采集板卡模块、执行单元、输出图像拼接模块实现图像的拼接、分割、叠加功能。
Description
技术领域
本实用新型涉及图像处理器领域,特别是一种基于4K信号的图像处理装置。
背景技术
室外大屏幕依靠多块屏幕分别显示不同的内容,其共同将欲表达的内容显示,因此,液晶拼接器应运而生,拼接屏处理器是拼接墙的核心,是将一个完整的图像信号划分后分配给视频显示单元,完成用多个普通视频单元组成一个超大屏幕动态图像显示屏。
现有技术中的拼接器采集4K信号由于宽带限制,不能真正满足4K信号的采集,视频画面会出现刷新率降低、拖尾、撕裂的情况,同时且输出给各屏幕的信号难以同步处理。
发明内容
为了克服现有技术的上述缺点或者至少部分地解决上述缺陷,本实用新型的目的是提供一种基于4K信号的图像处理装置。
本实用新型解决其技术问题所采用的技术方案是:一种基于4K信号的图像处理装置,其中:包括信号输入源、视频解码器、采集板卡模块、执行单元、输出图像拼接模块、至少二个图像输出模组和子屏幕;
所述信号输入源分别通过多种信号接口输入信号,其中,所述多种信号接口包括以下至少之一:VGA视频信号接口、DVI视频信号接口、HDMI视频信号接口;
所述视频解码器设有至少一个视频输入通道,分别与所述信号输入源的信号接口电性连接;
所述采集板卡模块包括FPGA单元,所述FPGA单元将前端视频解码器的信号串化成高速serdes信号;
所述执行单元接收所述采集板卡模块的信号,对该信号切换/发送至所述输出图像拼接模块;
所述图像拼接模块与至少二个图像输出模组和子屏幕电性连接。
作为本实用新型的进一步改进:所述执行单元包括计时单元、存储单元,其中所述计时单元采用时钟芯片,负责给可编程逻辑器件计数,所述存储单元为eMMC非易失性存储器和/或Flash存储器。
作为本实用新型的进一步改进:所述图像拼接模块采用纯硬件FPG架构。
作为本实用新型的进一步改进:所述图像输出模组包括图像标识模块、时序产生模块、延时模块。
作为本实用新型的进一步改进:所述图像标识模块用于确定对应子屏幕应该显示的子图像。
作为本实用新型的进一步改进:所述时序产生模块,用于产生对应子屏幕应该显示的子图像的子图像信号的时序。
作为本实用新型的进一步改进:所述延时模块,用于对对应子屏幕的子图像信号的开始扫描时间进行延时。
作为本实用新型的进一步改进:所述图像处理器在多种信号接口上设有一插口,所述插口内设有一弹性件。
与现有技术相比,本实用新型的有益效果是:通过视频解码器、采集板卡模块、执行单元、输出图像拼接模块实现图像的拼接、分割、叠加功能。
附图说明
图1为本实用新型的结构示意图。
具体实施方式
现结合附图说明与实施例对本实用新型进一步说明:
参考图1,一种基于4K信号的图像处理装置,其中:包括信号输入源、视频解码器、采集板卡模块、执行单元、输出图像拼接模块、至少二个图像输出模组和子屏幕;所述信号输入源分别通过多种信号接口输入信号,其中,所述多种信号接口包括以下至少之一:VGA视频信号接口、DVI视频信号接口、HDMI视频信号接口;所述视频解码器设有至少一个视频输入通道,分别与所述信号输入源的信号接口电性连接;所述视频解码器用于解码接收到的数据信号,并将解码后视频数据传输给所述执行单元/所述采集板卡模块。
所述采集板卡模块包括FPGA单元,所述FPGA单元将前端视频解码器的信号/或信号接口输入的数字信号串化成高速serdes信号,并送入执行单元,所述执行单元接收所述采集板卡模块的信号,对该信号切换/发送至所述输出图像拼接模块;所述执行单元还包括有一控制单元,由控制单元实现将输入图像切换/发送至所述图像拼接模块。所述执行单元包括计时单元、存储单元,其中所述计时单元采用时钟芯片,负责给可编程逻辑器件计数,所述存储单元为eMMC非易失性存储器和/或Flash存储器。
所述图像拼接模块与至少二个图像输出模组和子屏幕电性连接。所述图像拼接模块采用纯硬件FPG架构,对执行单元切换/发送出来的图像信号进行放大、拼接、漫游、画中画、分割、叠加等功能,所述子屏幕通过矩形阵列组合,用于显示所述图像拼接模块的完整拼接图像。
其中,所述子屏幕包括至少2个,所述图像拼接模块将图像信号放大/拼接后,对应所述子屏幕数量进行分割成至少2个子图像,该子图像对应子屏幕显示,所述图像输出模组包括图像标识模块、时序产生模块、延时模块。所述图像标识模块用于确定对应子屏幕应该显示的子图像。所述时序产生模块,用于产生对应子屏幕应该显示的子图像的子图像信号的时序,所述延时模块,用于对对应子屏幕的子图像信号的开始扫描时间进行延时,使得同一列中的任意两个上下相邻的子屏幕,在上一个子屏幕对应的子图像信号扫描完毕的时间点的前后一定的时间范围内,开始扫描下一个子屏幕对应的子图像信号。
所述图像处理器在多种信号接口上设有一插口,所述插口内设有一弹性件,所述弹性件位于所述信号接口的插口内壁与插口外壁之间,用于防止插口插接的松动或提高插拔稳定性。
综上所述,本领域的普通技术人员阅读本实用新型文件后,根据本实用新型的技术方案和技术构思无需创造性脑力劳动而作出其他各种相应的变换方案,均属于本实用新型所保护的范围。
Claims (8)
1.一种基于4K信号的图像处理装置,其特征在于:包括信号输入源、视频解码器、采集板卡模块、执行单元、输出图像拼接模块、至少二个图像输出模组和子屏幕;
所述信号输入源分别通过多种信号接口输入信号,其中,所述多种信号接口包括以下至少之一:VGA视频信号接口、DVI视频信号接口、HDMI视频信号接口;
所述视频解码器设有至少一个视频输入通道,分别与所述信号输入源的信号接口电性连接;
所述采集板卡模块包括FPGA单元,所述FPGA单元将前端视频解码器的信号串化成高速serdes信号;
所述执行单元接收所述采集板卡模块的信号,对该信号切换/发送至所述输出图像拼接模块;
所述图像拼接模块与至少二个图像输出模组和子屏幕电性连接。
2.根据权利要求1所述的一种基于4K信号的图像处理装置,其特征在于:所述执行单元包括计时单元、存储单元,其中所述计时单元采用时钟芯片,负责给可编程逻辑器件计数,所述存储单元为eMMC非易失性存储器和/或Flash存储器。
3.根据权利要求2所述的一种基于4K信号的图像处理装置,其特征在于:所述图像拼接模块采用纯硬件FPG架构。
4.根据权利要求3所述的一种基于4K信号的图像处理装置,其特征在于:所述图像输出模组包括图像标识模块、时序产生模块、延时模块。
5.根据权利要求4所述的一种基于4K信号的图像处理装置,其特征在于:所述图像标识模块用于确定对应子屏幕应该显示的子图像。
6.根据权利要求4所述的一种基于4K信号的图像处理装置,其特征在于:所述时序产生模块,用于产生对应子屏幕应该显示的子图像的子图像信号的时序。
7.根据权利要求4所述的一种基于4K信号的图像处理装置,其特征在于:所述延时模块,用于对对应子屏幕的子图像信号的开始扫描时间进行延时。
8.根据权利要求5-7任一项所述的一种基于4K信号的图像处理装置,其特征在于:所述图像处理器在多种信号接口上设有一插口,所述插口内设有一弹性件。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201922309110.7U CN212413298U (zh) | 2019-12-20 | 2019-12-20 | 一种基于4k信号的图像处理装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201922309110.7U CN212413298U (zh) | 2019-12-20 | 2019-12-20 | 一种基于4k信号的图像处理装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN212413298U true CN212413298U (zh) | 2021-01-26 |
Family
ID=74400936
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201922309110.7U Active CN212413298U (zh) | 2019-12-20 | 2019-12-20 | 一种基于4k信号的图像处理装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN212413298U (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113271417A (zh) * | 2021-07-02 | 2021-08-17 | 北京格非科技股份有限公司 | 一种用于4k超高清信号的双母线延时器及延时方法 |
CN114125328A (zh) * | 2021-11-24 | 2022-03-01 | 康佳集团股份有限公司 | 一种多源输入的多屏幕拼接系统、方法及显示装置 |
-
2019
- 2019-12-20 CN CN201922309110.7U patent/CN212413298U/zh active Active
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113271417A (zh) * | 2021-07-02 | 2021-08-17 | 北京格非科技股份有限公司 | 一种用于4k超高清信号的双母线延时器及延时方法 |
CN113271417B (zh) * | 2021-07-02 | 2022-11-15 | 北京格非科技股份有限公司 | 一种用于4k超高清信号的双母线延时器及延时方法 |
CN114125328A (zh) * | 2021-11-24 | 2022-03-01 | 康佳集团股份有限公司 | 一种多源输入的多屏幕拼接系统、方法及显示装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10235964B2 (en) | Splicing display system and display method thereof | |
TWI529656B (zh) | Image display system and image processing method | |
CN101000755B (zh) | 多屏显示拼接控制器 | |
CN103021378B (zh) | 一种多屏拼接显示装置和方法 | |
US9762814B2 (en) | Data processing method and device for LED televison, and LED television | |
CN107665105B (zh) | 显示设备接口转换装置、多屏显示系统及多屏显示方法 | |
CN202634558U (zh) | 一种图像处理装置 | |
US20110210975A1 (en) | Multi-screen signal processing device and multi-screen system | |
CN212413298U (zh) | 一种基于4k信号的图像处理装置 | |
CN102857738A (zh) | 多屏控制的图像显示系统、方法及多屏控制装置 | |
CN203912066U (zh) | 一种多屏控制器 | |
WO2017181937A1 (zh) | 显示控制方法、显示控制装置及显示控制系统 | |
CN105704407A (zh) | 一种显示处理装置、设备及方法 | |
CN103065598B (zh) | 一种防止液晶显示器花屏的控制方法 | |
CN102497526B (zh) | 一种同一链路显示多路视频的方法及系统 | |
CN203351179U (zh) | 超高清显示倍频放大驱动装置 | |
US20060017850A1 (en) | Video combining apparatus and method thereof | |
US8786674B2 (en) | Method for performing video display control within a video display system, and associated video processing circuit and video display system | |
CN110570793B (zh) | 一种适配不同类型显示屏的测试方法、装置及终端设备 | |
CN115880156B (zh) | 一种多图层拼接显示控制方法和装置 | |
CN103124337A (zh) | 一种电视装置 | |
CN202362766U (zh) | 一种适用多路图像数据同步显示的液晶拼接墙 | |
CN204857149U (zh) | 一种高解析度液晶拼接处理器 | |
CN202102506U (zh) | 一种图像处理卡、主板及电子设备 | |
CN107995452B (zh) | 一种双屏同步显示的方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |