CN107612564A - 一种差分接收频段兼容电路及其工艺实现方法 - Google Patents

一种差分接收频段兼容电路及其工艺实现方法 Download PDF

Info

Publication number
CN107612564A
CN107612564A CN201710801345.0A CN201710801345A CN107612564A CN 107612564 A CN107612564 A CN 107612564A CN 201710801345 A CN201710801345 A CN 201710801345A CN 107612564 A CN107612564 A CN 107612564A
Authority
CN
China
Prior art keywords
differential
receiving
switch
pair
radio frequency
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201710801345.0A
Other languages
English (en)
Inventor
刘强
曾永聪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Tinno Mobile Technology Co Ltd
Shenzhen Tinno Wireless Technology Co Ltd
Original Assignee
Shenzhen Tinno Mobile Technology Co Ltd
Shenzhen Tinno Wireless Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Tinno Mobile Technology Co Ltd, Shenzhen Tinno Wireless Technology Co Ltd filed Critical Shenzhen Tinno Mobile Technology Co Ltd
Priority to CN201710801345.0A priority Critical patent/CN107612564A/zh
Publication of CN107612564A publication Critical patent/CN107612564A/zh
Pending legal-status Critical Current

Links

Landscapes

  • Transceivers (AREA)

Abstract

本发明提供了一种差分接收频段兼容电路及其工艺实现方法,所述电路包括:射频开关,所述射频开关包括:第一对差分接收频段接收引脚,用于接收第一差分接收信号;第二对差分接收频段接收引脚,用于接收第二差分接收信号;开关使能控制引脚,用于控制第一开关和第二开关与第一对或者第二对差分接收频段接收引脚相连接;所述第一和第二射频差分信号输出脚用于对从第一和第二开关接收到的第一或第二差分接收信号进行输出。本发明实施例所提供的差分接收频段兼容电路能够在不增加射频开关的情况下,同时实现两个差分接收频段信号的接收,且可在两个差分接收频段之间进行切换。

Description

一种差分接收频段兼容电路及其工艺实现方法
技术领域
本发明涉及射频接收技术领域,具体涉及一种差分接收频段兼容电路及其工艺实现方法。
背景技术
随着移动终端射频技术的发展,需要兼容越来越多的差分接收频段,而目前所用的射频收发芯片由于端口数量有限,已不能满足需求,通常需要增加射频开关来做兼容设计,最终导致移动终端的成本越来越高。
由于不同客户对射频频段的需求不一样,有些客户要求的射频频段多,有些客户要求的射频频段少。当射频频段多到射频收发芯片端口不够用时,需要额外增加射频开关,当射频频段减少到射频收发芯片端口够用的情况下,如果依然使用射频开关来做设计必然会造成资源浪费。
发明内容
为了解决现有技术中存在的问题,本发明提供了一种差分接收频段兼容电路及其工艺实现方法。
根据第一方面,本发明提供的一种差分接收频段兼容电路,所述电路包括:射频开关U1,所述射频开关U1包括:第一对差分接收频段接收引脚、第二对差分接收频段接收引脚、开关使能控制引脚CTRL、第一射频差分信号输入脚PC1、第二射频差分信号输入脚PC2、第一开关SW1和第二开关SW2;其中,
所述第一对差分接收频段接收引脚,用于接收第一对差分接收频段的第一差分接收信号;
所述第二对差分接收频段接收引脚,用于接收第二对差分接收频段的第二差分接收信号;
所述开关使能控制引脚CTRL,用于控制所述第一开关SW1和第二开关SW2与第一对差分接收频段接收引脚相连接或者与第二对差分接收频段接收引脚相连接;
所述第一射频差分信号输出脚PC1与第一开关SW1相连接,所述第二射频差分信号输出脚PC2与第二开关SW2相连接,所述第一射频差分信号输出脚PC1和第二射频差分信号输出脚PC2用于对从第一开关SW1和第二开关SW2接收到的第一差分接收信号或第二差分接收信号进行输出。
上述方案中,所述电路还包括:第一隔直电容C1和第二隔直电容C2;其中,
所述第一射频差分信号输出脚PC1与第一隔直电容C1相连接,所述第二射频差分信号输出脚PC2与第二隔直电容C2相连接;
所述第一射频差分信号输出脚PC1用于将从第一开关SW1接收到的第一差分接收信号通过第一隔直电容C1进行输出;所述第二射频差分信号输出脚PC2用于将从第二开关SW2接收到的第二差分接收信号通过隔直电容C2进行输出。
上述方案中,所述第一射频差分信号输出脚PC1通过第一隔直电容C1与差分匹配电路相连接;所述第二射频差分信号输出脚PC2通过第二隔直电容C2与差分匹配电路相连接。
上述方案中,所述电路还包括:第一跳线电阻R1、第二跳线电阻R2、第三跳线电阻R3和第四跳线电阻R4,其中,
第一跳线电阻R1和第二跳线电阻R2串联后一端与第一隔直电容C1的输出端相连接,另一端连接至第二对差分接收频段接收引脚中的一个引脚PB2;第三跳线电阻R3和第四跳线电阻R4串联后一端与第二隔直电容C2的输出端相连接,另一端连接至第二对差分接收频段接收引脚中的另一个引脚PB1。
上述方案中红,所述第一跳线电阻、第二跳线电阻R2、第三跳线电阻R3和第四跳线电阻R4为0欧姆电阻。
上述方案中,所述电路还包括:第一直通电阻R5和第二直通电阻R6;所述第二对差分接收频段的一路信号通过第一直通电阻R5输入至第二对差分接收频段接收引脚中的一个引脚PB2;所述第二对差分接收频段的另一路信号通过第二直通电阻R6输入至第二对差分接收频段接收引脚中的另一个引脚PB1。
根据第二方面,本发明提供的一种移动终端,所述移动终端包括上述差分接收频段兼容电路。
根据第三方面,本发明实施例提供了一种差分接收频段兼容电路的工艺实现方法,所述方法包括:按照上述差分接收频段兼容电路的电路结构将所述电路中的元器件焊接在印刷电路板上,并将第一隔直电容C1要与第一跳线电阻R1做共焊盘设计,将第二隔直电容C2要与第三跳线电阻R3做共焊盘设计;将第一直通电阻R5与第二跳线电阻R2做共焊盘设计,将第二直通电阻R6与第四跳线电阻R4做共焊盘设计。
与现有技术相比,本发明至少具备以下优点:
本发明实施例提供的差分接收频段兼容电路,包括:射频开关U1,所述射频开关U1包括:第一对差分接收频段接收引脚、第二对差分接收频段接收引脚、开关使能控制引脚CTRL、第一射频差分信号输入脚PC1、第二射频差分信号输入脚PC2、第一开关SW1和第二开关SW2;其中,所述第一对差分接收频段接收引脚,用于接收第一对差分接收频段的第一差分接收信号;所述第二对差分接收频段接收引脚,用于接收第二对差分接收频段的第二差分接收信号;所述开关使能控制引脚CTRL,用于控制所述第一开关SW1和第二开关SW2与第一对差分接收频段接收引脚相连接或者与第二对差分接收频段接收引脚相连接;所述第一射频差分信号输出脚PC1与第一开关SW1相连接,所述第二射频差分信号输出脚PC2与第二开关SW2相连接,所述第一射频差分信号输出脚PC1和第二射频差分信号输出脚PC2用于对从第一开关SW1和第二开关SW2接收到的第一差分接收信号或第二差分接收信号进行输出。基于上述方案,本发明实施例所提供的差分接收频段兼容电路能够在不增加射频开关的情况下,同时实现两个差分接收频段信号的接收,且可在两个差分接收频段之间进行切换,有效降低了移动终端的成本。
附图说明
图1为本发明一种差分接收频段兼容电路在一种实施方式中的电路结构图;
图2为本发明一种差分接收频段兼容电路在第二种实施方式中的电路结构图;
图3为本发明一种差分接收频段兼容电路在第三种实施方式中的电路结构图;
图4为本发明一种差分接收频段兼容电路在一种实施方式中的印刷电路效果图;
图5为本发明一种差分接收频段兼容电路中的两根差分走线在一种实施方式中的效果图;
图6为本发明一种差分接收频段兼容电路在第二种实施方式中的印刷电路效果图;
图7为本发明一种差分接收频段兼容电路在第三种实施方式中的印刷电路效果图。
具体实施方式
下面通过具体实施方式结合附图对本发明作进一步详细说明。
实施例一
图1示出了本发明实施例一提供的一种差分接收频段兼容电路的电路结构图,如图1所示,所述电路包括:射频开关U1,所述射频开关U1包括:第一对差分接收频段接收引脚(PA1和PA2)、第二对差分接收频段接收引脚(PB1和PB2)、开关使能控制引脚CTRL、两个射频差分信号输入脚(分别是第一射频差分信号输入脚PC1和第二射频差分信号输入脚PC2)和开关(包括第一开关SW1和第二开关SW2);其中,
所述第一对差分接收频段接收引脚(PA1和PA2),用于接收第一对差分接收频段的第一差分接收信号;
所述第二对差分接收频段接收引脚(PB1和PB2),用于接收第二对差分接收频段的第二差分接收信号;
所述开关使能控制引脚CTRL,用于控制开关(SW1和SW2)与第一对差分接收频段接收引脚(PA1和PA2)相连接或者与第二对差分接收频段接收引脚(PB1和PB2)相连接;
所述第一射频差分信号输出脚PC1与第一开关SW1相连接,所述第二射频差分信号输出脚PC2与第二开关SW2相连接,所述第一射频差分信号输出脚PC1和第二射频差分信号输出脚PC2分别用于对从第一开关SW1和第二开关SW2接收到的第一差分接收信号或第二差分接收信号进行输出。
具体的,参照图1,所述射频开关U1包括第1-11共11个引脚(PIN),其中,第9PIN(电源引脚VDD)用于给射频开关提供电源;第1PIN(PA2)和第10PIN(PA1)为第一对差分接收频段接收引脚;第5PIN(PB2)和第4PIN(PB1)为第二对差分接收频段接收引脚;通过第6PIN(开关使能控制引脚CTRL)可以控制开关(第一开关SW1和第二开关SW2)与第一对或第二对差分接收频段接收引脚相连接;第7PIN(PC2)和第8PIN(PC1)用于将从开关(第一开关SW1和第二开关SW2)接收到的第一对差分接收频段或第二对差分接收频段进行输出到下一级电路;第2PIN(GND)和第3PIN(GND)均为射频开关U1的接地引脚;第11PIN(NC)为射频开关底部的一个固定管脚,也接地。
具体的,所述射频差分信号输出脚(PC1和PC2),分别连接一个隔直电容(C1和C2),具体的,PC1与C1相连接,PC2与C2相连接,PC1将从第一开关SW1接收到的第一差分接收信号通过隔直电容C1进行输出;PC2将从第二开关SW2接收到的第二差分接收信号通过隔直电容C2进行输出。
在本发明的一种可选实施方式中,所述射频差分信号输出脚(PC1和PC2)分别通过各自相连接的隔直电容(C1和C2)连接到差分匹配电路;具体的,第一射频差分信号输出脚PC1与第一隔直电容C1相连接,第二射频差分信号输出脚PC2与第二隔直电容C2相连接,之后,第一隔直电容C1和第二隔直电容C2分别连接至由L1、L2、C3、C4共同构成差分匹配电路。所述隔直电容(C1和C2),用于防止从射频开关内输出的直流信号干扰差分接收信号;具体的,第一隔直电容C1和第二隔直电容C2分别用于阻断各自通路中的直流信号。通过调节差分匹配电路中各元件(L1、L2、C3、C4)的值,可以使得对应通路的接收灵敏度最佳,从而满足各种通信制式(如3GPP、LTE、4G等)的需求。
在本发明的一种可选实施方式中,所述电路还包括:4个0欧的跳线电阻,分别是第一跳线电阻R1、第二跳线电阻R2、第三跳线电阻R3和第四跳线电阻R4,其中,第一跳线电阻R1和第二跳线电阻R2串联后一端与第一隔直电容C1的输出端相连接,另一端连接至第二对差分接收频段接收引脚中的一个引脚PB2;第三跳线电阻R3和第四跳线电阻R4串联后一端与第二隔直电容C2的输出端相连接,另一端连接至第二对差分接收频段接收引脚中的另一个引脚PB1。
在本发明的一种可选实施方式中,所述电路还包括:第一直通电阻R5和第二直通电阻R6,所述第二对差分接收频段的一路信号通过第一直通电阻R5输入至第二对差分接收频段接收引脚中的一个引脚PB2;所述第二对差分接收频段的另一路信号通过第二直通电阻R6输入至第二对差分接收频段接收引脚中的另一个引脚PB1;之所以设置第一直通电阻R5和第二直通电阻R6,是为了防止在印制电路板上的走线留有一段多余的射频阻抗线,多余的射频阻抗线会使射频传导性能出现一定程度的恶化。
如图1所实现的电路可以同时支持两对差分接收频段,在两对差分接收频段之间切换;或者,只支持一对差分接收频段,因此,不管是需要支持两对差分接收频段的移动终端或者只需要一对差分接收频段的移动终端来说,其需求都能够同时满足。
当同时支持两对差分接收频段,即,同时支持图1中的B1和B4差分接收频段时,那么可以通过控制射频开关U1上的开关的连接方式来选择接收第一对差分接收频段或者第二段差分接收频段,当开关与第一对差分接收频段接收引脚(PA1和PA2)相连接或者与第二队差分接收频段接收引脚(PB1和PB2)相连接时,4个0欧姆的跳线电阻(R1、R2、R3、R4)相当于断路状态,图1电路的等效图如图2所示。
当只需要支持一对差分接收频段时,射频开关U1的开关断开,射频开关U1以及其外围电路元器件C1、C2、C5、C6、R5、R6都不需要使用,此时,4个0欧姆的跳线电阻(R1、R2、R3、R4)正常工作,可以使得第二差分接收频段信号不经过射频开关电路,直接通过0欧姆电阻到下一级电路,电路等效图如图3所示。
综上,本发明实施例一提供的差分接收频段兼容电路,包括:射频开关U1,所述射频开关U1包括:第一对差分接收频段接收引脚、第二对差分接收频段接收引脚、开关使能控制引脚CTRL、第一射频差分信号输入脚PC1、第二射频差分信号输入脚PC2、第一开关SW1和第二开关SW2;其中,所述第一对差分接收频段接收引脚,用于接收第一对差分接收频段的第一差分接收信号;所述第二对差分接收频段接收引脚,用于接收第二对差分接收频段的第二差分接收信号;所述开关使能控制引脚CTRL,用于控制所述第一开关SW1和第二开关SW2与第一对差分接收频段接收引脚相连接或者与第二对差分接收频段接收引脚相连接;所述第一射频差分信号输出脚PC1,与第一开关SW1相连接,所述第二射频差分信号输出脚PC2,与第二开关SW2相连接,所述第一射频差分信号输出脚PC1和第二射频差分信号输出脚PC2用于对从第一开关SW1和第二开关SW2接收到的第一差分接收信号或第二差分接收信号进行输出。基于上述方案,本发明实施例所提供的差分接收频段兼容电路能够在不增加射频开关的情况下,同时实现两个差分接收频段信号的接收,且可在两个差分接收频段之间进行切换,有效降低了移动终端的成本。
实施例二
本发明实施例二提供了一种移动终端,所述移动终端包括实施例一提供的差分接收频段兼容电路。
实施例三
本发明实施例一所提供的差分接收频段兼容电路,其印制电路板上的设计至关重要,印制电路板上的器件布局和信号走线如果没处理好的话将无法真正实现本发明所要达到的目的。
因此,本发明实施例二提供了一种差分接收频段兼容电路的工艺实现方法。
除按照图1所示电路结构将各元件焊接在印刷电路板上之外,在印制电路板上布局时,第一隔直电容C1要与第一跳线电阻R1做共焊盘设计,第二隔直电容C2要与第三跳线电阻R3做共焊盘设计;第一直通电阻R5与第二跳线电阻R2做共焊盘设计,第二直通电阻R6与第四跳线电阻R4做共焊盘设计。如图4所示为印制电路板上器件布局和表层的电路走线图,从图中可以看出R1和C1有一只管脚重叠,R3和C2有一只管脚重叠,R2和R5有一只管脚重叠,R4和R6有一只管脚重叠,这样设计可以有效防止使用射频开关或者使用差分跳线时印制电路板上留有额外的一小段射频阻抗线,图5是内层的两根差分走线,对应的电路原理为图3中R2到R1、R4到R3的这部分走线。对射频开关而言,中高频的输入插损一般为0.4dB左右,而使用差分跳线,过孔带来的插损一般为0.2dB左右。根据接收灵敏度的计算公式,使用差分跳线相对于射频开关而言,接收灵敏度会有0.2dB左右的优化。
当同时支持两个差分接收频段时,那么射频开关U1必须使用,此时0欧姆的跳线电阻R1、R2、R3、R4均不使用,相当于断路状态,印制电路板上布局、走线等效图如图6所示。
当只需要支持一个差分接收频段时,那么射频开关U1以及其外围电路器件C1、C2、C5、C6、R5、R6都不需要使用,此时把0欧姆电阻R1、R2、R3、R4用上,可以使得第二差分接收频段信号不经过射频开关电路,直接通过表层到内层的盲孔以及内层的埋孔到下一级电路,印制电路板上布局级走线等效图如图7所示,图7同时显示了表层的元器件、走线和内层的差分走线。
以上对本发明所提供的一种差分接收频段兼容电路及其工艺实现方法,进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,根据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。

Claims (8)

1.一种差分接收频段兼容电路,其特征在于,所述电路包括:射频开关,所述射频开关包括:第一对差分接收频段接收引脚、第二对差分接收频段接收引脚、开关使能控制引脚、第一射频差分信号输入脚、第二射频差分信号输入脚、第一开关和第二开关;其中,
所述第一对差分接收频段接收引脚,用于接收第一对差分接收频段的第一差分接收信号;
所述第二对差分接收频段接收引脚,用于接收第二对差分接收频段的第二差分接收信号;
所述开关使能控制引脚,用于控制所述第一开关和第二开关与第一对差分接收频段接收引脚相连接或者与第二对差分接收频段接收引脚相连接;
所述第一射频差分信号输出脚与第一开关相连接,所述第二射频差分信号输出脚与第二开关相连接,所述第一射频差分信号输出脚和第二射频差分信号输出脚用于对从第一开关和第二开关接收到的第一差分接收信号或第二差分接收信号进行输出。
2.根据权利要求1所述的电路,其特征在于,所述电路还包括:第一隔直电容和第二隔直电容;其中,
所述第一射频差分信号输出脚与第一隔直电相连接,所述第二射频差分信号输出脚与第二隔直电容相连接;
所述第一射频差分信号输出脚用于将从第一开关接收到的第一差分接收信号通过第一隔直电容进行输出;所述第二射频差分信号输出脚用于将从第二开关接收到的第二差分接收信号通过隔直电容进行输出。
3.根据权利要求2所述的电路,其特征在于,所述第一射频差分信号输出脚通过第一隔直电容与差分匹配电路相连接;所述第二射频差分信号输出脚通过第二隔直电容与差分匹配电路相连接。
4.根据权利要求3所述的电路,其特征正在于,所述电路还包括:第一跳线电阻、第二跳线电阻、第三跳线电阻和第四跳线电阻,其中,
第一跳线电阻和第二跳线电阻串联后一端与第一隔直电容的输出端相连接,另一端连接至第二对差分接收频段接收引脚中的一个引脚;第三跳线电阻和第四跳线电阻串联后一端与第二隔直电容的输出端相连接,另一端连接至第二对差分接收频段接收引脚中的另一个引脚。
5.根据权利要求4所述的电路,其特征在于,所述第一跳线电阻、第二跳线电阻、第三跳线电阻和第四跳线电阻为0欧姆电阻。
6.根据权利要求5所述的电路,其特征在于,所述电路还包括:第一直通电阻和第二直通电阻;所述第二对差分接收频段的一路信号通过第一直通电阻输入至第二对差分接收频段接收引脚中的一个引脚;所述第二对差分接收频段的另一路信号通过第二直通电阻输入至第二对差分接收频段接收引脚中的另一个引脚。
7.一种移动终端,其特征在于,所述移动终端包括权利要求1至6其中任一项所述的差分接收频段兼容电路。
8.一种差分接收频段兼容电路的工艺实现方法,所述方法包括:将权利要求1至6其中任一项所述的电路结构将所述电路中的元器件焊接在印刷电路板上,其特征在于,所述方法还包括:
将第一隔直电容与第一跳线电阻做共焊盘设计,将第二隔直电容与第三跳线电阻做共焊盘设计;将第一直通电阻与第二跳线电阻做共焊盘设计,将第二直通电阻与第四跳线电阻做共焊盘设计。
CN201710801345.0A 2017-09-07 2017-09-07 一种差分接收频段兼容电路及其工艺实现方法 Pending CN107612564A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710801345.0A CN107612564A (zh) 2017-09-07 2017-09-07 一种差分接收频段兼容电路及其工艺实现方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710801345.0A CN107612564A (zh) 2017-09-07 2017-09-07 一种差分接收频段兼容电路及其工艺实现方法

Publications (1)

Publication Number Publication Date
CN107612564A true CN107612564A (zh) 2018-01-19

Family

ID=61062566

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710801345.0A Pending CN107612564A (zh) 2017-09-07 2017-09-07 一种差分接收频段兼容电路及其工艺实现方法

Country Status (1)

Country Link
CN (1) CN107612564A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111277283A (zh) * 2020-03-26 2020-06-12 上海锐伟电子科技有限公司 一种rf接收电路

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6959179B1 (en) * 2002-02-06 2005-10-25 National Semiconductor Corporation Down/up-conversion mixer for direct conversion radios
CN101662295A (zh) * 2008-08-28 2010-03-03 英飞凌科技股份有限公司 无线射频通信装置及方法
US7769297B2 (en) * 2006-09-08 2010-08-03 Acterna Llc Driving multiple transceiver modules with a single SERDES transceiver chip
CN105680899A (zh) * 2016-03-09 2016-06-15 宁波萨瑞通讯有限公司 频段兼容的实现系统及方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6959179B1 (en) * 2002-02-06 2005-10-25 National Semiconductor Corporation Down/up-conversion mixer for direct conversion radios
US7769297B2 (en) * 2006-09-08 2010-08-03 Acterna Llc Driving multiple transceiver modules with a single SERDES transceiver chip
CN101662295A (zh) * 2008-08-28 2010-03-03 英飞凌科技股份有限公司 无线射频通信装置及方法
CN105680899A (zh) * 2016-03-09 2016-06-15 宁波萨瑞通讯有限公司 频段兼容的实现系统及方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111277283A (zh) * 2020-03-26 2020-06-12 上海锐伟电子科技有限公司 一种rf接收电路

Similar Documents

Publication Publication Date Title
KR101048337B1 (ko) 고주파 스위칭 회로
JP4715973B2 (ja) 高周波スイッチモジュール
US20110285475A1 (en) RF Front-End with Integrated T/R Switch
KR20150039116A (ko) 무선 주파수 커플러용 시스템 및 방법
US20180091187A1 (en) High-frequency front-end circuit
JP6614173B2 (ja) 高周波スイッチ回路及び装置
US11271306B2 (en) Wiring board, coupler module, and communication device
JP2019068194A (ja) フロントエンドモジュールおよび通信装置
US8718572B2 (en) Reconfigurable RF switch die
WO2016121455A1 (ja) 高周波モジュール
JP2018037780A (ja) 双方向性結合器
US11757476B2 (en) Radio frequency module and communication device
US10862527B2 (en) Radio-frequency switch and control method therefor
CN105578731A (zh) 移动终端、印刷电路板及其制造方法
JP4552524B2 (ja) 複合型電子部品
KR20140000175A (ko) 모바일 통신 디바이스
KR101823270B1 (ko) 커플러 내장형 고주파 스위치 회로 및 장치
CN107612564A (zh) 一种差分接收频段兼容电路及其工艺实现方法
CN205082056U (zh) 高频线路及普通线路一体型子板
US7002391B1 (en) Selectable input attenuation
CN105187088A (zh) 射频电路和电子设备
JP2024058479A (ja) 方向性結合器、高周波モジュール及び通信装置
US8120421B2 (en) Circuit structure free from test effect and testing method thereof
EP3160046B1 (en) Matching network circuit, and associated apparatus with shared matching network circuit
KR100642482B1 (ko) 이동통신 단말기에서 무선 소자간 간섭 방지 장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20180119