CN107516487B - 显示装置 - Google Patents
显示装置 Download PDFInfo
- Publication number
- CN107516487B CN107516487B CN201710888709.3A CN201710888709A CN107516487B CN 107516487 B CN107516487 B CN 107516487B CN 201710888709 A CN201710888709 A CN 201710888709A CN 107516487 B CN107516487 B CN 107516487B
- Authority
- CN
- China
- Prior art keywords
- transistor
- sub
- electrically connected
- pixel unit
- scan line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000011159 matrix material Substances 0.000 claims abstract description 10
- 238000010586 diagram Methods 0.000 description 6
- 239000002184 metal Substances 0.000 description 2
- 239000000956 alloy Substances 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 108010068991 arginyl-threonyl-prolyl-prolyl-prolyl-seryl-glycine Proteins 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2074—Display of intermediate tones using sub-pixels
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
一种显示装置,其包含形成矩阵的多条数据线与多条扫描线。多个次像素单元排列于矩阵的第一列,并包含排列于第一列的第一子像素单元与第二子像素单元。第一子像素单元包含第一晶体管与第二晶体管,第一晶体管的控制端电性连接至第一扫描线。第二晶体管的控制端电性连接至第二扫描线,且第一晶体管的第一端电性连接于第二晶体管的第一端。第二子像素单元包含第三晶体管。第三晶体管的控制端电性连接至第一扫描线,第三晶体管的第一端与第二晶体管的第二端电性连接至第一数据线。
Description
技术领域
本申请涉及一种显示装置,且特别涉及半源极驱动HSD(Half Source Driving)像素阵列的显示装置。
背景技术
随着显示装置的快速发展,人们在任何场合任何时间都会使用大大小小的显示装置,例如:手机、计算机等。在使用显示装置的同时,每次显示装置的画面变动时皆会造成不同的耗电量,而耗电量也直接影响了人们对于使用显示装置的更多顾虑。
显示装置的各种元件往往通过精密设计进行整合,以在降低耗电量的同时保证较佳的显示效果。显示装置中需要设置大量的扫描驱动电路与数据驱动电路以驱动显示装置中的各个像素。相较于数据驱动电路,扫描驱动电路的成本与耗电量均较低,因此可通过合理设计以减少数据线的数量,从而使用较少的数据驱动芯片,进而达到降低显示装置的耗电量的目的。
举例来说,现有技术中半源极驱动HSD(Half Source Driving)像素阵列的左右相邻的子像素共用一条数据线,使得数据线的数目相较于传统显示装置的数据线数目减半。同一行的相邻子像素连接不同的扫描线,同一行相隔一个子像素的子像素连接相同的扫描线,使得扫描线的数目相较于传统显示装置的扫描线数目加倍,以降低显示装置的耗电量。
然而,由于扫描线的数目加倍使得显示装置的开口率会降低,从而影响到显示装置的效能。且由于在半源极驱动像素阵列时,两个相邻的子像素连接至同一条数据线,两个相邻子像素中的其中一个子像素是通过相邻的子像素进行充电,从而导致各个像素的充电率差异,而产生亮暗线。
因此,如何改善半源极驱动像素阵列开口率与亮暗线的问题,为本领域待改进的问题之一。
发明内容
本申请的一个方面是在提供一种显示装置,包含多条数据线、多条扫描线以及多个次像素单元。多条扫描线与多条数据线形成N列M行的矩阵,其中N与M为正整数。多个次像素单元排列于矩阵的第一列,包含第一子像素单元与第二子像素单元。第一子像素单元排列于第一列,包含第一晶体管与第二晶体管。第一晶体管的控制端电性连接至多条扫描线中的第一扫描线。第二晶体管的控制端电性连接至多条扫描线中的第二扫描线,且第一晶体管的第一端电性连接于第二晶体管的第一端。第二子像素单元排列于该第一列,包含第三晶体管与第四晶体管。第三晶体管的控制端电性连接至第一扫描线,且第三晶体管的第一端与第二晶体管的第二端电性连接至多条数据线中的第一数据线。
因此,根据本申请的技术态样,本申请的实施例藉由提供一种显示装置,藉以有效改善半源极驱动像素阵列开口率与亮暗线的问题。
附图说明
为让本发明的上述和其他目的、特征、优点与实施例能更明显易懂,附图的说明如下:
图1是根据本申请的一些实施例所绘示的一种显示面板的示意图;
图2是根据本申请的一些实施例所绘示的一种扫描信号波的波形图;以及
图3是根据本申请的一些实施例所绘示的一种显示面板的示意图。
【符号说明】
100A、100B:显示面板
200:扫描信号波
SP1、SP2、SP3、SP4、SP5、SP6:子像素单元
P1、P2、P3、P4、P5、P6:子像素电极
G1~GM+1:扫描线
D1~DN+1:数据线
G11、G12、G21、G22:子扫描线
T1、T2、T3、T4、T5、T6、T7、T8、T9:晶体管
C1、C2、C3、C4:周期
VS1、VS2、VS3:扫描信号
具体实施方式
以下揭示提供许多不同实施例或例证用以实施本发明的不同特征。特殊例证中的元件及配置在以下讨论中被用来简化本揭示。所讨论的任何例证只用来作解说的用途,并不会以任何方式限制本发明或其例证的范围和意义。此外,本揭示在不同例证中可能重复引用数字符号和/或字母,这些重复皆为了简化及阐述,其本身并未指定以下讨论中不同实施例和/或配置之间的关系。
在全篇说明书与权利要求书所使用的用词(terms),除有特别注明外,通常具有每个用词使用在此领域中、在此公开的内容中与特殊内容中的平常意义。某些用以描述本公开的用词将于下或在此说明书的别处讨论,以提供本领域技术人员在有关本公开的描述上额外的引导。
关于本文中所使用的“耦接”或“连接”,均可指二或多个元件相互直接作物理或电性接触,或是相互间接作物理或电性接触,而“耦接”或“连接”还可指二或多个元件相互操作或动作。
在本文中,使用第一、第二与第三等等的词汇,是用于描述各种元件、组件、区域、层和/或区块是可以被理解的。但是这些元件、组件、区域、层和/或区块不应该被这些术语所限制。这些词汇只限于用来辨别单一元件、组件、区域、层和/或区块。因此,在下文中的一第一元件、组件、区域、层和/或区块也可被称为第二元件、组件、区域、层和/或区块,而不脱离本发明的本意。如本文所用,词汇“和/或”包含了列出的关联项目中的一个或多个的任何组合。本申请文件中提到的“和/或”是指表列元件的任一个、全部或至少一个的任意组合。
请参阅图1。图1是根据本申请的一些实施例所绘示的一种显示面板100A的示意图。如图1所绘示,显示面板100A包含多条数据线D1~DN+1、多条扫描线G1~GM+1与多个像素单元。扫描线G1~GM+1配置于列的方向上,数据线D1~DN+1配置于行的方向上。多条数据线D1~DN+1与多条扫描线G1~GM+1形成M列N行的矩阵,其中N与M为正整数。同一列上相邻的两个子像素单元形成一个像素单元。例如排列于同一列的子像素单元SP1与子像素单元SP2形成一个像素单元,排列于同一列的子像素单元SP3与子像素单元SP4形成一个像素单元,排列于同一列的子像素单元SP5与子像素单元SP6形成一个像素单元,其余依此类推。如图1所绘示,子像素单元SP1、子像素单元SP2、子像素单元SP3与子像素单元SP4排列于第一列,也就是扫描线G1与扫描线G2之间,子像素单元P5与子像素单元P6排列第二列,也就是扫描线G2与扫描线G3之间。
如图1所绘示,子像素单元SP1包含晶体管T1与晶体管T2,晶体管T1的控制端电性连接至扫描线G1,晶体管T1的一端电性连接于晶体管T2的一端,晶体管T1的另一端电性连接于子像素电极P1。晶体管T2的控制端电性连接至扫描线G2,晶体管T2的一端电性连接于晶体管T1的一端,晶体管T2的另一端连接至数据线D1。子像素单元SP2包含晶体管T3,晶体管T3的控制端电性连接至扫描线G1,晶体管T3的一端与数据线D1电性连接,晶体管T3的另一端与子像素单元P2电性连接。在一些实施方式中,晶体管T1的一端为直接连接于晶体管T2的一端。在一些实施方式中,晶体管T1的一端和晶体管T2的一端为通过导线直接相连,其中所述导线的材料,举例而言,可以为金属、合金、或是透明导电材料等。在一些实施方式中,当晶体管T1和晶体管T2之间的数据电压传递不需要通过像素电极来传导,则可以使得传输路径上的电阻电容负载降低。
如图1所绘示,在一些实施例中,显示装置100A还包含子扫描线G11,子扫描线G11配置于行的方向上,并耦接于扫描线G1与晶体管T1的控制端之间。子扫描线G11由扫描线G1大致沿行方向延伸,并耦接于晶体管T1的控制端。
如图1所绘示,子像素单元SP3包含晶体管T4与晶体管T5,晶体管T4的控制端电性连接至扫描线G1,晶体管T4的一端电性连接于晶体管T5的一端,晶体管T4的另一端电性连接于子像素电极P3。晶体管T5的控制端电性连接至扫描线G2,晶体管T5的一端电性连接于晶体管T4的一端,晶体管T5的另一端连接至数据线D2。子像素单元SP4包含晶体管T6,晶体管T6的控制端电性连接至扫描线G1,晶体管T6的一端与数据线D2电性连接,晶体管T6的另一端与子像素单元P4电性连接。
如图1所绘示,在一些实施例中,显示装置100A还包含子扫描线G12,子扫描线G12配置于行的方向上,并耦接于扫描线G1与晶体管T4的控制端之间。子扫描线G12由扫描线G1大致沿行方向延伸,并耦接于晶体管T5的控制端。
如图1所绘示,子像素单元SP5包含晶体管T7与晶体管T8,晶体管T7的控制端电性连接至扫描线G2,晶体管T7的一端电性连接于晶体管T8的一端,晶体管T7的另一端电性连接于子像素电极P5。晶体管T8的控制端电性连接至扫描线G3,晶体管T8的一端电性连接于晶体管T7的一端,晶体管T8的另一端连接至数据线D1。子像素单元SP6包含晶体管T9,晶体管T9的控制端电性连接至扫描线G2,晶体管T9的一端与数据线D1电性连接,晶体管T9的另一端与子像素单元P6电性连接。
如图1所绘示,在一些实施例中,显示装置100A还包含子扫描线G21,子扫描线G21配置于行的方向上,并耦接于扫描线G2与晶体管T7的控制端之间。子扫描线G21由扫描线G2大致沿行方向延伸,并耦接于晶体管T8的控制端。
在本申请的一些实施例中,扫描线G1~GM+1与扫描驱动器(未绘示)电性连接,数据线D1~DN+1与数据驱动器(未绘示)电性连接。扫描驱动器输出扫描信号至扫描线G1~GM+1。数据驱动器输出数据电压至数据线D1~DN+1。
请参阅图2。图2是根据本申请的一些实施例所绘示的一种扫描信号波200的波形图。扫描信号VS1为输入至扫描线G1的扫描信号,扫描信号VS2为输入至扫描线G2的扫描信号,扫描信号VS3为输入至扫描线G3的扫描信号。如图2所绘示,扫描信号VS3的波形图与扫描信号VS1的波形图相同,但扫描信号VS3的脉冲信号相较于扫描信号VS1的脉冲信号晚一个周期。
请一并参阅图1与图2。如图2所绘示,在周期C1,扫描信号VS1与扫描信号VS2分别输入脉冲信号至扫描线G1与扫描线G2。此时,晶体管T1与晶体管T2导通,数据线D1的数据电压通过晶体管T1与晶体管T2输入至子像素电极P1中。与此同时,数据线D1的数据电压亦通过晶体管T3输入到子像素电极P2。在周期C1,子像素电极P3和子像素电极P4亦分别接收到通过数据线D2所传输的数据电压。
在周期C2,扫描信号VS1与扫描信号VS3分别输入脉冲信号至扫描线G1与扫描线G3。此时,晶体管T3导通,数据线D1的数据电压通过晶体管T3输入至子像素电极P2中。晶体管T6也导通,数据线D2的数据电压通过晶体管T6输入至子像素电极P4。
在周期C3,扫描信号VS2输入脉冲信号至扫描线G2。此时,晶体管T9导通,数据线D1的数据电压通过晶体管T9输入至子像素电极P6中。
在周期C4,扫描信号VS2与扫描信号VS3分别输入一脉冲信号至扫描线G2与扫描线G3。此时,晶体管T7与晶体管T8导通,数据线D1的数据电压通过晶体管T7与晶体管T8输入至子像素电极P5中。
请参阅图3,图3是根据本申请的一些实施例所绘示的一种显示面板100B的示意图。于图1的显示面板100A中,相邻两列的子像素单元相同。而于图3的显示面板100B中,相邻两列的子像素单元不同。例如,于图1中,排列于第一列的子像素单元SP1与排列于第二列的子像素单元SP5相同,且排列于第一列的子像素单元SP2与排列于第二列的子像素单元SP6相同。而于图3中,排列于第一列的子像素单元SP1与排列于第二列的相邻的子像素单元SP5不相同,且排列于第一列的子像素单元SP2与排列于第二列的相邻的子像素单元SP6不相同。其余依此类推。再者,于图3中,排列于第一列的子像素单元SP1是与排列于第二列的不相邻的子像素单元SP6相同,此外,排列于第一列的子像素单元SP2与排列于第二列的子不相邻的像素单元SP5相同。其余依此类推
图3的显示面板100B中的子像素单元SP1~子像素单元SP4与图1的显示面板100A中的子像素单元SP1~子像素单元SP4相同,在此不再重复赘述。
如图3所绘示,子像素单元SP5包含晶体管T7,晶体管T7的控制端电性连接至扫描线G2,晶体管T7的一端与数据线D1电性连接,晶体管T7的另一端与子像素电极P5电性连接。子像素单元SP6包含晶体管T8与晶体管T9,晶体管T8的控制端电性连接至扫描线G3,晶体管T8的一端电性连接于晶体管T9的一端,晶体管T8的另一端电性连接至数据线D1。晶体管T9的控制端电性连接至扫描线G2,晶体管T9的一端电性连接于晶体管T8的一端,晶体管T9的另一端连接于子像素电极P6。
如图3所绘示,在一些实施例中,显示装置100B还包含子扫描线G22,子扫描线G22配置于行的方向上,并耦接于扫描线G2与晶体管T9的控制端之间。子扫描线G22由扫描线G2大致沿行方向延伸,并耦接于晶体管T的控制端。
请一并参阅图2与图3。如图2所绘示,在周期C1,扫描信号VS1与扫描信号VS2分别输入脉冲信号至扫描线G1与扫描线G2。此时,晶体管T1与晶体管T2导通,数据线D1的数据电压通过晶体管T1与晶体管T2输入至子像素电极P1中。
在周期C2,扫描信号VS1与扫描信号VS3分别输入脉冲信号至扫描线G1与扫描线G3。此时,晶体管T3导通,数据线D1的数据电压通过晶体管T3输入至子像素电极P2中。
在周期C3,扫描信号VS2输入脉冲信号至扫描线G2。此时,晶体管T7导通,数据线D1的数据电压通过晶体管T7输入至子像素电极P5中。
在周期C4,扫描信号VS2与扫描信号VS3分别输入一脉冲信号至扫描线G2与扫描线G3。此时,晶体管T8与晶体管T9导通,数据线D1的数据电压通过晶体管T8与晶体管T9输入至子像素电极P6中。
如上所述,在本申请实施例中的显示面板100A与显示面板100B中,子像素单元中的子像素电极均无须通过其他子像素单元而进行充电,从而有效改善亮暗线的问题。此外,在本申请实施例中的显示面板100A与显示面板100B中,将子扫描线排列于行的方向,从而增加显示面板100A与显示面板100B的开口率。
由上述本申请的实施方式可知,本申请的实施例藉由提供一种显示装置,且特别涉及半源极驱动HSD(Half Source Driving)像素阵列的显示装置,藉以有效改善半源极驱动像素阵列开口率与亮暗线的问题。
另外,上述例示包含依序的示范步骤,但这些步骤不必依所显示的顺序被执行。以不同顺序执行这些步骤皆在本揭示内容的考虑范围内。在本揭示内容的实施例的精神与范围内,可视情况增加、取代、变更顺序和/或省略这些步骤。
虽然本申请已以实施方式揭示如上,然其并非用以限定本申请,任何本领域技术人员在不脱离本申请的精神和范围内,当可作各种的更动与润饰,因此本申请的保护范围当视所附权利要求书界定范围为准。
Claims (9)
1.一种显示装置,包含:
多条数据线;
多条扫描线,与这些数据线定义出一矩阵;以及
多个次像素单元,排列于该矩阵的第一列,包含:
第一子像素单元,排列于该第一列,包含:
第一晶体管,该第一晶体管的控制端电性连接至这些扫描线中的第一扫描线;以及
第二晶体管,该第二晶体管的控制端电性连接至这些扫描线中的第二扫描线,且该第一晶体管的第一端电性连接于该第二晶体管的第一端;以及
第二子像素单元,排列于该第一列,包含:
第三晶体管,该第三晶体管的控制端电性连接至该第一扫描线,且该第三晶体管的第一端与该第二晶体管的第二端电性连接至这些数据线中的第一数据线,
第三子像素单元,排列于该第一列,并相邻于该第二子像素单元,其中该第三子像素单元包含:
第四晶体管,该第四晶体管的控制端电性连接至该第一扫描线;以及
第五晶体管,该第五晶体管的控制端电性连接至该第二扫描线,且该第五晶体管的第一端电性连接于该第四晶体管的第一端。
2.如权利要求1所述的显示装置,其中该第一晶体管的第二端电性连接至该第一子像素单元的第一子像素电极,且该第三晶体管的第二端电性连接至该第二子像素单元的第二子像素电极。
3.如权利要求1所述的显示装置,其中这些扫描线配置于这些列的方向上,这些数据线配置于这些行的方向上,其中该显示装置还包含第一子扫描线,该第一子扫描线配置于这些行的方向上,并耦接于该第一扫描线与该第一晶体管的该控制端之间。
4.如权利要求1所述的显示装置,还包含第四子像素单元,排列于该第一列,并相邻于该第三子像素单元,其中该第四子像素单元包含:
第六晶体管,该第六晶体管的控制端电性连接至该第一扫描线,且该第六晶体管的第一端与该第五晶体管的第二端电性连接至这些数据线中的第二数据线。
5.如权利要求4所述的显示装置,还包含第二子扫描线,该第二子扫描线配置于这些行的方向上,并耦接于该第一扫描线与该第四晶体管的该控制端之间。
6.如权利要求1所述的显示装置,还包含第三子像素单元,排列于该矩阵的第二列,其中该第三子像素单元包含:
第四晶体管,该第四晶体管的控制端电性连接至该第二扫描线;以及
第五晶体管,该第五晶体管的控制端电性连接至这些扫描线中的第三扫描线,且该第四晶体管的第一端电性连接于该第五晶体管的第一端。
7.如权利要求6所述的显示装置,还包含子扫描线,该子扫描线配置于这些行的方向上,并耦接于该第二扫描线与该第四晶体管的该控制端之间。
8.如权利要求7所述的显示装置,还包含第四子像素单元,排列于该矩阵的该第二列,其中该第四子像素单元包含:
第六晶体管,该第六晶体管的控制端电性连接至该第二扫描线,且该第六晶体管的第一端与该第五晶体管的第二端电性连接至该第一数据线。
9.如权利要求1所述的显示装置,还包含第三子像素单元,排列于该矩阵的第二列,其中该第三子像素单元包含:
第四晶体管,该第四晶体管的控制端电性连接至该第二扫描线。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW106124630 | 2017-07-21 | ||
TW106124630A TWI616861B (zh) | 2017-07-21 | 2017-07-21 | 主動矩陣式液晶顯示裝置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN107516487A CN107516487A (zh) | 2017-12-26 |
CN107516487B true CN107516487B (zh) | 2021-01-15 |
Family
ID=60725543
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710888709.3A Active CN107516487B (zh) | 2017-07-21 | 2017-09-27 | 显示装置 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN107516487B (zh) |
TW (1) | TWI616861B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108257576B (zh) * | 2018-04-04 | 2021-03-23 | 昆山龙腾光电股份有限公司 | 阵列基板及其驱动方法和液晶显示装置及其驱动方法 |
CN108847196A (zh) * | 2018-07-02 | 2018-11-20 | 惠科股份有限公司 | 显示面板及液晶显示面板的制造方法 |
TWI686791B (zh) * | 2019-02-26 | 2020-03-01 | 友達光電股份有限公司 | 發光二極體顯示裝置 |
TWI767167B (zh) * | 2019-12-12 | 2022-06-11 | 友達光電股份有限公司 | 畫素單元及顯示面板 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101371604B1 (ko) * | 2007-11-26 | 2014-03-06 | 삼성디스플레이 주식회사 | 액정 표시 장치 |
US8373633B2 (en) * | 2008-07-10 | 2013-02-12 | Au Optronics Corporation | Multi-domain vertical alignment liquid crystal display with charge sharing |
CN104216187B (zh) * | 2014-09-04 | 2017-08-15 | 深圳市华星光电技术有限公司 | 像素结构、液晶显示面板及其驱动方法 |
CN104808406B (zh) * | 2015-05-07 | 2017-12-08 | 深圳市华星光电技术有限公司 | 一种基板及其液晶显示装置 |
-
2017
- 2017-07-21 TW TW106124630A patent/TWI616861B/zh active
- 2017-09-27 CN CN201710888709.3A patent/CN107516487B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
TWI616861B (zh) | 2018-03-01 |
CN107516487A (zh) | 2017-12-26 |
TW201909148A (zh) | 2019-03-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11361728B2 (en) | Gate driving circuit and display apparatus having the same | |
CN110060645B (zh) | 一种移位寄存器及其驱动方法、栅极驱动电路、显示装置 | |
CN107516487B (zh) | 显示装置 | |
US7982219B2 (en) | Pixel array | |
US11475840B2 (en) | Organic light-emitting display panel and display device | |
US20210074196A1 (en) | Gate driving structure, array substrate and display device | |
US10217422B2 (en) | Array substrate, driving method thereof and electronic paper | |
US10998068B2 (en) | Shift register circuit and driving method therefor, and gate drive circuit and display device | |
CN113192551B (zh) | 移位寄存器及其驱动方法、栅极驱动电路、显示装置 | |
KR20160017390A (ko) | 디스플레이 장치의 게이트 드라이버 | |
CN105139797A (zh) | 一种异形显示面板及显示装置 | |
US11094389B2 (en) | Shift register unit and driving method, gate driving circuit, and display device | |
CN111754923A (zh) | Goa电路以及显示面板 | |
CN109192169A (zh) | 移位寄存器单元、驱动方法、栅极驱动电路及显示装置 | |
CN112309335A (zh) | 移位寄存器及其驱动方法、栅极驱动电路、显示装置 | |
US8665408B2 (en) | Liquid crystal display device | |
CN112130386B (zh) | 阵列基板、显示面板及显示装置 | |
US11984092B2 (en) | Display panel and display device | |
US11361692B2 (en) | Display panel and display device | |
CN110426900B (zh) | 阵列基板、显示面板及显示装置 | |
CN113056783B (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置 | |
KR102489224B1 (ko) | 게이트 구동부를 포함하는 표시장치 | |
CN112071273A (zh) | 移位寄存器及其驱动方法、栅极驱动电路、显示装置 | |
CN218004858U (zh) | 阵列基板和显示面板 | |
US20210043124A1 (en) | Gate driver circuit and driving method of display panel |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |