CN107509006B - 多组拼接屏的视频同步装置及显示设备 - Google Patents

多组拼接屏的视频同步装置及显示设备 Download PDF

Info

Publication number
CN107509006B
CN107509006B CN201710687682.1A CN201710687682A CN107509006B CN 107509006 B CN107509006 B CN 107509006B CN 201710687682 A CN201710687682 A CN 201710687682A CN 107509006 B CN107509006 B CN 107509006B
Authority
CN
China
Prior art keywords
synchronization signal
module
frequency
mosaic screen
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710687682.1A
Other languages
English (en)
Other versions
CN107509006A (zh
Inventor
宋志远
李厚鹏
董志松
张旭东
马保林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Bird Polytron Technologies Inc
Original Assignee
Beijing Bird Polytron Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Bird Polytron Technologies Inc filed Critical Beijing Bird Polytron Technologies Inc
Priority to CN201710687682.1A priority Critical patent/CN107509006B/zh
Publication of CN107509006A publication Critical patent/CN107509006A/zh
Application granted granted Critical
Publication of CN107509006B publication Critical patent/CN107509006B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/06Generation of synchronising signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/4104Peripherals receiving signals from specially adapted client devices
    • H04N21/4122Peripherals receiving signals from specially adapted client devices additional display device, e.g. video projector

Abstract

本发明涉及显示技术领域,具体提供一种多组拼接屏的视频同步装置及显示设备,旨在解决如何对任意多组不同分辨率拼接屏同步的技术问题。为此目的,本发明提供的视频同步装置包括控制模块、同步信号生成模块和多个输出模块,各输出模块的一端与同步信号生成模块连接,另一端分别与各组拼接屏的各图像显示屏连接;同步信号生成模块用于产生各组拼接屏的同步信号,并依据控制模块下发的同步指令择一输出同步信号;输出模块用于产生图像显示屏的视频时序,并依据控制模块下发的同步指令接收同步信号生成模块输出的同步信号并进行同步。同时,本发明提供的显示设备包括上述视频同步装置。本发明的技术方案可以对任意多组不同分辨率拼接屏进行视频同步。

Description

多组拼接屏的视频同步装置及显示设备
技术领域
本发明涉及显示技术领域,具体涉及一种多组拼接屏的视频同步装置及显示设备。
背景技术
拼接屏是一个完整的显示屏拼接单元,既能单独作为显示器使用,又可以以显示屏拼接成超大屏幕使用。根据不同使用需求,拼接屏可以实现画面分割单屏显示或多屏显示的百变大屏功能:单屏分割显示、单屏单独显示、任意组合显示、全屏拼接、竖屏显示,图像边框可选补偿或遮盖。
当有多组拼接屏时每组拼接屏都有视频同步的需求,即需要对每个拼接屏进行视频同步。但是,目前的拼接屏视频同步方法仅适用于对相同分辨率的拼接屏进行同步,而无法实现任意多组不同分辨率拼接屏的同步。
有鉴于此,特提出本发明。
发明内容
为了解决现有技术中的上述问题,即为了解决如何对任意多组不同分辨率拼接屏进行视频同步的技术问题,本发明提供了一种多组拼接屏的视频同步装置及显示设备。
在第一方面,本发明中视频同步装置包括控制模块、同步信号生成模块和多个输出模块;所述各输出模块的一端与所述同步信号生成模块连接,另一端分别与各组拼接屏的各图像显示屏连接;
所述同步信号生成模块,用于产生各组拼接屏的同步信号,并依据所述控制模块下发的同步指令择一输出所述同步信号;
所述输出模块,用于产生所述图像显示屏的视频时序,并依据所述控制模块下发的同步指令接收所述同步信号生成模块输出的同步信号,依据该同步信号对所产生的视频时序进行同步。
进一步地,本发明提供的一个优选技术方案为:
所述装置还包括时钟生成模块;所述时钟生成模块包括时钟源和第一频率相位锁定单元;
所述时钟源分别与所述第一频率相位锁定单元的输入端和所述各输出模块连接;所述第一频率相位锁定单元的输出端与所述同步信号生成模块连接;
所述第一频率相位锁定单元,用于依据所述时钟源输出的时钟信号生成所述各组拼接屏对应的时钟频率,并将所生成的时钟频率输出至所述同步信号生成模块。
进一步地,本发明提供的一个优选技术方案为:
所述同步信号生成模块包括第一视频时序产生单元和同步信号选择单元;
所述第一视频时序产生单元,用于依据所述各组拼接屏对应的时钟频率,生成所述各组拼接屏的视频时序;
所述同步信号选择单元,用于依据所述第一视频时序产生单元所生成的视频时序产生所述各组拼接屏的同步信号,并依据所述控制模块下发的同步指令择一输出所述同步信号。
进一步地,本发明提供的一个优选技术方案为:
所述同步信号为所述视频时序的帧头。
进一步地,本发明提供的一个优选技术方案为:
所述输出模块包括第二频率相位锁定单元、第二视频时序产生单元和同步开关;
所述第二频率相位锁定单元,用于依据时钟信号产生所述输出模块对应图像显示屏的时钟频率;
所述第二视频时序产生单元,用于依据所述第二频率相位锁定单元所生成的时钟频率,产生所述输出模块对应图像显示屏的视频时序;
所述同步开关,用于导通或断开所述输出模块与所述同步信号生成模块的通信连接。
进一步地,本发明提供的一个优选技术方案为:
所述图像显示屏为LED显示屏、LCD显示屏或CRT显示器。
进一步地,本发明提供的一个优选技术方案为:
所述第一频率相位锁定单元包括倍/分频电路和锁相电路。
进一步地,本发明提供的一个优选技术方案为:
所述第二频率相位锁定单元包括倍/分频电路和锁相电路。
在第二方面,本发明中显示设备包括多组拼接屏和上述技术方案所述的多组拼接屏的视频同步装置。
与最接近的现有技术相比,上述技术方案至少具有以下有益效果:
本发明中视频同步装置包括控制模块、同步信号生成模块和多个输出模块;同步信号生成模块可以产生各组拼接屏的同步信号,并依据控制模块下发的同步指令择一输出同步信号;输出模块可以产生图像显示屏的视频时序,并依据控制模块下发的同步指令接收同步信号生成模块输出的同步信号,依据该同步信号对所产生的视频时序进行同步。通过同步信号生成模块可以输出待同步拼接屏的同步信号,该待同步拼接屏对应的输出模块可以接收该同步信号,并依据该同步信号完成同步操作,在上述同步过程中不会影响其他拼接屏的正常显示。
进一步地,在所有拼接屏均完成同步操作后,若任一输出模块发生故障,此时同步信号生成模块可以依据同步指令,生成故障输出模块对应的拼接屏同步信号,该故障输出模块也可以依据同步指令接收该同步信号完成同步操作,在上述同步过程中不会影响任何拼接屏的正常显示。
附图说明
图1是本发明实施例中视频同步装置的结构示意图;
图2是本发明实施例中同步信号生成模块的工作原理示意图;
图3是本发明实施例中输出模块对视频时序进行同步的主要步骤流程图。
具体实施方式
下面参照附图来描述本发明的优选实施方式。本领域技术人员应当理解的是,这些实施方式仅仅用于解释本发明的技术原理,并非旨在限制本发明的保护范围。
拼接屏可以包括多个具有相同分辨率的图像显示屏,通过常规的视频同步方法可以对同一组拼接屏内的图像显示屏进行视频同步。但是,常规的视频同步方法不适用于对多组具有不同分辨率的拼接屏进行视频同步。基于此,本发明提供了一种多组拼接屏的视频同步装置,可以实现对任意多组不同分辨率拼接屏的同步。
下面结合附图1,对本实施例中一种多组拼接屏的视频同步装置进行说明。
图1示例性示出了视频同步装置的结构,如图1所示,本实施例中视频同步装置可以包括控制模块、同步信号生成模块和多个输出模块。
具体地,本实施例中每个输出模块的一端均与同步信号生成模块连接,每个输出模块的另一端分别与每个拼接屏的每个图像显示屏连接。例如,采用视频同步装置对三组不同分辨率的拼接屏进行视频同步,一组拼接屏包括四个图像显示屏,一组拼接屏包括三个图像显示屏,一组拼接屏包括两个图像显示屏。相应地,视频同步装置可以包括九个输出模块,这九个输出模块的一端均与同步信号生成模块连接,另一端分别与每个图像显示屏连接。在本实施例的一个优选实施方案中,图像显示可以为LED显示屏、LCD显示屏或CRT显示器,也可以为其他能够进行视频/图像显示的设备。本实施例中包括n个拼接屏,而每个拼接屏所包含的图像显示屏的数量可以相同也可以不同。如图1所示,第1组拼接屏包括4个LCD显示屏,第2组拼接屏包括3个LCD显示屏,第n组拼接屏包括2个LCD显示屏。
本实施例中同步信号生成模块可以用于产生各组拼接屏的同步信号,并依据控制模块下发的同步指令择一输出同步信号。例如,控制模块下发的同步指令为对第一组拼接屏进行视频同步,则同步信号生成模块可以依据该同步指令输出该第一组拼接屏的同步信号。
本实施例中输出模块可以用于产生图像显示屏的视频时序,并依据控制模块下发的同步指令接收同步信号生成模块输出的同步信号,依据该同步信号对所产生的视频时序进行同步。例如,控制模块下发的同步指令为对第一组拼接屏进行视频同步时,该第一组拼接屏对应的输出模块可以接收同步信号生成模块输出的第一组拼接屏的同步信号,而其他组拼接屏对应的输出模块不接收同步信号生成模块输出的第一组拼接屏的同步信号。
本实施例中通过同步信号生成模块依据同步指令择一输出同步信号,并通过输出模块依据同步指令接收同步信号,可以对待同步拼接屏完成视频同步的同时,不会影响其他拼接屏的视频显示。进一步地,在拼接屏按照同步后的视频时序进行视频显示的过程中,该拼接屏对应的输出模块发生故障或停止运行,此时需要对输出模块与其对应拼接屏进行无缝动态同步。因此,本实施例中同步信号生成模块可以依据同步指令输出该拼接屏的同步信号,输出模块重新启动后可以依据同步指令接收该拼接屏的同步信号,从而可以在不影响该拼接屏视频显示的情况下,完成输出模块与拼接屏的无缝动态同步。
进一步地,在本实施例的一个优选实施方案中,图1所示的视频同步装置还可以包括时钟生成模块。本实施例中时钟生成模块可以包括时钟源和第一频率相位锁定单元。
具体地,本实施例中时钟源分别与第一频率相位锁定单元的输入端和各输出模块连接。本实施例中时钟源可以向第一频率相位锁定单元和所有输出模块提供时钟信号。其中,时钟源指的是可以提供稳定时钟信号的器件,例如时钟源可以为专用时钟芯片。
本实施例中第一频率相位锁定单元的输出端与同步信号生成模块连接,该第一频率相位锁定单元可以用于依据时钟源输出的时钟信号生成各组拼接屏对应的时钟频率,并将所生成的时钟频率输出至同步信号生成模块。其中,第一频率相位锁定单元可以包括倍/分频电路和锁相电路,该倍/分频电路可以为基于可编程逻辑器件实现的倍/分频电路,锁相电路可以为锁相环PLL。
进一步地,在本实施例的一个优选实施方案中,图1所示的同步信号生成模块可以包括第一视频时序产生单元和同步信号选择单元。
具体地,本实施例中第一视频时序产生单元可以用于依据各组拼接屏对应的时钟频率,生成各组拼接屏的视频时序。
本实施例中同步信号选择单元可以用于依据第一视频时序产生单元所生成的视频时序产生各组拼接屏的同步信号,并依据控制模块下发的同步指令择一输出同步信号。其中,同步信号可以为视频时序的帧头,即采用视频时序的帧头作为同步信号。
下面参阅图2,图2示例性示出了本实施例中同步信号生成模块的工作原理。如图2所示,同步信号生成模块中第一视频时序产生单元依据三组拼接屏对应的时钟频率CLK1、CLK2和CLK3,分别产生三组拼接屏的视频时序。同步信号选择单元依据控制模块下发的同步指令输出第一组拼接屏对应的同步信号,该同步信号为视频时序的帧头Vsync1。
进一步地,在本实施例的一个优选实施方案中,图1所示的输出模块可以包括第二频率相位锁定单元、第二视频时序产生单元和同步开关。
具体地,本实施例中第二频率相位锁定单元可以用于依据时钟信号产生输出模块对应图像显示屏的时钟频率。其中,第二频率相位锁定单元可以包括倍/分频电路和锁相电路,该倍/分频电路可以为基于可编程逻辑器件实现的倍/分频电路,锁相电路可以为锁相环PLL。
本实施例中第二视频时序产生单元可以用于依据第二频率相位锁定单元所生成的时钟频率,产生输出模块对应图像显示屏的视频时序。
本实施例中同步开关可以用于导通或断开输出模块与同步信号生成模块的通信连接。具体地,本实施例中所有输出模块的同步开关的初始状态均为断开状态,输出模块可以在接收到控制模块下发的同步指令后闭合同步开关,从而与同步信号生成模块建立通信连接,接收其依据同步指令输出的同步信号,并在完成信号同步后断开同步开关。同时,其他未闭合同步开关的输出模块将不会受到同步信号的影响,保持原来的视频时序输出。
下面参阅图3,图3示例性示出了本实施例中输出模块对视频时序进行同步的主要步骤。如图3所示,可以按照下述步骤进行视频时序同步:
步骤S101:检测同步开关状态。
步骤S102:判断同步开关是否处于闭合状态,若是则执行步骤S103,若否则返回步骤S101。
步骤S103:检测同步信号。
步骤S104:判断是否接收到同步信号,若是则对第二视频时序产生单元的计数器清零,使得视频时序与同步信号保持同步,若否则返回步骤S103。
上述实施例中虽然将各个步骤按照上述先后次序的方式进行了描述,但是本领域技术人员可以理解,为了实现本实施例的效果,不同的步骤之间不必按照这样的次序执行,其可以同时(并行)执行或以颠倒的次序执行,这些简单的变化都在本发明的保护范围之内。
本领域技术人员可以理解,上述多组拼接屏的视频同步装置还包括一些其他公知结构,例如处理器、存储器等,其中,存储器包括但不限于随机存储器、闪存、只读存储器、可编程只读存储器、易失性存储器、非易失性存储器、串行存储器、并行存储器或寄存器等,处理器包括但不限于CPLD/FPGA、DSP、ARM处理器、MIPS处理器等,为了不必要地模糊本公开的实施例,这些公知的结构未在图1中示出。
应该理解,图1中的各个模块的数量仅仅是示意性的。根据实际需要,各模块可以具有任意的数量。
基于上述多组拼接屏的视频同步装置,本发明还提供了一种显示设备,该显示设备包括多组拼接屏,以及上述多组拼接屏的视频同步装置实施例所述的视频同步装置。进一步地,本实施例中拼接屏的分辨率可以全部相同,可以部分相同部分不同,也可以全不相同。
本实施例中通过上述视频同步装置可以提高显示设备的视频/图像同步显示能力。
本领域技术人员可以理解,可以对实施例中的装置中的模块进行自适应性地改变并且把它们设置在与该实施例不同的一个或多个设备中。可以把实施例中的模块或单元或组件组合成一个模块或单元或组件,以及此外可以把它们分成多个子模块或子单元或子组件。除了这样的特征和/或过程或者单元中的至少一些是相互排斥之外,可以采用任何组合对本说明书(包括伴随的权利要求、摘要和附图)中公开的所有特征以及如此公开的任何方法或者设备的所有过程或单元进行组合。除非另外明确陈述,本说明书(包括伴随的权利要求、摘要和附图)中公开的每个特征可以由提供相同、等同或相似目的的替代特征来代替。
本领域的技术人员能够理解,尽管在此所述的一些实施例包括其它实施例中所包括的某些特征而不是其它特征,但是不同实施例的特征的组合意味着处于本发明的范围之内并且形成不同的实施例。例如,在本发明的权利要求书中,所要求保护的实施例的任意之一都可以以任意的组合方式来使用。
应该注意的是上述实施例对本发明进行说明而不是对本发明进行限制,并且本领域技术人员在不脱离所附权利要求的范围的情况下可设计出替换实施例。在权利要求中,不应将位于括号之间的任何参考符号构造成对权利要求的限制。单词“包含”不排除存在未列在权利要求中的元件或步骤。位于元件之前的单词“一”或“一个”不排除存在多个这样的元件。本发明可以借助于包括有若干不同元件的硬件以及借助于适当编程的PC来实现。在列举了若干装置的单元权利要求中,这些装置中的若干个可以是通过同一个硬件项来具体体现。单词第一、第二、以及第三等的使用不表示任何顺序。可将这些单词解释为名称。
至此,已经结合附图所示的优选实施方式描述了本发明的技术方案,但是,本领域技术人员容易理解的是,本发明的保护范围显然不局限于这些具体实施方式。在不偏离本发明的原理的前提下,本领域技术人员可以对相关技术特征作出等同的更改或替换,这些更改或替换之后的技术方案都将落入本发明的保护范围之内。

Claims (8)

1.一种多组拼接屏的视频同步装置,其特征在于,所述装置包括控制模块、同步信号生成模块和多个输出模块;所述各输出模块的一端与所述同步信号生成模块连接,另一端分别与各组拼接屏的各图像显示屏连接;
所述同步信号生成模块,用于产生各组拼接屏的同步信号,并依据所述控制模块下发的同步指令择一输出所述同步信号;
所述输出模块,用于产生所述图像显示屏的视频时序,并依据所述控制模块下发的同步指令接收所述同步信号生成模块输出的同步信号,依据该同步信号对所产生的视频时序进行同步;
所述装置还包括时钟生成模块;所述时钟生成模块包括时钟源和第一频率相位锁定单元;
所述时钟源分别与所述第一频率相位锁定单元的输入端和所述各输出模块连接;所述第一频率相位锁定单元的输出端与所述同步信号生成模块连接;
所述第一频率相位锁定单元,用于依据所述时钟源输出的时钟信号生成所述各组拼接屏对应的时钟频率,并将所生成的时钟频率输出至所述同步信号生成模块。
2.根据权利要求1所述的装置,其特征在于,所述同步信号生成模块包括第一视频时序产生单元和同步信号选择单元;
所述第一视频时序产生单元,用于依据所述各组拼接屏对应的时钟频率,生成所述各组拼接屏的视频时序;
所述同步信号选择单元,用于依据所述第一视频时序产生单元所生成的视频时序产生所述各组拼接屏的同步信号,并依据所述控制模块下发的同步指令择一输出所述同步信号。
3.根据权利要求2所述的装置,其特征在于,
所述同步信号为所述视频时序的帧头。
4.根据权利要求1所述的装置,其特征在于,所述输出模块包括第二频率相位锁定单元、第二视频时序产生单元和同步开关;
所述第二频率相位锁定单元,用于依据时钟信号产生所述输出模块对应图像显示屏的时钟频率;
所述第二视频时序产生单元,用于依据所述第二频率相位锁定单元所生成的时钟频率,产生所述输出模块对应图像显示屏的视频时序;
所述同步开关,用于导通或断开所述输出模块与所述同步信号生成模块的通信连接。
5.根据权利要求1所述的装置,其特征在于,
所述图像显示屏为LED显示屏、LCD显示屏或CRT显示器。
6.根据权利要求1所述的装置,其特征在于,
所述第一频率相位锁定单元包括倍/分频电路和锁相电路。
7.根据权利要求4所述的装置,其特征在于,
所述第二频率相位锁定单元包括倍/分频电路和锁相电路。
8.一种显示设备,其特征在于,所述显示设备包括多组拼接屏和权利要求1-7中任一项所述的多组拼接屏的视频同步装置。
CN201710687682.1A 2017-08-11 2017-08-11 多组拼接屏的视频同步装置及显示设备 Active CN107509006B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710687682.1A CN107509006B (zh) 2017-08-11 2017-08-11 多组拼接屏的视频同步装置及显示设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710687682.1A CN107509006B (zh) 2017-08-11 2017-08-11 多组拼接屏的视频同步装置及显示设备

Publications (2)

Publication Number Publication Date
CN107509006A CN107509006A (zh) 2017-12-22
CN107509006B true CN107509006B (zh) 2019-11-01

Family

ID=60690862

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710687682.1A Active CN107509006B (zh) 2017-08-11 2017-08-11 多组拼接屏的视频同步装置及显示设备

Country Status (1)

Country Link
CN (1) CN107509006B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111711842B (zh) * 2020-05-18 2022-04-22 深圳市东微智能科技股份有限公司 同步显示控制方法、装置及计算机可读存储介质
CN111935521B (zh) * 2020-08-12 2022-05-06 深圳市奥拓电子股份有限公司 一种led显示同步控制阵列以及led显示系统
CN113114958A (zh) * 2021-04-15 2021-07-13 湖北华夏科显电子有限公司 一种液晶拼接屏内嵌多画面分割处理系统
CN113542876A (zh) * 2021-07-09 2021-10-22 众立智能科技(深圳)有限公司 Lcd液晶拼接实现画面同步方法及系统
CN114546315A (zh) * 2022-01-27 2022-05-27 惠州华阳通用电子有限公司 一种多屏显示系统及其显示方法
CN116913178B (zh) * 2023-09-13 2023-11-28 奥视(天津)科技有限公司 一种拼接屏联动系统及视频拼接方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101807389A (zh) * 2010-03-19 2010-08-18 上海博康智能网络科技有限公司 大屏拼接方法及系统
CN103577133A (zh) * 2012-08-02 2014-02-12 北京同步科技有限公司 超高清信息显示系统及其显示方法
CN104216671A (zh) * 2014-08-19 2014-12-17 宁波Gqy视讯股份有限公司 一种在多套拼接显示屏上实现同步协同显示的方法
CN206274660U (zh) * 2016-12-06 2017-06-23 杭州海康威视数字技术股份有限公司 一种视频处理系统

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7080473B2 (en) * 2000-05-24 2006-07-25 Virtual Video Uk Ltd. Novelty animated device with synchronized audio output, and method for achieving synchronized audio output therein

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101807389A (zh) * 2010-03-19 2010-08-18 上海博康智能网络科技有限公司 大屏拼接方法及系统
CN103577133A (zh) * 2012-08-02 2014-02-12 北京同步科技有限公司 超高清信息显示系统及其显示方法
CN104216671A (zh) * 2014-08-19 2014-12-17 宁波Gqy视讯股份有限公司 一种在多套拼接显示屏上实现同步协同显示的方法
CN206274660U (zh) * 2016-12-06 2017-06-23 杭州海康威视数字技术股份有限公司 一种视频处理系统

Also Published As

Publication number Publication date
CN107509006A (zh) 2017-12-22

Similar Documents

Publication Publication Date Title
CN107509006B (zh) 多组拼接屏的视频同步装置及显示设备
JP5421104B2 (ja) グラフィックス・ソースを切り替えるための方法及び装置
KR101394926B1 (ko) 확장 가능한 멀티 모듈 디스플레이 장치
CN101802774B (zh) 在图形源之间切换以便于实现功率管理和/或安全性
US20080129761A1 (en) Picture mode controller for flat panel display and flat panel display device including the same
CN107027000B (zh) 视频处理器、显示系统以及视频图像处理方法
CN202363090U (zh) 一种多屏显示装置
CN103618869B (zh) 多画面视频拼接方法及装置
CN106161870A (zh) 一种多屏控制设备及同步系统
CN102446483A (zh) 信号传输系统以及信号传输方法
CN102426514A (zh) 一种大屏幕拼接墙同步显示方法及装置
CN202033739U (zh) 一种安全生产指挥中心的大屏幕显示系统
CN102497526B (zh) 一种同一链路显示多路视频的方法及系统
CN111355861A (zh) 一种多屏视频同步拼接装置和方法
CN103019639B (zh) 一种多处理器拼接同步显示系统
CN102004622B (zh) 一种多处理器显示系统及其方法
CN109640003A (zh) 一种超高清电视播出多路静净切换的系统和方法
JP2018037765A (ja) 映像信号処理装置
WO2021207979A1 (zh) 处理视频的装置和系统
CN106097917A (zh) 拼接屏多级同步显示方法
CN102097049A (zh) 一种液晶模组测试信号自适应的装置及方法
CN105549931B (zh) Usb视频拼接播放系统
JP2007065097A (ja) 映像表示システム
CN105761705B (zh) 屏幕墙同步显示方法及系统
CN103886847A (zh) 基于大屏幕液晶拼接显示的开窗控制器及其控制方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB03 Change of inventor or designer information

Inventor after: Song Zhiyuan

Inventor after: Li Houpeng

Inventor after: Dong Zhisong

Inventor after: Zhang Xudong

Inventor after: Ma Baolin

Inventor before: Song Zhiyuan

Inventor before: Li Houpeng

Inventor before: Dong Zhisong

Inventor before: Zhang Xudong

Inventor before: Ma Baolin

CB03 Change of inventor or designer information
GR01 Patent grant
GR01 Patent grant
PE01 Entry into force of the registration of the contract for pledge of patent right

Denomination of invention: Video synchronization device for multiple splice displays and display equipment

Effective date of registration: 20200430

Granted publication date: 20191101

Pledgee: Zhongguancun Beijing technology financing Company limited by guarantee

Pledgor: BEIJING DIGIBIRD TECHNOLOGY Co.,Ltd.

Registration number: Y2020990000420

PE01 Entry into force of the registration of the contract for pledge of patent right
PC01 Cancellation of the registration of the contract for pledge of patent right

Date of cancellation: 20210531

Granted publication date: 20191101

Pledgee: Zhongguancun Beijing technology financing Company limited by guarantee

Pledgor: BEIJING DIGIBIRD TECHNOLOGY Co.,Ltd.

Registration number: Y2020990000420

PC01 Cancellation of the registration of the contract for pledge of patent right