CN111711842B - 同步显示控制方法、装置及计算机可读存储介质 - Google Patents

同步显示控制方法、装置及计算机可读存储介质 Download PDF

Info

Publication number
CN111711842B
CN111711842B CN202010423563.7A CN202010423563A CN111711842B CN 111711842 B CN111711842 B CN 111711842B CN 202010423563 A CN202010423563 A CN 202010423563A CN 111711842 B CN111711842 B CN 111711842B
Authority
CN
China
Prior art keywords
signal
output
synchronous
field
output field
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010423563.7A
Other languages
English (en)
Other versions
CN111711842A (zh
Inventor
季海交
陈渝文
陈伟
孟宪富
常文强
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Tendzone Intelligent Technology Co ltd
Original Assignee
Shenzhen Tendzone Intelligent Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Tendzone Intelligent Technology Co ltd filed Critical Shenzhen Tendzone Intelligent Technology Co ltd
Priority to CN202010423563.7A priority Critical patent/CN111711842B/zh
Publication of CN111711842A publication Critical patent/CN111711842A/zh
Application granted granted Critical
Publication of CN111711842B publication Critical patent/CN111711842B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/4104Peripherals receiving signals from specially adapted client devices
    • H04N21/4122Peripherals receiving signals from specially adapted client devices additional display device, e.g. video projector
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/4302Content synchronisation processes, e.g. decoder synchronisation
    • H04N21/4305Synchronising client clock from received content stream, e.g. locking decoder clock with encoder clock, extraction of the PCR packets
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/4302Content synchronisation processes, e.g. decoder synchronisation
    • H04N21/4307Synchronising the rendering of multiple content streams or additional data on devices, e.g. synchronisation of audio on a mobile phone with the video output on the TV screen
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/44Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs
    • H04N21/4402Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs involving reformatting operations of video signals for household redistribution, storage or real-time display

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Synchronizing For Television (AREA)

Abstract

本发明公开了一种同步显示控制方法、装置及计算机可读存储介质,该同步显示控制方法包括以下步骤:获取输入至接口机的目标场同步信号以及所述接口机中的视频解码装置输出的第一输出场同步信号;将所述目标场同步信号和第一输出场同步信号进行比对,确定第二输出场同步信号,使得所述第二输出场同步信号与所述目标场同步信号一致;基于所述第二输出场同步信号,将所述接口机输出的视频信号对应的视频内容同步显示在所述接口机对应的子拼接屏上,其中,拼接屏包括多个子拼接屏。本发明解决了拼接屏中各个子拼接屏的同步显示问题,使得拼接屏中各子拼接屏同步显示视频。

Description

同步显示控制方法、装置及计算机可读存储介质
技术领域
本发明涉及拼接屏视频技术领域,尤其涉及一种同步显示控制方法、装置及计算机可读存储介质。
背景技术
通常的大屏幕显示技术,是通过拼接显示屏来实现的。拼接显示屏也称为拼接墙,它将多个显示屏(称之为显示屏单元)拼接在一起,当作一个超大型的屏幕来进行图像显示。每个显示屏单元对应的视频信号(视频信号单元,这些视频信号单元数据共同组成整个拼接屏待显示的视频数据)经过编码、解码等信号处理后,输出并显示在相应的显示屏单元上,各显示屏单元显示的视频信号共同组成一个完整的显示画面。但是,如何实现各显示屏单元的同步显示,是拼接屏显示技术中的一项重要课题以及难题。
上述内容仅用于辅助理解本发明的技术方案,并不代表承认上述内容是现有技术。
发明内容
本发明的主要目的在于提供一种同步显示控制方法、装置及计算机可读存储介质,旨在解决各显示屏单元的同步显示的技术问题。
为实现上述目的,本发明提供一种同步显示控制方法,所述同步显示控制方法包括以下步骤:
获取输入至接口机的目标场同步信号以及所述接口机中的视频解码装置输出的第一输出场同步信号;
将所述目标场同步信号和第一输出场同步信号进行比对,确定第二输出场同步信号,使得所述第二输出场同步信号与所述目标场同步信号一致;
基于所述第二输出场同步信号,将所述接口机输出的视频信号对应的视频内容同步显示在所述接口机对应的子拼接屏上,其中,拼接屏包括多个子拼接屏。
可选地,所述将所述目标场同步信号和第一输出场同步信号进行比对,确定第二输出场同步信号,使得所述第二输出场同步信号与所述目标场同步信号一致的步骤包括:
将所述目标场同步信号和所述第一输出场同步信号输入至所述接口机中的现场可编程门阵列进行比对和处理,确定PWM信号;
将所述PWM信号输入至所述接口机中的RC滤波器,确定直流电压信号;
基于所述直流电压信号,确定所述第二输出场同步信号,使得所述第二输出场同步信号与所述目标场同步信号一致。
可选地,所述将所述目标场同步信号和所述第一输出场同步信号输入至所述接口机中的现场可编程门阵列进行比对和处理,确定PWM信号的步骤包括:
根据所述目标场同步信号和所述第一输出场同步信号,通过所述现场可编程门阵列的处理,确定所述目标场同步信号和所述第一输出场同步信号的差值;
根据所述目标场同步信号和所述第一输出场同步信号的差值,确定PWM信号。
可选地,所述基于所述直流电压信号,确定所述第二输出场同步信号,使得所述第二输出场同步信号与所述目标场同步信号一致的步骤包括:
将所述直流电压信号输入至所述接口机中的晶振,确定所述晶振的时钟信号;
将所述时钟信号输入至所述接口机中的视频解码装置,确定所述第二输出场同步信号,使得所述第二输出场同步信号与所述目标场同步信号一致。
可选地,所述将所述直流电压信号输入至所述接口机中的晶振,确定所述晶振的时钟信号的步骤包括:
基于所述直流电压信号,确定所述晶振的晶振频率;
基于所述晶振频率,确定所述晶振的时钟信号。
可选地,所述将所述目标场同步信号和第一输出场同步信号进行比对,确定第二输出场同步信号,使得所述第二输出场同步信号与所述目标场同步信号一致的步骤包括:
检测所述视频解码装置输出的第二输出场同步信号是否等于所述目标场同步信号;
若所述第二输出场同步信号不等于所述目标场同步信号,则继续执行获取所述目标场同步信号和所述第一输出场同步信号,将所述目标场同步信号和第一输出场同步信号进行比对,确定第二输出场同步信号,使得所述第二输出场同步信号与所述目标场同步信号一致的步骤。
可选地,所述基于所述第二输出场同步信号,将所述接口机输出的视频信号对应的视频内容同步显示在所述接口机对应的子拼接屏上的步骤之前,还包括:
将原始视频信号输入至所述接口机中的所述视频解码装置,以确定所述原始视频信号解码后的视频信号;
将所述视频信号输入至所述接口机对应的子拼接屏;
在所述接口机对应的子拼接屏上显示所述视频信号对应的视频内容。
可选地,所述获取输入至接口机的目标场同步信号以及所述接口机中的视频解码装置输出的第一输出场同步信号的步骤之前,还包括:
将所述目标场同步信号输入至同步显示控制系统的各个接口机中。
此外,为实现上述目的,本发明还提供一种同步显示控制装置,所述同步显示控制装置包括:存储器、处理器及存储在所述存储器上并可在所述处理器上运行的同步显示控制程序,所述同步显示控制程序被所述处理器执行时实现前述的同步显示控制方法的步骤。
此外,为实现上述目的,本发明还提供一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有同步显示控制程序,所述同步显示控制被处理器执行时实现前述的同步显示控制方法的步骤。
本发明通过获取输入至接口机的目标场同步信号以及所述接口机中的视频解码装置输出的第一输出场同步信号;将所述目标场同步信号和第一输出场同步信号进行比对,确定第二输出场同步信号,使得所述第二输出场同步信号与所述目标场同步信号一致;基于所述第二输出场同步信号,将所述接口机输出的视频信号对应的视频内容同步显示在所述接口机对应的子拼接屏上,其中,拼接屏包括多个子拼接屏,由于第二输出场同步信号与目标输出场同步信号一致,且向每个接口机输入的是同样的目标场同步信号,因此,使得从每个接口机输出的视频信号保持同步,从而进一步使得每个接口机对应的子拼接屏中显示的视频内容也保持同步,解决了从不同接口机出来的场同步信号存在帧间隔差,使得人眼可以看到拼接屏显示不同步的问题,也就是说,把从不同接口机输出的系统场同步信号调节一致,使得拼接屏可以同步显示,解决了拼接屏中各个子拼接屏的同步显示问题,使得拼接屏中各显示屏单元同步显示视频,并将同步显示控制方法的核心装置集成于接口机中,提升了控制同步显示装置的实用性,使用多个接口机可以实现拼接屏中各显示单元同步显示。
附图说明
图1是本发明实施例方案涉及的硬件运行环境的同步显示控制装置结构示意图;
图2为本发明同步显示控制方法第一实施例的流程示意图。
本发明目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
如图1所示,图1是本发明实施例方案涉及的硬件运行环境的同步显示控制装置结构示意图。
本发明实施例同步显示控制装置可以是PC,也可以是智能手机、平板电脑、便携计算机、同步接口机等终端设备。
如图1所示,该同步显示控制装置可以包括:处理器1001,例如CPU,网络接口1004,用户接口1003,存储器1005,通信总线1002。其中,通信总线1002用于实现这些组件之间的连接通信。用户接口1003可以包括显示屏(Display)、输入单元比如键盘(Keyboard),可选用户接口1003还可以包括标准的有线接口、无线接口。网络接口1004可选的可以包括标准的有线接口、无线接口(如WI-FI接口)。存储器1005可以是高速RAM存储器,也可以是稳定的存储器(non-volatile memory),例如磁盘存储器。存储器1005可选的还可以是独立于前述处理器1001的存储装置。
本领域技术人员可以理解,图1中示出的同步显示控制装置结构并不构成对同步显示控制装置的限定,可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件布置。
如图1所示,作为一种计算机存储介质的存储器1005中可以包括操作系统、网络通信模块、用户接口模块以及同步显示控制程序。
在图1所示的同步显示控制装置中,网络接口1004主要用于连接后台服务器,与后台服务器进行数据通信;用户接口1003主要用于连接客户端(用户端),与客户端进行数据通信;而处理器1001可以用于调用存储器1005中存储的同步显示控制程序。
在本实施例中,同步显示控制装置包括:存储器1005、处理器1001及存储在所述存储器1005上并可在所述处理器1001上运行的同步显示控制程序,其中,处理器1001调用存储器1005中存储的同步显示控制程序时,并执行以下操作:
获取输入至接口机的目标场同步信号以及所述接口机中的视频解码装置输出的第一输出场同步信号;
将所述目标场同步信号和第一输出场同步信号进行比对,确定第二输出场同步信号,使得所述第二输出场同步信号与所述目标场同步信号一致;
基于所述第二输出场同步信号,将所述接口机输出的视频信号对应的视频内容同步显示在所述接口机对应的子拼接屏上,其中,拼接屏包括多个子拼接屏。
进一步地,处理器1001可以调用存储器1005中存储的同步显示控制程序,还执行以下操作:
将所述目标场同步信号和所述第一输出场同步信号输入至所述接口机中的现场可编程门阵列进行比对和处理,确定PWM信号;
将所述PWM信号输入至所述接口机中的RC滤波器,确定直流电压信号;
基于所述直流电压信号,确定所述第二输出场同步信号,使得所述第二输出场同步信号与所述目标场同步信号一致。
进一步地,处理器1001可以调用存储器1005中存储的同步显示控制程序,还执行以下操作:
根据所述目标场同步信号和所述第一输出场同步信号,通过所述现场可编程门阵列的处理,确定所述目标场同步信号和所述第一输出场同步信号的差值;
根据所述目标场同步信号和所述第一输出场同步信号的差值,确定PWM信号。
进一步地,处理器1001可以调用存储器1005中存储的同步显示控制程序,还执行以下操作:
将所述直流电压信号输入至所述接口机中的晶振,确定所述晶振的时钟信号;
将所述时钟信号输入至所述接口机中的视频解码装置,确定所述第二输出场同步信号,使得所述第二输出场同步信号与所述目标场同步信号一致。
进一步地,处理器1001可以调用存储器1005中存储的同步显示控制程序,还执行以下操作:
基于所述直流电压信号,确定所述晶振的晶振频率;
基于所述晶振频率,确定所述晶振的时钟信号。
进一步地,处理器1001可以调用存储器1005中存储的同步显示控制程序,还执行以下操作:
检测所述视频解码装置输出的第二输出场同步信号是否等于所述目标场同步信号;
若所述第二输出场同步信号不等于所述目标场同步信号,则继续执行获取所述目标场同步信号和所述第一输出场同步信号,将所述目标场同步信号和第一输出场同步信号进行比对,确定第二输出场同步信号,使得所述第二输出场同步信号与所述目标场同步信号一致的步骤。
进一步地,处理器1001可以调用存储器1005中存储的同步显示控制程序,还执行以下操作:
将原始视频信号输入至所述接口机中的所述视频解码装置,以确定所述原始视频信号解码后的视频信号;
将所述视频信号输入至所述接口机对应的子拼接屏;
在所述接口机对应的子拼接屏上显示所述视频信号对应的视频内容。
进一步地,处理器1001可以调用存储器1005中存储的同步显示控制程序,还执行以下操作:
将所述目标场同步信号输入至同步显示控制系统的各个接口机中。
本发明还提供一种同步显示控制方法,参照图2,图2为本发明同步显示控制方法第一实施例的流程示意图,在本实施例中,该同步显示控制方法包括以下步骤:
本实施例的方案应用于同步显示控制系统,该同步显示控制系统包括目标场同步信号产生装置、n个接口机和拼接屏。其中,拼接屏包括n个子拼接屏,n个子拼接屏组合成一块完整的拼接屏的显示屏幕,并且一个接口机连接一个子拼接屏,每个接口机控制该接口机所连接的子拼接屏上的视频显示,所有的子拼接屏上的显示内容组成完整的视频内容。目标场同步信号产生装置用于产生目标场同步信号,以供输入至n个接口机中,每个接口机中同时输入相同的目标场同步信号。目标场同步信号用于产生目标场同步信号并将目标场同步信号发送至所有的接口机;接口机用于将视频信号发送端发送过来的原始视频信号解码成在显示设备上显示的视频信号;拼接屏用于显示从视频信号发送端发送过来的视频内容。
接口机为本实施例方案中的重要组成部分,该接口机包括现场可编程门阵列(FPGA)、RC滤波器、晶振和视频解码装置,其中,视频解码装置中还包括输出场同步信号产生模块。FPGA(Field-Programmable Gate Array),即现场可编程门阵列,FPGA中包含大数量的可编辑逻辑单元,采用逻辑单元阵列LCA(Logic Cell Array),内部包括可配置逻辑模块CLB(Configurable Logic Block)、输出输入模块IOB(Input Output Block)和内部连线(Interconnect)三个部分,现场可编程门阵列用于接收、处理以及输出第一输出场同步信号跟目标场同步信号,根据第一输出场同步信号跟目标场同步信号的差值产生PWM调节信号。RC滤波器用于将PWM信号的频率进行选择,以产生一直流电压信号。晶振是通过施加外部控制电压使振荡频率可变或是可以调制的石英晶体振荡器,通常是通过调谐电压改变变容二极管的电容量来“牵引”石英晶体振子频率的,在本实施例中晶振用于给视频解码装置提供时钟信号,以进一步调节视频解码装置中的输出场同步信号。视频解码装置用于将视频信号发送端发送过来的原始视频信号解码成在显示设备上显示的视频信号。
场同步信号产生装置(包括目标场同步信号产生装置和输出场同步产生模块)完成的功能是根据美国电子消费品制造商协会(Consumer Electronics Association,CEA)制定的“未压缩数字视频标准”(CEA-861,最新版本为CEA-861-E),产生符合该标准时序的场同步信号,实现输入像素文件即视频的同步输出,以供在拼接屏上显示视频。
场同步信号产生装置工作原理如下:在时钟信号的驱动下,模块内部的计数器即场信号计数器开始计数。其中,场信号计数器在行信号计数器每完成一个计数期(记满)时,也就是记完一行时,计数值加1。场信号计数器的计数值不超过EIA-CEA-861-E标准规定的当前分辨率下一帧的总行数,如果加满就清零,重新计数。视频信号发送端为了使接收端的场扫描规律与其同步,在场扫描正常结束后,向接收机发出一个脉冲信号,表示这一场已经结束,这个脉冲信号就是场同步信号。
步骤S10,获取输入至接口机的目标场同步信号以及所述接口机中的视频解码装置输出的输出场同步信号;
在本实施例中,目标场同步信号产生装置产生一目标场同步信号,并向各个接口机发送该目标场同步信号,各个接口机获取从目标场同步信号产生装置所产生的目标场同步信号,具体地,接口机中的现场可编程门阵列获取该目标场同步信号,其中,目标场同步信号用于实现视频的同步输出,目标场同步信号可以来源于串口、485总线或者以太网等。接口机的视频解码装置中还包括一输出场同步信号产生模块,在视频解码装置解码得到视频信号并将视频信号发送给子拼接屏的同时,视频解码装置中的输出场同步信号产生模块同时在产生输出场同步信号,视频解码装置将输出场同步信号产生模块所产生的输出场同步信号发送至接口机中的现场可编程门阵列,现场可编程门阵列接收该输出场同步信号,因此,现场可编程门阵列(以下称FPGA)接收从目标场同步信号产生装置所产生的目标场同步信号,以及接收从视频解码装置中的输出场同步信号产生模块所产生的输出场同步信号。输出场同步信号和目标场同步信号均用于实现视频接收端即本实施例的同步显示系统和视频发送端的视频的同步输出,而结合对比目标场同步信号和输出场同步信号,将输出场同步信号与目标场同步信号保持一致,则可以使拼接屏中的每个子拼接屏中显示的视频内容保持同步。
步骤S20,将所述目标场同步信号和第一输出场同步信号进行比对,确定第二输出场同步信号,使得所述第二输出场同步信号与所述目标场同步信号一致;
在本实施例中,FPGA接收从目标场同步信号产生装置所产生的目标场同步信号,以及接收从视频解码装置中的输出场同步信号产生模块所产生的输出场同步信号后,FPGA将所接收到的目标场同步信号和输出场同步信号进行比对,通过现场可编程门阵列中的逻辑单元阵列将目标场同步信号和输出场同步信号进行比对和处理求得一差值,从而基于该差值调节视频解码装置输出的输出场同步信号,确定第二输出场同步信号,使得第二输出场同步信号与目标场同步信号一致,由于输入每个接口机的目标场同步信号都是相同的,接口机输出的输出场同步信号和目标场同步信号保持一致,则每个接口机输出的输出场同步信号即第二场同步信号保持一致,最终可以使得拼接屏中的每个子拼接屏中显示的视频内容保持同步。
步骤S30,基于所述第二输出场同步信号,将所述接口机输出的视频信号对应的视频内容同步显示在所述接口机对应的子拼接屏上,其中,拼接屏包括多个子拼接屏。
在本实施例中,将视频解码装置输出的输出场同步信号和目标场同步信号调节一致,即使得第二输出场同步信号与目标场同步信号一致后,接口机中的视频解码装置基于所调节的第二输出场同步信号,输出所解码的视频信号至该接口机所对应的子拼接屏,子拼接屏接收接口机解码的视频信号,将视频信号对应的视频内容同步显示在子拼接屏上。由于第二输出场同步信号与目标输出场同步信号一致,且向每个接口机输入的是同样的目标场同步信号,因此,使得从每个接口机输出的视频信号保持同步,从而进一步使得每个接口机对应的子拼接屏中显示的视频内容也保持同步。其中,拼接屏包括多个子拼接屏,多个个子拼接屏组合成一块完整的拼接屏的显示屏幕,并且一个接口机连接一个子拼接屏,每个接口机控制该接口机所连接的子拼接屏上的视频显示,所有的子拼接屏上的显示内容组成完整的视频内容,子拼接屏的组合方式可以是n*n的组合形式,n*n的组合形式的拼接屏包括n*n个子拼接屏,也可以是n*m的组合形式,n*m的组合形式的拼接屏包括n*m个子拼接屏,但不限于所举例的n*n的组合形式或者n*m的组合形式,n*n的组合形式如4*4的拼接屏,n*m的组合形式如1*3的拼接屏。
本实施例提出的同步显示控制方法,通过获取输入至接口机的目标场同步信号以及所述接口机中的视频解码装置输出的第一输出场同步信号,然后将所述目标场同步信号和第一输出场同步信号进行比对,确定第二输出场同步信号,使得所述第二输出场同步信号与所述目标场同步信号一致,最后基于所述第二输出场同步信号,将所述接口机输出的视频信号对应的视频内容同步显示在所述接口机对应的子拼接屏上,其中,拼接屏包括多个子拼接屏,由于第二输出场同步信号与目标输出场同步信号一致,且向每个接口机输入的是同样的目标场同步信号,因此,使得从每个接口机输出的视频信号保持同步,从而进一步使得每个接口机对应的子拼接屏中显示的视频内容也保持同步,解决了从不同接口机出来的场同步信号存在帧间隔差,使得人眼可以看到拼接屏显示不同步的问题,也就是说,把从不同接口机输出的系统场同步信号调节一致,使得拼接屏可以同步显示,解决了拼接屏中各个子拼接屏的同步显示问题,使得拼接屏中各显示屏单元同步显示视频,并将同步显示控制方法的核心装置集成于接口机中,提升了控制同步显示装置的实用性,使用多个接口机可以实现拼接屏中各显示单元同步显示。
基于第一实施例,提出本发明同步显示控制方法的第二实施例,在本实施例中,步骤S20包括:
步骤a,将所述目标场同步信号和所述第一输出场同步信号输入至所述接口机中的现场可编程门阵列进行比对和处理,确定PWM信号;
在本实施例中,在目标场同步信号产生装置产生目标场同步信号以及在视频解码装置中的输出场同步信号产生输出场同步信号后,将该目标场同步信号和输出场同步信号发送至接口机中的现场可编程门阵列即FPGA,FPGA接收目标场同步信号和输出场同步信号,FPGA将所接收到的目标场同步信号和输出场同步信号进行比对处理,通过现场可编程门阵列中的逻辑单元阵列将目标场同步信号和输出场同步信号进行比对和处理后产生一PWM信号,以供后续调整晶振的振荡频率,其中,PWM信号为脉冲宽度调制信号,用于调整脉冲宽度。
步骤b,将所述PWM信号输入至所述接口机中的RC滤波器,确定直流电压信号;
在本实施例中,现场可编程门阵列即FPGA将目标场同步信号和输出场同步信号进行比对和处理产生PWM信号后,FPGA输出该PWM信号,并将该PWM信号发送至接口机中的RC滤波器。将PWM信号输入至接口机中的RC滤波器后,接口机中的RC滤波器接收从FPGA发送过来的PWM信号,RC滤波器将该PWM信号进行信号的处理,即将PWM信号的频率进行选择,在RC滤波器中产生直流电压信号。
步骤c,基于所述直流电压信号,确定所述第二输出场同步信号,使得所述第二输出场同步信号与所述目标场同步信号一致。
在本实施例中,在RC滤波器中产生直流电压信号后,将该直流电压信号输入至接口机中的下一个器件,基于直流电压信号,确定第二输出场同步信号,调节视频解码装置输出的输出场同步信号,使得第二输出场同步信号与目标场同步信号一致,由于输入每个接口机的目标场同步信号都是相同的,接口机输出的输出场同步信号和目标场同步信号保持一致,则每个接口机输出的输出场同步信号即第二场同步信号保持一致,最终可以使得拼接屏中的每个子拼接屏中显示的视频内容保持同步。
进一步地,一实施例中,所述将所述目标场同步信号和所述第一输出场同步信号输入至所述接口机中的现场可编程门阵列进行比对和处理,确定PWM信号的步骤包括:
步骤d,根据所述目标场同步信号和所述第一输出场同步信号,通过所述现场可编程门阵列的处理,确定所述目标场同步信号和所述第一输出场同步信号的差值;
在本实施例中,FPGA接收从目标场同步信号产生装置所产生的目标场同步信号,以及接收从视频解码装置中的输出场同步信号产生模块所产生的输出场同步信号后,FPGA将所接收到的目标场同步信号和输出场同步信号进行比对,通过现场可编程门阵列中的逻辑单元阵列将目标场同步信号和输出场同步信号进行比对和处理,产生目标场同步信号和第一输出场同步信号的差值,以确定每个接口机中的视频解码装置中的第二输出场同步信号与目标场同步信号的差异,以供后续将第二输出场同步信号调节至与目标场同步信号一致,以便于使每个接口机输出的输出场同步信号即第二场同步信号保持一致,最终可以使得拼接屏中的每个子拼接屏中显示的视频内容保持同步。
步骤e,根据所述目标场同步信号和所述第一输出场同步信号的差值,确定PWM信号。
在本实施例中,FPGA接收从目标场同步信号产生装置所产生的目标场同步信号,以及接收从视频解码装置中的输出场同步信号产生模块所产生的输出场同步信号后,FPGA将所接收到的目标场同步信号和输出场同步信号进行比对,通过现场可编程门阵列中的逻辑单元阵列将目标场同步信号和输出场同步信号进行比对和处理,产生目标场同步信号和第一输出场同步信号的差值,以确定每个接口机中的视频解码装置中的第二输出场同步信号与目标场同步信号的差异。FPGA基于所求得的差值确定一PWM信号,以供后续调整晶振的振荡频率,并且进一步地使每个接口机输出的输出场同步信号即第二场同步信号保持一致,最终可以使得拼接屏中的每个子拼接屏中显示的视频内容保持同步,其中,PWM信号为脉冲宽度调制信号,用于调整脉冲宽度。
进一步地,一实施例中,所述基于所述直流电压信号,确定所述第二输出场同步信号,使得所述第二输出场同步信号与所述目标场同步信号一致的步骤包括:
步骤f,将所述直流电压信号输入至所述接口机中的晶振,确定所述晶振的时钟信号;
在本实施例中,在RC滤波器中产生直流电压信号后,将该直流电压信号输入至接口机中的晶振器件,直流电压信号经过晶振的处理,PWM信号经过RC滤波,产生一个直流电压到晶振改变晶振的时钟信号。
步骤g,将所述时钟信号输入至所述接口机中的视频解码装置,确定所述第二输出场同步信号,使得所述第二输出场同步信号与所述目标场同步信号一致。
在本实施例中,通过输入直流电压信号至晶振中改变晶振的时钟信号后,晶振所产生的时钟信号输入至接口机中的视频解码装置,视频解码装置接收该时钟信号,确定第二输出场同步信号。具体地,在时钟信号的驱动下,视频解码装置中的输出场同步信号产生模块内部的计数器即场信号计数器开始计数,场信号计数器在行信号计数器每完成一个计数期(记满)时,也就是记完一行时,计数值加1。场信号计数器的计数值不超过EIA-CEA-861-E标准规定的当前分辨率下一帧的总行数,如果加满就清零,重新计数。因此通过调整晶振的时钟信号,使得第二输出场同步信号与目标场同步信号一致,由于输入每个接口机的目标场同步信号都是相同的,接口机输出的输出场同步信号和目标场同步信号保持一致,则每个接口机输出的输出场同步信号即第二场同步信号保持一致,最终可以使得拼接屏中的每个子拼接屏中显示的视频内容保持同步。
进一步地,一实施例中,所述将所述直流电压信号输入至所述接口机中的晶振,确定所述晶振的时钟信号的步骤包括:
步骤h,基于所述直流电压信号,确定所述晶振的晶振频率;
在本实施例中,在RC滤波器中产生直流电压信号后,将该直流电压信号输入至接口机中的晶振器件,直流电压信号经过晶振的处理,PWM信号经过RC滤波器,使晶振的晶振频率发生改变,基于该晶振频率改变晶振的时钟信号。
步骤i,基于所述晶振频率,确定所述晶振的时钟信号。
在本实施例中,PWM信号经过RC滤波器,使晶振的晶振频率发生改变,基于该晶振频率使晶振的时钟信号也产生改变。
本实施例提出的同步显示控制方法,通过将所述目标场同步信号和所述第一输出场同步信号输入至所述接口机中的现场可编程门阵列进行比对和处理,确定PWM信号,将所述PWM信号输入至所述接口机中的RC滤波器,确定直流电压信号,基于所述直流电压信号,确定所述第二输出场同步信号,使得所述第二输出场同步信号与所述目标场同步信号一致,通过接口机中的现场可编程门阵列、RC滤波器和视频解码装置等部件的处理,使得从每个接口机输出的视频信号保持同步,从而进一步使得每个接口机对应的子拼接屏中显示的视频内容也保持同步,解决了从不同接口机出来的场同步信号存在帧间隔差,使得人眼可以看到拼接屏显示不同步的问题,也就是说,把从不同接口机输出的系统场同步信号调节一致,使得拼接屏可以同步显示,解决了拼接屏中各个子拼接屏的同步显示问题,使得拼接屏中各显示屏单元同步显示视频,并将同步显示控制方法的核心装置集成于接口机中,提升了控制同步显示装置的实用性,使用多个接口机可以实现拼接屏中各显示单元同步显示。
基于第一实施例,提出本发明同步显示控制方法的第三实施例,在本实施例中,步骤S20包括:
步骤j,检测所述视频解码装置输出的第二输出场同步信号是否等于所述目标场同步信号;
在本实施例中,在将第二输出场同步信号与目标场同步信号调节一致之前,需要不断检测从视频解码装置中输出的第二输出场同步信号是否等于目标场同步信号,以判断每个接口机中输出的第二输出场同步信号是否一致,直至第二输出场同步信号等于目标场同步信号。
步骤k,若所述第二输出场同步信号不等于所述目标场同步信号,则继续执行获取所述目标场同步信号和所述第一输出场同步信号,将所述目标场同步信号和第一输出场同步信号进行比对,确定第二输出场同步信号,使得所述第二输出场同步信号与所述目标场同步信号一致的步骤。
在本实施例中,在检测视频解码装置输出的第二输出场同步信号是否等于目标场同步信号后,若第二输出场同步信号不等于目标场同步信号,则继续获取目标场同步信号和第一输出场同步信号,将目标场同步信号和第一输出场同步信号进行比对,确定第二输出场同步信号,调节视频解码装置输出的输出场同步信号,使得第二输出场同步信号与所述目标场同步信号一致,直至第二输出场同步信号等于目标场同步信号,即直至将视频解码装置中产生的输出场同步信号调节至与目标场同步信号一致,以达到使得从每个接口机输出的视频信号保持同步,从而进一步使得每个接口机对应的子拼接屏中显示的视频内容也保持同步。
进一步地,一实施例中,所述基于所述第二输出场同步信号,将所述接口机输出的视频信号对应的视频内容同步显示在所述接口机对应的子拼接屏上的步骤之前,还包括:
步骤l,将原始视频信号输入至所述接口机中的所述视频解码装置,以确定所述原始视频信号解码后的视频信号;
在本实施例中,从交换机或者计算机设备中获取原始视频信号,将原始视频信号输入至接口机中的视频解码装置,接口机中的视频解码装置接收该原始视频信号,并将原始视频信号进行特定的解码,以确定原始视频信号解码后的视频信号,该视频信号为在子拼接屏中显示部位对应的部分显示内容对应的部分视频信号。
步骤m,将所述视频信号输入至所述接口机对应的子拼接屏;
在本实施例中,接口机中的视频解码装置将原始视频信号解码后得到视频信号后,通过数据通道的数据传输,接口机将解码后的视频信号发送至该接口机对应的那个子拼接屏,以供后续将视频信号对应的内容显示在子显示屏幕上。
步骤n,在所述接口机对应的子拼接屏上显示所述视频信号对应的视频内容。
在本实施例中,接口机对应的子拼接屏接收到视频信号后,子拼接屏基于所接收到的视频信号,进行对于行与场的扫描。每个子拼接屏基于输出场同步信号对视频信号进行场的扫描,使得不同接口机出来的场同步信号的帧间隔差尽可能的小,使得人眼看到在拼接屏上的视频显示保持同步。
进一步地,一实施例中,所述获取输入至接口机的目标场同步信号以及所述接口机中的视频解码装置输出的第一输出场同步信号的步骤之前,还包括:
步骤p,将所述目标场同步信号输入至同步显示控制系统的各个接口机中。
在本实施例中,目标场同步信号产生装置产生一目标场同步信号,并向各个接口机发送该目标场同步信号,向各个接口机输入相同的目标场同步信号,以使各个接口机获取从目标场同步信号产生装置所产生的目标场同步信号,便于后续控制拼接屏中的各个子显示屏保持同步显示。
本实施例提出的同步显示控制方法,通过检测所述视频解码装置输出的第二输出场同步信号是否等于所述目标场同步信号,若所述第二输出场同步信号不等于所述目标场同步信号,则继续执行获取所述目标场同步信号和所述第一输出场同步信号,将所述目标场同步信号和第一输出场同步信号进行比对,确定第二输出场同步信号,使得所述第二输出场同步信号与所述目标场同步信号一致的步骤,直至将视频解码装置中产生的输出场同步信号调节至与目标场同步信号一致,以达到使得从每个接口机输出的视频信号保持同步,进而使每个接口机对应的子拼接屏中显示的视频内容也保持同步。
此外,本发明实施例还提出一种计算机可读存储介质,所述计算机可读存储介质上存储有同步显示控制程序,所述同步显示控制程序被处理器执行时实现如上述中任一项所述的同步显示控制方法的步骤。
本发明计算机可读存储介质具体实施例与上述同步显示控制方法的各实施例基本相同,在此不再详细赘述。
需要说明的是,在本文中,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者系统不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者系统所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括该要素的过程、方法、物品或者系统中还存在另外的相同要素。
上述本发明实施例序号仅仅为了描述,不代表实施例的优劣。
通过以上的实施方式的描述,本领域的技术人员可以清楚地了解到上述实施例方法可借助软件加必需的通用硬件平台的方式来实现,当然也可以通过硬件,但很多情况下前者是更佳的实施方式。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在如上所述的一个存储介质(如ROM/RAM、磁碟、光盘)中,包括若干指令用以使得一台终端设备(可以是手机,计算机,服务器,空调器,或者网络设备等)执行本发明各个实施例所述的方法。
以上仅为本发明的优选实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (8)

1.一种同步显示控制方法,其特征在于,所述同步显示控制方法包括以下步骤:
获取输入至接口机的目标场同步信号以及所述接口机中的视频解码装置输出的第一输出场同步信号;
将所述目标场同步信号和第一输出场同步信号进行比对,确定第二输出场同步信号,使得所述第二输出场同步信号与所述目标场同步信号一致;
基于所述第二输出场同步信号,将所述接口机输出的视频信号对应的视频内容同步显示在所述接口机对应的子拼接屏上,其中,拼接屏包括多个子拼接屏,一个所述接口机连接一个所述子拼接屏;
所述将所述目标场同步信号和第一输出场同步信号进行比对,确定第二输出场同步信号,使得所述第二输出场同步信号与所述目标场同步信号一致的步骤,包括:
将所述目标场同步信号和所述第一输出场同步信号输入至所述接口机中的现场可编程门阵列进行比对和处理,确定PWM信号;
将所述PWM信号输入至所述接口机中的RC滤波器,确定直流电压信号;
基于所述直流电压信号,确定所述第二输出场同步信号,使得所述第二输出场同步信号与所述目标场同步信号一致;
所述基于所述直流电压信号,确定所述第二输出场同步信号,使得所述第二输出场同步信号与所述目标场同步信号一致的步骤包括:
将所述直流电压信号输入至所述接口机中的晶振,确定所述晶振的时钟信号;
将所述时钟信号输入至所述接口机中的视频解码装置,确定所述第二输出场同步信号,使得所述第二输出场同步信号与所述目标场同步信号一致。
2.如权利要求1所述的同步显示控制方法,其特征在于,所述将所述目标场同步信号和所述第一输出场同步信号输入至所述接口机中的现场可编程门阵列进行比对和处理,确定PWM信号的步骤包括:
根据所述目标场同步信号和所述第一输出场同步信号,通过所述现场可编程门阵列的处理,确定所述目标场同步信号和所述第一输出场同步信号的差值;
根据所述目标场同步信号和所述第一输出场同步信号的差值,确定PWM信号。
3.如权利要求1所述的同步显示控制方法,其特征在于,所述将所述直流电压信号输入至所述接口机中的晶振,确定所述晶振的时钟信号的步骤包括:
基于所述直流电压信号,确定所述晶振的晶振频率;
基于所述晶振频率,确定所述晶振的时钟信号。
4.如权利要求1所述的同步显示控制方法,其特征在于,所述将所述目标场同步信号和第一输出场同步信号进行比对,确定第二输出场同步信号,使得所述第二输出场同步信号与所述目标场同步信号一致的步骤包括:
检测所述视频解码装置输出的第二输出场同步信号是否等于所述目标场同步信号;
若所述第二输出场同步信号不等于所述目标场同步信号,则继续执行获取所述目标场同步信号和所述第一输出场同步信号,将所述目标场同步信号和第一输出场同步信号进行比对,确定第二输出场同步信号,使得所述第二输出场同步信号与所述目标场同步信号一致的步骤。
5.如权利要求1所述的同步显示控制方法,其特征在于,所述基于所述第二输出场同步信号,将所述接口机输出的视频信号对应的视频内容同步显示在所述接口机对应的子拼接屏上的步骤之前,还包括:
将原始视频信号输入至所述接口机中的所述视频解码装置,以确定所述原始视频信号解码后的视频信号;
将所述视频信号输入至所述接口机对应的子拼接屏;
在所述接口机对应的子拼接屏上显示所述视频信号对应的视频内容。
6.如权利要求1至5任一项所述的同步显示控制方法,其特征在于,所述获取输入至接口机的目标场同步信号以及所述接口机中的视频解码装置输出的第一输出场同步信号的步骤之前,还包括:
将所述目标场同步信号输入至同步显示控制系统的各个接口机中。
7.一种同步显示控制装置,其特征在于,所述同步显示控制装置包括:存储器、处理器及存储在所述存储器上并可在所述处理器上运行的同步显示控制程序,所述同步显示控制程序被所述处理器执行时实现如权利要求1至6中任一项所述的同步显示控制方法的步骤。
8.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有同步显示控制程序,所述同步显示控制程序被处理器执行时实现如权利要求1至6中任一项所述的同步显示控制方法的步骤。
CN202010423563.7A 2020-05-18 2020-05-18 同步显示控制方法、装置及计算机可读存储介质 Active CN111711842B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010423563.7A CN111711842B (zh) 2020-05-18 2020-05-18 同步显示控制方法、装置及计算机可读存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010423563.7A CN111711842B (zh) 2020-05-18 2020-05-18 同步显示控制方法、装置及计算机可读存储介质

Publications (2)

Publication Number Publication Date
CN111711842A CN111711842A (zh) 2020-09-25
CN111711842B true CN111711842B (zh) 2022-04-22

Family

ID=72537675

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010423563.7A Active CN111711842B (zh) 2020-05-18 2020-05-18 同步显示控制方法、装置及计算机可读存储介质

Country Status (1)

Country Link
CN (1) CN111711842B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112422770A (zh) * 2020-11-18 2021-02-26 厦门视诚科技有限公司 一种针对多台4k分辨率的视频处理器的同步方法及系统
CN114520927B (zh) * 2020-11-18 2024-04-05 西安诺瓦星云科技股份有限公司 视频处理方法、装置和设备以及显示系统
CN115486059A (zh) * 2020-11-19 2022-12-16 西安诺瓦星云科技股份有限公司 信号处理方法、装置、设备、存储介质及计算机设备
CN114554026A (zh) * 2020-11-26 2022-05-27 西安诺瓦星云科技股份有限公司 视频信号的处理方法和系统
CN114222074B (zh) * 2021-12-13 2024-01-12 惠州华星光电显示有限公司 拼接屏驱动方法、装置、服务器及存储介质
CN116261002B (zh) * 2023-05-15 2023-11-10 广州美凯信息技术股份有限公司 一种视频拼控的显示同步系统

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100747668B1 (ko) * 2005-10-31 2007-08-08 삼성전자주식회사 디스플레이 동기 신호 생성 장치를 포함하는 영상 신호수신장치 및 그 제어방법
CN102006426B (zh) * 2010-11-30 2012-10-03 广东威创视讯科技股份有限公司 一种拼接系统的同步方法及其装置
CN102006420B (zh) * 2010-12-17 2012-02-08 四川川大智胜软件股份有限公司 可使用外接同步的多种数据输出格式摄像机的设计方法
CN105721849B (zh) * 2016-01-26 2018-08-28 广东威创视讯科技股份有限公司 拼接墙3d信号同步显示方法及系统
CN105898507B (zh) * 2016-05-30 2019-04-16 广东威创视讯科技股份有限公司 一种视频信号同步方法及装置
CN107509006B (zh) * 2017-08-11 2019-11-01 北京小鸟科技股份有限公司 多组拼接屏的视频同步装置及显示设备
JP2020010298A (ja) * 2018-07-12 2020-01-16 キヤノン株式会社 出力装置、同期制御システム、及びこれらの制御方法、並びにプログラム

Also Published As

Publication number Publication date
CN111711842A (zh) 2020-09-25

Similar Documents

Publication Publication Date Title
CN111711842B (zh) 同步显示控制方法、装置及计算机可读存储介质
US10417742B2 (en) System and apparatus for editing preview images
EP3211523A1 (en) Multi-screen joint display processing method and device
EP1873742A2 (en) Image display apparatus and method of adjusting clock phase
US8102470B2 (en) Video synchronization system
KR20100093638A (ko) 디스플레이 시스템과, 디스플레이장치 및 그 제어 방법
CN102426514B (zh) 一种大屏幕拼接墙同步显示方法及装置
US20190339924A1 (en) Method and apparatus for controlling synchronization output of digital matrix, and electronic device
CN111899680A (zh) 一种显示设备及其设置方法
US20120262483A1 (en) Displaying method and display apparatus using the same
KR20120039197A (ko) 리모트 컨트롤러, 디스플레이장치, 3d 안경 및 이들의 제어방법
CN115831032A (zh) 芯片温漂处理方法及装置
US20160078664A1 (en) Image synthesizing apparatus and method
JP2001078115A (ja) デジタル映像機器のためのクロック供給装置
CN113467741A (zh) 一种传屏方法、显示设备及其传屏系统
EP1665775B1 (en) Display synchronization signal generation apparatus in digital broadcast receiver and decoder
TW201143372A (en) A control device and method for 3D display
JP2016142761A (ja) マルチプロジェクションシステム、情報処理装置、及びプログラム
WO2017080191A1 (zh) 基于多屏互动的图片处理方法及系统
US20100039389A1 (en) Digital photo frame capable of adjusting digital image and method thereof
KR20110136414A (ko) 영상처리장치 및 그 제어방법
US20120287133A1 (en) Image processing apparatus and image processing method
EP2549471A2 (en) Apparatus and method for displaying popup window in portable terminal
KR20050028389A (ko) 디지털 방송 수신 시스템에서 디스플레이 동기 신호 생성장치
US20080002065A1 (en) Image processing circuit, image processing system and method therefor

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP02 Change in the address of a patent holder
CP02 Change in the address of a patent holder

Address after: 518000 R & D building 1601, block a, building 7, Vanke Cloud City Phase I, Xingke 1st Street, Xili community, Xili street, Nanshan District, Shenzhen City, Guangdong Province (16 / F, block a, building 1, international innovation Valley)

Patentee after: SHENZHEN TENDZONE INTELLIGENT TECHNOLOGY Co.,Ltd.

Address before: Room 401, Block D, Huahan Innovation Park, 16 Longshan Road, North District, Xili Street, Nanshan District, Shenzhen City, Guangdong Province, 518000

Patentee before: SHENZHEN TENDZONE INTELLIGENT TECHNOLOGY Co.,Ltd.