CN107482035B - 显示装置 - Google Patents
显示装置 Download PDFInfo
- Publication number
- CN107482035B CN107482035B CN201710424428.2A CN201710424428A CN107482035B CN 107482035 B CN107482035 B CN 107482035B CN 201710424428 A CN201710424428 A CN 201710424428A CN 107482035 B CN107482035 B CN 107482035B
- Authority
- CN
- China
- Prior art keywords
- line
- power line
- fanout
- horizontal
- fan
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000002093 peripheral effect Effects 0.000 claims abstract description 26
- 239000010410 layer Substances 0.000 description 128
- 239000000758 substrate Substances 0.000 description 33
- 101100203596 Caenorhabditis elegans sol-1 gene Proteins 0.000 description 19
- 101150052370 fol1 gene Proteins 0.000 description 12
- 239000010408 film Substances 0.000 description 8
- 238000007789 sealing Methods 0.000 description 8
- 238000005538 encapsulation Methods 0.000 description 5
- 239000010409 thin film Substances 0.000 description 5
- 101100447964 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) FOL2 gene Proteins 0.000 description 4
- 101000685663 Homo sapiens Sodium/nucleoside cotransporter 1 Proteins 0.000 description 3
- 102100023116 Sodium/nucleoside cotransporter 1 Human genes 0.000 description 3
- 239000000463 material Substances 0.000 description 3
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N silicon dioxide Inorganic materials O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 3
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 2
- 101000821827 Homo sapiens Sodium/nucleoside cotransporter 2 Proteins 0.000 description 2
- 102100021541 Sodium/nucleoside cotransporter 2 Human genes 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 2
- 239000003086 colorant Substances 0.000 description 2
- 239000007789 gas Substances 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- 239000012535 impurity Substances 0.000 description 2
- 238000002347 injection Methods 0.000 description 2
- 239000007924 injection Substances 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 239000010453 quartz Substances 0.000 description 2
- 229920005989 resin Polymers 0.000 description 2
- 239000011347 resin Substances 0.000 description 2
- 101000822028 Homo sapiens Solute carrier family 28 member 3 Proteins 0.000 description 1
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- 102100021470 Solute carrier family 28 member 3 Human genes 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 238000002425 crystallisation Methods 0.000 description 1
- 230000008025 crystallization Effects 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 239000003822 epoxy resin Substances 0.000 description 1
- 230000005525 hole transport Effects 0.000 description 1
- 239000011261 inert gas Substances 0.000 description 1
- 229910010272 inorganic material Inorganic materials 0.000 description 1
- 239000011147 inorganic material Substances 0.000 description 1
- 230000001788 irregular Effects 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 229910052757 nitrogen Inorganic materials 0.000 description 1
- 239000011368 organic material Substances 0.000 description 1
- 229920000647 polyepoxide Polymers 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
- 150000003377 silicon compounds Chemical class 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/131—Interconnections, e.g. wiring lines or terminals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3258—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
- H01L27/1244—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits for preventing breakage, peeling or short circuiting
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K50/00—Organic light-emitting devices
- H10K50/80—Constructional details
- H10K50/805—Electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Theoretical Computer Science (AREA)
- Optics & Photonics (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
一种显示装置,包括:至少一个像素,在显示区域中;驱动电路,布置在与显示区域相邻的外围区域中,外围区域包括第一扇出区域和布置在第一扇出区域与显示区域之间的第二扇出区域;第一扇出线,布置在第一扇出区域与第二扇出区域中,并且从第一扇出区域扇出至显示区域;第二扇出线,布置在第二扇出区域中,并且从第二扇出区域扇出至显示区域;第一水平电力线,布置在第二扇出区域中;以及第二水平电力线,布置在第一扇出区域中并且电连接至第二扇出线。
Description
技术领域
本发明构思的示例性实施方式涉及显示装置。
背景技术
阴极射线管(CRT)显示装置包含一个或多个电子枪和磷光屏,并用于显示图像。然而,CRT显示装置通常具有大的尺寸并且重。因此,CRT显示装置不是非常便携。平板显示装置,诸如等离子显示装置、液晶显示装置以及有机发光二极管显示装置具有小的尺寸、轻的重量以及低的功耗。
平板显示装置包括在其中显示图像的显示区域,以及围绕显示区域、其中布置驱动部件的外围区域。从外围区域中的驱动部件接收信号的信号线具有扇出形状,被配置为向显示区域提供信号。外围区域的尺寸可以通过扇出形状的结构确定。然而,扇出形状可能引起信号中的偏差。因此,需要减小或者消除这种偏差的显示装置。
发明内容
本发明构思的至少一个示例性实施方式提供一种具有其扇出线的改进的排布的显示装置,这使得其非显示区域的外围区域能够减小尺寸。
根据本发明构思的示例性实施方式,一种显示装置包括布置在显示区域中的至少一个像素,以及布置在与显示区域相邻的外围区域中的驱动电路。驱动电路用于驱动至少一个像素以显示图像。外围区域包括第一扇出区域和布置在第一扇出区域与显示区域之间的第二扇出区域。显示装置进一步包括布置在第一扇出区域和第二扇出区域中并且从第一扇出区域扇出至显示区域的第一扇出线、布置在第二扇出区域中并且从第二扇出区域扇出至显示区域的第二扇出线、布置在第二扇出区域中的第一水平电力线、以及布置在第一扇出区域中并且电连接至第二扇出线的第二水平电力线。
在示例性实施方式中,第二扇出线与第一水平电力线在第二扇出区域中重叠。
在示例性实施方式中,显示装置进一步包括布置在第二扇出线与第一水平电力线之间以使第二扇出线与第一水平电力线彼此绝缘的第一绝缘层。
在示例性实施方式中,第一扇出线和第二扇出线由相同的层形成。
在示例性实施方式中,第一水平电力线和第二水平电力线由相同的层形成。
在示例性实施方式中,第二水平电力线通过第一接触孔连接至第二扇出线,该第一接触孔贯穿第一绝缘层形成。
在示例性实施方式中,显示装置进一步包括布置在显示区域中、电连接至第一水平电力线并且在与第一水平电力线垂直的方向延伸的第一电力线和布置在显示区域中、电连接至第二水平电力线并且在与第二水平电力线垂直的方向延伸的第二电力线。
在示例性实施方式中,第二电力线通过第二接触孔连接至第二扇出线,该第二接触孔贯穿第一绝缘层形成。
在示例性实施方式中,第一电力线从第一水平电力线延伸。
在示例性实施方式中,显示装置进一步包括电连接至至少一个像素的垂直数据线、第一垂直电力线以及第二垂直电力线。垂直数据线可以连接至第一扇出线。第一垂直电力线可以连接至第一水平电力线。第二电力线可以电连接至第二水平电力线。
在示例性实施方式中,第一垂直电力线、第二垂直电力线、第一水平电力线以及第二水平电力线由相同的层形成。
在示例性实施方式中,至少一个像素中的每个像素包括驱动晶体管和连接至驱动晶体管的像素电极。像素电极、第一水平电力线和第二水平电力线可以由相同的层形成。
在示例性实施方式中,显示装置进一步包括布置在第一水平电力线和第二水平电力线上的第二绝缘层。
在示例性实施方式中,第二水平电力线包括第一水平线和与第一水平线隔开的第二水平线。第一水平线可以进一步包括从第一水平线突出的连接部分。连接部分可以布置在第一水平线与第二水平线之间。
在示例性实施方式中,存在在第二扇出区域中彼此交替的多个第一扇出线和第二扇出线。
在示例性实施方式中,在第一扇出区域中第一扇出线与第二水平电力线之间的角度与在第二扇出区域中第一扇出线与第一水平电力线之间的角度不同。
根据本发明构思的示例性实施方式,一种显示装置包括:至少一个像素,布置在显示区域中;驱动电路,布置在外围区域中以产生用于驱动至少一个像素以显示图像的信号,其中,外围区域布置为与显示区域相邻;多个第一扇出线,布置在外围区域中并且从驱动电路延伸并且扇出至显示区域;多个第二扇出线,布置在外围区域中以与第一扇出线交替;第一水平电力线,与第二扇出线重叠;以及第二水平电力线,与第一水平电力线隔开并且电连接至第二扇出线,并且与第一扇出线重叠。
在示例性实施方式中,显示装置进一步包括布置在第一水平电力线与第一扇出线之间的第一绝缘层。第二水平电力线可以通过第一接触孔连接至第二扇出线,该第一接触孔贯穿第一绝缘层形成。
在示例性实施方式中,第一扇出线在一方向上的长度长于第二扇出线在相同方向上的长度。该方向可以与水平电力线的方向垂直。
根据本发明构思的示例性实施方式,一种显示装置包括布置在显示区域中的像素,以及布置在与显示区域相邻的外围区域中的驱动电路。驱动电路用于驱动像素以显示图像。外围区域包括第一扇出区域和布置在第一扇出区域与显示区域之间的第二扇出区域。显示装置进一步包括:第一扇出线,布置在第一扇出区域和第二扇出区域中以将电源电压从驱动电路提供至像素;第二扇出线,从像素延伸至第一扇出区域中的孔以将数据信号从驱动电路提供至像素;第一水平电力线,布置在第二扇出区域中;以及第二水平电力线,布置在第一扇出区域中并且电连接至第二扇出线。
在一个实施方式中,第二扇出线与第一水平电力线在第二扇出区域中重叠。
附图说明
通过参照附图详细描述本发明构思的示例性实施方式,本发明构思将变得更加显而易见,其中:
图1是示出了根据本发明构思的示例性实施方式的显示装置的平面图;
图2是示出了图1的显示装置的像素的截面图;
图3是沿着图1的线I-I’截取的截面图;
图4是沿着图1的线II-II’截取的截面图;
图5是图1的‘A’区域的放大图;
图6是示出了根据本发明构思的示例性实施方式的显示装置的平面图;
图7是示出了图6的显示装置的像素的截面图;
图8是沿着图6的线I-I’截取的截面图;
图9是沿着图6的线II-II’截取的截面图;以及
图10是图6的‘A’区域的放大图。
具体实施方式
在下文中,将参考附图详细地说明本发明构思的示例性实施方式。除非上下文明确地另外说明,否则如本文中使用的单数形式“一个(a)”、“一个(an)”和“该(the)”旨在也包括复数形式。
图1是示出了根据本发明构思的示例性实施方式的显示装置的平面图。图2是示出了图1的显示装置的像素的截面图。图3是沿着图1的线I-I’截取的截面图。图4是沿着图1的线II-II’截取的截面图。图5是图1的‘A’区域的放大图。
参考图1至图5,显示装置包括显示区域DA和外围区域PA,在显示区域DA中显示图像,外围区域PA在第一方向D1延伸并布置为与显示区域DA在第二方向D2上相邻。第二方向D2可以与第一方向D1基本上垂直。
显示图像的多个像素PX和电连接至像素PX的信号线布置在显示区域DA上。信号线在第二方向D2延伸并且包括第一电力线VDD、第二电力线VSS和数据线DATA。像素PX可以按矩阵形式排列。
虽然在图5中,一条数据线连接至一个像素,数据线可包括根据需要传送各种信号的多个信号线。例如,数据线可包括传感器信号线、红色数据信号线、绿色数据信号线、蓝色数据信号线、以及白色数据信号线中的至少一个。此外,信号线可以在第一方向D1彼此平行地排列。
被配置为驱动显示区域DA中的像素PX的驱动部件(例如,驱动电路)布置在外围区域PA中。
在一个实施方式中,第一驱动部件DR1(例如,第一驱动电路)、第二驱动部件DR2(例如,第二驱动电路)、水平高电力线VDDH、第一水平低电力线VSSH1、第二水平低电力线VSSH2、第一扇出线FOL1以及第二扇出线FOL2布置在外围区域PA中。
在一个实施方式中,第一驱动部件DR1和第二驱动部件DR2将数据信号提供至数据线DATA。在一个实施方式中,第一驱动部件DR1和第二驱动部件DR2另外将第一电压提供至水平高电力线VDDH,并且将第二电压提供至第一水平低电力线VSSH1和第二水平低电力线VSSH2。在一个实施方式中,第一驱动部件DR1和第二驱动部件DR2中的每一个是具有连接至显示装置的集成电路(IC)芯片的带载封装。在一个实施方式中,第一驱动部件DR1和第二驱动部件DR2中的每一个直接安装在基底基板100上。
虽然在图1中示出的驱动部件被分成第一驱动部件DR1和第二驱动部件DR2,但是本发明构思不限于此。例如,在示例性实施方式中,驱动部件是单个器件或者包括两个以上的驱动部件。在示例性实施方式中,施加至第一电力线VDD的第一电压是有机发光二极管(OLED)的驱动电压,并且施加至第二电力线VSS的第二电压是接地电压。在替代实施方式中,施加至第一电力线VDD的第一电压是接地电压,并且施加至第二电力线VSS的第二电压是驱动电压。在一个实施方式中,接地电压低于驱动电压。
第一扇出线FOL1电连接至第一驱动部件DR1或者第二驱动部件DR2,并且布置在外围区域PA中的第一扇出区域FO1和第二扇出区域FO2中。因此,第一扇出线FOL1从第一驱动部件DR1或者第二驱动部件DR2通过第一扇出区域FO1和第二扇出区域FO2延伸至显示区域DA中的数据线DATA,使得第一扇出线FOL1电连接至数据线DATA。
第一扇出线FOL1可以从第一驱动部件DR1或者第二驱动部件DR2通过第一扇出区域FO1和第二扇出区域FO2扇出至显示区域DA中的信号线的端部。在一个实施方式中,第一扇出线FOL1在第一扇出区域FO1中的扇出量与第一扇出线FOL1在第二扇出区域FO2中的扇出量不同。在一个实施方式中,第二扇出区域FO2中的扇出量大于第一扇出区域FO1中的扇出量。因此,在示例性实施方式中,第一扇出区域FO1中第一扇出线FOL1与第一方向D1之间的角度大于第二扇出区域FO2中第一扇出线FOL1与第一方向D1之间的角度。
水平高电力线VDDH可以在第一方向D1延伸。第一电压施加至水平高电力线VDDH。在一个实施方式中,水平高电力线VDDH布置在第二扇出区域FO2中。在一个实施方式中,水平高电力线VDDH与第二扇出线FOL2重叠。
多个第一电力线VDD中的每一个可以从水平高电力线VDDH沿着第二方向D2延伸。因此,第一电压通过水平高电力线VDDH和第一电力线VDD施加至像素PX。在一个实施方式中,水平高电力线VDDH的宽度足够宽使得第一电压沿着第一方向D1均匀地提供至多个第一电力线VDD。
第一水平低电力线VSSH1可以在第一方向D1延伸,并且可以与水平高电力线VDDH在第二方向D2隔开。在一个实施方式中,第一水平低电力线VSSH1电连接至第二扇出线FOL2。第二水平低电力线VSSH2可以在第一方向D1延伸,并且可以与水平高电力线VDDH在第二方向D2隔开。第二水平低电力线VSSH2可以与第一水平低电力线VSSH1在第一方向D1隔开。在一个实施方式中,第二水平低电力线VSSH2电连接至第二扇出线FOL2。
第二电压可以通过第一水平低电力线VSSH1或者第二水平低电力线VSSH2、第二扇出线FOL2以及第二电力线VSS施加至像素PX。在示例性实施方式中,第二扇出线FOL2中的每一个具有相同的电阻,使得第二电压沿着第一方向D1均匀地提供至多个第二电力线VSS。
水平高电力线VDDH可以布置在第一水平低电力线VSSH1与第二水平低电力线VSSH2之间。在一个实施方式中,水平高电力线VDDH进一步包括从水平高电力线VDDH突出的连接部分。在这个实施方式中,第一电压施加至连接部分。在一个实施方式中,连接部分是导体。
第二扇出线FOL2可以在第二扇出区域FO2中沿着第二方向D2扇出。在一个实施方式中,第二扇出线FOL2布置在在第二扇出区域FO2中彼此相邻地布置的多个第一扇出线FOL1之间。在一个实施方式中,彼此相邻布置的第一扇出线FOL1之间的在第二扇出区域FO2中的间隙大于在第一扇出区域FO1中的间隙,使得存在足够空间来布置第二扇出线FOL2。
因此,可以减小根据第一方向D1的位置的第一电压的偏差和第二电压的偏差。
在一个实施方式中,第一水平低电力线VSSH1和第二水平低电力线VSSH2通过第二扇出线FOL2连接至第二电力线VSS。在一个实施方式中,水平高电力线VDDH与第二扇出线FOL2在第二扇出区域FO2中重叠。因此,第一水平低电力线VSSH1、第二水平低电力线VSSH2以及水平高电力线VDDH与第一扇出线FOL1和第二扇出线FOL2在外围区域PA中重叠,使得外围区域PA的尺寸可以最小化。因此,第一水平低电力线VSSH1、第二水平低电力线VSSH2以及水平高电力线VDDH不与扇出线重叠的区域可以最小化,使得作为非显示区域的外围区域PA可以最小化。
参考图2,在显示区域DA中,显示装置包括基底基板100、缓冲层110、有源图案ACT、栅极绝缘层120、栅极图案、第一绝缘层130、源-漏-像素图案、像素限定层140、发光结构150、相对电极EL2以及密封基板160。
基底基板100可包括透明绝缘基板。例如,基底基板100可包括玻璃基板、石英基板、透明树脂基板等。
缓冲层110布置在基底基板100上。缓冲层110可以防止金属原子和/或杂质从基底基板100扩散。另外,缓冲层110可以调节针对有源图案ACT的连续结晶过程的传热率,使得有源图案ACT是基本上均匀的。如果基底基板100具有相对不规则表面,则缓冲层110可以改善基底基板100的表面的平坦度。
有源图案ACT布置在缓冲层110上。有源图案ACT可包括作为杂质掺杂区域的源极区和漏极区、以及在源极区和漏极区之间的沟道区。
栅极绝缘层120布置在其上布置有有源图案ACT的缓冲层110上。栅极绝缘层120可包括硅化合物、金属氧化物等。在示例性实施方式中,栅极绝缘层120在缓冲层110上沿着有源图案ACT的轮廓均匀地形成。在示例性实施方式中,栅极绝缘层120具有相对大的厚度用于充分覆盖有源图案ACT,使得栅极绝缘层120可以具有基本上水平的表面。
栅极图案布置在栅极绝缘层120上。栅极图案包括与有源图案ACT重叠的栅电极GE、第一电容器电极GC、第一扇出线和第二扇出线(参照图5的FOL1和FOL2)以及用于传输驱动信号的信号线(例如,栅极线)。在一个实施方式中,栅电极GE、第一电容器电极GC以及第一扇出线和第二扇出线由相同的层形成。
第一绝缘层130布置在其上布置有栅极图案的栅极绝缘层120上。在示例性实施方式中,第一绝缘层130具有相对大的厚度用于充分覆盖栅极图案,使得第一绝缘层130可以具有基本上水平的表面。在示例性实施方式中,第一绝缘层130在栅极绝缘层120上沿着栅极图案的轮廓均匀地形成。
源-漏-像素图案可以形成在第一绝缘层130上。在一个实施方式中,源-漏-像素图案包括源电极、漏电极、第一电力线VDD、第二电力线VSS以及像素电极EL1。在一个实施方式中,源电极、漏电极、第一电力线VDD、第二电力线VSS以及像素电极EL1由相同的层形成。
源电极和漏电极可以通过接触孔电连接至有源图案ACT,该接触孔贯穿第一绝缘层130形成。像素电极EL1可以通过接触孔电连接至有源图案ACT,该接触孔贯穿第一绝缘层130形成。
在一个实施方式中,有源图案ACT、栅电极GE、源电极以及漏电极包括在驱动晶体管中。
像素限定层140可以布置在其上形成有源-漏-像素图案的第一绝缘层130上。像素限定层140可包括暴露像素电极EL1的一个以上的开口。
在一个实施方式中,发光结构150位于像素电极EL1的通过像素限定层140的开口暴露的部分上。发光结构150可以沿着像素限定层140的开口的侧壁延伸。在示例性实施方式中,发光结构150包括多个有机发光层,诸如发射层(EML)、空穴注入层(HIL)、空穴传输层(HTL)、电子传输层(ETL)、以及电子注入层(EIL)。在示例性实施方式中,多个有机发光层可以使用发光材料形成,用于根据显示装置的颜色像素产生不同颜色的光,诸如红色的光、绿色的光和蓝色的光。在示例性实施方式中,发光结构150的有机发光层包括多个堆叠的发光材料以用于产生红色的光、绿色的光、蓝色的光、或者白色的光。在产生白色的光的实施方式中,显示装置可以进一步包括滤色层以从白色的光形成各种颜色(例如,红色、绿色、蓝色等)的光。
相对电极EL2布置在像素限定层140和发光结构150上。当显示装置是前发射类型时,相对电极EL2可包括透射材料。
密封基板160布置在相对电极EL2上。密封基板160可包括玻璃基板、石英基板、透明树脂基板等。在示例性实施方式中,在相对电极EL2与密封基板160之间设置有预定空间。该空间可以填充有空气或者诸如氮(N2)气的惰性气体。在示例性实施方式中,薄膜封装层(未示出)另外布置在相对电极EL2与密封基板160之间。在一个实施方式中,薄膜封装层完全覆盖基底基板100。在示例性实施方式中,薄膜封装层覆盖基底基板100的一部分。薄膜封装层可包括诸如氧化硅膜或者氮化硅膜的无机膜和诸如环氧树脂或者聚酰亚胺膜的有机膜,无机膜和有机膜交替并且重复地形成。然而,薄膜封装层的示例性实施方式不限于此。例如,可以应用用于密封的另一透明的薄膜。另外,如必要的话,无机膜和有机膜的堆叠次序可以改变。
参考图3和图5,在沿其施加第二电压的电路的截面图中,显示装置包括基底基板100、缓冲层110、栅极绝缘层120、第一扇出线FOL1、第二扇出线FOL2、第一绝缘层130、水平高电力线VDDH、第一电力线VDD、以及第二驱动部件DR2。
缓冲层110布置在基底基板100上。栅极绝缘层120布置在缓冲层110上。第一扇出线FOL1和第二扇出线FOL2布置在栅极绝缘层120上。第一绝缘层130布置在其上布置有第一扇出线FOL1和第二扇出线FOL2的栅极绝缘层120上。第二水平低电力线VSSH2、水平高电力线VDDH以及第二电力线VSS布置在第一绝缘层130上。第二驱动部件DR2电连接至通过第一绝缘层130暴露的第一扇出线FOL1。
在一个实施方式中,源-漏-像素图案包括第二水平低电力线VSSH2、水平高电力线VDDH以及第二电力线VSS。在一个实施方式中,第二水平低电力线VSSH2、水平高电力线VDDH以及第二电力线VSS由相同的层形成。
在一个实施方式中,第二水平低电力线VSSH2通过第一接触孔CNT1电连接至第二扇出线FOL2,该第一接触孔CNT1贯穿第一绝缘层130形成。第二扇出线FOL2和水平高电力线VDDH可以通过布置在其间的第一绝缘层130绝缘。在一个实施方式中,第二扇出线FOL2通过第二接触孔CNT2电连接至第二电力线VSS,该第二接触孔CNT2贯穿第一绝缘层130形成。
另外,第一扇出线FOL1可以通过第三接触孔CNT3电连接至数据线DATA,该第三接触孔CNT3贯穿第一绝缘层130形成。
参考图4和图5,在沿其施加第一电压的电路的截面图中,显示装置包括基底基板100、缓冲层110、栅极绝缘层120、第一扇出线FOL1、第一绝缘层130、水平高电力线VDDH、第一电力线VDD、以及第二驱动部件DR2。
缓冲层110布置在基底基板100上。栅极绝缘层120布置在缓冲层110上。第一扇出线FOL1布置在栅极绝缘层120上。第一绝缘层130布置在其上布置有第一扇出线FOL1的栅极绝缘层120上。水平高电力线VDDH和第一电力线VDD布置在第一绝缘层130上。第二驱动部件DR2电连接至通过第一绝缘层130暴露的第一扇出线FOL1。
水平高电力线VDDH电连接至第一电力线VDD。水平高电力线VDDH和第一电力线VDD可以包括在源-漏-像素图案中,并且这些可以由相同的层形成。
在图5中,第一扇出线FOL1位于第一扇出区域FO1和第二扇出区域FO2中,而第二扇出线FOL2仅位于第二扇出区域FO2中。在一个实施方式中,第二扇出线FOL2通过穿过第一接触孔CNT1而能够避免穿过第一扇出区域FO1,该第一接触孔CNT1贯穿第一绝缘层130形成。在一个实施方式中,第一扇出线FOL1在第二方向D2上的长度长于第二扇出线FOL2在第二方向D2上的长度。例如,如图5中所示,在一个实施方式中,第一扇出线FOL1在第一扇出线FOL1的倾斜部分与数据线DATA之间的部分长于第二扇出线FOL2在第二扇出线FOL2的倾斜部分与第二电力线VSS之间的部分。
图6是示出了根据本发明构思的示例性实施方式的显示装置的平面图。图7是示出了图6的显示装置的像素的截面图。图8是沿着图6的线I-I’截取的截面图。图9是沿着图6的线II-II’截取的截面图。图10是图6的‘A’区域的放大图。
参考图6至图10,除第二绝缘层135、源-数据图案、以及像素电极EL1之外,显示装置与图1至图5的显示装置基本上相同。因此,关于相同元件的任何进一步详细描述将省略或简要描述。
显示装置包括显示区域DA和外围区域PA,在显示区域DA中显示图像,并且外围区域PA在第一方向D1延伸并且布置为与显示区域DA在第二方向D2相邻。
显示图像的多个像素PX和电连接至像素PX的信号线布置在显示区域DA上。信号线可包括第一电力线VDD、第二电力线VSS以及数据线DATA。
在一个实施方式中,第一驱动部件DR1、第二驱动部件DR2、水平高电力线VDDH、第一水平低电力线VSSH1、第二水平低电力线VSSH2、第一扇出线FOL1以及第二扇出线FOL2布置在外围区域PA中。
参考图7,在显示区域DA中,显示装置包括基底基板100、缓冲层110、有源图案ACT、栅极绝缘层120、栅极图案、第一绝缘层130、源-漏图案、第二绝缘层135、像素电极EL1、像素限定层140、发光结构150、相对电极EL2及密封基板160。
缓冲层110布置在基底基板100上。有源图案ACT布置在缓冲层110上。栅极绝缘层120布置在其上布置有有源图案ACT的缓冲层110上。
栅极图案包括与有源图案ACT重叠的栅电极GE、第一电容电极GC、第一扇出线和第二扇出线(参照图10的FOL1和FOL2)和用于传输诸如栅极信号的驱动信号的信号线(例如,栅极线)。
第一绝缘层130布置在其上布置有栅极图案的栅极绝缘层120上。
源-漏图案可以布置在第一绝缘层130上。在一个实施方式中,源-漏图案包括源电极、漏电极、第一电力线VDD及第二电力线VSS。
第二绝缘层135布置在其上形成有源-漏图案的第一绝缘层130上。第二绝缘层135可以具有单层结构或者包括至少两个绝缘膜的多层结构。第二绝缘层135可以使用有机材料或无机材料形成。
像素电极EL1布置在第二绝缘层135上。像素电极EL1可以通过接触孔电连接至漏电极,该接触孔贯穿第二绝缘层135而形成。
像素电极EL1布置在其上形成有源-漏图案的第二绝缘层135上。发光结构150位于像素电极EL1的通过像素限定层140的开口暴露的部分上。相对电极EL2布置在像素限定层140和发光结构150上。密封基板160可以布置在相对电极EL2上。
参考图8和图10,在沿其施加第二电压的电路的截面图中,显示装置包括基底基板100、缓冲层110、栅极绝缘层120、第一扇出线FOL1、第二扇出线FOL2、第一绝缘层130、水平高电力线VDDH、第一电力线VDD、第二绝缘层135以及第二驱动部件DR2。
缓冲层110布置在基底基板100上。栅极绝缘层120布置在缓冲层110上。第一扇出线FOL1和第二扇出线FOL2布置在栅极绝缘层120上。第一绝缘层130布置在其上布置有第一扇出线FOL1和第二扇出线FOL2的栅极绝缘层120上。第二水平低电力线VSSH2、水平高电力线VDDH以及第二电力线VSS布置在第一绝缘层130上。第二水平低电力线VSSH2和水平高电力线VDDH可以包括在源-漏图案中,并且这些可以由相同的层形成。
在一个实施方式中,第二水平低电力线VSSH2通过第一接触孔CNT1电连接至第二扇出线FOL2,该第一接触孔CNT1贯穿第一绝缘层130形成。在一个实施方式中,第二扇出线FOL2通过第二接触孔CNT2电连接至第二电力线VSS,该第二接触孔CNT2贯穿第一绝缘层130形成。
参考图9和图10,在沿其施加第一电压的电路的截面图中,显示装置包括基底基板100、缓冲层110、栅极绝缘层120、第一扇出线FOL1、第一绝缘层130、水平高电力线VDDH、第一电力线VDD、以及第二驱动部件DR2。
水平高电力线VDDH和第一电力线VDD可以包括在源-漏图案中,并且这些可以由相同的层形成。
根据本发明构思的示例性实施方式,显示装置包括布置在第一扇出区域和第二扇出区域中的第一扇出线、仅布置在第二扇出区域中的第二扇出线、布置在第二扇出区域中的第一水平低电力线、以及布置在第一扇出区域中的第二水平低电力线。第一水平低电力线的宽度足够宽,使得第一电压可以均匀地施加至多个第一电力线。
另外,第二水平低电力线连接至第二扇出线,并且第一水平低电力线与第二扇出线在第二扇出区域中重叠。因此,作为非显示区域的外围区域的尺寸可以最小化。
尽管以上描述了其中水平高电力线VDDH提供高电压(例如,驱动电压)、并且第一水平低电力线VSSH1和第二水平低电力线VSSH2中的每一个提供低电压(例如,接地电压)的实施方式,但是本发明构思不限于此。例如,在替代实施方式中,水平高电力线VDDH可以被重命名为提供低电压的水平低电力线,并且第一水平低电力线VSSH1和第二水平低电力线VSSH2可以被重命名为提供高电压的第一水平高电力线和第二水平高电力线。
上述是对本发明构思的说明,并不应解释为限制本发明构思。尽管已经描述了本发明构思的几个示例性实施方式,但本领域技术人员容易理解的是,在本质上不偏离本发明构思的前提下,在示例性实施方式中进行多种修改是可行的。因此,所有这种修改旨在包含在本发明构思的范围内。
Claims (15)
1.一种显示装置,包括:
至少一个像素,布置在显示区域中;
驱动电路,布置在与所述显示区域相邻的外围区域中,所述驱动电路被配置为驱动所述至少一个像素以显示图像,所述外围区域包括第一扇出区域和布置在所述第一扇出区域与所述显示区域之间的第二扇出区域;
第一扇出线,布置在所述第一扇出区域和所述第二扇出区域中,并且从所述第一扇出区域扇出至所述显示区域;
第二扇出线,布置在所述第二扇出区域中,并且从所述第二扇出区域扇出至所述显示区域;
第一水平电力线,布置在所述第二扇出区域中;以及
第二水平电力线,布置在所述第一扇出区域中并且电连接至所述第二扇出线。
2.根据权利要求1所述的显示装置,其中,所述第二扇出线与所述第一水平电力线在所述第二扇出区域中重叠。
3.根据权利要求2所述的显示装置,进一步包括布置在所述第二扇出线与所述第一水平电力线之间以使所述第二扇出线与所述第一水平电力线彼此绝缘的第一绝缘层。
4.根据权利要求3所述的显示装置,其中,所述第一扇出线和所述第二扇出线由相同的层形成。
5.根据权利要求4所述的显示装置,其中,所述第一水平电力线和所述第二水平电力线由相同的层形成。
6.根据权利要求5所述的显示装置,其中,所述第二水平电力线通过接触孔连接至所述第二扇出线,所述接触孔贯穿所述第一绝缘层形成。
7.根据权利要求5所述的显示装置,进一步包括:
第一电力线,布置在所述显示区域中,电连接至所述第一水平电力线,并且在与所述第一水平电力线垂直的方向延伸;以及
第二电力线,布置在所述显示区域中,电连接至所述第二水平电力线,并且在与所述第二水平电力线垂直的方向延伸。
8.根据权利要求7所述的显示装置,其中,所述第二电力线通过接触孔连接至所述第二扇出线,所述接触孔贯穿所述第一绝缘层形成。
9.根据权利要求7所述的显示装置,其中,所述第一电力线从所述第一水平电力线延伸。
10.根据权利要求1所述的显示装置,进一步包括:
垂直数据线,电连接至所述至少一个像素;
第一垂直电力线;以及
第二垂直电力线;
其中,所述垂直数据线连接至所述第一扇出线,
其中,所述第一垂直电力线连接至所述第一水平电力线,并且其中,所述第二垂直电力线连接至所述第二水平电力线。
11.根据权利要求10所述的显示装置,其中,所述第一垂直电力线、所述第二垂直电力线、所述第一水平电力线以及所述第二水平电力线由相同的层形成。
12.根据权利要求10所述的显示装置,其中,所述至少一个像素中的每个像素包括驱动晶体管和连接至所述驱动晶体管的像素电极,并且
所述像素电极、所述第一水平电力线以及所述第二水平电力线由相同的层形成。
13.根据权利要求1所述的显示装置,进一步包括布置在所述第一水平电力线和所述第二水平电力线上的第二绝缘层。
14.根据权利要求1所述的显示装置,其中,所述第二水平电力线包括第一水平线和与所述第一水平线隔开的第二水平线,
其中,所述第一水平线进一步包括从所述第一水平线突出的连接部分,并且
其中,所述连接部分布置在所述第一水平线与所述第二水平线之间。
15.根据权利要求1所述的显示装置,其中,在所述第一扇出区域中所述第一扇出线与第二水平电力线之间的角度与在所述第二扇出区域中所述第一扇出线与第一水平电力线之间的角度不同。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2016-0071308 | 2016-06-08 | ||
KR1020160071308A KR102602221B1 (ko) | 2016-06-08 | 2016-06-08 | 표시 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN107482035A CN107482035A (zh) | 2017-12-15 |
CN107482035B true CN107482035B (zh) | 2023-08-18 |
Family
ID=59067490
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710424428.2A Active CN107482035B (zh) | 2016-06-08 | 2017-06-07 | 显示装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US10224345B2 (zh) |
EP (1) | EP3255674A1 (zh) |
KR (1) | KR102602221B1 (zh) |
CN (1) | CN107482035B (zh) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106169456A (zh) * | 2016-08-22 | 2016-11-30 | 京东方科技集团股份有限公司 | 扇出线结构和包括其的显示装置以及扇出线布线方法 |
KR102677776B1 (ko) * | 2018-05-04 | 2024-06-25 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 |
CN109950222B (zh) * | 2019-03-28 | 2021-08-31 | 京东方科技集团股份有限公司 | 一种柔性显示面板和显示装置 |
KR20200143558A (ko) * | 2019-06-13 | 2020-12-24 | 삼성디스플레이 주식회사 | 표시 장치 |
CN110600510B (zh) * | 2019-08-23 | 2021-04-02 | 深圳市华星光电半导体显示技术有限公司 | 一种阵列基板及显示面板 |
CN110941125B (zh) * | 2019-12-16 | 2022-11-04 | 京东方科技集团股份有限公司 | 阵列基板、显示面板、显示装置 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1892322A (zh) * | 2005-06-30 | 2007-01-10 | 三星电子株式会社 | 显示基板、显示装置、及其方法 |
CN104965321A (zh) * | 2015-07-01 | 2015-10-07 | 深圳市华星光电技术有限公司 | 显示面板检测系统及检测方法 |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020082884A1 (en) * | 2000-12-22 | 2002-06-27 | Moroney Brady J. | Manufacturing and testing communications system |
JP4005410B2 (ja) * | 2002-05-15 | 2007-11-07 | 株式会社 日立ディスプレイズ | 画像表示装置 |
JP2004118015A (ja) * | 2002-09-27 | 2004-04-15 | Sanyo Electric Co Ltd | 表示装置 |
KR20080053781A (ko) | 2006-12-11 | 2008-06-16 | 삼성전자주식회사 | 팬아웃 배선 구조와 이를 구비한 평판표시패널 및평판표시장치 |
KR100865394B1 (ko) * | 2007-03-02 | 2008-10-24 | 삼성에스디아이 주식회사 | 유기 전계 발광 표시 장치 |
US8259249B2 (en) * | 2009-10-12 | 2012-09-04 | Samsung Electronics Co., Ltd. | Display substrate, method of manufacturing the display substrate and display device having the display substrate |
KR101591476B1 (ko) * | 2009-10-19 | 2016-02-19 | 삼성디스플레이 주식회사 | 표시 기판, 이의 제조 방법 및 이를 포함하는 표시 장치 |
KR101084256B1 (ko) * | 2009-12-08 | 2011-11-16 | 삼성모바일디스플레이주식회사 | 유기 발광 표시 장치 및 이의 제조 방법 |
KR20120061129A (ko) | 2010-10-25 | 2012-06-13 | 삼성모바일디스플레이주식회사 | 표시 장치 |
KR101420479B1 (ko) | 2011-10-31 | 2014-07-17 | 엘지디스플레이 주식회사 | 유기발광 표시장치 |
KR20140068421A (ko) | 2012-11-28 | 2014-06-09 | 삼성디스플레이 주식회사 | 표시 기판 |
KR102099311B1 (ko) * | 2013-05-31 | 2020-04-10 | 삼성디스플레이 주식회사 | 표시장치 |
KR102231898B1 (ko) * | 2013-12-13 | 2021-03-25 | 엘지디스플레이 주식회사 | 표시장치 및 표시패널 |
KR102086644B1 (ko) * | 2013-12-31 | 2020-03-09 | 엘지디스플레이 주식회사 | 플렉서블표시장치 및 이의 제조방법 |
KR102242214B1 (ko) * | 2014-03-05 | 2021-04-21 | 삼성디스플레이 주식회사 | 표시 장치 및 그 제조 방법 |
KR20160053243A (ko) * | 2014-10-31 | 2016-05-13 | 삼성디스플레이 주식회사 | 디스플레이 장치 |
KR102562898B1 (ko) | 2016-03-31 | 2023-08-04 | 삼성디스플레이 주식회사 | 표시 장치 |
-
2016
- 2016-06-08 KR KR1020160071308A patent/KR102602221B1/ko active IP Right Grant
-
2017
- 2017-01-17 US US15/407,899 patent/US10224345B2/en active Active
- 2017-06-06 EP EP17174637.3A patent/EP3255674A1/en not_active Withdrawn
- 2017-06-07 CN CN201710424428.2A patent/CN107482035B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1892322A (zh) * | 2005-06-30 | 2007-01-10 | 三星电子株式会社 | 显示基板、显示装置、及其方法 |
CN104965321A (zh) * | 2015-07-01 | 2015-10-07 | 深圳市华星光电技术有限公司 | 显示面板检测系统及检测方法 |
Also Published As
Publication number | Publication date |
---|---|
KR102602221B1 (ko) | 2023-11-15 |
KR20170139218A (ko) | 2017-12-19 |
EP3255674A1 (en) | 2017-12-13 |
US10224345B2 (en) | 2019-03-05 |
CN107482035A (zh) | 2017-12-15 |
US20170358603A1 (en) | 2017-12-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107482035B (zh) | 显示装置 | |
US10381427B2 (en) | Curved display device | |
US8415676B2 (en) | Organic light emitting display | |
US9461100B2 (en) | Display device | |
US9536933B2 (en) | Display device having a light emitting layer on the auxiliary layer | |
JP4324131B2 (ja) | 有機電界発光素子及びその製造方法 | |
US10651256B2 (en) | Thin film transistor substrate for organic light-emitting diode display and manufacturing method thereof | |
US7397179B2 (en) | Flat panel display having reduced line resistance | |
US20220123085A1 (en) | Display apparatus and method of manufacturing the same | |
KR20170000063A (ko) | 표시 장치 | |
KR20180014380A (ko) | 유기발광 다이오드 표시장치 | |
US20240258329A1 (en) | Display apparatus | |
CN101330096B (zh) | 有机电致发光显示设备及其制造方法 | |
KR100947272B1 (ko) | 유기전계발광소자 | |
KR101958010B1 (ko) | 초고 해상도 유기발광 다이오드 표시장치 | |
US10074671B2 (en) | Display panel and a method of manufacturing the same | |
KR102445433B1 (ko) | 초고 해상도 유기발광 다이오드 표시장치 | |
KR20220050499A (ko) | 표시장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |