CN107481695A - 时序控制器、显示驱动电路及其控制方法、显示装置 - Google Patents

时序控制器、显示驱动电路及其控制方法、显示装置 Download PDF

Info

Publication number
CN107481695A
CN107481695A CN201710929995.3A CN201710929995A CN107481695A CN 107481695 A CN107481695 A CN 107481695A CN 201710929995 A CN201710929995 A CN 201710929995A CN 107481695 A CN107481695 A CN 107481695A
Authority
CN
China
Prior art keywords
signal
display
power
circuit unit
sleep state
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201710929995.3A
Other languages
English (en)
Other versions
CN107481695B (zh
Inventor
马韬
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Hefei BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Hefei BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Hefei BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201710929995.3A priority Critical patent/CN107481695B/zh
Publication of CN107481695A publication Critical patent/CN107481695A/zh
Priority to US16/148,114 priority patent/US10871819B2/en
Application granted granted Critical
Publication of CN107481695B publication Critical patent/CN107481695B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3287Power saving characterised by the action undertaken by switching off individual functional units in the computer system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3265Power saving in display device
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • G09G2330/023Power management, e.g. power saving using energy recovery or conservation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/026Arrangements or methods related to booting a display
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/50Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Computing Systems (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明公开了一种时序控制器、显示驱动电路及其控制方法、显示装置,属于显示领域。所述时序控制器用于显示驱动电路,所述显示驱动电路包括至少一个用电电路单元;所述时序控制器包括:第一发送模块,用于在每一显示周期内的显示扫描时段结束之后向每一所述用电电路单元发送睡眠信号,以使至少一个所述用电电路单元进入睡眠状态;第二发送模块,用于在每一显示周期开始之前向每一所述用电电路单元发送唤醒信号,以将至少一个所述用电电路单元从睡眠状态中唤醒。本发明有助于降低低频显示产品的最低功耗和平均功耗,并有助于实现超低功耗的显示产品。

Description

时序控制器、显示驱动电路及其控制方法、显示装置
技术领域
本发明涉及显示领域,特别涉及一种时序控制器、显示驱动电路及其控制方法、显示装置。
背景技术
例如手机、笔记本电脑、平板电脑等等的便携式终端设备一般对电池电量和使用功耗有着非常高的使用需求,因而节省功耗对于终端设备中每一个电子部件来说都是非常重要的。目前,显示装置上的低频技术可以允许液晶显示器(Liquid Crystal Display,LCD)工作在比传统的60赫兹(Hz)更低的帧频上,由此能够通过降低刷新频率来节省相关功耗。但是,目前实际应用了低频技术的产品仍不能满足超低功耗的使用需求,因而如何进一步降低低频显示产品的功耗,成为了本领域中一项亟待解决的技术问题。
发明内容
本发明提供一种时序控制器、显示驱动电路及其控制方法、显示装置,有助于降低低频显示产品的功耗。
第一方面,本发明提供了一种时序控制器,用于显示驱动电路,所述显示驱动电路包括至少一个用电电路单元;所述时序控制器包括:
第一发送模块,用于在每一显示周期内的显示扫描时段结束之后向每一所述用电电路单元发送睡眠信号,以使至少一个所述用电电路单元进入睡眠状态;
第二发送模块,用于在每一显示周期开始之前向每一所述用电电路单元发送唤醒信号,以将至少一个所述用电电路单元从睡眠状态中唤醒
在一种可能的实现方式中,所述第二发送模块包括:
获取子模块,用于获取预设的唤醒期时长;
发送子模块,用于在比每一显示周期开始时刻早所述唤醒期时长的时刻向每一所述用电电路单元发送所述唤醒信号。
在一种可能的实现方式中,所述时序控制器具有第一信号端和第二信号端;所述第一信号端与所述第一发送模块相连,并用于连接每一所述用电电路单元;所述第二信号端用于输出用来控制源极驱动器是否输出数据电压的使能信号;所述第一发送模块包括:
第一输出子模块,用于在所述使能信号的每一个由有效电平转为无效电平的时刻将所述第一信号端处的电平置为有效电平,以使与所述第一信号端相连的用电电路单元进入睡眠状态。
在一种可能的实现方式中,所述时序控制器具有第一信号端和第三信号端;所述第一信号端与所述第二发送模块相连,并用于连接每一所述用电电路单元;所述第三信号端用于输出所述显示驱动电路的帧起始信号;所述第二发送模块包括:
第二输出子模块,用于在比所述帧起始信号的每一个由无效电平转为有效电平的时刻早预设时长的时刻将所述第一信号端处的电平置为无效电平,以将与所述第一信号端相连的用电电路单元从睡眠状态中唤醒。
在一种可能的实现方式中,每一所述用电电路单元各自包括一唤醒接收模块,所述唤醒接收模块用于在接收到所述唤醒信号时将所在的用电电路单元从睡眠状态中唤醒;至少一个所述用电电路单元为源极驱动器,和/或,至少一个所述用电电路单元为电源管理模块;其中,
所述源极驱动器被配置为:在进入睡眠状态时关闭除所述唤醒接收模块以外的全部组件,和/或,在进入睡眠状态时关闭所述唤醒接收模块的除接收所述唤醒信号以外的全部功能;
所述电源管理模块被配置为:在进入睡眠状态时停止输出仅在显示扫描时段以内起作用的电压,和/或,在进入睡眠状态时控制内部的全部降压转换器工作在轻载省电模式。
第二方面,本发明还提供了一种显示驱动电路中的用电电路单元,所述用电电路单元包括睡眠模块和唤醒接收模块;其中,
所述睡眠模块用于接收在每一显示周期内的显示扫描时段结束之后被发送的睡眠信号,并响应所述睡眠信号控制所述用电电路单元进入睡眠状态;
所述唤醒接收模块用于接收在每一显示周期开始之前被发送的唤醒信号,并响应所述唤醒信号将所述用电电路单元从睡眠状态中唤醒。
在一种可能的实现方式中,所述用电电路单元为电源管理模块,所述电源管理模块被配置为:在进入睡眠状态时停止输出仅在显示扫描时段以内起作用的电压,和/或,在进入睡眠状态时控制内部的全部降压转换器工作在轻载省电模式。
在一种可能的实现方式中,所述用电电路单元为源极驱动器,所述源极驱动器被配置为:在进入睡眠状态时关闭除所述唤醒接收模块以外的全部组件,和/或,在进入睡眠状态时关闭所述唤醒接收模块的除接收所述唤醒信号以外的全部功能。
第三方面,本发明还提供了一种显示驱动电路,所述显示驱动电路包括上述任意一种的时序控制器和/或上述任意一种的用电电路单元。
第四方面,本发明还提供了一种显示装置,所述显示装置包括上述任意一种的显示驱动电路。
第五方面,本发明还提供了一种显示驱动电路的控制方法,所述显示驱动电路包括至少一个用电电路单元;所述控制方法包括:
在每一显示周期内的显示扫描时段结束之后,向每一所述用电电路单元发送睡眠信号,以使至少一个所述用电电路单元进入睡眠状态;
在每一显示周期开始之前,向每一所述用电电路单元发送唤醒信号,以将至少一个所述用电电路单元从睡眠状态中唤醒。
在一种可能的实现方式中,所述在每一显示周期开始之前,向每一所述用电电路单元发送唤醒信号,以将至少一个所述用电电路单元从睡眠状态中唤醒,包括:
获取预设的唤醒期时长;
在比每一显示周期开始时刻早所述唤醒期时长的时刻,向每一所述用电电路单元发送所述唤醒信号。
在一种可能的实现方式中,所述睡眠信号通过第一信号端发送至至少一个所述用电电路单元,所述显示驱动电路还包括用于输出用来控制源极驱动器是否输出数据的使能信号的电路结构;
相应地,所述在每一显示周期内的显示扫描时段结束之后,向每一所述用电电路单元发送睡眠信号,以使至少一个所述用电电路单元进入睡眠状态,包括:
在所述使能信号的每一个由有效电平转为无效电平的时刻,将所述第一信号端处的电平置为有效电平,以使与所述第一信号端相连的用电电路单元进入睡眠状态。
在一种可能的实现方式中,所述睡眠信号通过第一信号端发送至至少一个所述用电电路单元,所述显示驱动电路还包括用于输出帧起始信号的电路结构;
相应地,所述在每一显示周期开始之前,向每一所述用电电路单元发送唤醒信号,以将至少一个所述用电电路单元从睡眠状态中唤醒,包括:
在比所述帧起始信号的每一个由无效电平转为有效电平的时刻早预设时长的时刻,将所述第一信号端处的电平置为无效电平,以将与所述第一信号端相连的用电电路单元从睡眠状态中唤醒。
在一种可能的实现方式中,每一所述用电电路单元各自包括一唤醒接收模块,所述唤醒接收模块用于在接收到所述唤醒信号时将所在的用电电路单元从睡眠状态中唤醒;至少一个所述用电电路单元为源极驱动器,和/或,至少一个所述用电电路单元为电源管理模块;其中,
所述源极驱动器被配置为:在进入睡眠状态时关闭除所述唤醒接收模块以外的全部组件,和/或,在进入睡眠状态时关闭所述唤醒接收模块的除接收所述唤醒信号以外的全部功能;
所述电源管理模块被配置为:在进入睡眠状态时停止输出仅在显示扫描时段以内起作用的电压,和/或,在进入睡眠状态时控制内部的全部降压转换器工作在轻载省电模式。
由上述技术方案可知,基于用电电路单元在从显示扫描时段结束之后到下一显示周期开始之前的睡眠,本发明能够在低频场景下节省掉用电电路单元在此期间内对显示功能没有实际贡献的功耗,同时可以不影响用电电路单元显示扫描时段内的工作状态,有助于降低低频显示产品的最低功耗和平均功耗,并有助于实现超低功耗的显示产品。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,这些附图的合理变型也都涵盖在本发明的保护范围中。
图1是本发明一个实施例提供的显示驱动电路的结构框图;
图2是本发明又一实施例提供的显示驱动电路的应用场景示意图;
图3A是本发明一个实施例中正常帧频下的显示时序的示意图;
图3B是本发明一个实施例中低帧频下的显示时序的示意图;
图4是本发明一个实施例提供的显示驱动电路的显示时序的示意图;
图5是本发明一个施例提供的显示驱动电路的控制方法的流程示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明实施方式作进一步地详细描述。显然,所描述的实施例是本发明的一部分实施例,而不是全部的实施例。基于所描述的本发明的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。除非另外定义,本发明使用的技术术语或者科学术语应当为本发明所属领域内具有一般技能的人士所理解的通常意义。本发明中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。“包括”或者类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,且该连接可以是直接的或间接的。
图1是本发明一个实施例提供的显示驱动电路的结构框图。参见图1,该显示驱动电路包括时序控制器100和至少一个用电电路单元200(图1中以三个作为示例)。所述时序控制器100包括第一发送模块110和第二发送模块120。其中,第一发送模块110用于在每一显示周期内的显示扫描时段结束之后向每一所述用电电路单元200发送睡眠信号,以使至少一个所述用电电路单元200进入睡眠状态。第二发送模块120用于在每一显示周期开始之前向每一所述用电电路单元200发送唤醒信号,以将至少一个所述用电电路单元200从睡眠状态中唤醒。应理解的是,所述显示驱动电路在实现显示功能时会按照例如显示帧的显示周期刷新显示画面,而显示扫描时段指的是每个显示周期中实际进行显示画面刷新的时间段。
需要说明的是,所述用电电路单元可以是显示驱动电路中的任意一个消耗电能的电路结构,所述“至少一个用电电路单元200”中的每一个都可以例如是源极驱动器(SourceDriver)、栅极驱动器(Gate Driver)、电源管理模块(Power Management IntegratedCircuits)、伽马电压生成器(Gamma Voltage Generator)、直流电压变换器(DC-DCConverter)中的任意一种,并可以不仅限于此。所述睡眠状态指的是用电电路单元的一种低功耗的工作状态。进入睡眠状态时,用电电路单元降低功耗的方式可以例如包括关闭部分或全部功能、停止为部分组件供电、降低所输出信号的输出功率、将组件切换至节能模式,并可以不仅限于此。由于本发明实施例中用电电路单元处于睡眠状态的时段均处于每个显示周期的显示扫描时段之外,因而至少可以通过调整或关闭仅在显示扫描时段内发挥作用的信号或组件来实现功耗的降低。应理解的是,用电电路单元周期性进入睡眠状态可能会对显示性能产生一定影响,此时可以根据应用需求调整各用电电路单元在睡眠状态下工作模式,以在功耗和性能之间取得平衡。
此外,对应于进入睡眠状态时所进行的过程,可以通过相应的逆过程将用电电路单元从睡眠状态中唤醒。执行该逆过程的结构可以例如是设置在用电电路单元中的一个专门用于接收唤醒信号并唤醒用电电路单元的组件,还可以例如是在接收到唤醒信号时导通用电电路单元的电能输入通路的开关,还可以例如是用电电路单元中的控制器,并可以不仅限于此。
可以看出,基于用电电路单元在从显示扫描时段结束之后到下一显示周期开始之前的睡眠,本发明实施例能够在低频场景下节省掉用电电路单元在此期间内对显示功能没有实际贡献的功耗,同时可以不影响用电电路单元显示扫描时段内的工作状态,有助于降低低频显示产品的最低功耗和平均功耗,并有助于实现超低功耗的显示产品。
图2是本发明又一实施例提供的显示驱动电路的应用场景示意图。参见图2,本实施例的显示驱动电路包括时序控制器100、电源管理模块210、源极驱动器220、栅极驱动器300和接口电路400,其中的电源管理模块210和源极驱动器220各自是上述至少一个用电电路单元200中的一个。总体上,该显示驱动电路通过接口电路400接收来自外部的显示数据Data和电源电压VIN,并生成相应的栅极驱动信号Gn和数据电压Dn来控制显示面板500的画面刷新。应理解的是,实际产品中的显示驱动电路可以包括更多的组件,每一组件都可以具有更多的输入和/或输出,而且每一组件的内部也可以具有更多模块结构,为表述清楚起见在此暂不述及。
如图2所示,本实施例的时序控制器100包括第一输出子模块111、获取子模块121、第二输出子模块122、使能信号生成模块130和帧起始信号生成模块140,其中的第一输出子模块111包含于上述第一发送模块110,获取子模块121和第二输出子模块122包含于上述第二发送模块120,其中:
使能信号生成模块130是时序控制器100中用于生成使能信号TP(用来控制源极驱动器是否输出数据电压的信号)的电路结构。该信号生成模块130与时序控制器100的第二信号端H2相连,能够藉由第二信号端H2与源极驱动器220之间的连接控制源极驱动器220是否输出数据电压Dn。应理解的是,时序控制器100所具有的第二信号端H2用于输出用来控制源极驱动器220是否输出数据电压的使能信号TP。在一个示例中,使能信号TP处于有效电平时,源极驱动器220能够将生成的数据电压提供给显示面板500;使能信号TP处于无效电平时,源极驱动器220向显示面板500输出数据电压Dn的通路被暂时中断。需要说明的是,本文中的有效电平与无效电平分别指的是针对特定信号或电路节点而言的两个不同的预先配置的电压范围(均以公共端电压为基准)。在一个示例中,所有信号和电路节点的有效电平均为所在数字电路中的高电平。在又一示例中,所有信号和电路节点的有效电平均为所在数字电路中的低电平。
帧起始信号生成模块140是时序控制器100中用于生成帧起始信号STV(用来启动栅极驱动器在显示扫描时段内的操作的信号,可以用来表示一个显示帧的开始)的电路结构。该帧起始信号生成模块140时序控制器100的第三信号端H3相连,能够藉由第三信号端H3与栅极驱动器300之间的连接在显示扫描时段开始时启动栅极驱动器300的相关操作。应理解的是,时序控制器100所具有的第三信号端H3用于输出帧起始信号STV。
第一输出子模块111连接时序控制器100的第一信号端H1。该时序控制器100第一信号端H1用于连接每一用电电路单元200,因而在本实施例中分别与电源管理模块210和源极驱动器220相连。第一输出子模块111被配置为在使能信号TP的每一个由有效电平转为无效电平的时刻将第一信号端H1处的电平置为有效电平,以使与所述第一信号端H1相连的用电电路单元200进入睡眠状态。在一个示例中,显示扫描时段结束时使能信号TP由作为有效电平的高电平转为作为无效电平的低电平,在此触发下第一输出子模块111将第一信号端H1处下拉至作为有效电平的低电平,以使连接了第一信号端H1并接收到了第一信号端H1处的下降沿(上述睡眠信号的一种示例)的用电电路单元200开始执行进入睡眠状态的相关操作。
第二输出子模块122也连接时序控制器100的第一信号端H1,第二输出子模块122被配置为在比所述帧起始信号STV的每一个由无效电平转为有效电平的时刻早预设时长的时刻将所述第一信号端H1处的电平置为无效电平,以将与所述第一信号端H1相连的用电电路单元200从睡眠状态中唤醒。本实施例中,上述预设时长示例性地由获取子模块121获取,并具体是存储在时序控制器100内部的存储器中的一项配置参数,记作唤醒期时长Tw。在一个示例中,获取子模块121在上电时从上述存储器内读取唤醒期时长Tw的数据,以作用于所连接的第二输出子模块122完成上述预设时长的配置,从而第二输出子模块122会在每个显示周期中以帧起始信号STV作为基准,在帧起始信号STV的每一个由无效电平转为有效电平的时刻早唤醒期时长Tw的时刻将第一信号端H1处上拉至作为无效电平的高电平,以使连接了第一信号端H1并接收到了第一信号端H1处的上升沿(上述唤醒信号的一种示例)的用电电路单元200开始执行将自身从睡眠状态中唤醒的相关操作。应理解的是,当第二发送模块120需要包括用于在比每一显示周期开始时刻早所述唤醒期时长的时刻向每一所述用电电路单元发送所述唤醒信号的发送子模块时,上述示例中的第二输出子模块122可以同时作为上述发送子模块使用。
如图2所示,电源管理模块210包括唤醒接收模块211、至少一个降压变换器212(图2中仅示出一个作为示例)以及至少一个升压变换器(图2中仅示出一个作为示例),其中的唤醒接收模块211与上述第一信号端H1相连。本实施例中,唤醒接收模块211不仅用于接收唤醒信号并在接收到所述唤醒信号时响应该唤醒信号将所在的用电电路单元200——电源管理模块210从睡眠状态中唤醒,还用于接收睡眠信号并在接收到睡眠信号时响应所述睡眠信号控制所在的用电电路单元200——电源管理模块210进入睡眠状态。应理解的是,电源管理模块210可以通过内部的降压变换器212和升压变换器213利用电源电压VIN得到显示驱动电路的其他组件所需要的电压(和/或信号),例如可以通过一个升压变换器得到用于给栅极驱动器300提供开启薄膜晶体管所需要的栅极高电压VGH,再如通过一个降压变换器得到用于给显示面板500提供公共电极所需要连接的公共电压VCOM。类似地,电源管理模块210还可以生成模拟高电压AVDD和数字高电压DVDD分别提供给时序控制器100和源极驱动器220。当唤醒接收模块211控制电源管理模块210进入睡眠状态时,唤醒接收模块211可以例如关闭相关的升压变换器以停止输出模拟高电压AVDD、栅极高电压VGH和伽马电压等仅在显示扫描时段内起作用的电压,并维持例如栅极低电压和公共电压VCOM等需要在显示扫描时段内起作用的电压。而且,还可以调整未被关闭的电路组件的输出功率,比如减小Buck电路(一种降压变换器)和低压差线性稳压器(Low Dropout Regulator,LDO,另一种降压变换器)的输出电流,使其以一个较小的输出功率工作在轻载省电模式下,或者还可以控制其他所有的降压变换器都切换至轻载省电模式,均有利于功耗的节约。在睡眠状态的持续期间内,唤醒接收模块211可以工作在一个低功耗的等待唤醒信号的状态下,以在接收到唤醒信号时执行与进入睡眠状态时所执行的操作的逆向操作,使得电源管理模块210结束睡眠状态。
如图2所示,源极驱动器220包括唤醒接收模块221。本实施例中,唤醒接收模块221不仅用于接收唤醒信号并在接收到所述唤醒信号时响应该唤醒信号将所在的用电电路单元200——源极驱动器220从睡眠状态中唤醒,还用于接收睡眠信号并在接收到睡眠信号时响应所述睡眠信号控制所在的用电电路单元200——源极驱动器220进入睡眠状态。应理解的是,时序控制器100可以通过接口电路400得到所要显示画面的显示数据Data,并将其按照相应的时序传给源极驱动器220,使得源极驱动器220能够据此生成提供给显示面板500的数据电压Dn。当唤醒接收模块221控制源极驱动器220进入睡眠状态时,源极驱动器220可以关闭除所述唤醒接收模块221以外的全部组件,例如输入缓存器(Line Buffer)、电位移转器(Level Shifter)、伽马缓存器(Gamma Buffer)、数模转换器(D/AConverter)、输出缓存器(Buffer)和输出复选器(Output Multiplexer)等等。由于显示扫描时段以外上述组件几乎不发挥任何作用,因此这些组件的关闭可以不对显示功能产生很大影响。而且,在进入睡眠状态时,唤醒接收模块221还可以关闭自身除接收唤醒信号的功能以外的全部功能,例如接收睡眠信号的功能以及接收其他控制指令的功能等待,使得唤醒接收模块221可以工作在一个低功耗的等待唤醒信号的状态下,以在接收到唤醒信号时开启源极驱动器220的全部组件,使得源极驱动器220结束睡眠状态。
应理解的是,本实施例中的睡眠信号和唤醒信号均由第一信号端H1输出,在一个示例中可将第一信号端H1输出的信号称为低频控制信号(Low Frame Rate Control,LFRC),而上述睡眠信号和唤醒信号可以分别是上述LFRC的上升沿和下降沿中的一个。
图3A是本发明一个实施例中正常帧频(60Hz)下的显示时序的示意图,图3B是本发明一个实施例中低帧频(30Hz)下的显示时序的示意图。如上文所述,帧起始信号STV可以表示一个显示帧的开始,因而可以将帧起始信号STV的两个相邻上升沿之间的时段当作一个显示帧。比照图3A和图3B可知,由于30Hz下的显示帧长度(1/30秒)是60Hz下的显示帧长度(1/60秒)的两倍,因而在同样长度的时间下图3A示出了4个显示帧而图3B仅示出了2个显示帧。
参见图3A和图3B,每个显示帧的显示扫描时段T1中,上述栅极驱动信号Gn可以例如是对于每一像素行逐行地输出一小段时间的栅极高电压VGH的过程(以向左倾斜的斜线的阴影作为示意),而上述数据电压Dn可以例如是在每一像素行接收栅极高电压VGH的时段内并行地输出对应于每一像素的数据电压的过程(以向右倾斜的斜线的阴影作为示意)。由此,可以在显示扫描时段T1内完成所在显示帧的一整个画面的刷新。在每个显示帧的显示扫描时段T1结束后、下一显示帧开始之前,栅极驱动信号Gn在每一个像素行上均保持为栅极低电压(以低电平作为示意),而数据电压Dn则为随机的浮动(Floating)电压或者保持为中位电平(以点状阴影作为示意),即不对显示面板500进行任何操作。为叙述方便,将该时段记为空白(Blanking)时段T2。
比照图3A和图3B可知,在显示扫描时段T1的时长保持不变的情况下,低帧频(30Hz)下的显示帧内空白时段T2所占比例要远高于正常帧频(60Hz)时下的显示帧内空白时段T2所占比例。在一个示例中,正常帧频(60Hz)下,一个显示帧的时间约为16.66ms,而其中显示扫描时段T1所占时长约为14.5ms,空白时段T2所占时长约为2.1ms。在此场景下,空白时段T2相较于显示扫描时段T1而言非常短。而在低帧频(30Hz)下,一个显示帧的时间约为33.33ms,而显示扫描时段T1所占时长仍约为14.5ms,此时空白时段T2所占时长约为18.83ms。在此场景下,每一显示帧内的空白时段T2比显示扫描时段T1还要长。
针对于上述低帧频的应用场景,图4是本发明一个实施例提供的显示驱动电路的显示时序的示意图。如图4所示,在将如图2所示的显示驱动电路用于低帧频的显示驱动时,上述使能信号TP会在显示扫描时段T1内保持为作为有效电平的高电平,而在显示扫描时段T1结束时由作为有效电平的高电平转为作为无效电平的低电平。由此,如图2所示的第一输出子模块111能够由此触发将低频控制信号LFRC的电平置为作为有效电平的低电平的操作,使得接收到这一下降沿的唤醒接收模块211和唤醒接收模块221会各自执行相关操作来使电源管理模块210和源极驱动器220进入睡眠状态。而在如图2所示的第二输出子模块122的作用下,其会以帧使能信号STV为基准,在比其每一个上升沿早上述唤醒期时长Tw的时刻执行将低频控制信号LFRC的电平置为作为无效电平的高电平的操作,使得接收到这一上升沿的唤醒接收模块211和唤醒接收模块221会各自执行相关操作来将电源管理模块210和源极驱动器220从睡眠状态中唤醒。从而,电源管理模块210和源极驱动器220能够在处于睡眠状态的期间工作在相对低耗电的工作状态下,使得显示驱动电路在每个空白时段T2内的总功耗下降,实现低频显示产品的最低功耗和平均功耗的降低。
作为一种效果上的示例,一种采用氧化物半导体工艺制作的15.6寸的超高清(UHD)显示装置的显示驱动电路在60Hz下和30Hz下的功耗分别是1500mW和1400mW,在采用了如图2和图4所示出的一种实现方式之后,其在30Hz下的功耗降为了1100mW,即较采用前降低了300mW。
需要说明的是,上述唤醒期时长Tw的设置是用来为源极驱动器220的启动过程预留时间的。即,源极驱动器220内部部件在从关闭状态到正常工作状态之间需要一段时间,而在此时间段内可能无法正常执行显示扫描时段T1内所要执行的操作。因此,对应于这一时间段可以预先配置唤醒期时长Tw,使得源极驱动器220在每一显示帧开始之前完成自身的唤醒过程(在此期间输出电压Dn可能会有所波动,在图4中表示为空白方块),避免异常情况的发生。当然,根据所选取的用电电路单元的不同,可以例如参照所需要的唤醒过程的时长的最大值设置唤醒期时长Tw来保障各用电电路单元的正常工作,并可以不限于此。
基于同样的发明构思,本发明实施例还提供了一种显示装置,该显示装置包括上述任意一种的时序控制器、任意一种的用电电路单元,和/或上述任意一种的显示驱动电路。所述显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。基于所包括结构能够取得的有益效果,该显示装置能取得相同或相应的有益效果。
图5是本发明一个施例提供的显示驱动电路的控制方法的流程示意图,所述显示驱动电路包括至少一个用电电路单元。参见图5,所述控制方法包括:
步骤501、在每一显示周期内的显示扫描时段结束之后,向每一用电电路单元发送睡眠信号,以使至少一个用电电路单元进入睡眠状态。
步骤502、在每一显示周期开始之前,向每一用电电路单元发送唤醒信号,以将至少一个用电电路单元从睡眠状态中唤醒。
在一种可能的实现方式中,所述在每一显示周期开始之前,向每一所述用电电路单元发送唤醒信号,以将至少一个所述用电电路单元从睡眠状态中唤醒,包括:获取预设的唤醒期时长;在比每一显示周期开始时刻早所述唤醒期时长的时刻,向每一所述用电电路单元发送所述唤醒信号。
在一种可能的实现方式中,所述睡眠信号通过第一信号端发送至至少一个所述用电电路单元,所述显示驱动电路还包括用于输出用来控制源极驱动器是否输出数据的使能信号的电路结构;相应地,所述在每一显示周期内的显示扫描时段结束之后,向每一所述用电电路单元发送睡眠信号,以使至少一个所述用电电路单元进入睡眠状态,包括:在所述使能信号的每一个由有效电平转为无效电平的时刻,将所述第一信号端处的电平置为有效电平,以使与所述第一信号端相连的用电电路单元进入睡眠状态。
在一种可能的实现方式中,所述睡眠信号通过第一信号端发送至至少一个所述用电电路单元,所述显示驱动电路还包括用于输出帧起始信号的电路结构;相应地,所述在每一显示周期开始之前,向每一所述用电电路单元发送唤醒信号,以将至少一个所述用电电路单元从睡眠状态中唤醒,包括:在比所述帧起始信号的每一个由无效电平转为有效电平的时刻早预设时长的时刻,将所述第一信号端处的电平置为无效电平,以将与所述第一信号端相连的用电电路单元从睡眠状态中唤醒。
在一种可能的实现方式中,每一所述用电电路单元各自包括一唤醒接收模块,所述唤醒接收模块用于在接收到所述唤醒信号时将所在的用电电路单元从睡眠状态中唤醒;至少一个所述用电电路单元为源极驱动器,和/或,至少一个所述用电电路单元为电源管理模块;其中,所述源极驱动器被配置为:在进入睡眠状态时关闭除所述唤醒接收模块以外的全部组件,和/或,在进入睡眠状态时关闭所述唤醒接收模块的除接收所述唤醒信号以外的全部功能;所述电源管理模块被配置为:在进入睡眠状态时停止输出仅在显示扫描时段以内起作用的电压,和/或,在进入睡眠状态时控制内部的全部降压转换器工作在轻载省电模式
需要说明的是,根据应用环境的不同,本实施例的控制方法执行主体可以例如是数据驱动器(Data Driver)、时序控制器(TCON)、实现至少部分运算过程的逻辑运算电路、设置在显示装置中的处理器、设置与显示装置相连的外部设备中的处理器,并可以不仅限于此。其中,所述显示装置可以例如是显示面板、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件;所述处理器可以例如是应用专用集成电路(ASIC)、数字信号处理器(DSP)、数字信号处理设备(DSPD)、可编程逻辑器件(PLD)、现场可编程门阵列(FPGA)、中央处理器(CPU)、控制器、微控制器、微处理器,并可以不仅限于此。在本实施例的控制方法的执行主体包括处理器时,可以配套设置有存储有程序的可读存储介质,以使所述程序被处理器执行时实现本实施例的控制方法。
应理解的是,上述任意一种显示驱动电路的工作过程均可以视作上述控制方法的一种实现方式示例,因此上述各步骤的具体过程示例可以参见上文,在此不再赘述。
可以看出,基于用电电路单元在从显示扫描时段结束之后到下一显示周期开始之前的睡眠,本发明实施例能够在低频场景下节省掉用电电路单元在此期间内对显示功能没有实际贡献的功耗,同时可以不影响用电电路单元显示扫描时段内的工作状态,有助于降低低频显示产品的最低功耗和平均功耗,并有助于实现超低功耗的显示产品。
以上所述仅为本发明的实施例,并不用以限制本发明,凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (15)

1.一种时序控制器,用于显示驱动电路,其特征在于,所述显示驱动电路包括至少一个用电电路单元;所述时序控制器包括:
第一发送模块,用于在每一显示周期内的显示扫描时段结束之后向每一所述用电电路单元发送睡眠信号,以使至少一个所述用电电路单元进入睡眠状态;
第二发送模块,用于在每一显示周期开始之前向每一所述用电电路单元发送唤醒信号,以将至少一个所述用电电路单元从睡眠状态中唤醒。
2.根据权利要求1所述的时序控制器,其特征在于,所述第二发送模块包括:
获取子模块,用于获取预设的唤醒期时长;
发送子模块,用于在比每一显示周期开始时刻早所述唤醒期时长的时刻向每一所述用电电路单元发送所述唤醒信号。
3.根据权利要求1所述的时序控制器,其特征在于,所述时序控制器具有第一信号端和第二信号端;所述第一信号端与所述第一发送模块相连,并用于连接每一所述用电电路单元;所述第二信号端用于输出用来控制源极驱动器是否输出数据电压的使能信号;所述第一发送模块包括:
第一输出子模块,用于在所述使能信号的每一个由有效电平转为无效电平的时刻将所述第一信号端处的电平置为有效电平,以使与所述第一信号端相连的用电电路单元进入睡眠状态。
4.根据权利要求1所述的时序控制器,其特征在于,所述时序控制器具有第一信号端和第三信号端;所述第一信号端与所述第二发送模块相连,并用于连接每一所述用电电路单元;所述第三信号端用于输出所述显示驱动电路的帧起始信号;所述第二发送模块包括:
第二输出子模块,用于在比所述帧起始信号的每一个由无效电平转为有效电平的时刻早预设时长的时刻将所述第一信号端处的电平置为无效电平,以将与所述第一信号端相连的用电电路单元从睡眠状态中唤醒。
5.根据权利要求1至4中任一项所述的时序控制器,其特征在于,每一所述用电电路单元各自包括一唤醒接收模块,所述唤醒接收模块用于在接收到所述唤醒信号时将所在的用电电路单元从睡眠状态中唤醒;至少一个所述用电电路单元为源极驱动器,和/或,至少一个所述用电电路单元为电源管理模块;其中,
所述源极驱动器被配置为:在进入睡眠状态时关闭除所述唤醒接收模块以外的全部组件,和/或,在进入睡眠状态时关闭所述唤醒接收模块的除接收所述唤醒信号以外的全部功能;
所述电源管理模块被配置为:在进入睡眠状态时停止输出仅在显示扫描时段以内起作用的电压,和/或,在进入睡眠状态时控制内部的全部降压转换器工作在轻载省电模式。
6.一种显示驱动电路中的用电电路单元,其特征在于,所述用电电路单元包括睡眠模块和唤醒接收模块;其中,
所述睡眠模块用于接收在每一显示周期内的显示扫描时段结束之后被发送的睡眠信号,并响应所述睡眠信号控制所述用电电路单元进入睡眠状态;
所述唤醒接收模块用于接收在每一显示周期开始之前被发送的唤醒信号,并响应所述唤醒信号将所述用电电路单元从睡眠状态中唤醒。
7.根据权利要求6所述的用电电路单元,其特征在于,所述用电电路单元为电源管理模块,所述电源管理模块被配置为:在进入睡眠状态时停止输出仅在显示扫描时段以内起作用的电压,和/或,在进入睡眠状态时控制内部的全部降压转换器工作在轻载省电模式。
8.根据权利要求6所述的用电电路单元,其特征在于,所述用电电路单元为源极驱动器,所述源极驱动器被配置为:在进入睡眠状态时关闭除所述唤醒接收模块以外的全部组件,和/或,在进入睡眠状态时关闭所述唤醒接收模块的除接收所述唤醒信号以外的全部功能。
9.一种显示驱动电路,其特征在于,包括如权利要求1至5中任意一项所述的时序控制器,和/或,如权利要求6至8中任意一项所述的用电电路单元。
10.一种显示装置,其特征在于,包括如权利要求9所述的显示驱动电路。
11.一种显示驱动电路的控制方法,其特征在于,所述显示驱动电路包括至少一个用电电路单元;所述控制方法包括:
在每一显示周期内的显示扫描时段结束之后,向每一所述用电电路单元发送睡眠信号,以使至少一个所述用电电路单元进入睡眠状态;
在每一显示周期开始之前,向每一所述用电电路单元发送唤醒信号,以将至少一个所述用电电路单元从睡眠状态中唤醒。
12.根据权利要求11所述的控制方法,其特征在于,所述在每一显示周期开始之前,向每一所述用电电路单元发送唤醒信号,以将至少一个所述用电电路单元从睡眠状态中唤醒,包括:
获取预设的唤醒期时长;
在比每一显示周期开始时刻早所述唤醒期时长的时刻,向每一所述用电电路单元发送所述唤醒信号。
13.根据权利要求11所述的控制方法,其特征在于,所述睡眠信号通过第一信号端发送至至少一个所述用电电路单元,所述显示驱动电路还包括用于输出用来控制源极驱动器是否输出数据的使能信号的电路结构;
相应地,所述在每一显示周期内的显示扫描时段结束之后,向每一所述用电电路单元发送睡眠信号,以使至少一个所述用电电路单元进入睡眠状态,包括:
在所述使能信号的每一个由有效电平转为无效电平的时刻,将所述第一信号端处的电平置为有效电平,以使与所述第一信号端相连的用电电路单元进入睡眠状态。
14.根据权利要求11所述的控制方法,其特征在于,所述睡眠信号通过第一信号端发送至至少一个所述用电电路单元,所述显示驱动电路还包括用于输出帧起始信号的电路结构;
相应地,所述在每一显示周期开始之前,向每一所述用电电路单元发送唤醒信号,以将至少一个所述用电电路单元从睡眠状态中唤醒,包括:
在比所述帧起始信号的每一个由无效电平转为有效电平的时刻早预设时长的时刻,将所述第一信号端处的电平置为无效电平,以将与所述第一信号端相连的用电电路单元从睡眠状态中唤醒。
15.根据权利要求11至14中任一项所述的控制方法,其特征在于,每一所述用电电路单元各自包括一唤醒接收模块,所述唤醒接收模块用于在接收到所述唤醒信号时将所在的用电电路单元从睡眠状态中唤醒;至少一个所述用电电路单元为源极驱动器,和/或,至少一个所述用电电路单元为电源管理模块;其中,
所述源极驱动器被配置为:在进入睡眠状态时关闭除所述唤醒接收模块以外的全部组件,和/或,在进入睡眠状态时关闭所述唤醒接收模块的除接收所述唤醒信号以外的全部功能;
所述电源管理模块被配置为:在进入睡眠状态时停止输出仅在显示扫描时段以内起作用的电压,和/或,在进入睡眠状态时控制内部的全部降压转换器工作在轻载省电模式。
CN201710929995.3A 2017-10-09 2017-10-09 时序控制器、显示驱动电路及其控制方法、显示装置 Expired - Fee Related CN107481695B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201710929995.3A CN107481695B (zh) 2017-10-09 2017-10-09 时序控制器、显示驱动电路及其控制方法、显示装置
US16/148,114 US10871819B2 (en) 2017-10-09 2018-10-01 Timing controller, display driving circuit and control method as well as electronic component thereof, and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710929995.3A CN107481695B (zh) 2017-10-09 2017-10-09 时序控制器、显示驱动电路及其控制方法、显示装置

Publications (2)

Publication Number Publication Date
CN107481695A true CN107481695A (zh) 2017-12-15
CN107481695B CN107481695B (zh) 2021-01-26

Family

ID=60606184

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710929995.3A Expired - Fee Related CN107481695B (zh) 2017-10-09 2017-10-09 时序控制器、显示驱动电路及其控制方法、显示装置

Country Status (2)

Country Link
US (1) US10871819B2 (zh)
CN (1) CN107481695B (zh)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109935220A (zh) * 2019-04-17 2019-06-25 深圳市华星光电技术有限公司 驱动电路及显示装置
CN111223461A (zh) * 2020-01-16 2020-06-02 昆山龙腾光电股份有限公司 一种调压电路和显示装置
CN112542120A (zh) * 2020-11-24 2021-03-23 惠科股份有限公司 一种显示面板的驱动电路及其控制方法
CN112581894A (zh) * 2019-09-30 2021-03-30 京东方科技集团股份有限公司 显示设备及其供电方法
CN113721754A (zh) * 2021-08-31 2021-11-30 联想(北京)有限公司 一种控制方法、装置及电子设备
CN113724665A (zh) * 2021-08-27 2021-11-30 惠科股份有限公司 显示器的驱动方法以及显示器
CN113811943A (zh) * 2020-04-13 2021-12-17 京东方科技集团股份有限公司 显示面板、显示装置
CN115240584A (zh) * 2022-05-30 2022-10-25 北京奕斯伟计算技术股份有限公司 时序控制器、源极驱动芯片、驱动电路及驱动控制方法

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11276370B2 (en) * 2019-03-07 2022-03-15 Samsung Display Co., Ltd. Gamma voltage generating circuit, source driver and display device including the same
KR20220089173A (ko) * 2020-12-21 2022-06-28 주식회사 엘엑스세미콘 전력관리장치 및 이를 포함하는 디스플레이장치

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1845624A (zh) * 2005-04-06 2006-10-11 大唐移动通信设备有限公司 移动终端的待机处理方法以及装置
JP2010050703A (ja) * 2008-08-21 2010-03-04 Fujifilm Corp 撮像装置、方法およびプログラム
CN204496890U (zh) * 2015-04-10 2015-07-22 京东方科技集团股份有限公司 显示驱动电路及显示装置
CN105792389A (zh) * 2014-12-25 2016-07-20 展讯通信(上海)有限公司 一种双模式单信道共存下的扫描方法及系统
CN106648025A (zh) * 2016-10-20 2017-05-10 深圳市万普拉斯科技有限公司 熄屏显示方法及终端

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1845624A (zh) * 2005-04-06 2006-10-11 大唐移动通信设备有限公司 移动终端的待机处理方法以及装置
JP2010050703A (ja) * 2008-08-21 2010-03-04 Fujifilm Corp 撮像装置、方法およびプログラム
CN105792389A (zh) * 2014-12-25 2016-07-20 展讯通信(上海)有限公司 一种双模式单信道共存下的扫描方法及系统
CN204496890U (zh) * 2015-04-10 2015-07-22 京东方科技集团股份有限公司 显示驱动电路及显示装置
CN106648025A (zh) * 2016-10-20 2017-05-10 深圳市万普拉斯科技有限公司 熄屏显示方法及终端

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109935220A (zh) * 2019-04-17 2019-06-25 深圳市华星光电技术有限公司 驱动电路及显示装置
CN109935220B (zh) * 2019-04-17 2022-01-25 Tcl华星光电技术有限公司 驱动电路及显示装置
CN112581894A (zh) * 2019-09-30 2021-03-30 京东方科技集团股份有限公司 显示设备及其供电方法
CN111223461A (zh) * 2020-01-16 2020-06-02 昆山龙腾光电股份有限公司 一种调压电路和显示装置
CN113811943A (zh) * 2020-04-13 2021-12-17 京东方科技集团股份有限公司 显示面板、显示装置
CN112542120A (zh) * 2020-11-24 2021-03-23 惠科股份有限公司 一种显示面板的驱动电路及其控制方法
CN113724665A (zh) * 2021-08-27 2021-11-30 惠科股份有限公司 显示器的驱动方法以及显示器
CN113721754A (zh) * 2021-08-31 2021-11-30 联想(北京)有限公司 一种控制方法、装置及电子设备
CN115240584A (zh) * 2022-05-30 2022-10-25 北京奕斯伟计算技术股份有限公司 时序控制器、源极驱动芯片、驱动电路及驱动控制方法
CN115240584B (zh) * 2022-05-30 2023-11-28 北京奕斯伟计算技术股份有限公司 时序控制器、源极驱动芯片、驱动电路及驱动控制方法
US12080211B2 (en) 2022-05-30 2024-09-03 Beijing Eswin Computing Technology Co., Ltd. Timing controller, source driver chip, drive circuit, and drive control method

Also Published As

Publication number Publication date
CN107481695B (zh) 2021-01-26
US20190107883A1 (en) 2019-04-11
US10871819B2 (en) 2020-12-22

Similar Documents

Publication Publication Date Title
CN107481695B (zh) 时序控制器、显示驱动电路及其控制方法、显示装置
US7212185B2 (en) Display device and driving method thereof
JP6069354B2 (ja) 受信装置、ビデオリフレッシュ周波数の制御方法、装置及びシステム
EP2743910B1 (en) Display device and driving method thereof
CN109410851B (zh) 显示驱动电路、电压转换装置、显示装置及其关机控制方法
KR100541313B1 (ko) 표시 장치용 구동 장치
US11721277B2 (en) Display panel and display device having a driving circuit
US9996312B2 (en) Display driver, display system and microcomputer
JP4896436B2 (ja) 液晶表示装置制御回路
CN116683736B (zh) 电源管理芯片、逻辑板和液晶电视
US9047845B2 (en) Drive circuit and liquid crystal display device
CN113870766A (zh) 显示面板和显示装置
JPH07271323A (ja) 液晶表示装置
US20130106822A1 (en) Display device and method for controlling display device
US8341446B2 (en) Control module for controlling electro-phoretic display integrated circuit and method thereof
US11282908B2 (en) Control methods and control devices for display power supply
JP4599912B2 (ja) 液晶表示装置
JP2002175062A (ja) 表示装置用駆動装置
CN112331146A (zh) 显示面板的驱动芯片及控制方法、显示面板
JP5542611B2 (ja) 表示装置およびその駆動方法
JPWO2004040544A1 (ja) 電圧生成回路
CN113920945B (zh) 显示面板和显示装置
JP7366522B2 (ja) 液晶制御回路、電子時計、および液晶制御方法
US20120086732A1 (en) Driving device for bistable electro-optic display and driving method therefor
CN116504181A (zh) 显示控制电路、方法、显示面板和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20210126