CN107422559A - 阵列基板和液晶显示面板 - Google Patents
阵列基板和液晶显示面板 Download PDFInfo
- Publication number
- CN107422559A CN107422559A CN201710771654.8A CN201710771654A CN107422559A CN 107422559 A CN107422559 A CN 107422559A CN 201710771654 A CN201710771654 A CN 201710771654A CN 107422559 A CN107422559 A CN 107422559A
- Authority
- CN
- China
- Prior art keywords
- base palte
- array base
- electrostatic protection
- protection structure
- substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136204—Arrangements to prevent high voltage or static electricity failures
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F2202/00—Materials and properties
- G02F2202/22—Antistatic materials or arrangements
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Liquid Crystal (AREA)
Abstract
本发明提供了一种阵列基板,该阵列基板包括多个间隔设置的阵列区块,每个阵列区块包括多个间隔设置的子阵列基板,所述阵列基板的外围、所述阵列区块的外围和所述子阵列基板的显示区外围中的至少一处设置有静电防护结构,所述静电防护结构为透明金属氧化物走线,或者为层叠设置的金属走线和透明导电金属氧化物走线。所述静电防护结构的存在,能有效屏蔽外界静电。本发明还提供了采用该阵列基板的液晶显示面板。
Description
技术领域
本发明涉及液晶显示技术领域,尤其涉及一种阵列基板和液晶显示面板。
背景技术
近年来,随着显示技术的发展,液晶显示器(Liquid Crystal Display,LCD)以其高画质、低功耗、机身轻薄的独特优势迅速得到普及。其中,薄膜晶体管液晶显示器(ThinFilm Transistor-Liquid Crystal Display,TFT-LCD)是目前最常用的主流液晶显示器,广泛应用于手机、掌上电脑等电子设置中。
TFT-LCD的显示面板通常是由大的玻璃切割成小的显示屏幕而制成。在面板的切割,薄化以及搬运过程中极易产生静电,静电很容易导入液晶面板内而对面板内部器件造成静电击伤,影响显示效果,极大地影响了产品良品率。
发明内容
有鉴于此,本发明提供了一种具有静电防护结构的阵列基板和液晶显示面板,用于有效屏蔽外界静电,提高阵列基板和面板的抗静电能力。
本发明第一方面提供了一种具有静电防护结构的阵列基板,所述阵列基板包括多个间隔设置的阵列区块,每个阵列区块包括多个间隔设置的子阵列基板,所述阵列基板的外围、所述阵列区块的外围和所述子阵列基板的显示区外围中的至少一处设置有静电防护结构,所述静电防护结构为透明金属氧化物走线,或者为层叠设置的金属走线和透明导电金属氧化物走线。
优选地,在所述阵列基板外围、每个阵列区块外围和每个子阵列基板的显示区外围均围设有所述静电防护结构。这样在该基板及包含该基板的面板的搬运、切割、薄化过程中,都能很好地防止静电进入信号线以及显示区域内,可以对基板实现更好的静电防护。
其中,所述静电防护结构呈闭合式环状或间断式环状。
其中,所述透明导电金属氧化物走线的材质选自氧化铟锡(ITO)、氧化铟锌(IZO)、掺铝氧化锌(AZO)、掺氟二氧化锡(FTO)和掺磷二氧化锡(PTO)中的一种。
其中,所述阵列基板包括基板衬底,以及依次设置在所述基板衬底上的缓冲层、栅绝缘层、层间绝缘层、保护层,其中,所述静电防护结构设置在所述保护层上;所述静电防护结构为透明金属氧化物走线。
此时,采用环状透明导电金属氧化物走线作为静电防护结构,可将所述阵列基板外围、每个阵列区块外围和每个子阵列基板的显示区外围中的至少一处包围起来,该透明导电金属材料的导电率较高,具有良好的导电特性,这样在该基板及包含该基板的面板的搬运、切割、薄化过程中,都能很好地屏蔽静电,防止静电进入信号线以及显示区域内,较好地实现静电防护。
进一步地,所述静电防护结构的厚度为优选为更优选为
其中,所述阵列基板包括基板衬底,以及依次设置在所述基板衬底上的缓冲层、栅绝缘层、层间绝缘层、保护层,其中,所述层间绝缘层和所述保护层之间还设置金属层,所述保护层上还设置有透明导电层,所述保护层具有过孔,所述透明导电层和金属层通过所述过孔电连接,所述透明导电层和金属层构成所述静电防护结构;所述静电防护结构为层叠设置的金属走线和透明导电金属氧化物走线;所述透明导电金属氧化物走线与透明导电层的材质相同。
此时,所述透明导电层和金属层通过保护层上的过孔在上下方向上实现电连接,共同构成静电防护结构,此时,静电防护结构相当于并连的透明导电层和金属层,比单独采用环状透明导电层时的导电性还好,具有较好的抗静电击伤效果。而且,所述静电防护结构围设在所述阵列基板外围、每个阵列区块外围和每个子阵列基板的显示区外围中的至少一处,可以较好地避免基板被静电击伤。
具体地,所述金属层呈闭合式环状或间断式环状;所述透明导电层呈闭合式环状或间断式环状。
其中,所述金属层的厚度为
其中,所述金属层为Mo,Ti,Cu,Cr和Al中的至少一种构成的一层或多层涂层。
本发明第二方面提供了一种液晶显示面板,包括如本发明第一方面所述的阵列基板。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单的介绍。
图1为本发明一实施例提供的具有静电防护结构的阵列基板的制备方法流程图;
图2为本发明第一实施例提供的具有静电防护结构的阵列基板的剖视示意图;
图3为本发明第一实施例中具有静电防护结构的阵列基板的俯视结构示意图;
图4为本发明第二实施例中具有静电防护结构的阵列基板的俯视结构示意图;
图5为本发明第三实施例中具有静电防护结构的阵列基板的俯视结构示意图;
图6为本发明第四实施例提供的具有静电防护结构的阵列基板的制备方法流程图;
图7为本发明第四实施例提供的具有静电防护结构的阵列基板的剖视示意图。
具体实施方式
下面结合附图及实施例,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。应当指出,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
本发明实施例,第一方面提供了一种具有静电防护结构的阵列基板的制备方法,请一并参阅图1和图2,包括如下步骤:
S11,提供基板衬底1,在基板衬底1依次形成缓冲层2、栅绝缘层3、层间绝缘层4、保护层5;
S12,在保护层5上形成静电防护结构6,得到阵列基板;阵列基板分为多个间隔设置的阵列区块,每个陈列区块包括多个间隔设置的子阵列基板;静电防护结构围设在阵列基板外围、每个阵列区块外围和每个子阵列基板的显示区外围中的至少一处;静电防护结构6为透明导电层,具体为透明金属氧化物走线。
本实施例的S11中,基板衬底1的材质为玻璃或塑料。通过镀膜工艺如等离子体增强化学的气相沉积法(PECVD)在基板衬底1上形成一层覆盖基板衬底1的缓冲层(Buffer)2,缓冲层2可以屏蔽基板衬底1上缺陷的影响,避免引起的器件或涂层不良。可选地,缓冲层2的材料包括氮化硅和氧化硅中的至少一种。进一步可选地,缓冲层2可以为单层的氧化硅(SiOx)膜层或氮化硅(SiNx)膜层,或者为氧化硅(SiOx)和氮化硅(SiNx)的复合膜层。优选地,缓冲层2为依次沉积成的氮化硅膜层、氧化硅膜层。可选地,缓冲层2的厚度为例如为2000、3000、4000或
本实施例中,在缓冲层2上可以通过构图工艺形成图案化的栅绝缘层3,其中,构图工艺包括涂覆成膜、掩膜、曝光、显影、刻蚀等工艺(也可称之为光刻工艺)。可选地,栅绝缘层3的材料包括氮化硅和氧化硅中的至少一种。进一步可选地,栅绝缘层3的材料可以为单层的氮化硅(SiNx)或者单层的氧化硅(SiOx),或者为氧化硅(SiOx)和氮化硅(SiNx)形成的叠层。优选地,栅绝缘层3的材料为氧化硅。可选地,所述栅绝缘层3的厚度为优选为例如,所述栅绝缘层3的厚度可以为 或
在栅绝缘层3上可以通过构图工艺形成图案化的层间绝缘层4,构图工艺包括涂覆成膜、掩膜、曝光、显影、刻蚀等工艺。可选地,所述层间绝缘层4的材料包括氮化硅和氧化硅中的至少一种。进一步可选地,所述层间绝缘层4的材料可以为单层的氮化硅(SiNx)或者单层的氧化硅(SiOx),或者为氧化硅(SiOx)和氮化硅(SiNx)形成的叠层。优选地,所述层间绝缘层4的材料可以为氧化硅(SiOx)和氮化硅(SiNx)形成的叠层材料。可选地,所述层间绝缘层4的厚度为优选为例如,所述层间绝缘层4的厚度可以为
在层间绝缘层4上可以通过构图工艺形成图案化的保护层5,构图工艺包括涂覆成膜、掩膜、曝光、显影、刻蚀等工艺。可选地,保护层5的厚度为保护层5的材质可以为氮化硅、二氧化硅等。
步骤S12中,在保护层5上可以通过构图工艺形成静电防护结构6,构图工艺包括涂覆成膜、掩膜、曝光、显影、刻蚀等工艺。其中,静电防护结构6为透明导电层。可选地,透明导电层的材质选自氧化铟锡(ITO)、氧化铟锌(IZO)、掺铝氧化锌(AZO)、掺氟二氧化锡(FTO)和掺磷二氧化锡(PTO)中的一种。静电防护结构6的材质优选为ITO。ITO材料因其高导电率而具有良好的导电特性和光透过率,可以将外来静电有效屏蔽。
图2为本发明第一实施例提供的具有静电防护结构的阵列基板的剖视示意图,该阵列基板采用上述图1示出的方法所制得。图2所述的结构,均是指在基板外围的阵列基板剖视截面图,而非示出了包含显示区的阵列基板的示意图。上述缓冲层2、栅绝缘层3、层间绝缘层4、保护层5在阵列基板的显示区均有设置,但通常图案化的透明导电层6只是设置在阵列基板的显示区,充当像素电极,从纵向上看,在阵列基板的外围、阵列区块的外围等通常不存在透明导电层6,但本发明实施例在图案化处理阵列基板上的ITO等透明导电层时,在阵列基板的外围、阵列区块的外围等保留部分ITO层,并使其呈环形结构,这样导电率高的环状透明导电层6能起到较好的静电屏蔽作用。可见,本发明实施例中提供的静电防护结构6的制程,并没有在现有的阵列基板的制备工艺基础上增加新制程。
其中,静电防护结构6(即透明导电层6)的形状为环形,优选为矩形。静电防护结构6呈闭合式环状或间断式环状。优选为闭合式环状结构。
图3为本发明第一实施例中具有静电防护结构的阵列基板的俯视结构示意图。如图3所示,阵列基板9分为多个间隔设置的阵列区块90,每个陈列区块90包括多个间隔设置的子阵列基板900,其中,多个子阵列基板900通常是以环形切割线间隔开,以便后期大块的阵列基板9与彩膜基板上下贴合后,沿着切割线切割开来,形成多个液晶显示子面板。
图3中,静电防护结构6围设多个阵列区块90的外围,静电防护结构6为闭合式环状。此时,静电防护结构6(即透明导电层6)的厚度可以为其内径(或称为“宽度”)可以为2-100μm。
图4为本发明第二实施例中具有静电防护结构的阵列基板9的俯视结构。图4中,静电防护结构6围设在整个阵列基板9的外围(或称为边缘、周边),静电防护结构6为闭合式环状。此时,静电防护结构6(即透明导电层6)的厚度可以为其内径(或称为“宽度”)可以为2-100μm。
图5为本发明第三实施例中具有静电防护结构的阵列基板9的俯视结构。图5中,静电防护结构6围设子阵列基板的显示区901的外围(或称为边缘、周边),静电防护结构6为间断式环状。此时,静电防护结构6(即透明导电层6)的厚度为其内径(或称为“宽度”)为2-100μm。多个子阵列基板通常是以环形切割线902间隔开,以便后期大块的阵列基板与彩膜基板上下贴合后沿着切割线切割开来,形成多个液晶显示子面板。
在本发明的其他实施例中,在阵列基板9的外围、每个阵列区块90的外围,每个阵列子基板900的显示区的外围,均可同时围设有所述静电防护结构6。这样在该基板,以及后期包含该基板的面板的搬运、切割、薄化过程中,都能很好地防止静电进入基板的信号线以及显示区域内,可以对基板实现更好的静电防护。
本发明实施例第二方面提供了一种具有静电防护结构的阵列基板,所述具有静电防护结构的阵列基板采用上述第一方面所述的具有静电防护结构的阵列基板的制备方法制备得到。所得阵列基板的结构可一并参阅图2-图6。
本发明实施例,第三方面还提供了一种具有静电防护结构的阵列基板的制备方法,请一并参阅图6和图7,包括如下步骤:
S21,提供基板衬底1,在基板衬底1依次形成缓冲层2、栅绝缘层3、层间绝缘层4;
S22,在层间绝缘层4上形成金属层61;
S23,在金属层61上形成具有过孔的保护层5’,以从过孔露出金属层61;
S24,在保护层5’上形成透明导电层62,使透明导电层62通过过孔与金属层61电连接,透明导电层62和金属层61构成静电防护结构,完成阵列基板的制备;其中,阵列基板分为多个间隔设置的阵列区块,每个陈列区块包括多个间隔设置的子阵列基板,静电防护结构围设在阵列基板外围、每个阵列区块外围和每个子阵列基板的显示区外围中的至少一处。更具体地说,所述静电防护结构为层叠设置的金属走线和透明导电金属氧化物走线。
本实施例中步骤S21的操作类似上述步骤S11,这里不再赘述。
S22中,金属层61可以通过构图工艺来形成,构图工艺包括涂覆成膜、掩膜、曝光、显影、刻蚀等工艺。金属层61的厚度为金属层61可以为一层或多层结构。当金属层61为一层结构时,其材质可以为金属Mo,Ti,Cu,Cr或Al。当金属层61为多层结构时,其可以为Mo,Ti,Cu,Cr和Al中的至少2种构成的多层金属层。例如,可以是层叠设置的铜膜层和Ti层。
S23中具有过孔的保护层5’可以通过以下过程实现:在形成有金属层61的基板衬底上,通过一次构图工艺形成保护膜,再通过光刻工艺干刻形成贯穿保护膜的过孔,以使金属层61暴露。其中,所述干法刻蚀采用的刻蚀气体包括含氟气体和氢气。可选地,所述含氟气体与所述氢气的流量比为5-15:1。进一步可选地,所述含氟气体与所述氢气的流量比为10:1。可选地,所述含氟气体的流量为100sccm-500sccm。保护层5’的厚度为保护层5’的材质可以为氮化硅、二氧化硅等。
本实施例中步骤S24中透明导电层62的形成过程类似上述步骤S12。可选地,透明导电层62的材质选自氧化铟锡(ITO)、氧化铟锌(IZO)、掺铝氧化锌(AZO)、掺氟二氧化锡(FTO)和掺磷二氧化锡(PTO)中的一种。静电防护结构62的材质优选为ITO。ITO材料具有较高的导电率而具有良好的导电特性和光透过率。透明导电层62的厚度为
图7为本发明第四实施例提供的具有静电防护结构的阵列基板的剖视示意图,该阵列基板采用上述图6示出的方法所制得。图7所述的结构均是指在基板外围的阵列基板剖视截面图,而非示出了包含显示区的阵列基板的示意图。上述缓冲层2、栅绝缘层3、层间绝缘层4、保护层5’、金属层61和透明导电层62在阵列基板的显示区均有设置,但通常图案化的透明导电层62和金属层61只是设置在阵列基板的显示区,充当像素电极,从纵向上看,在阵列基板的外围、阵列区块的外围等通常不存在金属层61和透明导电层62。显示区的阵列基板通常会包括基板衬底1、缓冲层2、低温多晶硅层(在其相对的两端设置有源极接触区和漏极接触区)、栅绝缘层3、栅极层、层间绝缘层4、第一金属层、源极和漏极、平坦化绝缘层、第二金属层、图案化的透明导电层62等,其中,第一金属层是设置在栅绝缘层和层间绝缘层之间,作用是传导栅极电压;第二金属层是设置在层间绝缘层和平坦层之间,作用是传导像素电压。此时,显示区的第二金属层就相当于图7中的金属层61。由此可见,本发明实施例中提供的静电防护结构6的制程,并没有在现有的阵列基板的制备工艺基础上增加新制程。
本实施例中,透明导电层62和金属层61通过保护层5’上的过孔在上下方向上实现电连接,共同构成静电防护结构6,此时,静电防护结构6相当于并联的透明导电层62和金属层61,其电阻小于单独的透明导电层62的电阻,这使静电防护结构6得具有较好的抗静电击伤效果。而且,静电防护结构6围设在阵列基板的外围、每个阵列区块的外围和每个子阵列基板的显示区外围中的至少一处(可分别参考图3-5),可以较好地避免基板被静电击伤。其中,所述金属层61呈闭合式环状或间断式环状,透明导电层62呈闭合式环状或间断式环状。
本发明实施例第四方面提供了一种具有静电防护结构的阵列基板,所述具有静电防护结构的阵列基板采用上述第二方面所述的具有静电防护结构的阵列基板的制备方法制备得到。所得阵列基板的结构可一并参阅图7及图3-图5。
本发明实施例第四方面还提供一种应用上述图1至图7所示的阵列基板的液晶显示面板。关于阵列基板,请参看上述对图1-图7的描述,在此不再赘述。此时,液晶显示面板除了包括上述的阵列基板外,还包括彩膜基板和夹持于所述阵列基板与彩膜基板之间的液晶层和框胶,框胶环绕着液晶层。由于上述阵列基板上具有静电防护结构,这样在液晶显示面板的搬运、切割、薄化过程中,都能很好地屏蔽静电,防止静电进入信号线以及显示区域内,较好地实现静电防护。
需要说明的是,根据上述说明书的揭示和和阐述,本发明所属领域的技术人员还可以对上述实施方式进行变更和修改。因此,本发明并不局限于上面揭示和描述的具体实施方式,对本发明的一些等同修改和变更也应当在本发明的权利要求的保护范围之内。此外,尽管本说明书中使用了一些特定的术语,但这些术语只是为了方便说明,并不对本发明构成任何限制。
Claims (9)
1.一种阵列基板,其特征在于,所述阵列基板包括多个间隔设置的阵列区块,每个阵列区块包括多个间隔设置的子阵列基板,所述阵列基板的外围、所述阵列区块的外围和所述子阵列基板的显示区外围中的至少一处设置有静电防护结构,所述静电防护结构为透明金属氧化物走线,或者为层叠设置的金属走线和透明导电金属氧化物走线。
2.如权利要求1所述的阵列基板,其特征在于,所述静电防护结构呈闭合式环状或间断式环状。
3.如权利要求1所述的阵列基板,其特征在于,所述透明导电金属氧化物走线的材质选自氧化铟锡、氧化铟锌、掺铝氧化锌、掺氟二氧化锡和掺磷二氧化锡中的一种。
4.如权利要求1-3任一项所述的阵列基板,其特征在于,所述阵列基板包括基板衬底,以及依次设置在所述基板衬底上的缓冲层、栅绝缘层、层间绝缘层、保护层,其中,所述静电防护结构设置在所述保护层上;所述静电防护结构为透明导电金属氧化物走线。
5.如权利要求4所述的阵列基板,其特征在于,所述静电防护结构的厚度为
6.如权利要求1-3任一项所述的阵列基板,其特征在于,所述阵列基板包括基板衬底,以及依次设置在所述基板衬底上的缓冲层、栅绝缘层、层间绝缘层、保护层,其中,所述层间绝缘层和所述保护层之间还设置金属层,所述保护层上还设置有透明导电层,所述保护层具有过孔,所述透明导电层和金属层通过所述过孔电连接,所述透明导电层和金属层构成所述静电防护结构;所述静电防护结构为层叠设置的金属走线和透明导电金属氧化物走线。
7.如权利要求6所述的阵列基板,其特征在于,所述金属层的厚度为
8.如权利要求6所述的阵列基板,其特征在于,所述金属层为Mo,Ti,Cu,Cr和Al中的至少一种构成的一层或多层涂层。
9.一种液晶显示面板,包括如权利要求1-8任一项所述的阵列基板。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710771654.8A CN107422559A (zh) | 2017-08-31 | 2017-08-31 | 阵列基板和液晶显示面板 |
PCT/CN2017/114018 WO2019041606A1 (zh) | 2017-08-31 | 2017-11-30 | 一种阵列基板及液晶显示面板 |
US15/916,435 US10345659B2 (en) | 2017-08-31 | 2018-03-09 | Array substrate and liquid crystal display panel |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710771654.8A CN107422559A (zh) | 2017-08-31 | 2017-08-31 | 阵列基板和液晶显示面板 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN107422559A true CN107422559A (zh) | 2017-12-01 |
Family
ID=60434446
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710771654.8A Pending CN107422559A (zh) | 2017-08-31 | 2017-08-31 | 阵列基板和液晶显示面板 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN107422559A (zh) |
WO (1) | WO2019041606A1 (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108594520A (zh) * | 2017-12-29 | 2018-09-28 | 重庆市中光电显示技术有限公司 | 背光板胶框 |
CN114063357A (zh) * | 2020-08-03 | 2022-02-18 | 深超光电(深圳)有限公司 | 薄膜晶体管基板与液晶显示面板 |
WO2023000354A1 (zh) * | 2021-07-20 | 2023-01-26 | 深圳市华星光电半导体显示技术有限公司 | 显示面板 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20100045886A1 (en) * | 2008-08-19 | 2010-02-25 | Sang-Ki Kwak | Mother panel and method of manufacturing display panel using the same |
CN101825821A (zh) * | 2008-12-26 | 2010-09-08 | 乐金显示有限公司 | 用于液晶显示设备的母基板及其制造方法 |
CN103823322A (zh) * | 2014-02-25 | 2014-05-28 | 昆山龙腾光电有限公司 | 液晶电极母玻璃基板和液晶显示面板 |
CN205193390U (zh) * | 2015-12-08 | 2016-04-27 | 上海中航光电子有限公司 | 显示面板、显示装置及基板 |
CN106200180A (zh) * | 2016-09-09 | 2016-12-07 | 武汉华星光电技术有限公司 | 一种阵列基板静电释放防护装置及方法 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05297415A (ja) * | 1992-04-16 | 1993-11-12 | Toshiba Corp | 液晶表示装置およびその製造方法 |
CN100530662C (zh) * | 2007-11-05 | 2009-08-19 | 友达光电股份有限公司 | 母板、像素阵列基板、光电装置及其制造方法 |
CN106094272B (zh) * | 2016-06-22 | 2019-06-07 | 京东方科技集团股份有限公司 | 一种显示基板、其制作方法及显示装置 |
-
2017
- 2017-08-31 CN CN201710771654.8A patent/CN107422559A/zh active Pending
- 2017-11-30 WO PCT/CN2017/114018 patent/WO2019041606A1/zh active Application Filing
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20100045886A1 (en) * | 2008-08-19 | 2010-02-25 | Sang-Ki Kwak | Mother panel and method of manufacturing display panel using the same |
CN101825821A (zh) * | 2008-12-26 | 2010-09-08 | 乐金显示有限公司 | 用于液晶显示设备的母基板及其制造方法 |
CN103823322A (zh) * | 2014-02-25 | 2014-05-28 | 昆山龙腾光电有限公司 | 液晶电极母玻璃基板和液晶显示面板 |
CN205193390U (zh) * | 2015-12-08 | 2016-04-27 | 上海中航光电子有限公司 | 显示面板、显示装置及基板 |
CN106200180A (zh) * | 2016-09-09 | 2016-12-07 | 武汉华星光电技术有限公司 | 一种阵列基板静电释放防护装置及方法 |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108594520A (zh) * | 2017-12-29 | 2018-09-28 | 重庆市中光电显示技术有限公司 | 背光板胶框 |
CN114063357A (zh) * | 2020-08-03 | 2022-02-18 | 深超光电(深圳)有限公司 | 薄膜晶体管基板与液晶显示面板 |
CN114063357B (zh) * | 2020-08-03 | 2023-09-12 | 深超光电(深圳)有限公司 | 薄膜晶体管基板与液晶显示面板 |
WO2023000354A1 (zh) * | 2021-07-20 | 2023-01-26 | 深圳市华星光电半导体显示技术有限公司 | 显示面板 |
US11846859B2 (en) | 2021-07-20 | 2023-12-19 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Display panel |
Also Published As
Publication number | Publication date |
---|---|
WO2019041606A1 (zh) | 2019-03-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2021017320A1 (zh) | 有机发光器件、显示装置及有机发光器件的制作方法 | |
TWI432865B (zh) | 畫素結構及其製作方法 | |
WO2016202060A1 (zh) | 阵列基板及其制造方法、显示装置 | |
CN103354218B (zh) | 阵列基板及其制作方法和显示装置 | |
WO2013044836A1 (zh) | 阵列基板及其制造方法和显示装置 | |
CN104049430B (zh) | 一种阵列基板、显示装置及其制造方法 | |
KR20140009937A (ko) | 투명 전기 차폐층을 구비하는 터치 스크린 디스플레이 | |
CN202142534U (zh) | 阵列基板、液晶面板及显示设备 | |
WO2014117440A1 (zh) | 阵列基板、显示装置及阵列基板的制造方法 | |
TW201013279A (en) | Liquid crystal display and method of manufacturing the same | |
US10048556B2 (en) | Array substrate having multiple common electrode lines | |
CN103681696A (zh) | 一种电极引出结构、阵列基板以及显示装置 | |
CN104020604B (zh) | 一种双面透明显示装置 | |
CN204101855U (zh) | 阵列基板、显示面板及显示装置 | |
WO2015192595A1 (zh) | 阵列基板及其制备方法、显示装置 | |
CN103413782B (zh) | 一种阵列基板及其制作方法和显示面板 | |
WO2013143291A1 (zh) | 阵列基板及其制造方法、以及显示设备 | |
CN107422559A (zh) | 阵列基板和液晶显示面板 | |
CN109473448A (zh) | 阵列基板及其制备方法、液晶显示面板、显示装置 | |
CN107316875A (zh) | 阵列基板的制作方法、阵列基板及液晶面板 | |
US9281325B2 (en) | Array substrate, manufacturing method thereof and display device | |
US9048322B2 (en) | Display substrate and method of manufacturing the same | |
CN101211929A (zh) | 薄膜晶体管基板及其制造方法 | |
US10114245B2 (en) | Array substrate having metallic electrodes for light reflection and manufacturing method for array substrate having metallic electrodes for light reflection | |
CN103700663B (zh) | 一种阵列基板及其制作方法、显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20171201 |